CN110011673B - 基于数字偏移频率产生器的射频发射器 - Google Patents

基于数字偏移频率产生器的射频发射器 Download PDF

Info

Publication number
CN110011673B
CN110011673B CN201811599375.9A CN201811599375A CN110011673B CN 110011673 B CN110011673 B CN 110011673B CN 201811599375 A CN201811599375 A CN 201811599375A CN 110011673 B CN110011673 B CN 110011673B
Authority
CN
China
Prior art keywords
signal
frequency
output
input
frequency signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811599375.9A
Other languages
English (en)
Other versions
CN110011673A (zh
Inventor
德巴普里亚·萨胡
斯里尼瓦斯·文卡塔·维拉姆雷迪
拉古·加内桑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Texas Instruments Inc
Original Assignee
Texas Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Texas Instruments Inc filed Critical Texas Instruments Inc
Priority to CN202211109635.6A priority Critical patent/CN115473539B/zh
Publication of CN110011673A publication Critical patent/CN110011673A/zh
Application granted granted Critical
Publication of CN110011673B publication Critical patent/CN110011673B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B2001/0491Circuits with frequency synthesizers, frequency converters or modulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transmitters (AREA)
  • Transceivers (AREA)

Abstract

一种装置(100)包含:频率倍增器电路(110),其用以接收基频信号,使所述基频信号倍增,且输出所述基频信号的倍频,而且包含:偏移频率产生器(120),其包含至少一个逻辑门(125),用以接收所述基频信号的所述倍频且从所述至少一个逻辑门输出偏移频率信号。混频电路(130)接收所述偏移频率信号及数字数据信号,将所述数字数据信号转换成所述数字数据信号的模拟表示,且将所述偏移频率信号与所述数字数据信号的所述模拟表示混频以产生混频信号。所述装置(100)还进一步包含功率放大器(136),所述功率放大器用以放大所述混频信号且输出所述经放大混频信号作为所述装置(100)的输出频率信号。

Description

基于数字偏移频率产生器的射频发射器
技术领域
本发明一般来说涉及一种射频发射器,且更具体来说涉及一种基于频率产生器的射频发射器。
背景技术
在依赖于无线通信的各种装置中使用射频(RF)发射器。这些RF发射器基于其应用以各种频率来操作。举例来说,蜂窝式电话、WiFi装置、蓝牙装置、数字无线电等全部以各种频率来操作。这些RF发射器通常集成高功率功率放大器(PA)以用于放大常常具有大振幅调制、举例来说具有大的峰均(PAR)比的信号。此些RF发射器通常采用电压控制振荡器(VCO)来产生一或多个射频作为用于产生所要输出频率的基础。具有大振幅调制的此些信号导致电压控制振荡器(VCO)的频率拉动,如果将VCO频率调谐到所要输出频率或其谐波(举例来说,所要输出频率的倍频),那么所述VCO产生这些射频中的一或多者。通常,采用偏移本机振荡器(LO)方案来产生与所要输出频率或其谐波不相等的VCO频率。举例来说,通常利用有源偏移频率混频器来将偏移VCO频率转换为所要输出频率,例如,信道频率。此些有源混频器消耗许多电流,因为其需要满足相位噪声目标而且提供强偏移频率信号。此些典型偏移LO方案通常需要要求大硅面积来使非信道分量衰减的多个电感电容(LC)调谐的级。
发明内容
一个实例涉及一种装置,所述装置包含:频率倍增器电路,其用以接收基频信号,使所述基频信号倍增,且输出所述基频信号的倍频,而且包含:偏移频率产生器,其包含至少一个逻辑门,用以接收所述基频信号的所述倍频且从所述至少一个逻辑门输出偏移频率信号。所述装置进一步包含:混频电路,其用以接收所述偏移频率信号及数字数据信号,将所述数字数据信号转换成所述数字数据信号的模拟表示,且将所述偏移频率信号与所述数字数据信号的所述模拟表示混频以产生混频信号。所述装置还进一步包含功率放大器,所述功率放大器用以放大所述混频信号且输出所述经放大混频信号作为所述装置的输出频率信号。
另一实例涉及一种方法,所述方法包含:使基频信号倍增;用至少一个逻辑门产生偏移频率信号;及将数字数据信号转换成所述数字数据信号的模拟表示。所述方法进一步包含:将所述偏移频率信号与所述数字数据信号的所述模拟表示混频以产生混频信号。所述方法还进一步包含:放大所述混频信号且输出所述经放大混频信号作为输出频率信号。
又一实例涉及另一装置,所述另一装置包含:频率倍增器电路,其用以接收基频信号,使所述基频信号倍增,且输出所述基频信号的倍频,而且包含:偏移频率产生器,其包含至少一个逻辑门,用以接收所述基频信号的倍频且从所述至少一个逻辑门输出偏移频率信号。所述装置进一步包含:混频电路,其用以接收所述偏移频率信号以及包含同相分量及正交分量的数字数据信号,将所述同相分量及所述正交分量转换成所述同相分量的第一模拟表示及所述正交分量的第二模拟表示,将所述偏移频率信号与所述同相分量的所述模拟表示及所述正交分量的所述模拟表示混频以产生第一混频信号及第二混频信号,组合所述第一混频信号与所述第二混频信号以产生组合信号。所述装置还进一步包含功率放大器,所述功率放大器用以放大所述组合信号且输出所述经放大组合信号作为所述装置的输出频率信号。
附图说明
图1图解说明包含基于逻辑门的本机偏移频率产生器的实例性装置。
图2图解说明包含基于逻辑门的偏移频率产生器的另一实例性装置。
图3A及3B图解说明偏移本机振荡产生器的实例。
图4A及4B图解说明分别在图3A及3B中所图解说明的偏移本机振荡产生器的信号的时序图。
图5图解说明图1到4中所展示的偏移频率信号LO_signal的合成时钟频谱图表。
图6图解说明从基频信号B_frequency产生输出频率信号O_frequency的实例性方法。
具体实施方式
本发明涉及一种装置,所述装置包含:频率倍增器电路,其用以接收基频信号,使所述基频信号倍增,且输出所述基频信号的倍频;及偏移频率产生器,其包含至少一个逻辑门,用以接收所述基频信号的所述倍频且从所述至少一个逻辑门输出偏移频率信号。所述装置进一步包含:混频电路,其用以接收所述偏移频率信号及数字数据信号,将所述数字数据信号转换成所述数字数据信号的模拟表示,将所述偏移频率信号与所述数字数据信号的所述模拟表示混频以产生混频信号,所述混频信号为所述基频信号的所述倍频的不同频率及非谐波。所述装置还进一步包含功率放大器,所述功率放大器用以放大所述混频信号且输出所述经放大混频信号作为所述装置的输出频率信号。
此装置的应用为射频(RF)发射器,其中在蜂窝式电话、WiFi装置、蓝牙装置、数字无线电或利用RF发射器的任何其它装置中利用所述装置。与利用偏移频率混频器、缓冲器及滤波器来产生偏移频率信号的典型RF发射器相比较,基于逻辑门的偏移频率产生器不那么复杂(此引起较少电力的消耗),从而占据较少用以实施的硅面积,且实现较佳噪声因数(NF)。此外,装置不需要由一些典型频率混频器电路利用的组合器,此进一步减少装置的电力消耗及用以实施的硅面积。
图1图解说明包含基于至少一个逻辑门125的偏移频率产生器120的实例性装置100(例如,射频发射器),偏移频率产生器120使用本机振荡器在装置100上局部地产生偏移频率。实例性装置100包含耦合到偏移频率产生器120的频率倍增器110。频率倍增器110接受基频信号B_frequency作为输入。频率倍增器110使此基频信号B_frequency倍增一倍数以产生基频信号的倍频M_frequency。因此,基频信号的倍频M_frequency是倍增因数X的乘积,其中X乘以基频信号B_frequency以产生基频信号的倍频M_frequency。频率倍增器110输出基频信号的倍频M_frequency。
偏移频率产生器120进一步耦合到混频电路130。偏移频率产生器120包含至少一个逻辑门125。偏移频率产生器120接受基频的倍频M_frequency作为输入。偏移频率产生器120从逻辑门125输出偏移频率信号LO_signal。偏移频率产生器120将偏移频率信号输出到混频电路130。通过基于逻辑门125,偏移频率产生器120实现较佳相位噪声(NF),可在较少硅面积中实施,且具有较小电力消耗(与典型本机偏移频率产生器相比较)。
混频电路130接收偏移频率信号及数字数据信号。混频电路130包含数/模转换器(DAC)132,数/模转换器(DAC)132接收数字数据信号作为输入且输出此数据信号的模拟表示。混频电路130进一步包含频率混频器电路134,其中DAC 132耦合到此频率混频器电路134。频率混频器电路134接收数据信号的模拟表示及来自逻辑门125的偏移频率信号作为输入且将所述两个信号混频以产生混频信号。此混频信号为由频率倍增器110产生的基频信号的倍频的不同频率及非谐波。混频电路130进一步包含耦合到频率混频器电路134的功率放大器(PA)136。PA 136放大混频信号且输出经放大混频信号作为装置100的输出频率信号O_frequency。
图2图解说明包含基于逻辑门的偏移频率产生器的另一实例性装置200。装置200(例如,射频发射器)包含来自装置100的特征及组件中的至少一些特征及组件。装置200包含频率倍增器210,频率倍增器210包含接收基频信号B_frequency作为输入且使基频信号B_frequency的频率稳定化的锁相环路(PLL)214。PLL 214耦合到电压控制振荡器(VCO)218,电压控制振荡器(VCO)218的输出频率通过PLL 214锁相到B_frequency,VCO 218产生基频信号的中间倍频。VCO 218耦合到LC滤波器212,LC滤波器212为VCO 218的LC谐振器。PLL 214形成PLL电路的正向路径,其中将VCO 218的输出作为反馈输入提供到PLL 214的正向路径以形成PLL电路。在实例中,基频信号为40MHz且基频信号的中间倍频M_frequency为6.4GHz。
在此实例中,电路进一步包含混频电路230且数字数据信号包含同相分量及正交分量。混频电路230包含两个DAC 232a、232b。第一DAC 232a接收同相分量作为输入且第二DAC 232b接收正交分量作为输入。在实例中,数字数据信号的同相分量及正交分量为彼此异相九十度的DC到10MHz信号。第一DAC 232a及第二DAC 232b分别产生数字数据信号的同相分量及正交分量的模拟表示。频率混频器电路234接收数字数据信号的同相分量及正交分量的模拟表示作为输入,频率混频器电路234耦合到第一DAC 232a及第二DAC 232b。
频率混频器电路234包含第一频率混频器235a及第二频率混频器235b。第一DAC232a及第二DAC 232b分别耦合到第一频率混频器235a及第二频率混频器235b,第一频率混频器235a及第二频率混频器235b依据施加到其的两个信号形成新频率。举例来说,第一频率混频器235a及第二频率混频器235b以原始频率的和及差产生新信号。第一频率混频器235a及第二频率混频器235b接收分别由第一DAC 232a及第二DAC 232b产生的数字数据信号的同相分量及正交分量的模拟表示以及来自逻辑门125的同相偏移频率信号及正交偏移频率信号LO_signal两者。在实例中,偏移频率产生器120接收6.4GHz信号作为输入且产生到第一频率混频器235a及第二频率混频器235b两者的2.4GHz信号。在此实例中,频率混频器电路234进一步包含组合器237,其中第一频率混频器235a及第二频率混频器235b耦合到组合器237。组合器237接着组合由第一频率混频器235a及第二频率混频器235b产生的信号以产生组合信号。组合器237产生到滤波器239(例如,L/C滤波器)的此组合信号,滤波器239抑制此组合信号内的噪声分量(即,噪声经抑制的混频信号)。在一些典型电路中,利用额外频率混频器来产生混频信号。图2中所图解说明的配置不需要此额外频率混频器,从而降低装置200的复杂度、硅大小、耗损及同样地电力要求。
混频电路230进一步包含耦合到滤波器239的PA 236。PA 236从滤波器239接收噪声经抑制的组合信号。PA 236放大此信号且产生此信号的经放大版本。在从装置200产生此信号之前,另一滤波器238(例如,L/C滤波器)接收此信号的经放大版本作为输入且抑制此信号的经放大版本内的噪声分量。滤波器238产生此信号的经滤波经放大版本作为装置200的输出频率信号O_frequency。在实例中,输出频率信号O_frequency为2.4GHz。
图3A图解说明实例性偏移频率产生器320。偏移频率产生器320包含伪差分数字除法器330,伪差分数字除法器330包含第一除法器332、第二除法器334及第三除法器336。第一除法器332接收基频信号的倍频M_frequency作为输入且将其除以二。在实例中,基频信号的倍频M_frequency为6.4GHz且第一除法器332产生3.2GHz的第一中间频率信号。伪差分数字除法器330进一步包含第二除法器334,第二除法器334耦合到第一除法器332且将第一中间频率信号除以二。因此,第二除法器334产生第二中间频率信号。在实例中,第二除法器334接收3.2GHz的第一中间频率信号作为输入且产生1.6GHz的第二中间频率信号。第二除法器334进一步耦合到第三除法器336。第三除法器336将来自第二除法器334的第二中间频率信号除以二且产生第三中间频率信号。在实例中,第三中间频率信号为0.8GHz。在实例中,可从第三除法器336获得0.8GHz的同相分量及正交分量两者。
在此实例中,偏移频率产生器320包含异或(XOR)门325。XOR门325耦合到第二除法器334及第三除法器336两者且对由第二除法器334及第三除法器336产生的信号进行异或运算(例如,将XOR函数施加到输出)。在实例中,XOR门325对1.6GHz的第二中间频率信号及0.8GHz的第三中间频率信号进行异或运算且产生2.4GHz的偏移频率信号LO_signal。
图3B图解说明另一实例性偏移频率产生器350。偏移频率产生器350包含伪差分数字除法器360,伪差分数字除法器360包含第一除法器361、第二除法器362及第三除法器的两个区段364、366。第一除法器361接收基频信号的倍频M_frequency作为输入且将其除以二。在实例中,基频信号的倍频M_frequency为6.4GHz且第一除法器361产生3.2GHz的第一中间频率信号。第二除法器362接收第一除法器361的所产生频率作为输入且将其除以二。在实例中,第二除法器362接收第一中间频率3.2GHz且第二除法器362产生1.6GHz的第二中间频率信号。伪差分数字除法器360进一步包含由两个级364及366组成的第三除法器,所述第三除法器耦合到第二除法器362且将第二中间频率信号除以二。因此,第三除法器364、366产生第三中间频率信号。在实例中,第三除法器364、366接收1.6GHz的第二中间频率信号作为输入且产生0.8GHz的第三中间频率信号的正交分量。除法器级364及366分别产生第三中间频率的两个相位(同相及正交)。同相相位及正交相位在相位上偏移四分之一周期(π/2弧度)。尽管由除法器334、336、364、366产生的中间频率信号可为基频信号B_frequency的谐波,但其不在装置100、200、300内产生问题,因为由偏移频率产生器120、320、350提供足够芯片外及芯片上衰减。
在此实例中,偏移频率产生器350包含两个异或(XOR)门355、357。XOR门355耦合到第二除法器362及第三除法器的第一级364且对由第二除法器362及第三除法器364产生的信号进行异或运算。XOR门357耦合到第二除法器362及第三除法器的第二级366且对由第二除法器362及第三除法器366产生的信号进行异或运算。在实例中,XOR门355对1.6GHz及0.8GHz的中间频率信号进行异或运算以产生2.4GHz的第一偏移频率信号LO_signal1且XOR门357对1.6GHz及0.8GHz的中间频率信号进行异或运算以产生2.4GHz的第二偏移频率信号LO_signal2。举例来说,第一XOR门355对具有0.8GHz的同相分量的1.6GHz进行异或运算以产生同相LO分量且第二XOR门357对具有0.8GHz的正交分量的1.6GHz进行异或运算以产生正交LO分量。在实例中,可从第三除法器的两个区段364、366获得0.8GHz的同相分量及正交分量两者。在实例中,第一偏移频率信号LO_signal1及第二偏移频率信号LO_signal2为数字数据信号的同相分量及正交分量。伪差分数字除法器330、360与XOR门325、355、357的组合允许装置100、200避免使用典型有源偏移混频器,此减少电流消耗及硅面积(与使用典型有源偏移混频器相比较)。
图4A图解说明图3A中所图解说明的偏移频率产生器320的信号的时序图。信号410表示由第三除法器336产生的0.8GHz的第三中间频率信号。信号420表示由第二除法器334产生的1.6GHz的第二中间频率信号。信号430表示由对信号410及420进行异或运算的XOR门325产生的2.4GHz的偏移频率信号LO_signal。如所图解说明,信号430由不均匀变化宽度的方波(其由对两个不同频率的信号410、420进行异或运算而产生)构成。尽管信号430包含此些不均匀变化宽度方波,但此信号的最终频率维持在2.4GHz的偏移频率信号LO_signal。由于通过XOR门325所执行的混频而产生的LO_signal分量(例如,在0.8GHz及4GHz下)的存在而存在变化宽度或工作周期。由LC滤波器239及238对在组合器237的输出处由这些分量导致的混频进行滤波。
图4A及4B图解说明图3B中所图解说明的偏移频率产生器350的信号的时序图。信号410及440表示由第三除法器区段364及366产生的0.8GHz的中间频率信号。信号450及420表示由第一除法器362产生的1.6GHz的中间频率信号。信号430及460表示由对信号410及420进行异或运算的XOR门355及对信号440及450进行异或运算的XOR门357产生的2.4GHz的偏移频率信号LO_signal1、LO_signal2。信号420及450为相同信号。如所图解说明,信号430及460由不均匀变化宽度的方波(其由对两个不同频率的信号410、420及440、450进行异或运算而产生)构成。尽管信号430及460包含此些不均匀变化宽度方波,但此信号的最终频率维持在2.4GHz的偏移频率信号LO_signal1、LO_signal2。由于通过XOR门355、357所执行的混频产生的第二中间频率及第三中间频率(例如,在0.8GHz及4GHz下)的其它混频分量的存在而存在变化宽度或工作周期。由LC滤波器239及238对在组合器237的输出处由这些分量导致的混频进行滤波。
图5图解说明图1到4中所展示的偏移频率信号LO_signal的合成时钟频谱图表。特定来说,在520处以1.686dB展示2.4GHz偏移频率信号LO_signal。连同所要本机振荡器信号LO_signal一起,还产生在510及530处展示的双边音调频率。特定来说,在510处展示在-3.9375dB下的800MHz边带频率且在530处展示在-2.9406dB下的4.0GHz边带频率。稍后用混频电路130、230内的滤波器滤除这些边带。
鉴于上文所描述的前述结构及功能特征,参考图6将更好地了解根据本发明的各种方面的方法。虽然出于使解释简单的目的将图6的方法展示及描述为连续地执行,但应理解及了解,本发明并不受所图解说明的次序限制,因为一些方面根据本发明可以与本文中所展示及所描述者不同的次序发生及/或与其它方面同时发生。此外,可并非需要所有所图解说明特征来实施根据本发明的方面的方法。图6的实例性方法可由硬件(例如在IC芯片或模拟及/或离散电路组件的组合中)实施。在图6的实例中,出于阐释目的,在图1到3的实例性装置的上下文中描述方法600。在其它实例中,可关于以不同方式配置的电路及装置实施方法600。
图6图解说明从基频信号B_frequency产生输出频率信号O_frequency的实例性方法600。在610处,方法600包含使基频信号倍增。在实例中,频率倍增器110、210使基频信号B_frequency倍增以产生基频的倍频M_frequency。从频率倍增器110、210产生此基频的倍频M_frequency。
在620处,方法600进一步包含用逻辑门(例如,逻辑门125、XOR门325)产生偏移频率信号LO_signal。举例来说,偏移频率产生器120、320包含产生偏移频率信号LO_signal的逻辑门125、XOR门325。在实例中,XOR门325接收不同频率(分别来自第二除法器334及第三除法器336的第二中间频率及第三中间频率)的两个信号,且对所述两个信号进行异或运算以产生偏移频率信号LO_signal。
在630处,方法600还进一步包含将数字数据信号转换成所述数字数据信号的模拟表示。在实例中,DAC 132接收数字数据信号。在另一实例中,DAC 232a、232b接收数字数据信号的同相分量及正交分量。DAC 132、232a、232b将这些数字数据信号转换成这些数字数据信号的模拟表示。
在640处,方法600包含将偏移频率信号LO_signal与数字数据信号的模拟表示混频以产生混频信号,所述混频信号为由频率倍增器110、210产生的基频信号的倍频M_frequency的不同频率及非谐波。在实例中,频率混频器电路134组合偏移频率信号LO_signal与数字数据信号的模拟表示以产生混频信号。在另一实例中,第一频率混频器235a及第二频率混频器235b接收分别由第一DAC 232a及第二DAC 232b产生的数字数据信号的同相分量及正交分量的模拟表示及来自逻辑门125的偏移频率信号LO_signal两者。组合器237接着组合第一频率混频器235a的输出与第二频率混频器235b的输出以产生混频信号。在实例中,混频信号为基频信号的倍频的不同频率及非谐波。在实例中,组合器237将此混频信号输出到滤波器239,滤波器239抑制此混频信号内的噪声分量且输出噪声经抑制的混频信号。
在650处,方法600甚至进一步包含放大混频信号。在实例中,PA 136放大混频信号以产生输出频率信号O_frequency。在另一实例中,PA 236放大混频信号以产生此信号的经放大版本。滤波器238滤除此信号的经放大版本内的噪声分量且输出装置200的输出频率信号O_frequency。在660处,方法600输出经放大混频信号作为装置100、200的输出频率信号O_frequency。
上文所描述的内容为本发明的实例。当然,出于描述本发明的目的而描述每个可想得到的组件或方法组合是不可能的,但所属领域的技术人员将认识到,本发明的许多其它组合及排列是可能的。因此,本发明打算囊括归属于此申请案(包含所附权利要求书)的范围内的所有此类更改、修改及变化形式。

Claims (8)

1.一种用于产生输出频率信号的装置,其包括:
频率倍增器电路,其具有输入和输出,其中所述频率倍增器电路的所述输入接收基频信号,并且所述频率倍增器电路的所述输出输出所述基频信号的倍频;
具有输入和输出的第一除法器电路,所述第一除法器电路的所述输入耦合到所述频率倍增器电路的所述输出;
具有输入和输出的第二除法器电路,所述第二除法器电路的所述输入耦合到所述第一除法器电路的所述输出;
具有输入和输出的第三除法器电路,所述第三除法器电路的所述输入耦合到所述第二除法器电路的所述输出;
具有第一输入、第二输入和输出的异或XOR门,所述XOR门的所述第一输入耦合到所述第二除法器电路的所述输出,所述XOR门的所述第二输入耦合到所述第三除法器电路的所述输出;
具有输入、模拟数据信号输入和输出的频率混频器电路,所述频率混频器电路的所述输入耦合到所述XOR门的所述输出;及
具有输入和输出的功率放大器,所述功率放大器的所述输入耦合到所述频率混频器电路的所述输出。
2.根据权利要求1所述的装置,其进一步包括数/模转换器,所述数/模转换器具有经配置以接收数据信号的数字数据信号输入、以及耦合到所述频率混频器电路的所述模拟数据信号输入的输出,其中所述数据信号包含同相分量及正交分量。
3.根据权利要求2所述的装置,其中所述数/模转换器进一步包括第一数/模转换器及第二数/模转换器,其中所述频率混频器电路包括第一混频器和第二混频器,并且其中所述第一数/模转换器用以接收所述同相分量并且将所述同相分量的模拟表示输出到所述第一混频器的所述模拟数据信号输入,并且所述第二数/模转换器用以接收所述正交分量并且将所述正交分量的模拟表示输出到所述第二混频器的所述模拟数据信号输入。
4.根据权利要求3所述的装置,其中所述频率混频器电路进一步包括组合器和电感电容滤波器,所述第一混频器的输出和所述第二混频器的输出耦合到所述组合器的输入,并且所述组合器的输出耦合到所述电感电容滤波器。
5.一种用于产生输出频率信号的方法,其包括:
使基频信号倍增;
除以所述基频信号以产生第一中间频率信号;
除以所述第一中间频率信号以产生第二中间频率信号;
除以所述第二中间频率信号以产生第三中间频率信号;以及
使用异或门对所述第二中间频率信号和所述第三中间频率信号进行门控以产生偏移频率信号;
将数字数据信号转换成所述数字数据信号的模拟表示;
将所述偏移频率信号与所述数字数据信号的所述模拟表示混频以产生混频信号;
放大所述混频信号;及
输出经放大的所述混频信号作为所述输出频率信号。
6.根据权利要求5所述的方法,其中所述数字数据信号包含同相分量及正交分量。
7.根据权利要求6所述的方法,其中所述转换所述数字数据信号包含转换所述同相分量以产生所述同相分量的第一模拟表示并且转换所述正交分量以产生所述正交分量的模拟表示。
8.根据权利要求5所述的方法,其进一步包括对经放大的所述混频信号进行滤波。
CN201811599375.9A 2017-12-29 2018-12-26 基于数字偏移频率产生器的射频发射器 Active CN110011673B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211109635.6A CN115473539B (zh) 2017-12-29 2018-12-26 基于数字偏移频率产生器的射频发射器

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/858,246 2017-12-29
US15/858,246 US10715194B2 (en) 2017-12-29 2017-12-29 Digital offset frequency generator based radio frequency transmitter

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202211109635.6A Division CN115473539B (zh) 2017-12-29 2018-12-26 基于数字偏移频率产生器的射频发射器

Publications (2)

Publication Number Publication Date
CN110011673A CN110011673A (zh) 2019-07-12
CN110011673B true CN110011673B (zh) 2022-09-30

Family

ID=67057748

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202211109635.6A Active CN115473539B (zh) 2017-12-29 2018-12-26 基于数字偏移频率产生器的射频发射器
CN201811599375.9A Active CN110011673B (zh) 2017-12-29 2018-12-26 基于数字偏移频率产生器的射频发射器

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN202211109635.6A Active CN115473539B (zh) 2017-12-29 2018-12-26 基于数字偏移频率产生器的射频发射器

Country Status (2)

Country Link
US (2) US10715194B2 (zh)
CN (2) CN115473539B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10715194B2 (en) * 2017-12-29 2020-07-14 Texas Instruments Incorporated Digital offset frequency generator based radio frequency transmitter

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1643795A (zh) * 2002-01-25 2005-07-20 高通股份有限公司 使用谐波抑制混合器的收发机
CN1791087A (zh) * 2004-12-16 2006-06-21 因芬尼昂技术股份公司 极化调制器和用于调制信号的方法
CN1855747A (zh) * 2005-04-04 2006-11-01 美国博通公司 射频收发器集成电路及其本振电路
CN101281245A (zh) * 2008-05-27 2008-10-08 北京大学 一种军民两用全球卫星导航系统多模射频接收方法及装置
CN102231628A (zh) * 2011-04-12 2011-11-02 广州润芯信息技术有限公司 一种基于时间电压转换的高精度脉宽比较装置
CN202261236U (zh) * 2011-10-17 2012-05-30 重庆西南集成电路设计有限责任公司 一种锁相环型频率合成器及可编程射频程控分频器
CN103187971A (zh) * 2013-02-03 2013-07-03 南京邮电大学 一种电荷泵锁相环频率综合器用锁定检测电路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050266805A1 (en) * 2004-05-28 2005-12-01 Jensen Henrik T Digital delta sigma modulator and applications thereof
US7332976B1 (en) * 2005-02-04 2008-02-19 Cypress Semiconductor Corporation Poly-phase frequency synthesis oscillator
US7321268B2 (en) * 2005-11-04 2008-01-22 Via Technologies Ultra wideband and fast hopping frequency synthesizer for MB-OFDM wireless application
US9374100B2 (en) * 2009-07-01 2016-06-21 Qualcomm Incorporated Low power LO distribution using a frequency-multiplying subharmonically injection-locked oscillator
US20140018014A1 (en) * 2012-06-29 2014-01-16 Sequans Communications Ltd Transceiver Device
US10250200B2 (en) * 2016-09-12 2019-04-02 Avago Technologies International Sales Pte. Limited Low power spectrally pure offset local oscillator system
US10715194B2 (en) * 2017-12-29 2020-07-14 Texas Instruments Incorporated Digital offset frequency generator based radio frequency transmitter

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1643795A (zh) * 2002-01-25 2005-07-20 高通股份有限公司 使用谐波抑制混合器的收发机
CN1791087A (zh) * 2004-12-16 2006-06-21 因芬尼昂技术股份公司 极化调制器和用于调制信号的方法
CN1855747A (zh) * 2005-04-04 2006-11-01 美国博通公司 射频收发器集成电路及其本振电路
CN101281245A (zh) * 2008-05-27 2008-10-08 北京大学 一种军民两用全球卫星导航系统多模射频接收方法及装置
CN102231628A (zh) * 2011-04-12 2011-11-02 广州润芯信息技术有限公司 一种基于时间电压转换的高精度脉宽比较装置
CN202261236U (zh) * 2011-10-17 2012-05-30 重庆西南集成电路设计有限责任公司 一种锁相环型频率合成器及可编程射频程控分频器
CN103187971A (zh) * 2013-02-03 2013-07-03 南京邮电大学 一种电荷泵锁相环频率综合器用锁定检测电路

Also Published As

Publication number Publication date
CN115473539A (zh) 2022-12-13
US10715194B2 (en) 2020-07-14
US20190207635A1 (en) 2019-07-04
US20200304161A1 (en) 2020-09-24
US11206051B2 (en) 2021-12-21
CN110011673A (zh) 2019-07-12
CN115473539B (zh) 2024-05-10

Similar Documents

Publication Publication Date Title
US7756487B2 (en) Local oscillator with non-harmonic ratio between oscillator and RF frequencies using pulse generation and selection
US7809338B2 (en) Local oscillator with non-harmonic ratio between oscillator and RF frequencies using wideband modulation spectral replicas
US7778610B2 (en) Local oscillator with non-harmonic ratio between oscillator and RF frequencies using XOR operation with jitter estimation and correction
US8121214B2 (en) Local oscillator with non-harmonic ratio between oscillator and RF frequencies using XOR operation
US7805122B2 (en) Local oscillator with non-harmonic ratio between oscillator and RF frequencies using digital mixing and weighting functions
US8938204B2 (en) Signal generator circuit and radio transmission and reception device including the same
CN1953342A (zh) 局部振荡频率发生设备和具有该设备的无线收发器
Yu et al. An X-Band radar transceiver MMIC with bandwidth reduction in 0.13 µm SiGe technology
US20150222344A1 (en) Modulation Circuit for a Radio Device and A Method Thereof
CN110011673B (zh) 基于数字偏移频率产生器的射频发射器
JP2006505196A (ja) 信号の周波数を変換するためのシステムおよび方法
CN115395950B (zh) 一种频率合成器
JP2014135641A (ja) 発振回路と、それを用いた無線通信装置および半導体装置
US8155615B2 (en) Generation of a composite mitigation signal with a desired spectral energy distrubution
US20120235709A1 (en) Unified frequency synthesizer for direct conversion receiver or transmitter
CN111490782B (zh) 直接上变频发射机的上变频器及上变频方法
CN211239828U (zh) 一种X波段10Hz步进低杂散频率源
CN110868210B (zh) 频率合成方法、频率合成装置
TWI508429B (zh) 本地振盪源產生器與相關通訊系統及本地振盪源產生方法
US8731507B2 (en) Frequency conversion device for wireless systems
JP2002171296A (ja) 直交変調装置
Shanthi et al. FPGA based frequency synthesizer for 14-band MB-OFDM UWB transceivers
JP2012049790A (ja) 送信装置及び受信装置
Klumperink et al. Multipath polyphase circuits and their application to RF transceivers
JP6204218B2 (ja) 信号生成回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant