CN109979392B - 时序控制方法、时序控制模组和显示装置 - Google Patents

时序控制方法、时序控制模组和显示装置 Download PDF

Info

Publication number
CN109979392B
CN109979392B CN201910378411.7A CN201910378411A CN109979392B CN 109979392 B CN109979392 B CN 109979392B CN 201910378411 A CN201910378411 A CN 201910378411A CN 109979392 B CN109979392 B CN 109979392B
Authority
CN
China
Prior art keywords
display area
clock signal
display
phase clock
brightness
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910378411.7A
Other languages
English (en)
Other versions
CN109979392A (zh
Inventor
陈小红
阳智勇
吴丽红
王开民
黄立为
蒋学
刘微
叶美松
孙铭徽
杨抒臻
罗霄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201910378411.7A priority Critical patent/CN109979392B/zh
Publication of CN109979392A publication Critical patent/CN109979392A/zh
Application granted granted Critical
Publication of CN109979392B publication Critical patent/CN109979392B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness

Abstract

本发明提供一种时序控制方法、时序控制模组和显示装置。所述时序控制方法,应用于显示面板,所述时序控制方法包括:选择与显示面板上的第一显示区域对应的对比显示区域;所述对比显示区域设置于所述显示面板上的第二显示区域中;检测在特定灰阶下,所述对比显示区域的亮度以及所述第一显示区域的亮度;根据所述对比显示区域的亮度与所述第一显示区域的亮度,生成分别为所述第一显示区域和所述第二显示区域提供的栅极驱动信号。本发明实施例能够使得第一显示区域内的像素电路的充电电压和第二显示区域内的像素电路的充电电压相匹配,缩小第一显示区域和第二显示区域的亮度差异。

Description

时序控制方法、时序控制模组和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种时序控制方法、时序控制模组和显示装置。
背景技术
在现有技术中,Notch区(异形区)等异形显示设计应用越来越广,但现有异形显示的工艺设计使全像素显示区域与异形区结构特点和电学特性有较大差异。电学差异会导致全像素显示区与异形区产生亮度差异,目视异常。
要保证屏幕显示效果,就需要缩小全像素显示区域与异形显示区的显示亮度差异。当前针对该问题的主流解决方案为如下两种:
1.通过Mask(掩膜)设计变更,改善非显示区域等效RC(阻容),缩小全像素显示区域与异形区的RC差异;该方案的缺陷如下掩膜改善成本较高,很难精确计算补偿量,需要多次更换掩膜实验,且补偿精度有限。
2.通过Demura(去Mura,Mura为显示亮度不均)补偿;根据全像素显示区域和异形区之间的亮度差异,变更输入的全像素显示区域和异形区原始图像数据,以缩小全像素显示区域和异形区之间的目视亮度差异。该方案的缺陷如下:灰阶间亮度关系按2.2曲线调节,且Demura算法按相邻区块像素补偿,补偿精度有限,目前对Notch区Mura改善程度不明显。
综上,现有的改善Notch区Mura的方案具有控制不灵活、补偿效果有限、影响用户使用体验、改善成本高等不足。
发明内容
本发明的主要目的在于提供一种时序控制方法、时序控制模组和显示装置,解决现有的时序控制方法在改善Notch区Mura时,具有控制不灵活、补偿效果有限、影响用户使用体验、改善成本高等不足的问题。
为了达到上述目的,本发明提供了一种时序控制方法,应用于显示面板,所述时序控制方法包括:
选择与显示面板上的第一显示区域对应的对比显示区域;所述对比显示区域设置于所述显示面板上的第二显示区域中;
检测在特定灰阶下,所述对比显示区域的亮度以及所述第一显示区域的亮度;
根据所述对比显示区域的亮度与所述第一显示区域的亮度,生成分别为所述第一显示区域和所述第二显示区域提供的栅极驱动信号。
实施时,所述第一显示区域为非完全显示区域中的至少部分区域,所述第二显示区域为全像素显示区域;所述第一显示区域与所述第二显示区域相邻。
实施时,所述对比显示区域与所述第一显示区域相邻,所述对比显示区域的面积与所述第一显示区域的面积相等;所述对比显示区域中的像素电路的行数等于所述第一显示区域中的像素电路的行数。
实施时,所述特定灰阶小于预定灰阶。
实施时,所述根据所述对比显示区域的亮度与所述第一显示区域的亮度,设定分别为所述第一显示区域和所述第二显示区域提供的栅极驱动信号步骤包括:
计算所述对比显示区域的亮度与所述第一显示区域的亮度的比值,所述比值为亮度比值;
生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号,以使得第二充电时间与第一充电时间之间的比值等于所述亮度比值;
所述第一充电时间为在一帧画面显示时间内,所述第一栅极驱动信号的电位持续为有效电压的时间;
所述第二充电时间为在一帧画面显示时间内,所述第二栅极驱动信号的电位持续为有效电压的时间。
实施时,所述生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号步骤包括:
根据所述亮度比值设定所述第一充电时间和所述第二充电时间;
根据所述第一充电时间和所述第二充电时间,生成正相时钟信号和反相时钟信号;所述正相时钟信号和所述反相时钟信号相互反相;
根据所述正相时钟信号和所述反相时钟信号,生成所述第一栅极驱动信号和所述第二栅极驱动信号。
实施时,所述根据所述亮度比值,生成正相时钟信号和反相时钟信号步骤包括:
设定所述正相时钟信号的周期和所述反相时钟信号的周期,该正相时钟信号的周期和该反相时钟信号的周期相等;
设定在所述第二扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第一充电时间,设定在所述第一扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第二充电时间,并根据所述周期生成所述反相时钟信号;
根据所述反相时钟信号生成所述正相时钟信号;
所述第一扫描时间段为扫描第二显示区域内的栅线的时间段,所述第二扫描时间段为扫描第一显示区域内的栅线的时间段。
本发明还提供了一种时序控制模组,包括亮度检测电路和栅极驱动信号生成电路,其中,
所述亮度检测电路用于检测在特定灰阶下,显示面板上的第一显示区域的亮度,并检测在所述特定灰阶下,所述显示面板上的对比显示区域的亮度;所述对比显示区域设置于所述显示面板上的第二显示区域中,所述对比显示区域与所述第一显示区域对应;
所述栅极驱动信号生成电路用于根据所述对比显示区域的亮度与所述第一显示区域的亮度,设定分别为所述第一显示区域和所述第二显示区域提供的栅极驱动信号。
实施时,所述第一显示区域为非完全显示区域中的至少部分区域,所述第二显示区域为全像素显示区域;所述第一显示区域与所述第二显示区域相邻。
实施时,所述对比显示区域与所述第一显示区域相邻,所述对比显示区域的面积与所述第一显示区域的面积相等;所述对比显示区域中的像素电路的行数等于所述第一显示区域中的像素电路的行数。
实施时,所述栅极驱动信号生成电路包括计算电路和栅极驱动器;
所述计算电路用于计算所述对比显示区域的亮度与所述第一显示区域的亮度的比值,所述比值为亮度比值;
所述栅极驱动器用于生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号,以使得生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号,以使得第二充电时间与第一充电时间之间的比值等于所述亮度比值;
所述第一充电时间为在一帧画面显示时间内,所述第一栅极驱动信号的电位持续为有效电压的时间;所述第二充电时间为在一帧画面显示时间内,所述第二栅极驱动信号的电位持续为有效电压的时间。
实施时,所述栅极驱动器包括时钟信号生成电路和栅极驱动电路;
所述时钟信号生成电路用于根据所述亮度比值,设定所述第一充电时间和所述第二充电时间;根据所述第一充电时间和所述第二充电时间,生成正相时钟信号和反相时钟信号;所述正相时钟信号和所述反相时钟信号相互反相;
所述栅极驱动电路用于根据所述正相时钟信号和所述反相时钟信号,生成所述第一栅极驱动信号和所述第二栅极驱动信号。
实施时,所述时钟信号生成电路用于设定正相时钟信号的周期和反相时钟信号的周期,设定在所述第二扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第一充电时间,设定在所述第一扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第二充电时间,并根据所述周期生成所述反相时钟信号,并根据所述反相时钟信号生成所述正相时钟信号;
该正相时钟信号的周期和该反相时钟信号的周期相等;所述第一扫描时间段为扫描第二显示区域内的栅线的时间段,所述第二扫描时间段为扫描第一显示区域内的栅线的时间段。
本发明还提供了一种显示装置,包括上述的时序控制模组。
与现有技术相比,本发明所述的时序控制方法、时序控制模组和显示装置可调节第一显示区域内的像素电路的充电时间和第二显示区域内的像素电路的充电时间,使得第一显示区域内的像素电路的充电电压和第二显示区域内的像素电路的充电电压相匹配,缩小第一显示区域和第二显示区域的亮度差异。
附图说明
图1是本发明实施例所述的时序控制方法的流程图;
图2A是显示面板20上的不同的区域的示意图;
图2B是在图2A所示的显示面板20上选定对比显示区域A0的示意图;
图3是一行像素RC等效电路的示意图;
图4是像素电路的一实施例的电路图;
图5是栅极驱动单元的一具体实施例的电路图;
图6是现有的时序控制方法对应的时序图;
图7是本发明实施例所述的时序控制方法对应的时序图;
图8是本发明实施例所述的时序控制模组的结构框图;
图9是驱动集成电路和栅极驱动电路连接关系示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。
本发明实施例所述的时序控制方法,应用于显示面板,如图1所示,所述时序控制方法包括:
S1:选择与显示面板上的第一显示区域对应的对比显示区域;所述对比显示区域设置于所述显示面板上的第二显示区域中;
S2:检测在特定灰阶下,所述对比显示区域的亮度以及所述第一显示区域的亮度;
S3:根据所述对比显示区域的亮度与所述第一显示区域的亮度,生成分别为所述第一显示区域和所述第二显示区域提供的栅极驱动信号。
本发明实施例提出一种时序控制方法,可调节第一显示区域内的像素电路的充电时间和第二显示区域内的像素电路的充电时间,使得第一显示区域内的像素电路的充电电压和第二显示区域内的像素电路的充电电压相匹配,缩小第一显示区域和第二显示区域的亮度差异。
在具体实施时,所述第一显示区域可以为非完全显示区域中的至少部分区域,所述第二显示区域可以为全像素显示区域;所述第一显示区域与所述第二显示区域相邻。
所述非完全显示区域可以包括Notch区(异形区)。
在本发明实施例中,显示面板上设置有N行栅线和M列数据线,N和M都为大于1的整数,则在所述全像素显示区域中设有至少一行M列像素电路,而在所述非完全显示区域中设有至少一行m列像素电路,m小于M,m为正整数。
如图2A所示,在显示面板20上,标号为A的为全像素显示区域,标号为B的为非完全显示区域。由图2A可知,全像素显示区域A中的像素电路的列数大于非完全显示区域中像素电路的列数,因此全像素显示区域A的行像素等效阻抗RC(A)大于非完全显示区域B的行像素等效阻抗RC(B),如若对全像素显示区域A中的像素电路的充电时间和非完全显示区域B中的像素电路的充电时间相同,该充电时间为T,由于像素电路的充电电压正比于T/RC,因此非完全显示区域B中的像素电路的充电电压V(B)大于全像素显示区域A中的像素电路的充电电压V(A),这样在同样的灰阶下,全像素显示区域A的亮度高于非完全显示区域B的亮度,即呈现为Notch区Mura(显示亮度不均)。并在图2A对应的显示面板20的实施例中,全像素显示区域A中设置有第一行像素电路至第N1行像素电路,非完全显示区域B中设置有第N1+1行像素电路至第N行像素电路,N1为正整数,N1大于1并N1小于N;
假设在全像素显示区域A中,一行像素电路包含M个像素电路,在每个像素电路的RC等效电路中,包含相应的电阻和相应的电容,因此一行像素RC等效电路如图3所示。
在图3中,标号为R1的为第一电阻,标号为C1的为第一电容,标号为R2的为第二电阻,标号为C2的为第二电容,标号为R3的为第三电阻,标号为C3的为第三电容,标号为R(M-1)的为第M-1电阻,标号为C(M-1)的为第M-1电容,标号为R(M)的为第M电阻,标号为C(M)的为第M电容。由图3可知,全像素显示区域A中的行等效阻抗RC(A)=R1×C1+R2×C2+R3×C3+…R(M-1)×C(M-1)+R(M)×C(M)。
并如图4所示,所述像素电路的一实施例可以包括驱动晶体管DTFT、数据写入控制晶体管TW、存储电容Cs和有机发光二极管OLED;在图4中,标号为Vdd的为高电压,标号为GND的为地端,TW的栅极与一行栅线Gate连接,TW的源极与一列数据线Data连接,TW的漏极与DTFT的栅极连接;Cs的第一端与DTFT的栅极连接,Cs的第二极接入Vdd;在对该像素电路充电时,该行栅线控制TW打开,以通过Data上的数据电压为Cs充电,则TW打开的时间即为充电时间,在充电时间结束后,DTFT的栅极的电压即为充电电压。
在图4所示的像素电路的实施例中,DTFT和TW都为p型晶体管,但不以此为限。
本发明实施例针对全像素显示区域A和非完全显示区域B之间的亮度差异,提出一种帧内可调节的分区时序控制方法,实现对全像素显示区域A中的像素电路的充电时间和对非完全显示区域B中的像素电路的充电时间可调,使得全像素显示区域A中的像素电路的充电电压和非完全显示区域B中的像素电路的充电电压相匹配,缩小全像素显示区域A的亮度和非完全显示区域B的亮度之间的差异,改善异形区存在的Mura现象。
本发明实施例能够实现显示区域内多段充电时间可调,特别能够灵活控制异形区中的像素电路的充电时间和充电电压,并可以实现异形区中的像素电路的充电电压与全像素显示区域中的像素电路的充电电压相匹配,补偿精度高;并本发明实施例无需变更现有Panel(显示面板)设计,改善成本低;并本发明实施例既可改善AMOLED(Active-matrixorganic light-emitting diode,有源矩阵有机发光二极管)显示中的Notch区Mura,也适用于其他显示领域中的Notch区Mura改善。
在当前显示面板设计中,各行像素电路的充电时间取决于发送至该行像素电路的栅极驱动信号的电位持续为有效电压的时间。
如图5所示,栅极驱动单元的一具体实施例可以包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第一电容C1和第二电容C2。在图5中,标号为GCK的为正相时钟信号,标号为GCB的为反相时钟信号,标号为STV的为起始信号,标号为VGH的为高电平,标号为VGL的为低电平,标号为GOUT的为用于输出栅极驱动信号的栅极驱动信号输出端。
由图6所示,在现有的时序控制方法中,发送至全像素显示区域A的栅极驱动信号为低电压的时间t1和发送至非完全显示区域B的栅极驱动信号为低电压的时间t2相等(在图5所示的栅极驱动单元的具体实施例中,有效电压为低电压,但不以此为限),并且GOUT输出的栅极驱动信号由GCK和GCB控制。在图6中,标号为Tz1的为第一扫描时间段,标号为Tz2的为第二扫描时间段,在Tz1内,扫描全像素显示区域A中的栅线,在Tz2内,扫描非完全显示区域中的N-N1行栅线;标号为GOUT1的为第一行栅极驱动信号输出端,标号为GOUT2的为第二行栅极驱动信号输出端,标号为GOUTN-1的为第N-1行栅极驱动信号输出端,标号为GoutN的为第N行栅极驱动信号输出端。
在优选情况下,所述对比显示区域与所述第一显示区域相邻,所述对比显示区域的面积与所述第一显示区域的面积相等,所述对比显示区域中的像素电路的行数等于所述第一显示区域中的像素电路的行数,这样检测得到的在特定灰阶下,对比显示区域的亮度和第一显示区域的亮度既可以用于确定充电时间,并能够改善对比显示区域和第一显示区域相邻处的亮度差异。
在优选情况下,所述特定灰阶小于预定灰阶。
例如,当总灰阶数为256时,所述预定灰阶可以为第32灰阶,但不以此为限。
在具体实施时,本发明实施例将特定灰阶设置为较小,以降低IR Drop(IR压降,IR压降是指由于电流和电阻所引起的电压偏差)。
由于数据线是由显示面板的上方贯穿至显示面板的下方,如图2A所示,非完全显示区域B设置于显示面板的下方,则如果将特定灰阶设置为比较大,则当数据线上的数据电压传输至非完全显示区域B时,压降较大,对亮度有较大影响,则会影响亮度调节的精度,因此本发明实施例将特定灰阶设置为较小。
具体的,所述根据所述对比显示区域的亮度与所述第一显示区域的亮度,设定分别为所述第一显示区域和所述第二显示区域提供的栅极驱动信号步骤可以包括:
计算所述对比显示区域的亮度与所述第一显示区域的亮度的比值,所述比值为亮度比值;
生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号,以使得第二充电时间与第一充电时间之间的比值等于所述亮度比值;
所述第一充电时间为在一帧画面显示时间内,所述第一栅极驱动信号的电位持续为有效电压的时间;所述第二充电时间为在一帧画面显示时间内,所述第二栅极驱动信号的电位持续为有效电压的时间。
在具体实施时,所述第二栅极驱动信号对应的第二充电时间与第一栅极驱动信号对应的第一充电时间之间的比值等于所述对比显示区域的亮度与所述第一显示区域的亮度之间的比值,以使得第一显示区域中的像素电路的充电电压与第二显示区域中的像素电路的充电电压相匹配。
在实际操作时,所述第一充电时间即为在一帧画面显示时间内,所述第一栅极驱动信号的电位持续为有效电压的时间,也即所述第一显示区域中的一行栅线打开的时间;
所述第二充电时间即为在一帧画面显示时间内,所述第二栅极驱动信号的电位持续为有效电压的时间,也即所述第二显示区域中的一行栅线打开的时间。
在本发明实施例中,当所述栅极驱动信号的电位为有效电压时,相应行栅线打开,与该行栅线连接的像素电路包括的数据写入晶体管导通;例如,当该数据写入晶体管为p型晶体管时,所述有效电压可以为低电压;当该数据写入晶体管为n型晶体管时,所述有效电压可以为高电压,但不以此为限。
具体的,所述生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号步骤包括:
根据所述亮度比值设定所述第一充电时间和所述第二充电时间;
根据所述第一充电时间和所述第二充电时间,生成正相时钟信号和反相时钟信号;所述正相时钟信号和所述反相时钟信号相互反相;
根据所述正相时钟信号和所述反相时钟信号,生成所述第一栅极驱动信号和所述第二栅极驱动信号。
具体的,所述根据所述亮度比值,生成正相时钟信号和反相时钟信号步骤可以包括:
设定所述正相时钟信号的周期和所述反相时钟信号的周期,该正相时钟信号的周期和该反相时钟信号的周期相等;
设定在所述第二扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第一充电时间,设定在所述第一扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第二充电时间,并根据所述周期生成所述反相时钟信号;
根据所述反相时钟信号生成所述正相时钟信号;
所述第一扫描时间段为扫描第二显示区域内的栅线的时间段,所述第二扫描时间段为扫描第一显示区域内的栅线的时间段。
在具体实施时,正相时钟信号和反相时钟信号相互反相;并且,所述正相时钟信号在所述第一扫描时间段的周期与所述正相时钟信号在所述第二扫描时间段的周期相等,所述反相时钟信号在所述第一扫描时间段的周期与所述反相时钟信号在所述第二扫描时间段的周期相等;所述正相时钟信号的周期等于所述反相时钟信号的周期;并将在所述第二扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间设定为第一充电时间,将在所述第一扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间设定为第二充电时间;再结合所述周期生成所述反相时钟信号,根据反相时钟信号生成正相时钟信号,再根据所述正相时钟信号和所述反相时钟信号生成所述第一栅极驱动信号和所述第二栅极驱动信号,以使得所述第二栅极驱动信号的电位持续为有效电压的时间与所述第一栅极驱动信号的电位持续为有效电压的时间之间的比值等于所述亮度比值。
在具体实施时,在图2A所示的显示面板20中,由于全像素显示区域A和非完全显示区域B之间由于RC等效值差异,会导致亮度差异,因此本发明实施例采用亮度作为特征数据。并且,在选择特征参数区域时,可以将图2A中的非完全显示区域B中的左侧显示区域B1设定为第一显示区域(但不以此为限,也可以将图2A中的非完全显示区域B中的右侧显示区域B2设定为第一显示区域),如图2B所示,在图2A所示的显示面板的基础上,选择全像素显示区域A中的对比显示区域A0,所述对比显示区域A0中的像素电路的行数等于非完全显示区域B中的左侧显示区域B1中的像素的行数,所述对比显示区域A0与所述非完全显示区域B中的左侧显示区域B1相邻,并所述对比显示区域A0的面积与所述非完全显示区域B中的左侧显示区域B1的面积相等;在选定了第一显示区域和对比显示区域A0之后,使用光学采集设备对在特定灰阶下,该第一显示区域的亮度以及该对比显示区域A0的亮度进行采集,获得该第一显示区域的亮度LV(B)和所述对比显示区域A0的亮度LV(A);
在采集得到的该第一显示区域的亮度LV(B)和所述对比显示区域A0的亮度LV(A)之后,先设定第二充电时间TAL,之后计算第一充电时间TBL,由于充电时间与亮度呈反比关系,当前对比显示区域A0的亮度高,第一显示区域的亮度低,则本发明实施例通过降低第一显示区域的第一充电时间TBL以提升第一显示区域的亮度,计算公式如下:
TBL=TAL×LV(B)/LV(A);
之后根据TAL和TBL生成正相时钟信号GCK和反相时钟信号GCB;
如图7所示,在第一扫描时间段Tz1,在一行周期时间T内,GCB为低电压的时间为TAL,GCB为高电平的时间为TAH,TAH=T-TAL;并且,在第一扫描时间段Tz1内,GCB的低电平脉冲数等于N1;
在第二扫描时间段Tz2,在一行周期时间T内,GCB为低电平的时间为TBL,GCB为高电平的时间为TBH,TBH=T-TBL;并且,在第二扫描时间段Tz2内,GCB的低电平脉冲数等于N-N1;
所述一行周期时间T也即等于GCB的周期;GCB与GCK反相;
一帧画面显示时间持续的时间为一帧周期时间t,T=t/(N+N(p)),其中,N(p)为空白行数,在该空白行数对应的时间,不扫描栅线;
T=TAL+TAH=TBL+TBH
TBL=TAL×(LV(B)/LV(A));
之后将以上特征参数(所述特征参数包括TAL、TAH、TBL、TBH、T、N1和N等)输入驱动IC(Integrated Circuit,集成电路),由驱动IC中的GOA(Gate On Array,设置于阵列基板上的栅极去驱动电路)控制模块生成GCB和GCK,并由栅极驱动电路根据GCB和GCK生成各级栅极驱动信号;
在图7中,标号为STV的为起始信号,标号为GOUT1的为第一行栅极驱动信号输出端,标号为GOUT2的为第二行栅极驱动信号输出端,标号为GOUTN-1的为第N-1行栅极驱动信号输出端,标号为GOUTN的为第N行栅极驱动信号输出端;
本发明实施例在GOA控制模块中设置波形计数器模块和分区参数控制寄存器,由所述分区参数控制寄存器存储如上特征参数,并由所述波形计数器模块对GCB中的低电压脉冲数,以及GCK中的高电压脉冲数进行计数,以便生成GCB和GCK。并本发明实施例可以通过GOA控制模块生成起始信号STV,如图7所示,起始信号STV的低电压脉冲与GCK的第一个低电压脉冲一致,之后STV的电位都为高电压。
本发明实施例根据帧内分区GOA时序设计方式,可通过显示面板上的全像素显示区域A与非完全显示区域B之间的电学特征关系,在一帧内有针对性地设计可调节的分段GOA信号;从而向全像素显示区域A与非完全显示区域B输入不同的栅极驱动信号,改变全像素显示区域A中的像素电路的充电时间,以及非完全显示区域B中的像素电路的充电时间,使全像素显示区域A中的像素电路的充电电压与非完全显示区域B中的像素电路的充电电压相近,缩小亮度差异,达到改善Notch区Mura的效果。
驱动IC侧输出GCK和GCB时,当前最小可调宽度可达0.1微秒(在当前设计中,GCK的电平宽度约等于5微秒),时序变更精度高,操作上灵活度高、调节便利,可反复调校,因而可准确地使不同的显示区域中的充电电压相匹配,达到良好的Notch区Mura改善效果。
在本发明实施例中,为所述非完全显示区域B中的左侧显示区域B1中的各行栅线提供的栅极驱动信号与所述非完全显示区域B中的右侧显示区域B2中的相应行栅线提供的栅极驱动信号可以相同,但不以此为限。
如图8所示,本发明实施例所述的时序控制模组包括亮度检测电路81和栅极驱动信号生成电路82,其中,
所述亮度检测电路81用于检测在特定灰阶下,显示面板上的第一显示区域的亮度,并检测在所述特定灰阶下,所述显示面板上的对比显示区域的亮度;所述对比显示区域设置于所述显示面板上的第二显示区域中,所述对比显示区域与所述第一显示区域对应;
所述栅极驱动信号生成电路82用于根据所述对比显示区域的亮度与所述第一显示区域的亮度,设定分别为所述第一显示区域和所述第二显示区域提供的栅极驱动信号。
本发明实施例所述的时序控制装置,可调节第一显示区域内的像素电路的充电时间和第二显示区域内的像素电路的充电时间,使得第一显示区域内的像素电路的充电电压和第二显示区域内的像素电路的充电电压相匹配,缩小第一显示区域和第二显示区域的亮度差异。
具体的,所述第一显示区域可以为非完全显示区域中的至少部分区域,所述第二显示区域可以为全像素显示区域;所述第一显示区域与所述第二显示区域相邻。
在优选情况下,所述对比显示区域与所述第一显示区域相邻,所述对比显示区域的面积与所述第一显示区域的面积相等;所述对比显示区域中的像素电路的行数等于所述第一显示区域中的像素电路的行数。
在具体实施时,所述栅极驱动信号生成电路可以包括计算电路和栅极驱动器;
所述计算电路用于计算所述对比显示区域的亮度与所述第一显示区域的亮度的比值,所述比值为亮度比值;
所述栅极驱动器用于生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号,以使得生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号,以使得第二充电时间与第一充电时间之间的比值等于所述亮度比值;
所述第一充电时间为在一帧画面显示时间内,所述第一栅极驱动信号的电位持续为有效电压的时间;所述第二充电时间为在一帧画面显示时间内,所述第二栅极驱动信号的电位持续为有效电压的时间。
具体的,所述栅极驱动器可以包括时钟信号生成电路和栅极驱动电路;
所述时钟信号生成电路用于根据所述亮度比值,设定所述第一充电时间和所述第二充电时间;根据所述第一充电时间和所述第二充电时间,生成正相时钟信号和反相时钟信号;所述正相时钟信号和所述反相时钟信号相互反相;
所述栅极驱动电路用于根据所述正相时钟信号和所述反相时钟信号,生成所述第一栅极驱动信号和所述第二栅极驱动信号。
具体的,所述时钟信号生成电路用于设定正相时钟信号的周期和反相时钟信号的周期,设定在所述第二扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第一充电时间,设定在所述第一扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第二充电时间,并根据所述周期生成所述反相时钟信号,并根据所述反相时钟信号生成所述正相时钟信号;
该正相时钟信号的周期和该反相时钟信号的周期相等;所述第一扫描时间段为扫描第二显示区域内的栅线的时间段,所述第二扫描时间段为扫描第一显示区域内的栅线的时间段。
在具体实施时,如图9所示,所述时钟信号生成电路可以设置于驱动集成电路90中,所述时钟信号生成电路用于生成正相时钟信号GCK、反相时钟信号GCB和起始信号STV;
所述栅极驱动电路91包括N级栅极驱动单元;
所述栅极驱动电路91包括的第一级栅极驱动单元G1至所述栅极驱动电路91包括的第N1级栅极驱动单元GN1用于为全像素显示区域A中的各行栅线分别提供栅极驱动信号,所述栅极驱动电路91包括的第N1+1级栅极驱动单元GN1+1至所述栅极驱动电路91包括的第N级栅极驱动单元GN用于为非完全显示区域B中的各行栅线分别提供栅极驱动信号。
在图9中,标号为GOUT1的为第一行栅极驱动信号输出端,GOUTN1为第N1行栅极驱动信号输出端,GOUTN1+1为第N1+1行栅极驱动信号输出端,GOUTN为第N行栅极驱动信号输出端。
本发明实施例所述的显示装置包括上述的时序控制模组。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (8)

1.一种时序控制方法,应用于显示面板,其特征在于,所述时序控制方法包括:
选择与显示面板上的第一显示区域对应的对比显示区域;所述对比显示区域设置于所述显示面板上的第二显示区域中;
检测在特定灰阶下,所述对比显示区域的亮度以及所述第一显示区域的亮度;
根据所述对比显示区域的亮度与所述第一显示区域的亮度,生成分别为所述第一显示区域和所述第二显示区域提供的栅极驱动信号;
所述根据所述对比显示区域的亮度与所述第一显示区域的亮度,设定分别为所述第一显示区域和所述第二显示区域提供的栅极驱动信号步骤包括:
计算所述对比显示区域的亮度与所述第一显示区域的亮度的比值,所述比值为亮度比值;
生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号,以使得第二充电时间与第一充电时间之间的比值等于所述亮度比值;
所述第一充电时间为在一帧画面显示时间内,所述第一栅极驱动信号的电位持续为有效电压的时间;
所述第二充电时间为在一帧画面显示时间内,所述第二栅极驱动信号的电位持续为有效电压的时间;
所述生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号步骤包括:
根据所述亮度比值设定所述第一充电时间和所述第二充电时间;
根据所述第一充电时间和所述第二充电时间,生成正相时钟信号和反相时钟信号;所述正相时钟信号和所述反相时钟信号相互反相;
根据所述正相时钟信号和所述反相时钟信号,生成所述第一栅极驱动信号和所述第二栅极驱动信号;
所述根据所述亮度比值,生成正相时钟信号和反相时钟信号步骤包括:
设定所述正相时钟信号的周期和所述反相时钟信号的周期,该正相时钟信号的周期和该反相时钟信号的周期相等;
设定在第二扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第一充电时间,设定在第一扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第二充电时间,并根据所述周期生成所述反相时钟信号;
根据所述反相时钟信号生成所述正相时钟信号;
所述第一扫描时间段为扫描第二显示区域内的栅线的时间段,所述第二扫描时间段为扫描第一显示区域内的栅线的时间段。
2.如权利要求1所述的时序控制方法,其特征在于,所述第一显示区域为非完全显示区域中的至少部分区域,所述第二显示区域为全像素显示区域;所述第一显示区域与所述第二显示区域相邻。
3.如权利要求1所述的时序控制方法,其特征在于,所述对比显示区域与所述第一显示区域相邻,所述对比显示区域的面积与所述第一显示区域的面积相等;所述对比显示区域中的像素电路的行数等于所述第一显示区域中的像素电路的行数。
4.如权利要求1所述的时序控制方法,其特征在于,所述特定灰阶小于预定灰阶。
5.一种时序控制模组,其特征在于,包括亮度检测电路和栅极驱动信号生成电路,其中,
所述亮度检测电路用于检测在特定灰阶下,显示面板上的第一显示区域的亮度,并检测在所述特定灰阶下,所述显示面板上的对比显示区域的亮度;所述对比显示区域设置于所述显示面板上的第二显示区域中,所述对比显示区域与所述第一显示区域对应;
所述栅极驱动信号生成电路用于根据所述对比显示区域的亮度与所述第一显示区域的亮度,设定分别为所述第一显示区域和所述第二显示区域提供的栅极驱动信号;
所述栅极驱动信号生成电路包括计算电路和栅极驱动器;
所述计算电路用于计算所述对比显示区域的亮度与所述第一显示区域的亮度的比值,所述比值为亮度比值;
所述栅极驱动器用于生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号,以使得生成为所述第一显示区域提供的第一栅极驱动信号,以及为所述第二显示区域提供的第二栅极驱动信号,以使得第二充电时间与第一充电时间之间的比值等于所述亮度比值;
所述第一充电时间为在一帧画面显示时间内,所述第一栅极驱动信号的电位持续为有效电压的时间;所述第二充电时间为在一帧画面显示时间内,所述第二栅极驱动信号的电位持续为有效电压的时间;
所述栅极驱动器包括时钟信号生成电路和栅极驱动电路;
所述时钟信号生成电路用于根据所述亮度比值,设定所述第一充电时间和所述第二充电时间;根据所述第一充电时间和所述第二充电时间,生成正相时钟信号和反相时钟信号;所述正相时钟信号和所述反相时钟信号相互反相;
所述栅极驱动电路用于根据所述正相时钟信号和所述反相时钟信号,生成所述第一栅极驱动信号和所述第二栅极驱动信号;
所述时钟信号生成电路用于设定正相时钟信号的周期和反相时钟信号的周期,设定在第二扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第一充电时间,设定在第一扫描时间段内,所述反相时钟信号的电位持续为有效电压的时间为第二充电时间,并根据所述周期生成所述反相时钟信号,并根据所述反相时钟信号生成所述正相时钟信号;
该正相时钟信号的周期和该反相时钟信号的周期相等;所述第一扫描时间段为扫描第二显示区域内的栅线的时间段,所述第二扫描时间段为扫描第一显示区域内的栅线的时间段。
6.如权利要求5所述的时序控制模组,其特征在于,所述第一显示区域为非完全显示区域中的至少部分区域,所述第二显示区域为全像素显示区域;所述第一显示区域与所述第二显示区域相邻。
7.如权利要求5所述的时序控制模组,其特征在于,所述对比显示区域与所述第一显示区域相邻,所述对比显示区域的面积与所述第一显示区域的面积相等;所述对比显示区域中的像素电路的行数等于所述第一显示区域中的像素电路的行数。
8.一种显示装置,其特征在于,包括如权利要求5至7中任一权利要求所述的时序控制模组。
CN201910378411.7A 2019-04-30 2019-04-30 时序控制方法、时序控制模组和显示装置 Active CN109979392B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910378411.7A CN109979392B (zh) 2019-04-30 2019-04-30 时序控制方法、时序控制模组和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910378411.7A CN109979392B (zh) 2019-04-30 2019-04-30 时序控制方法、时序控制模组和显示装置

Publications (2)

Publication Number Publication Date
CN109979392A CN109979392A (zh) 2019-07-05
CN109979392B true CN109979392B (zh) 2021-03-02

Family

ID=67073104

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910378411.7A Active CN109979392B (zh) 2019-04-30 2019-04-30 时序控制方法、时序控制模组和显示装置

Country Status (1)

Country Link
CN (1) CN109979392B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110459159B (zh) * 2019-08-15 2021-08-31 成都辰显光电有限公司 一种显示装置及其驱动方法
CN111816112B (zh) * 2020-07-24 2022-04-08 昆山国显光电有限公司 显示面板的补偿参数确定方法及装置
CN113593501B (zh) * 2021-07-29 2022-09-02 昆山国显光电有限公司 一种显示面板的mura补偿方法、补偿装置及显示装置
KR20230065423A (ko) 2021-11-04 2023-05-12 삼성디스플레이 주식회사 표시 장치

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1963599A (zh) * 2005-11-09 2007-05-16 比亚迪股份有限公司 一种改善lcd液晶层厚度均匀性的方法及液晶显示器
CN101667418A (zh) * 2009-09-25 2010-03-10 深圳丹邦投资集团有限公司 一种显示屏显示亮度补偿的方法及其系统
CN102768820A (zh) * 2012-07-23 2012-11-07 深圳市大象视界科技有限公司 Led大屏幕显示装置及其驱动电路和驱动方法
CN102800281A (zh) * 2012-08-14 2012-11-28 昆山工研院新型平板显示技术中心有限公司 Amoled面板功耗优化的驱动方法及装置
CN203232649U (zh) * 2010-09-09 2013-10-09 Lg电子株式会社 显示装置
CN107103893A (zh) * 2017-06-30 2017-08-29 上海天马有机发光显示技术有限公司 一种改善圆形显示屏边缘显示效果的方法
US9857632B2 (en) * 2015-01-06 2018-01-02 Samsung Display Co., Ltd. Liquid crystal display
CN107577078A (zh) * 2017-09-19 2018-01-12 厦门天马微电子有限公司 一种显示面板及显示装置
CN107863061A (zh) * 2017-11-29 2018-03-30 武汉天马微电子有限公司 显示面板及其控制方法、显示装置
CN108666442A (zh) * 2018-05-14 2018-10-16 昆山国显光电有限公司 驱动基板和显示面板
CN108873503A (zh) * 2018-07-24 2018-11-23 武汉华星光电技术有限公司 一种异形显示面板及异形显示装置
CN108962038A (zh) * 2018-07-26 2018-12-07 武汉华星光电技术有限公司 能够改善Mura现象的异形显示面板及显示装置
CN109407403A (zh) * 2018-12-19 2019-03-01 厦门天马微电子有限公司 背光模组及显示装置
CN109581774A (zh) * 2019-01-03 2019-04-05 京东方科技集团股份有限公司 显示驱动方法、栅驱动器和显示装置
CN109637422A (zh) * 2019-01-18 2019-04-16 京东方科技集团股份有限公司 伽马校正方法、伽马校正装置及计算机可读存储介质

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100769193B1 (ko) * 2006-02-06 2007-10-23 엘지.필립스 엘시디 주식회사 평판표시장치와 그 화질제어 방법 및 장치
CN101833920B (zh) * 2009-03-13 2012-09-26 华映视讯(吴江)有限公司 驱动电路及液晶显示器的插灰方法
KR20160059548A (ko) * 2014-11-18 2016-05-27 삼성디스플레이 주식회사 곡면형 액정 표시 장치
CN105225652B (zh) * 2015-11-06 2017-12-08 京东方科技集团股份有限公司 一种显示装置的驱动方法、装置及显示装置

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1963599A (zh) * 2005-11-09 2007-05-16 比亚迪股份有限公司 一种改善lcd液晶层厚度均匀性的方法及液晶显示器
CN101667418A (zh) * 2009-09-25 2010-03-10 深圳丹邦投资集团有限公司 一种显示屏显示亮度补偿的方法及其系统
CN203232649U (zh) * 2010-09-09 2013-10-09 Lg电子株式会社 显示装置
CN102768820A (zh) * 2012-07-23 2012-11-07 深圳市大象视界科技有限公司 Led大屏幕显示装置及其驱动电路和驱动方法
CN102800281A (zh) * 2012-08-14 2012-11-28 昆山工研院新型平板显示技术中心有限公司 Amoled面板功耗优化的驱动方法及装置
US9857632B2 (en) * 2015-01-06 2018-01-02 Samsung Display Co., Ltd. Liquid crystal display
CN107103893A (zh) * 2017-06-30 2017-08-29 上海天马有机发光显示技术有限公司 一种改善圆形显示屏边缘显示效果的方法
CN107577078A (zh) * 2017-09-19 2018-01-12 厦门天马微电子有限公司 一种显示面板及显示装置
CN107863061A (zh) * 2017-11-29 2018-03-30 武汉天马微电子有限公司 显示面板及其控制方法、显示装置
CN108666442A (zh) * 2018-05-14 2018-10-16 昆山国显光电有限公司 驱动基板和显示面板
CN108873503A (zh) * 2018-07-24 2018-11-23 武汉华星光电技术有限公司 一种异形显示面板及异形显示装置
CN108962038A (zh) * 2018-07-26 2018-12-07 武汉华星光电技术有限公司 能够改善Mura现象的异形显示面板及显示装置
CN109407403A (zh) * 2018-12-19 2019-03-01 厦门天马微电子有限公司 背光模组及显示装置
CN109581774A (zh) * 2019-01-03 2019-04-05 京东方科技集团股份有限公司 显示驱动方法、栅驱动器和显示装置
CN109637422A (zh) * 2019-01-18 2019-04-16 京东方科技集团股份有限公司 伽马校正方法、伽马校正装置及计算机可读存储介质

Also Published As

Publication number Publication date
CN109979392A (zh) 2019-07-05

Similar Documents

Publication Publication Date Title
CN109979392B (zh) 时序控制方法、时序控制模组和显示装置
CN109509415B (zh) 包括电平位移器的显示装置
US7924255B2 (en) Gate driving method and circuit for liquid crystal display
US9786242B2 (en) Gate driver on array circuit and display using the same
US11024245B2 (en) Gate driver and display device using the same
US20090079715A1 (en) Gate driver and method of driving display apparatus having the same
CN100476557C (zh) 液晶板、具有该液晶板的液晶显示装置及其驱动方法
US20160070147A1 (en) Liquid crystal display device
US9966029B2 (en) Gate driver on array circuit and display using gate driver on array circuit
US20120120044A1 (en) Liquid crystal display device and method for driving the same
KR101246785B1 (ko) 스캐너 일체형 액정표시장치와 이의 스캐너 모드 구동방법
JP2007101900A (ja) 表示装置
CN101884062A (zh) 显示装置及显示装置的驱动方法
CN103680434A (zh) 包括检查电路的液晶显示装置及其检查方法
TW201814686A (zh) 高穩定性的脈衝寬度可調式移位暫存器
JP4855652B2 (ja) 表示装置
US20190108810A1 (en) Shift register and display device provided with same
US8115716B2 (en) Liquid crystal display device and its drive method
CN112967656A (zh) 移位寄存器、栅极驱动电路及其驱动方法、显示装置
KR101485583B1 (ko) 표시 장치 및 그 구동 방법
US6563481B1 (en) Active matrix liquid crystal display device, method of manufacturing the same, and method of driving the same
US20190213968A1 (en) Array substrate, method for driving the same, and display apparatus
KR20180044645A (ko) 게이트 구동 회로를 가지는 표시패널과 그 특성 모니터링 방법
US10796655B2 (en) Display device
US8823691B2 (en) Display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant