CN109830947A - 采用多开关的涌入控制 - Google Patents

采用多开关的涌入控制 Download PDF

Info

Publication number
CN109830947A
CN109830947A CN201910132284.2A CN201910132284A CN109830947A CN 109830947 A CN109830947 A CN 109830947A CN 201910132284 A CN201910132284 A CN 201910132284A CN 109830947 A CN109830947 A CN 109830947A
Authority
CN
China
Prior art keywords
switch
mosfet
circuit
current
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910132284.2A
Other languages
English (en)
Inventor
乔舒亚·约翰·西蒙森
大卫·亨利·顺
克里斯托夫·布鲁斯·乌米格尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lingliert Co Ltd
Linear Technology LLC
Original Assignee
Lingliert Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US14/300,999 external-priority patent/US10003190B2/en
Application filed by Lingliert Co Ltd filed Critical Lingliert Co Ltd
Publication of CN109830947A publication Critical patent/CN109830947A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/02Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess current
    • H02H9/025Current limitation using field effect transistors
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/001Emergency protective circuit arrangements for limiting excess current or voltage without disconnection limiting speed of change of electric quantities, e.g. soft switching on or off
    • H02H9/004Emergency protective circuit arrangements for limiting excess current or voltage without disconnection limiting speed of change of electric quantities, e.g. soft switching on or off in connection with live-insertion of plug-in units
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/02Details
    • H02H3/025Disconnection after limiting, e.g. when limiting is not sufficient or for facilitating disconnection

Abstract

本公开涉及采用多开关的涌入控制,提供了一种用于从输入节点向连接至输出节点的负载进行供电的新型系统。该系统可以包括均连接在输入节点和输出节点之间的多个开关。一个或多个限制电路可以被配置为用于控制开关从而限制开关的输出。例如,限制电路可以限制流过各个开关的电流。一个或多个计时器可以设置延迟时间用于指示限制开始后的故障情况。

Description

采用多开关的涌入控制
本申请是基于申请日为2014年7月11日、申请号为201410329021.8、发明创造名称为“采用多开关的涌入控制”的中国专利申请的分案申请。
本发明要求于2013年7月12日提交的题为“INRUSH CONTROL WITH MULTIPLESWITCHES”的美国临时专利申请No.61/845,491的优先权,其全部内容通过引用合并于此。
技术领域
本发明总体涉及在电气系统中限制涌入电流(inrush current)和故障电流的电路。特别地,本发明提出了在高功率系统中通过操作多个并联开关来限制涌入电流和故障电流的方法。
背景技术
热插拔电路以受控制和受保护的方式将功率从输入源提供至负载。这种控制器的一个功能为在第一次施加电力时或者在电源电压突然增加时,限制由电源至负载(特别是负载电容)的涌入电流。另一个功能为在负载试图吸取过多电流时(例如负载被短路时)限制电流。
图1示出了常见的热插拔电路,其采用了与电流检测电阻器102(RS1)串联的单个MOSFET 100(Q1)以及用于限制电流的控制电路。许多这样的电路均是可商购的。在限流时,限流放大器104调节MOSFET栅极和源极之间的电压从而限制电流检测电阻器102两端的电压,并且由此限制经过MOSFET 100的电流。该限流放大器104将代表电流检测电阻器102中电流的电压与电压源106产生的电压VLIMIT进行比较以控制MOSFET 100的栅极,从而在检测电流超过由电压VLIMIT确定的最大值时降低输出电流。提供电流源108以拉高栅极电压。提供晶体管110以打开或关闭该热插拔电路。
在此期间,通过MOSFET 100的电压和电流均可以很大,导致在MOSFET 100中的功率损耗很高。如果这种功率损耗持续下去,MOSFET 100可以达到能导致损坏的温度。MOSFET制造商将MOSFET电压、电流和时间的安全极限表示为被称为“安全操作区域(SOA)”的曲线。通常,计时器电路112设定MOSFET在极限电流下操作的最大时间。计时器电路112连接至限流放大器104的状态引脚以检测限流放大器104开始进行限流的时间点。当由计时器电路112设定的延迟时间耗尽时,关闭MOSFET 100以防止其过热。从而负载会断电并且热插拔控制器会指示发生了故障。
高功率热插拔应用通常需要对负载的大旁路电容器126(CL)进行充电。为了降低MOSFET 100的压力,负载可以保持关闭状态直至旁路电容器126被充电。为电容器充电的小的充电电流保持MOSFET 100中的功率足够低从而防止温度上升到危险的程度。一种降低充电电流的方法是采用两端分别连接在MOSFET栅极和地之间的电容器125以限制栅极引脚的电压变化率。栅极电压通过来自电流源108的电流(通常为10-50μA)而被拉高。在对负载电容器充电时MOSFET 100起到源极跟随器的作用。另一种方法是采用限流放大器104来设定对负载电容器进行充电的电流。其中任一种方法均可以降低涌入电流,以使得启动期间处于MOSFET 100的SOA之内。当充电结束时,热插拔控制器可以提供指示功率通道打开(PATH_ON)的输出从而表示可对负载提供全电流。可以通过监控开关的控制信号来确定开关的打开状态。例如,对于MOSFET开关100,通过迟滞比较器118将MOSFET 100的栅极-源极电压与由电压源116产生的阈值电压(远高于MOSFET阈值电压,例如,4.5V)进行比较从而完成上述开关状态的确定。
热插拔开关本身具有电阻,这也是系统中功率损耗的来源。在MOSFET开关中,这种电阻被称为导通电阻。具有大负载电流的高功率系统具有由此导通电阻带来的极大的功率损耗。通常,如图2所示,传统高电流热插拔电路采用多个并联的MOSFET 200、203(Q1和Q2)以获得低的导通电阻,这是采用单个MOSFET不能达到的。图2中的热插拔电路采用的电流和功率控制电路元件202、204、206、208、210、212、216、218、225、226与图1中对应元件类似。
在高功率电平时,很难找到既具有充足的SOA性能又具有足够低的导通电阻的MOSFET来作为热插拔开关。高SOA性能与MOSFET中可以损耗功率的裸片区(die area)的量密切相关。现今很多MOSFET生产关注于减少裸片区和降低导通电阻,同样也就降低了SOA性能。具有高SOA的MOSFET通常在每单位裸片区内具有高导通电阻。相反地,具有低SOA的MOSFET倾向于在每单位裸片区内具有低导通电阻。对于高功率应用,在单个MOSFET中达到需求的SOA通常是既不实际也不经济的。
采用多个并联的MOSFET降低了组合导通电阻,但不一定会增加SOA。由于MOSFET导通电阻具有正的温度系数,因此当各MOSFET的沟道全面增强时并联MOSFET很好地分摊了电流。但是,当限流时具有高漏极-源极电压的并联MOSFET通常工作在饱和状态下。由于这些MOSFET的阈值电压并不匹配并且具有负的温度系数,因此它们之间不能很好地分摊电流。这使得具有最低阈值电压的MOSFET承载的电流大于其他MOSFET承载的电流。由于该MOSFET发热,因此随着其阈值电压进一步降低,导致其承载的电流更大。因此,所有的负载电流可能被单个MOSFET所运载。由于这个原因,当操作一组并联MOSFET以限流时,只能指望它们具有单个MOSFET的SOA。
并非所有负载均可以在启动和涌入期间关闭。栅极电容器将限制流入负载电容器的涌入电流。但是,其并不限制流入电阻负载的电流或流入跨接在负载上的电阻故障的电流。该额外的电流增加了施加于MOSFET开关上的压力并且增加了所需的SOA。
因此,需要开发涌入电流控制电路以及用于控制多个开关的方法以解决上述问题。
发明内容
本公开提出了一种用于从输入节点向连接至输出节点的负载进行供电的新型系统。
根据本公开的一个方面的系统包括:第一开关和第二开关,其均连接在输入节点和输出节点之间;第一限制电路,其被配置为用于控制第一开关从而限制第一开关的输出;以及第二限制电路,其被配置为用于控制第二开关从而限制第二开关的输出。第二限制电路被配置为与第一限制电路独立地工作。例如,第一限制电路可以限制流过第一开关的电流,第二限制电路可以限制流过第二开关的电流。提供逻辑电路以响应于第一状态信号和第二状态信号而产生输出信号。第一状态信号指示第一限制电路正在限制第一开关的输出,第二状态信号指示第二限制电路正在限制第二开关的输出。逻辑电路在接收到第一状态信号和第二状态信号二者后产生输出信号。
对逻辑电路的输出信号做出响应的计时器电路可以在延迟时间耗尽后指示故障情况。
可以布置第一电流检测元件,用于检测第一开关中的电流;以及可以设置第二电流检测元件,用于检测第二开关中的电流。
第一限制电路可以对第一检测元件检测到的电流做出响应,第二限制电路可以对第二检测元件检测到的电流做出响应。
该系统还可以包括指示电路,其用于产生通道打开信号,该通道打开信号指示提供在输入节点和输出节点之间的电力通道被打开。该指示电路可以包括用于检测第一开关处于打开状态的第一检测电路,以及用于检测第二开关处于打开状态的第二检测电路。
该指示电路可以被配置为在第一开关和第二开关均处于打开状态时、或者在第一开关和第二开关中的一个处于打开状态而与另一个开关相关联的限流电路处于限流模式时产生通道打开信号。
在示例性实施例中,第一开关可以连接在输入节点和输出节点之间,第二开关可以与第一开关并联地连接在输入节点和输出节点之间。第一开关和第二开关可以同时打开或关闭。第一开关和第二开关均可以在延迟时间被耗尽之后关闭。
根据本公开的另一个方面,一种用于从输入节点向与输出节点相连的负载供电的系统可以包括:第一开关和第二开关,其均连接在输入节点和输出节点之间;第一限流电路,其被配置为用于控制第一开关从而将流经第一开关的电流限制为第一值;第二限流电路,其被配置为用于控制第二开关从而将流经第二开关的电流限制为大于第一值的第二值。
当第一开关打开时可以使第二开关维持在关闭状态,并且第二开关可以响应于指示第一开关为打开状态的信号而打开。第二开关可以被配置为对第一开关周围的负载电流提供低电阻通道。
可以提供第一电流检测元件用于检测第一开关中的电流,可以提供第二电流检测元件用于检测第二开关中的电流。第一电流检测元件的灵敏度可以大于第二电流检测元件的灵敏度,其中电流检测元件可以为检测电阻器并且灵敏度可以对应于各个电阻器的电阻。第一限流电路可以对第一检测元件检测到的电流做出响应,第二限流电路可以对第二检测元件检测到的电流做出响应。
该系统可以进一步具有计时器电路,该计时器电路包括:第一计时器,其被配置为响应于第一状态信号而初始化第一延迟时间,第一状态信号指示第一限流电路开始工作在限流模式下以限制通过第一开关的电流;以及第二计时器,其被配置为响应于第二状态信号而初始化第二延迟时间,第二状态信号指示第二限流电路开始工作在限流模式下以限制通过第二开关的电流。第一延迟时间可以大于第二延迟时间。计时器电路可以被配置为在第一延迟时间或第二延迟时间耗尽后指示故障情况。
指示电路可以被配置为在第二开关为打开状态时产生通道打开信号,而不检测第一开关的状态。
根据本公开的又一个方面,一种用于从输入节点向与输出节点相连的负载供电的系统可以包括第一开关和第二开关,其均连接在输入节点和输出节点之间,其中第一开关被配置为损耗比第二开关更多的功率。单个限制电路可以被配置为控制第一开关从而限制第一开关的输出,而不对第二开关的输出进行调控。例如,该单个限制电路可以被配置为控制第一开关从而在第二开关关闭时限制流过第一开关的电流。
当第一开关打开时可以使第二开关维持在关闭状态,并且可以在第一开关为打开状态且第二开关两端的电压低于阈值电平时第二开关打开。第二开关可以被配置为对第一开关周围的负载电流提供低电阻通道。可以在第二开关两端的电压超过阈值电平、第一开关的栅极-源极电压降到阈值电平以下、或第一开关关闭时使第二开关关闭。
指示电路可以被配置为在第一开关为打开状态时产生通道打开信号,而不检测第二开关的状态。
根据以下的详细描述,对本领域技术人员而言本公开的另外的优势和方面将变得显而易见,在以下的描述中通过示出用于实现本公开的最佳模式的方式,示出和描述了本公开的实施例。如下所述,在不脱离本公开精神的情况下,本发明能够实施为其他和不同的实施例,并且其中的若干细节在一些明显的方面能够进行修改。因此,附图和说明实际上仅用作示出,而并非限制。
附图说明
可以结合附图更好地理解下文中对本公开的实施例的详细描述,附图中的特征不一定按比例描绘,其目的在于更好地示出相关特征,其中:
图1和2示出了传统热插拔控制器。
图3示出了根据本公开的热插拔控制器的第一示例性实施例。
图4示出了根据本公开的热插拔控制器的第二示例性实施例。
图5示出了根据本公开的热插拔控制器的第三示例性实施例。
具体实施方式
本公开提供了用于控制多个MOSFET的多个独立控制电路。这种控制允许多个MOSFET同时并联地操作或按阶段启动,每个阶段之间具有时间延迟。这样允许将MOSFET上的加热压力同时地散布在多个MOSFET上,或者在时间上分隔。
根据本发明,每个开关的独立控制电路可以将功率损耗分摊至每个开关。可以更加有效地使用每个开关的SOA性能。在不同的时间打开开关允许在启动涌入期间、输入电压梯级涌入期间、以及开启负载电流时采用不同的MOSFET。相对于需要处理所有操作模式的MOSFET,针对不同操作模式进行优化的MOSFET可以更加廉价。
将采用如图3、图4和图5中所示的热插拔控制器的具体实例来描述本公开。但是,本公开适用于任何为负载供电的开关电路。
图3示出了具有同时并联操作的两个MOSFET 300和302的热插拔控制器的示例性实施例。采用各自的电流检测电阻器301和303、以及各自的限流放大器304和305来独立地控制MOSFET 300和302。电流检测电阻器301连接在代表MOSFET 300的正节点SENSE+1和负节点SENSE-1之间,并且电流检测电阻器303连接在代表MOSFET 302的正节点SENSE+2和负节点SENSE-2之间。限流放大器304和305彼此独立地控制各自的MOSFET 300和302的栅极,使得在各自的电阻器301和303中检测到的电流超过由各自的电压源306和307提供的VLIMIT电压所限定的最大电流值时,对MOSFET 300或302的输出端处的电流进行限制。电流源308和309提供电流以分别拉高MOSFET 300和302的栅极电压。提供晶体管310和311以打开和关闭各自的MOSFET 300和302。
分别在限流放大器304和305的状态输出端处产生的信号LIMITING 1和LIMITING2被提供至与(AND)门313的各自的输入端,该AND门313产生输出信号并提供给计时器312,该计时器312设定用于指示过电流故障情况的延迟时间。
在限流时,通过限流放大器304和305提供的独立栅极控制将电流和压力在MOSFET300和302之间精确划分,而不考虑它们之间阈值电压或温度有任何的不匹配。因此,对于给定的负载功率,可以采用两个更小且更便宜的MOSFET。板电阻(board resistance)、放大器补偿和失配影响可以导致限流放大器304和305中的一个将电流限制在比第二个限流放大器更低的电平。由于与上述第二个限流放大器相关联的MOSFET保持全开,同时保持MOSFET300和302两者的漏极-源极电压(VDS)较低,因此在此状态下两个MOSFET均不会遭受明显的加热。开关300和302的组合阻抗仍然较低并且负载可以持续工作。
只有当负载电流增加至MOSFET 300和302均开始限流时,VDS和损耗功率才开始增加,需要关闭MOSFET以提供保护。由于AND门313的作用,因此只有当LIMITING 1和LIMITING2信号均已产生时(即电流放大器304和305均开始限流时)才会启动计时器312。当计时器312建立的延迟时间计满时,产生过电流故障信号以指示MOSFET 300和302均需要关闭。
此外,图3中的热插拔电路可以包括用于产生指示电力通道打开的PATH_ON信号的电路,从而表示可对负载提供全电流。该电路包括:阈值电压源316、317;迟滞比较器318、319;AND门320、321、322;以及OR门323。比较器318监控MOSFET 300的栅极-源极电压何时超过由电压源316产生的阈值电压,并且比较器319指示MOSFET 302的栅极-源极电压何时超过由电压源317产生的阈值电压。两个阈值电压均可以设定为远超MOSFET的阈值电压,例如,设为4.5V。
AND门320的一个输入端接收比较器318的输出信号,AND门320的另一个输入端接收LIMITING 2信号。AND门321接收比较器318和319的输出信号。AND门322的一个输入端接收比较器319的输出信号,而AND门322的另一个输入端接收LIMITING 1信号。AND门320、321、322的输出端分别连接至或(OR)门323的各自输入端。因此,当两个MOSFET均为全开、或者一个MOSFET全开而另一个MOSFET工作在限流模式下时,该OR门323发出PATH_ON信号。如果MOSFET 300和302中的一个关闭,则PATH_ON信号将会为低。同样,图3示出了在负载处设置的旁路电容器326。
如图4中示出了具有并联MOSFET 400和402的热插拔控制器的示例性实施例中所示,在涌入电流可以限制为较低电平的应用中,并联MOSFET可以分阶段操作。MOSFET 400损耗的功率可以小于MOSFET 402。特别地,MOSFET 400作为启动MOSFET工作以在将负载保持为低电流状态的情况下带起负载电压并且为负载电容器426充电。这样容许MOSFET 400具有高的导通电阻、小的电流极限、以及低的SOA。因此,MOSFET 400可以很小并且便宜。如下所述,MOSFET 402作为并联MOSFET工作,其只有在启动MOSFET 400完全打开之后才会打开。
图4中热插拔控制器包括电流检测电阻401、403,以及相应的限流放大器404和405。电流检测电阻401连接在正节点SENSE+1和负节点SENSE-1之间以对流过MOSFET 400的电流进行测量,电流检测电阻403连接在正节点SENSE+2和负节点SENSE-2之间以对流过MOSFET 402的电流进行测量。电流检测电阻401的电阻可以远大于电流检测电阻403的电阻,使得在小于MOSFET 402的电流极限下操作MOSFET 400。
限流放大器404和405控制各自的MOSFET 400和402的栅极,从而在电阻401和403中检测到的电流超过由各自的VLIMIT 406和407限定的最大电流值时限制MOSFET 400和402的输出端处的电流。电流源408和409提供电流以分别拉高MOSFET 400和402的栅极电压。控制晶体管410和411以打开/关闭各自的MOSFET 400和402。
图4中的电路也可以包括计时器412和414、OR门413、RS锁存电路415、电压源416和417、迟滞比较器418和419。栅极电容器425可以连接在MOSFET 400的栅极和地之间以得到低的充电电流。旁路负载电容器426可以连接至负载两端。
分别在限流放大器404和405的状态输出端处产生的信号LIMITING 1和LIMITING2被提供给计时器412和414。由与启动MOSFET 400相关联的计时器412限定的延迟时间可以大于由与MOSFET 402相关联的计时器414限定的延迟时间。
在启动MOSFET 400完全打开之后,并联MOSFET 402被打开。锁存电路415保持MOSFET 402关闭直至比较器418通过确定MOSFET 400的栅极-源极电压已超过阈值电压从而检测出MOSFET 400打开为止。并联MOSFET 402为MOSFET 400周围的负载电流提供了低电阻通道。
由于并联MOSFET 402在其VDS较小时打开,因此不需要大的SOA。对应于较小的SOA,可能需要计时器414提供较短的延迟时间。通过利用两个MOSFET 400和402分阶段地施加电力,对两个MOSFET的SOA要求均降低并且MOSFET 400所需的导通电阻可以更大。当并联MOSFET 402的栅极-源极电压超过阈值电压时,比较器419产生用以指示电力通道打开的PATH_ON信号,从而指示低电阻通道完全打开并且可以支持负载电流。
一些应用具有总是(甚至是在启动过程中)处于打开状态的负载,或是经历了为热插拔MOSFET带来额外压力的输入步骤和输出浪涌。在这些情况下,可以分阶段地操作热插拔控制器中的并联MOSFET,如图5所示,该图展示了一种热插拔控制器的示例性实施例,该热插拔控制器包括:MOSFET 500和502;同时由MOSFET 500和502共享的单个检测电阻501;以及单个限流放大器504,其基于检测电阻器501两端的电压和电压源506产生的VLIMIT电压控制MOSFET 500的栅极从而限制MOSFET 500的输出电流。电流源508和509提供电流以分别拉高MOSFET 500和502的栅极电压。控制晶体管510和511以打开/关闭各自的MOSFET 500和502。计时器512连接至限流放大器504以检测其进入限流模式的时间,从而在由计时器512设定的延迟时间耗尽之后发出过电流故障情况信号。
图5中的热插拔控制器还包括迟滞比较器518,其监控相对于由电压源516产生的阈值电压的MOSFET 500的栅极-源极电压。比较器518的产生PATH_ON信号的输出端连接至反相器520,该反相器520提供GATE1_OFF信号至OR门521的输入端。OR门521的输出端产生STRESS信号,该STRESS信号被提供至OR门522的一个输入端并且用于控制晶体管511的栅极。为OR门522的另一个输入端提供有用于打开/关闭MOSFET 500的OFF/ON#信号。迟滞比较器524监控相对于由电压源523产生的阈值电压的MOSFET 500和502的漏极-源极电压,并且提供输出信号至OR门521的输入端以产生STRESS信号。
MOSFET 500作为压力MOSFET工作以对负载电容526充电并且带起负载电压。其在具有有限持续时间的暂态(例如,启动和输入电压变化)期间提供负载电流。MOSFET 500的功率损耗高于MOSFET 502的功率损耗。MOSFET 500在同时具有高电流和高VDS的状态下工作,并且具有高的SOA等级。但是,由于MOSFET 500仅在具有有限持续时间的暂态期间提供负载电流,因此其并不需要低的导通电阻。其还可能需要由计时器512提供长的延迟时间。
MOSFET 502作为并联MOSFET工作,其在情况稳定并且不改变时为MOSFET 500周围的负载电流提供低电阻通道。每当VDS超过电压源523提供的阈值电压时、或在MOSFET 500的栅极-源极电压低于电压源516提供的阈值电压(例如,MOSFET 500工作在限流模式下)时,通过信号STRESS关闭MOSFET 502以对其进行保护。由电压源523限定的阈值电压可以被设定为(例如)200mV,由电压源516限定的阈值电压可以被设定为(例如)4.5V。
MOSFET 502仅在STRESS信号为低时才会打开,STRESS信号为低表明MOSFET 500完全打开并且VDS低于由电压源523限定的阈值电压。因此,MOSFET 502可以具有很低的导通电阻。由于MOSFET 502在低VDS时打开,因此其不需要大的SOA。MSOFET 502不会在饱和状态下工作,因此可以使用多个并联MOSFET代替MOSFET 502以获得低导通电阻。比较器528产生的PATH_ON信号由压力MOSFET 500的打开状态得到。每当MOSFET 500打开时,允许负载获取电力。
因此,本公开采用单独控制的并联MOSFET使得改进热插拔控制器的SOA性能成为可能。
可以采用MOSFET的栅极-源极电压电平作为确定热插拔控制器中的开关是否打开的条件。可选择地,可以采用MOSFET的漏极-源极电压电平作为确定热插拔控制器中的开关是否打开的条件。打开信号的组合可以用于产生PATH_ON信号以指示负载电流是否可以打开。
虽然在图3-图5中的示例性实施例中示出了2个开关通道,但热插拔控制器的配置可以扩展到多个并联开关通道。
同样,在图3-图5中示出了每个通道具有单个MOSFET开关。但是,这些通道中的每个均可以采用多个并联MOSFET开关。
此外,虽然在此示出的示例性实施例中采用了N型MOSFET开关,但还可以利用其它器件来实现这些开关,例如,PMOS晶体管、双极型晶体管、IGBT或继电器。
此外,可以通过监控压力MOSFET中的栅极-源极电压、漏极-源极电压、或检测电流极限和/或通过监控并联MOSFET温度来生成图5中的示例性实施例的STRESS信号。
MOSFET打开的指示可以通过监控其栅极-源极电压和/或其漏极-源极电压得到。而且,图3、图4和图5所示的独立开关控制电路可以用于控制串联排列的开关,而不是如示例性实施例中所示的并联排列的开关。
以上说明示出和描述了本发明的多个方面。附加地,本公开仅示出和描述了优选实施例,但如上文所述,需要理解的是本发明能够在各种其他组合、修改和环境下使用,并且能够在此处所表达的发明构思的范围内、与上述教导等同的范围内和/或相关领域的技能或知识的范围内进行变化和修改。
本文中描述的实施例还旨在解释所知的实施本发明的最好的模式,并且旨在使本领域技术人员可以以所述(或其他)实施例以及连同本发明的特殊应用或使用所需的各种修改的方式来采用本发明。因此,本发明并不限于在本文中所公开的形式。

Claims (10)

1.一种用于从输入节点向连接至输出节点的负载进行供电的系统,包括:
第一开关和第二开关,其均连接在所述输入节点和所述输出节点之间;
第一限制电路,其被配置为用于控制所述第一开关以限制所述第一开关的输出;
第二限制电路,其被配置为用于控制所述第二开关以限制所述第二开关的输出,所述第二限制电路被配置为与所述第一限制电路独立地工作;以及
逻辑电路,其被配置为响应于正在由所述第一限制电路限制的所述第一开关的输出和正在由所述第二限制电路限制的所述第二开关的输出二者而产生输出信号。
2.如权利要求1所述的系统,其中所述第一限制电路限制流经所述第一开关的电流,并且所述第二限制电路限制流经所述第二开关的电流。
3.如权利要求1所述的系统,还包括计时器电路,其对所述逻辑电路的输出信号做出响应,以用于在延迟时间耗尽后指示故障情况。
4.如权利要求1所述的系统,还包括第一电流检测元件和第二电流检测元件,所述第一电流检测元件用于检测所述第一开关中的电流,所述第二电流检测元件用于检测所述第二开关中的电流。
5.如权利要求4所述的系统,其中所述第一限制电路对所述第一电流检测元件检测到的电流做出响应,并且所述第二限制电路对所述第二电流检测元件检测到的电流做出响应。
6.如权利要求5所述的系统,还包括指示电路,其用于产生通道打开信号,所述通道打开信号指示提供在所述输入节点和所述输出节点之间的电力通道被打开,所述指示电路包括:
第一检测电路,其用于检测所述第一开关处于打开状态;以及
第二检测电路,其用于检测所述第二开关处于打开状态。
7.如权利要求6所述的系统,其中所述指示电路被配置为在所述第一开关和所述第二开关均处于打开状态时、或在所述第一开关和所述第二开关中的一个处于打开状态而与所述第一开关和所述第二开关中的另一个相关联的限制电路正在限制对应开关的输出时产生所述通道打开信号。
8.如权利要求1所述的系统,其中所述第一开关连接在所述输入节点和所述输出节点之间,并且所述第二开关与所述第一开关并联地连接在所述输入节点和所述输出节点之间。
9.如权利要求1所述的系统,其中所述第一开关和所述第二开关同时打开或关闭。
10.如权利要求3所述的系统,其中所述第一开关和所述第二开关均在所述延迟时间被耗尽之后关闭。
CN201910132284.2A 2013-07-12 2014-07-11 采用多开关的涌入控制 Pending CN109830947A (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201361845491P 2013-07-12 2013-07-12
US61/845,491 2013-07-12
US14/300,999 2014-06-10
US14/300,999 US10003190B2 (en) 2013-07-12 2014-06-10 Inrush control with multiple switches
CN201410329021.8A CN104283199B (zh) 2013-07-12 2014-07-11 采用多开关的涌入控制

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201410329021.8A Division CN104283199B (zh) 2013-07-12 2014-07-11 采用多开关的涌入控制

Publications (1)

Publication Number Publication Date
CN109830947A true CN109830947A (zh) 2019-05-31

Family

ID=51176041

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201910132284.2A Pending CN109830947A (zh) 2013-07-12 2014-07-11 采用多开关的涌入控制
CN201410329021.8A Active CN104283199B (zh) 2013-07-12 2014-07-11 采用多开关的涌入控制

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201410329021.8A Active CN104283199B (zh) 2013-07-12 2014-07-11 采用多开关的涌入控制

Country Status (1)

Country Link
CN (2) CN109830947A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3748794A1 (de) * 2019-06-05 2020-12-09 Siemens Aktiengesellschaft Elektronische sicherung für eine stromversorgung
CN112350288A (zh) * 2019-08-09 2021-02-09 亚德诺半导体国际无限责任公司 用于热插拔控制器的通信端子
JP2021040218A (ja) * 2019-09-02 2021-03-11 株式会社東芝 スイッチ回路
WO2022067466A1 (en) * 2020-09-29 2022-04-07 Telefonaktiebolaget Lm Ericsson (Publ) Current limiter, method of opera ting the same, and hotswap module

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102015114460B4 (de) * 2015-08-31 2022-06-09 Infineon Technologies Ag Versorgungslast mit Einschaltstromverhalten

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491401A (en) * 1993-10-26 1996-02-13 Rohm Co., Ltd. Stabilized plural output transistor power source device having a plurality of limiting current control circuits
US20010028571A1 (en) * 2000-04-11 2001-10-11 Asahi Kogaku Kogyo Kabushiki Kaisha Power supply circuit
CN1431747A (zh) * 2002-01-08 2003-07-23 台达电子工业股份有限公司 突波电流抑制电路
US20060012932A1 (en) * 2004-07-15 2006-01-19 Atsushi Kitagawa Overcurrent protection circuit
WO2008088755A3 (en) * 2007-01-18 2008-12-04 Lucent Technologies Inc Dc high power distribution assembly
CN202602536U (zh) * 2012-04-27 2012-12-12 珠海格力电器股份有限公司 压缩机电容充电控制装置与压缩机
US20130088278A1 (en) * 2011-10-05 2013-04-11 Analog Devices, Inc. Connection device

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5698973A (en) * 1996-07-31 1997-12-16 Data General Corporation Soft-start switch with voltage regulation and current limiting
CN101217252B (zh) * 2008-01-04 2010-09-01 华中科技大学 一种脉宽调制dc-dc开关电源的软启动电路

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491401A (en) * 1993-10-26 1996-02-13 Rohm Co., Ltd. Stabilized plural output transistor power source device having a plurality of limiting current control circuits
US20010028571A1 (en) * 2000-04-11 2001-10-11 Asahi Kogaku Kogyo Kabushiki Kaisha Power supply circuit
CN1431747A (zh) * 2002-01-08 2003-07-23 台达电子工业股份有限公司 突波电流抑制电路
US20060012932A1 (en) * 2004-07-15 2006-01-19 Atsushi Kitagawa Overcurrent protection circuit
WO2008088755A3 (en) * 2007-01-18 2008-12-04 Lucent Technologies Inc Dc high power distribution assembly
US20130088278A1 (en) * 2011-10-05 2013-04-11 Analog Devices, Inc. Connection device
CN202602536U (zh) * 2012-04-27 2012-12-12 珠海格力电器股份有限公司 压缩机电容充电控制装置与压缩机

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3748794A1 (de) * 2019-06-05 2020-12-09 Siemens Aktiengesellschaft Elektronische sicherung für eine stromversorgung
US11569653B2 (en) 2019-06-05 2023-01-31 Siemens Aktiengesellschaft Electronic fuse for a power supply
CN112350288A (zh) * 2019-08-09 2021-02-09 亚德诺半导体国际无限责任公司 用于热插拔控制器的通信端子
US11474581B2 (en) 2019-08-09 2022-10-18 Analog Devices International Unlimited Company Communication terminal for hot-swap controllers
CN112350288B (zh) * 2019-08-09 2024-03-12 亚德诺半导体国际无限责任公司 用于热插拔控制器的通信端子
JP2021040218A (ja) * 2019-09-02 2021-03-11 株式会社東芝 スイッチ回路
JP7199325B2 (ja) 2019-09-02 2023-01-05 株式会社東芝 スイッチ回路
WO2022067466A1 (en) * 2020-09-29 2022-04-07 Telefonaktiebolaget Lm Ericsson (Publ) Current limiter, method of opera ting the same, and hotswap module

Also Published As

Publication number Publication date
CN104283199A (zh) 2015-01-14
CN104283199B (zh) 2019-03-12

Similar Documents

Publication Publication Date Title
US10418805B2 (en) Inrush control with multiple switches
CN104283199B (zh) 采用多开关的涌入控制
CN104283421B (zh) 热插拔应用中的故障检测
EP2913925B1 (en) Balancing and/or discharge resistor arrangements
CN105532072B (zh) 特别用于机动车的电加热电路的控制
CN104836196B (zh) 一种延时启动的过流保护电路
CN106972737A (zh) 具有均流保护的mosfet并联驱动电路
CN103915882A (zh) 一种多电源并联输入电路
JP6476061B2 (ja) バッテリ装置及びバッテリ装置の製造方法
RU2661311C2 (ru) Электронная схема и способ работы электронной схемы
CN106655861A (zh) 用于电机的逆变器、用于机动车的电驱动装置以及用于运行逆变器的方法
KR102151327B1 (ko) 브러시리스 직류 모터의 보호회로 및 제어장치
CN104578744B (zh) 负载分级启动电路及相应漏电保护器
CN206894490U (zh) 具有均流保护的mosfet并联驱动电路
KR102512906B1 (ko) 차단 회로용 전원 공급 회로
CN108880236A (zh) 一种抑制上电冲击的Boost电路及抑制方法
CN111418140B (zh) 具有互相特定耦合的中间电路转换器的中间电路转换器的组
RU138388U1 (ru) Устройство автоматического управления электродвигателем погружного насоса
CN106356967A (zh) 一种适配器以及配置有所述适配器的电子设备
EP3235089B1 (en) A circuit for a voltage power optimiser
CN204886427U (zh) 遥信电路
CN201956677U (zh) 用电源负载短路保护电路的多路输出电路
CN112398326B (zh) 基于多输出器件的软启动装置、方法、电源及芯片
CN102684178B (zh) 一种用电源负载短路保护电路的多路输出电路
CN112956098A (zh) 隔离电路、隔离方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20190531