CN109817430A - 降低差模讯号转共模讯号的共模滤波器 - Google Patents

降低差模讯号转共模讯号的共模滤波器 Download PDF

Info

Publication number
CN109817430A
CN109817430A CN201910240163.XA CN201910240163A CN109817430A CN 109817430 A CN109817430 A CN 109817430A CN 201910240163 A CN201910240163 A CN 201910240163A CN 109817430 A CN109817430 A CN 109817430A
Authority
CN
China
Prior art keywords
winding
circle
area
common
winding section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910240163.XA
Other languages
English (en)
Inventor
谢明谚
杨祥忠
申宝琳
罗宜春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TAI-TECH ADVANCED ELECTRONICS (SI-HONG) Co Ltd
Original Assignee
TAI-TECH ADVANCED ELECTRONICS (SI-HONG) Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TAI-TECH ADVANCED ELECTRONICS (SI-HONG) Co Ltd filed Critical TAI-TECH ADVANCED ELECTRONICS (SI-HONG) Co Ltd
Priority to CN201910240163.XA priority Critical patent/CN109817430A/zh
Publication of CN109817430A publication Critical patent/CN109817430A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Filters And Equalizers (AREA)

Abstract

本发明涉及一种降低差模讯号转共模讯号的共模滤波器,包含芯柱体,芯柱体上依序设有第一绕线区域、第二绕线区域和第三绕线区域;第一线圈,是于该第一绕线区域、第二绕线区域和第三绕线区域分别依序绕设固定m1匝的第一绕线部、m2匝的第二绕线部和m3匝的第三绕线部;第二线圈,是于该第一绕线区域、第二绕线区域和第三绕线区域的相邻该第一线圈分别依序绕设固定n1匝的第四绕线部、n2匝的第五绕线部和n3匝的第六绕线部,该m1+m2+m3匝等于该n1+n2+n3匝;其中,第二绕线区域的第五绕线部其中两线匝之间设有一隔离区。本发明可有效降低模式转换特性,也可提高产品的降低杂讯的性能。

Description

降低差模讯号转共模讯号的共模滤波器
【技术领域】
本发明涉及一种共模滤波器,尤其涉及一种降低差模讯号转共模讯号的共模滤波器。
【背景技术】
一般的共模滤波器,其主要是于一铁芯上绕设有第一线圈与第二线圈,该第一线圈与第二线圈的末端,则分别连接于铁芯的端电极上,其滤波的动作原理是利用当杂讯电流如共模电流经过该共模滤波器时,该共模电流会在第一线圈与第二线圈上产生同向的磁场,因而会增加该第一线圈与第二线圈的感抗(inductive reactance),而使该共模滤波器表现为高阻抗,也即可产生较高的共模阻抗(common mode impedance),可衰减该共模电流,进而可达到滤除共模杂讯的目的。
然而,现有的共模滤波器存在有差模讯号转共模讯号的模式转换特性(modeconversion characteristic,又称Scd)较高的问题,亦即,当差模讯号输入该共模滤波器之后,仍有较高比例的差模讯号会转换成共模讯号(杂讯)并输出,如此一来,现有的共模滤波器,即无法达到更好的降低杂讯性能。
【发明内容】
本发明的目的在于:针对现有技术的缺陷和不足,提供一种降低差模讯号转共模讯号的共模滤波器,以解决上述技术难题。
为实现上述目的,本发明采用的技术方案是:一种降低差模讯号转共模讯号的共模滤波器,其包含:
一芯柱体,该芯柱体上依序设有第一绕线区域、第二绕线区域和第三绕线区域,该芯柱体上两端分别延伸设有第一法兰和第二法兰;
第一线圈,是于该第一绕线区域、第二绕线区域和第三绕线区域分别依序绕设固定m1匝的第一绕线部、m2匝的第二绕线部和m3匝的第三绕线部;
第二线圈,是于该第一绕线区域、第二绕线区域和第三绕线区域的相邻该第一线圈分别依序绕设固定n1匝的第四绕线部、n2匝的第五绕线部和n3匝的第六绕线部,该m1+m2+m3匝等于该n1+n2+n3匝;其中,该第二绕线区域的第五绕线部其中两线匝之间设有一隔离区。
在本发明中:所述第一绕线区域的第一绕线部和第四绕线部形成为相互层叠绕设,该第二绕线区域的第二绕线部和第五绕线部形成为相互水平绕设,且该第三绕线区域的第三绕线部和第六绕线部形成为相互层叠绕设。
在本发明中:所述第三绕线部的最后一匝接触设置于该第二法兰上,第四绕线部的第一匝接触设置于该第一法兰上。
在本发明中:所述第二绕线区域的第二绕线部和第五绕线部,形成为相互交替配置水平绕设。
在本发明中:所述的m1+m2+m3匝等于13匝,所述的n1+n2+n3匝等于13匝。
采用上述结构后,本发明有益效果为:本发明结构简单、设计合理,可有效降低模式转换特性(Scd),也可提高产品的降低杂讯的性能,进而可大幅提高本发明的实用性,且具有工序简单,并且进而能提高产品良率,使达成功效。
【附图说明】
此处所说明的附图是用来提供对本发明的进一步理解,构成本申请的一部分,但并不构成对本发明的不当限定,在附图中:
图1是本发明的结构示意图。
图中:1、芯柱体;11、第一绕线区域;12、第二绕线区域;13、第三绕线区域;14、第一法兰;15、第二法兰;2、第一线圈;21、第一绕线部;22、第二绕线部;23、第三绕线部;3、第二线圈;31、第四绕线部;32、第五绕线部;33、第六绕线部;4、隔离区;5 、第一端电极; 6、第二端电极。
【具体实施方式】
下面将结合附图以及具体实施例来详细说明本发明,其中的示意性实施例以及说明仅用来解释本发明,但并不作为对本发明的限定。
如图1所示,一种降低差模讯号转共模讯号的共模滤波器,其包含:一芯柱体1、第一线圈2和第二线圈3。其中,该芯柱体1上依序设有第一绕线区域11、第二绕线区域12和第三绕线区域13,该芯柱体1上两端分别延伸设有第一法兰14和第二法兰15,该法兰称为flange或frame,而使该芯柱体1、第一法兰14和第二法兰15构成如工字型铁芯或I字型铁芯。
本实施例中,该第一线圈2与第二线圈3两者可以双线绕(bifilar winding)捲绕于该芯柱体1上的该第一绕线区域11、第二绕线区域12和第三绕线区域13且均有变化,进一步说明如下:
该第一线圈2于该第一绕线区域11、第二绕线区域12和第三绕线区域13分别依序绕设固定m1匝的第一绕线部21、m2匝的第二绕线部22和m3匝的第三绕线部23。该第二线圈3同样于该第一绕线区域11、第二绕线区域12和第三绕线区域13的相邻该第一线圈2分别依序绕设固定n1匝的第四绕线部31、n2匝的第五绕线部32和n3匝的第六绕线部33,该m1+m2+m3匝等于该n1+n2+n3匝,即两者捲绕圈数相同,该m1+m2+m3匝等于13匝,该n1+n2+n3匝等于13匝。其中,该第二绕线区域12的第五绕线部32其中两线匝之间设有一隔离区4,本实施例为第五绕线部32的第6、7匝之间,藉以让线圈之间减少接触所产生的杂散电容(parasiticcapacitance)。
较佳的,该第一绕线区域11的第一绕线部21和第四绕线部31形成为相互层叠绕设,该第二绕线区域12的第二绕线部22和第五绕线部32形成为相互水平(交错、交替)绕设,且该第三绕线区域13的第三绕线部23和第六绕线部33形成为相互层叠绕设,出现交错绕的间隔圈数越少,对于改善本发明共模滤波器的模式转换特性(Scd)的效果也就越好,且层叠绕设置亦藉以缩小体积。
理想上,该第一线圈2与第二线圈3应该每一圈均交错绕,然而,若是每一圈均交错绕(本发明仅第二绕线部22和第五绕线部32交错),绕线时不同绕线之间将容易产生相互干涉的叠线问题,从而影响产品品质或良率。同时,也会大幅增加绕线作业的时间,制造困难,降低生产效率,因而本发明避免了这些问题,亦提供良好Scd,是本发明所提出在实务上最能兼顾产品性能、品质及生产效率的最佳方案。
此外,该第三绕线部23的最后一匝(第13匝)接触设置于该第二法兰15上,该第四绕线部31的第一匝接触设置于该第一法兰14上,均予以形成椅靠的设置,因此,在绕线作业上及绕线完成后均可避免脱线,进而提升产品良率。
综上所述,因此,可使本发明达到可有效降低模式转换特性(Scd),也可提高产品的降低杂讯的性能,进而可大幅提高本发明的实用性,且具有工序简单,并且进而能提高产品良率,使达成功效。
以上所述仅是本发明的较佳实施方式,故凡依本发明专利申请范围所述的构造、特征及原理所做的等效变化或修饰,均包括于本发明专利申请范围内。

Claims (5)

1.一种降低差模讯号转共模讯号的共模滤波器,其特征在于:其包含:
芯柱体,该芯柱体上依序设有第一绕线区域、第二绕线区域和第三绕线区域,该芯柱体上两端分别延伸设有第一法兰和第二法兰;
第一线圈,是于该第一绕线区域、第二绕线区域和第三绕线区域分别依序绕设固定m1匝的第一绕线部、m2匝的第二绕线部和m3匝的第三绕线部;
第二线圈,是于该第一绕线区域、第二绕线区域和第三绕线区域的相邻该第一线圈分别依序绕设固定n1匝的第四绕线部、n2匝的第五绕线部和n3匝的第六绕线部,该m1+m2+m3匝等于该n1+n2+n3匝;其中,该第二绕线区域的第五绕线部其中两线匝之间设有一隔离区。
2.根据权利要求1所述降低差模讯号转共模讯号的共模滤波器,其特征在于:所述第一绕线区域的第一绕线部和第四绕线部形成为相互层叠绕设,该第二绕线区域的第二绕线部和第五绕线部形成为相互水平绕设,且该第三绕线区域的第三绕线部和第六绕线部形成为相互层叠绕设。
3.根据权利要求2所述降低差模讯号转共模讯号的共模滤波器,其特征在于:所述第三绕线部的最后一匝接触设置于该第二法兰上,第四绕线部的第一匝接触设置于该第一法兰上。
4.根据权利要求2所述降低差模讯号转共模讯号的共模滤波器,其特征在于:所述第二绕线区域的第二绕线部和第五绕线部,形成为相互交替配置水平绕设。
5.根据权利要求1所述降低差模讯号转共模讯号的共模滤波器,其特征在于:所述的m1+m2+m3匝等于13匝,所述的n1+n2+n3匝等于13匝。
CN201910240163.XA 2019-03-28 2019-03-28 降低差模讯号转共模讯号的共模滤波器 Pending CN109817430A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910240163.XA CN109817430A (zh) 2019-03-28 2019-03-28 降低差模讯号转共模讯号的共模滤波器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910240163.XA CN109817430A (zh) 2019-03-28 2019-03-28 降低差模讯号转共模讯号的共模滤波器

Publications (1)

Publication Number Publication Date
CN109817430A true CN109817430A (zh) 2019-05-28

Family

ID=66610619

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910240163.XA Pending CN109817430A (zh) 2019-03-28 2019-03-28 降低差模讯号转共模讯号的共模滤波器

Country Status (1)

Country Link
CN (1) CN109817430A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111968823A (zh) * 2020-08-14 2020-11-20 美磊科技股份有限公司 电感装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWM542223U (zh) * 2017-02-06 2017-05-21 Tai-Tech Advanced Electronics Co Ltd 可降低Cp值之電感結構
CN209708800U (zh) * 2019-03-28 2019-11-29 庆邦电子元器件(泗洪)有限公司 降低差模讯号转共模讯号的共模滤波器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWM542223U (zh) * 2017-02-06 2017-05-21 Tai-Tech Advanced Electronics Co Ltd 可降低Cp值之電感結構
CN209708800U (zh) * 2019-03-28 2019-11-29 庆邦电子元器件(泗洪)有限公司 降低差模讯号转共模讯号的共模滤波器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111968823A (zh) * 2020-08-14 2020-11-20 美磊科技股份有限公司 电感装置
CN111968823B (zh) * 2020-08-14 2021-12-07 美磊科技股份有限公司 电感装置

Similar Documents

Publication Publication Date Title
JP2014120730A (ja) コモンモードフィルタ
CN209708800U (zh) 降低差模讯号转共模讯号的共模滤波器
CN109817430A (zh) 降低差模讯号转共模讯号的共模滤波器
JP6333321B2 (ja) コモンモードフィルタ
CN206532684U (zh) 可降低cp值的电感结构
CN207938442U (zh) 一种可降低差模讯号转共模讯号的共模滤波器
CN201584276U (zh) 一种变压器器身结构
TWI713975B (zh) 降低差模訊號轉共模訊號的共模濾波器
CN205542361U (zh) 带有均压环的电压互感器
CN108335872A (zh) 一种电压互感器线圈一次绕组及其绕制方法
CN102360795B (zh) 一种牵引变压器
CN208922859U (zh) 一种电感磁芯、共模电感、emi滤波器和开关电源
CN105280361A (zh) 干式变压器高压线圈及其绕制方法和干式变压器
CN107068349B (zh) 一种网络变压器结构及其制作方法
CN201478076U (zh) 高频高压变压器
US11495384B2 (en) Common mode filter for reducing differential mode signal converting to common mode signal
CN205318980U (zh) 组合式磁芯电感
CN100385581C (zh) 多根并联导线绕制的双连续式线圈的绕制方法
CN202145411U (zh) 一种牵引变压器
CN102789878A (zh) 开关电源变压器
CN107993813B (zh) 开关电源滤波变压器及其制作方法
TWM583113U (zh) 降低差模訊號轉共模訊號的共模濾波器
CN207489644U (zh) 一种高感值的变压器结构
CN206864292U (zh) 一种磁性器件
CN216671357U (zh) 一种逆斯科特卷铁心变压器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20190528

WD01 Invention patent application deemed withdrawn after publication