CN109783430A - 表项快速同步的方法及系统 - Google Patents

表项快速同步的方法及系统 Download PDF

Info

Publication number
CN109783430A
CN109783430A CN201811467161.6A CN201811467161A CN109783430A CN 109783430 A CN109783430 A CN 109783430A CN 201811467161 A CN201811467161 A CN 201811467161A CN 109783430 A CN109783430 A CN 109783430A
Authority
CN
China
Prior art keywords
list item
plate
card cpu
business
transmitted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811467161.6A
Other languages
English (en)
Other versions
CN109783430B (zh
Inventor
党向磊
张良
李高超
陈训逊
刘中金
张嘉玮
缪亚男
吴昊
常雪侠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CHANGAN COMMUNICATION TECHNOLOGY Co Ltd
National Computer Network and Information Security Management Center
Original Assignee
CHANGAN COMMUNICATION TECHNOLOGY Co Ltd
National Computer Network and Information Security Management Center
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CHANGAN COMMUNICATION TECHNOLOGY Co Ltd, National Computer Network and Information Security Management Center filed Critical CHANGAN COMMUNICATION TECHNOLOGY Co Ltd
Priority to CN201811467161.6A priority Critical patent/CN109783430B/zh
Publication of CN109783430A publication Critical patent/CN109783430A/zh
Application granted granted Critical
Publication of CN109783430B publication Critical patent/CN109783430B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Computer And Data Communications (AREA)
  • Multi Processors (AREA)

Abstract

本发明公开了一种表项快速同步的方法及系统,该表项快速同步的方法包括:第一步,用户下发表项至主控板卡CPU;第二步,主控板卡CPU通过板间带外通道发送表项至业务板卡CPU;第三步,主控板卡CPU通过板间带内通道发送表项至业务板卡NP处理器;第四步,业务板卡CPU通过板间带外通道异步接收表项至业务板卡本地数据库,与此同时,业务板卡NP处理器通过板外通道同步接收表项。本发明通过引入业务板卡CPU异步接收表项方式,使得业务板卡CPU在更短的时间内释放当前接收处理任务,进行下一次接收处理。并且表项接收后只需同步至本板数据库,不必再通过板内PCIe通道下发至本板NP处理器,简化了处理流程,释放了更多的CPU资源。

Description

表项快速同步的方法及系统
技术领域
本发明涉及通信技术领域,特别涉及一种表项快速同步的方法及系统。
背景技术
现有的通信设备中,特别是机框式通信设备中,为了将表项同步下发至各业务板卡的网络处理器(Network Processor,简称NP),往往需要由主控板卡中央处理器(CentralProcessing Unit,简称CPU)承担表项的发送工作,业务板卡CPU承担表项接收并将其下发至本板NP处理器的工作,整个表项同步传输流程使用板间带外通道。以一款机框式的通信设备为例,参考图1,该通信设备具有主控板卡和业务板卡,主控板卡CPU通过板间带外通道与业务板卡CPU连接,业务板卡CPU通过PCIe总线与NP处理器连接。
在现有技术中,结合参考图1,应用于常见的机框式通信设备的表项同步基本流程,其具体步骤包括:
步骤2.1,用户下发表项至主控板卡CPU;
步骤2.2,主控板卡CPU通过板间带外通道发送表项至业务板卡CPU;
步骤2.3,业务板卡CPU通过板间带外通道同步接收表项;
步骤2.4,业务板卡CPU下发表项至业务板卡本地数据库;
步骤2.5,业务板卡CPU通过板内PCIe通道下发表项至本板NP处理器。
分析现有技术,参考图1、图2,不难发现,现有机框式通信设备多采用板间带外通道同步表项的方案,且最终将表项下发至业务板卡的NP处理器必须依赖业务板卡CPU通过PCIe通道下发表项至本板NP处理器。整个过程均需业务板卡CPU参与,其中业务板卡CPU需要先同步接收和解析表项至业务板卡本地数据库后,再将表项下发至本板NP处理器,业务板卡CPU的这一处理大大增加了处理流程。
另外,考虑到业务板卡CPU的性能:(1)主控板卡CPU和业务板卡CPU还有其他非NP表项的配置和数据需要交互处理;(2)受限于业务板卡CPU与业务板卡NP处理器的交互能力。在大批量表项进入业务板卡CPU之后和进入NP处理器之前,业务板卡CPU无论如何都达不到与主控板卡CPU实时同步的处理能力,大大的延长了处理时间和表项生效时间,如果再进一步受限于板间带外通道的带宽,表项同步速度将会进一步降低。
发明内容
有鉴于此,本发明旨在提供一种表项快速同步的方法及系统,解决现有机框式通信设备存在的对板间带外通道和业务板卡CPU过度依赖、表项同步流程复杂、表项同步时间长、表项生效速度慢等问题。
具体而言,第一方面,本发明提供一种表项快速同步的方法,包括:用于机框式通信设备,所述机框式通信设备包括通信连接的主控板卡CPU、业务板卡CPU以及业务板卡NP处理器,所述表项快速同步的方法包括:
所述主控板卡CPU接收待传输的表项,通过板间带外通道发送所述待传输的表项至所述业务板卡CPU,并通过板间带内通道发送所述待传输的表项至所述业务板卡NP处理器;
所述业务板卡CPU通过所述板间带外通道异步接收所述待传输的表项;
所述业务板卡NP处理器通过所述板外通道同步接收所述待传输的表项。
进一步地,在所述业务板卡CPU通过所述板间带外通道异步接收所述待传输的表项的步骤之后,还包括:所述业务板卡CPU下发所述待传输的表项至业务板卡本地数据库。
进一步地,在所述业务板卡NP处理器通过所述板外通道同步接收所述待传输的表项的步骤之后,还包括:所述业务板卡NP处理器同步所述待传输的表项。
进一步地,所述板间带外通道使用10GBase-KR模式。
进一步地,所述板间带内通道使用10GBase-KR模式。
第二方面,本发明提供一种表项快速同步的系统,用于机框式通信设备,所述表项快速同步的系统包括:主控板卡CPU,用于接收待传输的表项;业务板卡CPU,与所述主控板卡CPU通过板间带外通道通信连接,所述业务板卡CPU用于通过所述板间带外通道异步接收所述主控板卡CPU发送的所述待传输的表项;业务板卡NP处理器,与所述主控板卡CPU通过板间带内通道通信连接,所述业务板卡NP处理器用于通过所述板间带外通道异步接收所述主控板卡CPU发送的所述待传输的表项。
进一步地,所述的表项快速同步的系统还包括业务板卡本地数据库;所述业务板卡CPU还用于在收到所述待传输的表项后,下发所述待传输的表项至所述业务板卡本地数据库。
进一步地,所述业务板卡NP处理器还用于在收到所述待传输的表项后,同步所述待传输的表项。
进一步地,所述板间带外通道使用10GBase-KR模式。
进一步地,所述板间带内通道使用10GBase-KR模式。
本发明的表项快速同步的方法及系统,通过引入板间带内通道,并由主控板卡CPU直接同步待传输的表项至业务板卡NP处理器,使得业务板卡NP处理器在更短的时间内接收同步表项,极大的缩短了表项在NP处理器上的生效时间,同时通过引入业务板卡CPU异步接收表项方式,使得业务板卡CPU在更短的时间内释放当前接收处理任务,进行下一次接收处理。由此避免了表项同步对板间带外通道和业务板卡CPU过度依赖、简化了表项同步流程、缩短了表项同步时间、提升了表项生效速度。
附图说明
并入到说明书中并且构成说明书的一部分的附图示出了本发明的实施例,并且与描述一起用于解释本发明的原理。在这些附图中,类似的附图标记用于表示类似的要素。下面描述中的附图是本发明的一些实施例,而不是全部实施例。对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,可以根据这些附图获得其他的附图。
图1为现有的表项快速同步的系统的结构图;
图2为现有的表项快速同步的方法的流程图;
图3为本发明实施例提供的表项快速同步的系统的结构图;
图4为本发明实施例提供的表项快速同步的方法的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
图3为本发明实施例提供的表项快速同步的系统的结构图;图4为本发明实施例提供的表项快速同步的方法的流程图。图4为图3所示系统的工作流程图,现结合图3及图4对本发明的实施例进行解释说明。
如图3所示,一种表项快速同步的系统,用于机框式通信设备,该表项快速同步的系统包括主控板卡CPU、业务板卡CPU、业务板卡NP处理器、板间带外通道和板间带内通道。主控板卡CPU,用于接收待传输的表项。业务板卡CPU,与所述主控板卡CPU通过板间带外通道通信连接,所述业务板卡CPU用于通过所述板间带外通道异步接收所述主控板卡CPU发送的所述待传输的表项。业务板卡NP处理器,与所述主控板卡CPU通过板间带内通道通信连接,所述业务板卡NP处理器用于通过所述板间带外通道异步接收所述主控板卡CPU发送的所述待传输的表项。
也就是说,本发明选用的机框式通讯设备的表项快速同步的系统具有一个板间带外通道和一个板间带内通道,主控板卡CPU通过板间带内通道直接和业务板卡NP处理器连接,不再依赖业务板卡CPU和板间带外通道。
在本优选实施例中,机框式通信设备的主控板卡CPU负责接收用户下发的大批量表项,并将这些表项通过板间带外通道发送至业务板卡CPU,通过板间带内通道发送至业务板卡NP处理器,业务板卡CPU不再承担表项下发至NP处理器的工作。
该主控板卡CPU是主控板卡的控制处理核心,负责整个机框的表项下发工作。该业务板卡CPU是业务板卡的控制处理核心,负责与主控板卡CPU通信和本业务板卡的控制处理工作。该业务板卡NP处理器是业务板卡的数据处理核心,负责与主控板卡CPU通信和本业务板卡的数据处理工作。
所述板间带外通道用于连接主控板卡CPU和业务板卡CPU,使用10GBase-KR模式,负责两个跨板CPU之间的通信交互。需要说明的是,板间带外通道除了NP表项的传输外,还负责主控板卡CPU和业务板卡CPU之间的非NP表项等其他配置和数据的传输。
所述板间带内通道用于连接主控板卡CPU和业务板卡NP处理器,使用10GBase-KR模式,负责跨板CPU和NP之间的通信交互。需要说明的是,板间带内通道只负责主控板卡CPU和业务板卡NP处理器之间的表项传输。
如图4所示,机框式通信设备的表项快速同步的系统中主控板卡CPU将大批量表项同步至业务板卡CPU和业务板卡NP处理器执行如下步骤;
步骤4.1,用户下发表项至主控板卡CPU;
步骤4.2,主控板卡CPU通过板间带外通道发送表项至业务板卡CPU,通过板间带内通道发送表项至业务板卡NP处理器;
步骤4.3,业务板卡CPU通过板间带外通道异步接收表项;
步骤4.4,业务板卡CPU通过下发表项至业务板卡本地数据库;
步骤4.6,业务板卡NP处理器通过板外通道同步接收表项;
步骤4.6,业务板卡NP处理器同步表项。
本发明提供的上述表项快速同步的方法及系统,通过引入板间带内通道,主控板卡CPU分别同步表项至业务板卡CPU和业务板卡NP处理器,业务板卡CPU采用异步方式接收表项至业务板卡本地数据库,并且业务板卡CPU不再下发表项至本板NP处理器,也就是由主控板卡CPU直接同步表项至业务板卡NP处理器,使得业务板卡NP处理器在更短的时间内接收同步表项,极大的缩短了表项在NP处理器上的生效时间;同时,通过引入业务板卡CPU异步接收表项方式,使得业务板卡CPU在更短的时间内释放当前接收处理任务,进行下一次接收处理,并且表项接收后只需同步至本板数据库,不必再通过板内PCIe通道下发至本板NP处理器,简化了处理流程,释放了更多的CPU资源。
因此,本发明提供的表项快速同步的系统及方法能够有效缩短表项跨板同步的时间,加快表项的生效时间,针对大批量的表项同步操作能有效的提升系统性能。特别是板间带内通道的应用,降低了机框式通信设备跨板表项同步对业务板卡CPU的依赖程度,使得业务板卡CPU处理有了处理更多任务的可能,提高了系统的可靠性,进而提升设备的市场竞争力。
本领域普通技术人员可以理解,实现上述实施例的全部或者部分步骤/单元/模块可以通过程序指令相关的硬件来完成,前述程序可以存储于计算机可读取存储介质中,该程序在执行时,执行包括上述实施例各单元中对应的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光碟等各种可以存储程序代码的介质。
以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种表项快速同步的方法,用于机框式通信设备,所述机框式通信设备包括通信连接的主控板卡CPU、业务板卡CPU以及业务板卡NP处理器,其特征在于,所述表项快速同步的方法包括:
所述主控板卡CPU接收待传输的表项,通过板间带外通道发送所述待传输的表项至所述业务板卡CPU,并通过板间带内通道发送所述待传输的表项至所述业务板卡NP处理器;
所述业务板卡CPU通过所述板间带外通道异步接收所述待传输的表项;
所述业务板卡NP处理器通过所述板外通道同步接收所述待传输的表项。
2.如权利要求1所述的表项快速同步的方法,其特征在于,在所述业务板卡CPU通过所述板间带外通道异步接收所述待传输的表项的步骤之后,还包括:
所述业务板卡CPU下发所述待传输的表项至业务板卡本地数据库。
3.如权利要求1或2所述的表项快速同步的方法,其特征在于,在所述业务板卡NP处理器通过所述板外通道同步接收所述待传输的表项的步骤之后,还包括:
所述业务板卡NP处理器同步所述待传输的表项。
4.如权利要求3所述的表项快速同步的方法,其特征在于,所述板间带外通道使用10GBase-KR模式。
5.如权利要求4所述的表项快速同步的方法,其特征在于,所述板间带内通道使用10GBase-KR模式。
6.一种表项快速同步的系统,用于机框式通信设备,其特征在于,所述表项快速同步的系统包括:
主控板卡CPU,用于接收待传输的表项;
业务板卡CPU,与所述主控板卡CPU通过板间带外通道通信连接,所述业务板卡CPU用于通过所述板间带外通道异步接收所述主控板卡CPU发送的所述待传输的表项;
业务板卡NP处理器,与所述主控板卡CPU通过板间带内通道通信连接,所述业务板卡NP处理器用于通过所述板间带外通道异步接收所述主控板卡CPU发送的所述待传输的表项。
7.如权利要求6所述的表项快速同步的系统,其特征在于,还包括业务板卡本地数据库;
所述业务板卡CPU还用于在收到所述待传输的表项后,下发所述待传输的表项至所述业务板卡本地数据库。
8.如权利要求6或7所述的表项快速同步的系统,其特征在于,
所述业务板卡NP处理器还用于在收到所述待传输的表项后,同步所述待传输的表项。
9.如权利要求8所述的表项快速同步的系统,其特征在于,所述板间带外通道使用10GBase-KR模式。
10.如权利要求9所述的表项快速同步的系统,其特征在于,所述板间带内通道使用10GBase-KR模式。
CN201811467161.6A 2018-12-03 2018-12-03 表项快速同步的方法及系统 Active CN109783430B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811467161.6A CN109783430B (zh) 2018-12-03 2018-12-03 表项快速同步的方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811467161.6A CN109783430B (zh) 2018-12-03 2018-12-03 表项快速同步的方法及系统

Publications (2)

Publication Number Publication Date
CN109783430A true CN109783430A (zh) 2019-05-21
CN109783430B CN109783430B (zh) 2021-04-27

Family

ID=66496553

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811467161.6A Active CN109783430B (zh) 2018-12-03 2018-12-03 表项快速同步的方法及系统

Country Status (1)

Country Link
CN (1) CN109783430B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113949658A (zh) * 2021-10-25 2022-01-18 迈普通信技术股份有限公司 表项处理方法、系统、装置、电子设备及存储介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1490978A (zh) * 2003-08-18 2004-04-21 北京港湾网络有限公司 带外通道方案
US20070004458A1 (en) * 2003-07-24 2007-01-04 Jung Chang Y Method of designing a micro-bts
CN101242371A (zh) * 2008-03-14 2008-08-13 杭州华三通信技术有限公司 基于PCIe交换架构路由器堆叠的方法、系统和装置
US8200898B2 (en) * 2003-05-22 2012-06-12 Hitachi, Ltd. Storage apparatus and method for controlling the same
CN103490931A (zh) * 2013-09-25 2014-01-01 杭州华三通信技术有限公司 一种不中断业务升级过程中协议不中断的方法和装置
CN107404446A (zh) * 2016-05-19 2017-11-28 中兴通讯股份有限公司 一种处理分片报文的方法及装置
CN107947950A (zh) * 2017-11-22 2018-04-20 新华三技术有限公司 一种硬件组播出接口表项的下发方法和np线卡板

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8200898B2 (en) * 2003-05-22 2012-06-12 Hitachi, Ltd. Storage apparatus and method for controlling the same
US20070004458A1 (en) * 2003-07-24 2007-01-04 Jung Chang Y Method of designing a micro-bts
CN1490978A (zh) * 2003-08-18 2004-04-21 北京港湾网络有限公司 带外通道方案
CN101242371A (zh) * 2008-03-14 2008-08-13 杭州华三通信技术有限公司 基于PCIe交换架构路由器堆叠的方法、系统和装置
CN103490931A (zh) * 2013-09-25 2014-01-01 杭州华三通信技术有限公司 一种不中断业务升级过程中协议不中断的方法和装置
CN107404446A (zh) * 2016-05-19 2017-11-28 中兴通讯股份有限公司 一种处理分片报文的方法及装置
CN107947950A (zh) * 2017-11-22 2018-04-20 新华三技术有限公司 一种硬件组播出接口表项的下发方法和np线卡板

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
邓世昆 编著: "《计算机网络工程与规划设计》", 31 August 2014, 云南大学出版社 *
郝丽红: ""IPv4向IPv6过渡中6PE技术研究与实现"", 《中国优秀硕士学位论文全文数据库信息科技辑》 *
马骏杰编: "《嵌入式DSP的原理与应用 基于TMS320F28335》", 31 March 2016, 北京航空航天大学出版社 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113949658A (zh) * 2021-10-25 2022-01-18 迈普通信技术股份有限公司 表项处理方法、系统、装置、电子设备及存储介质
CN113949658B (zh) * 2021-10-25 2023-05-23 迈普通信技术股份有限公司 表项处理方法、系统、装置、电子设备及存储介质

Also Published As

Publication number Publication date
CN109783430B (zh) 2021-04-27

Similar Documents

Publication Publication Date Title
US8892696B1 (en) Methods and apparatus for automatic configuration of virtual local area network on a switch device
CN104317765B (zh) 一种基于串口通讯的一对多通讯系统和实现方法
CN105323054B (zh) 时钟同步方法及装置
EP3029884A1 (en) Commissioning method, master control board, and service board
WO2018120934A1 (zh) Lte基站基带处理板主备信号处理方法
CN109739622B (zh) 基于框式设备的主备主控配置同步方法和装置
EP3836692A1 (en) Resource processing method and device
CN106656714A (zh) 一种基于EtherCAT总线的通信协议方法及系统
CN109783430A (zh) 表项快速同步的方法及系统
CN108370612B (zh) 一种基带单元之间时钟同步的方法、装置及系统
CN111865551B (zh) 一种基于快速总线、多级系统协调管理的装置及其管理方法
CN111131367B (zh) 一种分布式接入服务处理方法及装置
CN104683243A (zh) 一种数据处理方法、装置及系统
EP4254831A1 (en) Method and device for selecting clock source
CN108880779A (zh) 一种基于redis消息通知的电文同步方法
CN102013918B (zh) 一种传输数据的方法、系统和装置
CN110098989A (zh) 一种基于canfd总线的多路can仿真系统及测试方法
US20240104042A1 (en) Data Processing Method, Apparatus and Storage Medium
CN110676818B (zh) 一种基于星型网络拓扑的就地化母线保护方法与系统
CN114401324A (zh) 一种报文转发方法、网络设备及系统
CN103607242A (zh) 一种rru的接入方法和设备
CN114143815B (zh) 一种基于多模基站的单纤回传方法及系统
CN110224949B (zh) 一种灵活以太网设备端口绑定的方法及装置、路径建立方法及装置
CN111464346A (zh) 基于atca架构的主备用控制板同步方法及系统
JPS59254A (ja) 同一回線に接続された複数端末への同時同報デ−タ転送制御方式

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant