CN109783419A - 一种通信设备背板控制总线的方法 - Google Patents

一种通信设备背板控制总线的方法 Download PDF

Info

Publication number
CN109783419A
CN109783419A CN201811637130.0A CN201811637130A CN109783419A CN 109783419 A CN109783419 A CN 109783419A CN 201811637130 A CN201811637130 A CN 201811637130A CN 109783419 A CN109783419 A CN 109783419A
Authority
CN
China
Prior art keywords
bus
serial
logical device
master control
interface board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811637130.0A
Other languages
English (en)
Inventor
陈璞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anhui Wanxing Communication Information Technology Co Ltd
Original Assignee
Anhui Wanxing Communication Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anhui Wanxing Communication Information Technology Co Ltd filed Critical Anhui Wanxing Communication Information Technology Co Ltd
Priority to CN201811637130.0A priority Critical patent/CN109783419A/zh
Publication of CN109783419A publication Critical patent/CN109783419A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Abstract

一种通信设备背板控制总线的方法,可解决背板信号资源占用过多的技术问题。包括主控板逻辑器件EPLD通过并‑串转换把主控板处理器发出来的localbus总线的多根并行信号转换成只有两根信号组成的串行信号即为串行背板控制总线;所述串行控制总线经过背板发送给接口板逻辑器件EPLD;接口板逻辑器件EPLD把串行的背板控制总线通过串‑并转换解析出来,重新转换成并行的localbus总线,并通过localbus总线去控制接口卡其他器件。本发明定义了一个新的控制通信总线,将主控板的处理器的localbus总线经过并串转换的方式输出,让原来大量的并行接口变成只占用两根背板信号的控制接口,有效解决背板信号资源占用过多的问题,节省了背板连接器的成本和背板的设计成本,从而节约了设计成本。

Description

一种通信设备背板控制总线的方法
技术领域
本发明涉及电路设计技术领域,具体涉及一种通信设备背板控制总线的方法。
背景技术
在分布式的通信系统上通常存在多个槽位,槽位分为主控槽位和接口卡槽位等,不同额槽位通过背板相互通信,整个系统通过主控的控制总线来管理各个接口卡。典型的系统架构如图1所示,系统主要由于主控板,接口板,背板组成。接口板通常有多块,简化起见,图1中只画了一块主控板、一块通信接口板。
主控板通过控制总线经过背板的连接器连接到接口卡,通过该控制总线管理接口卡。一种常用的控制总线是采用以太网作为控制总线,支持以太网控制总线的接口卡需要具备处理器和操作系统。这种情况对于接口卡的成本和设计的复杂程度比较高。另外一种是接口卡不具备处理器的情况下,通常直接使用主控板的处理器的Localbus总线作为控制总线。但是这种情况会带来占用太多的背板信号管脚的资源,特别是在系统越来越复杂,接口卡槽位越来越多的情况下,背板的信号资源紧张问题会越来越突出。
发明内容
本发明提出的一种通信设备背板控制总线的方法,可解决背板信号资源占用过多的技术问题。
为实现上述目的,本发明采用了以下技术方案:
一种通信设备背板控制总线的方法,基于主控板、背板和接口板;所述主控板内部包括主控板处理器和主控板逻辑器件EPLD,所述接口板内部包括接口板逻辑器件EPLD和接口板其他器件;本发明主要涉及两个部分,第一部分为master控制器,位于主控板逻辑器件EPLD,第二部分为slave控制器,位于接口板逻辑器件EPLD;Master控制器将数据转换成由两个信号组成的串行的数据,SLAVE控制器再把串行的数据解析成原来CPU的访问格式。
具体本发明所述的一种通信设备的背板控制总线的方法包括以下的步骤:
S100、master控制器发送默认的串行同步时钟和默认的串行数据0xFFFFFFFFch;SLAVE控制器接收到串行数据总线的值都是0xFFFFFFFF,则认为当前的串行数据处于空闲的状态;
S200、master控制器根据CPU当前地址访问的类型,在串行数据总线上发送不同的串行命令;如果是读操作,则发送0x0110,如果是写操作,则发送0x0101;SLAVE控制器接收到串行数据发送的命令,SLAVE控制器退出串行数据总线是空闲的判断,接收当前的操作命令;
S300、master控制器根据当前的cpu访问的地址空间,把地址总线转换成串行信号发送到串行数据总线上。SLAVE控制器继续接收串行的地址信息。
S400、master控制器根据CPU的访问的操作类型,转换串行数据总线的形式,如果是读操作,则释放数据总线的控制权,接收串行数据总线上的数据,如果是写操作,则继续准备发送写的数据。SLAVE控制器根据步骤S200接收到的命令进行相应的操作;如果是读操作,则读取步骤S300的地址空间对应的数据,然后转换成串行的数据发回给master控制器;如果是写操作,则继续接收串行的数据,然后转换成并行的信号,写到步骤S300对应的地址空间中,从而实现接口卡内部器件的管理。
本发明总线采用类似以太网管理总线SMI协议的方式实现主控板和接口板的控制管理通信。主控处理器localbus经过逻辑器件EPLD转换成类似SMI的总线,把localbus并行的数据/地址/读写等信号转换成2根串行信号的方式输出。接口板接收到这个类似SMI的控制总线后,通过逻辑器件EPLD把串行的信号重新恢复回并行的localbus总线,实现对接口卡内部器件的管理控制。
由上述技术方案可知,本发明定义了一个新的控制通信总线,该总线采用类似网路管理总线SMI的方式,将主控板的处理器的localbus总线经过并串转换的方式输出,让原来大量的并行接口变成只占用两根背板信号的控制接口,有效解决背板信号资源占用过多的问题,节省了背板连接器的成本和背板的设计成本,从而节约了系统的设计成本。
附图说明
图1是插槽式接入通信设备的系统框图;
图2是本发明提供的背板控制总线的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。
本实施例涉及的系统框图如图1所示,系统主要由主控板和接口板,以及背板组成。一个系统通常由1到2块主控板,一块背板,以及多块接口板组成。为了简化起见,这里只画了一块主控板,一块背板,一块接口板。主控板的内部包括处理器和逻辑器件EPLD。接口板内部包括逻辑器件EPLD和其他器件。
主控板处理器100发出localbus总线105给主控板的逻辑器件EPLD101。主控板的逻辑器件EPLD101通过并-串转换把主控板处理器100发出来的localbus总线105的多根并行信号转换成只有两根信号组成的串行信号。该串行信号就是本文所提提出的串行背板控制总线。
串行控制总线经过背板102发送给接口板的逻辑器件EPLD103。接口板的逻辑器件EPLD103把串行的背板控制总线106通过串-并转换解析出来,重新转换成并行的localbus总线107,并通过localbus总线107去控制接口卡的其他器件104。从而实现了主控卡对接口卡的控制管理。
本实施例提出的串行的控制管理总线的协议流程如图2所示。管理总线的主要由两根信号组成,一根定义为时钟信号,另外一根定位数据信号。时钟信号主要作为是作为数据信号的同步时钟源,从而实现数据同步传输。协议控制管理总线定义了主设备方和从设备方。所有通信的发起都是由主设备发起。主设备首先发生32bit的引导码,引导码定位为联系的32bit的1(即0XFFFFFFFF)。接下来主设备发送一个2bit的开始字符码,开始字符定义为0x01。从设备只有连续接收到32bit的0XFFFFFFFF引导码又接收到一个开始码0x01后,才会认为主设备再向从设备发送通信请求,从而继续接收后续的其他控制字符。
主设备发送引导码和开始码后会发送2bit的控制码,当控制码为0X01的时候,表示当前的通信操作是写数据,当控制码为0x02的时候,表示当前的操作位读取数据。主设备发送完读写控制符后会连续发送24bit的地址信号。
当发送地址信号后,如果前面发送的读写控制符是读取操作,主设备发送等待码TA,等待2个时钟周期,释放掉数据线的控制权。而从设备根据前面接收到读取控制码判断当前的操作位读取操作,接管了数据线的控制权,并根据前面接收到地址信息,把相应的地址信息所对应的数据发送给主设备,主设备从而完成了这一次数据读操作的通信。
当发送地址信号后,如果前面发送的读写控制符是写操作,主设备会继续发送等待码,等待2个时钟周。然后继续把数据信号发送给从设备。从设备根据前面接收到控制符判断当前的操作位写操作,接收了当前主设备发送过来的数据信息,并把该数据信息存储在前面接收到的地址所对应的位置,从而完成一次数据写操作的通信。
采用本实施例把并行的信号转换成串行的控制总线,可以有效的解决背板信号资源紧张的问题,节约背板的连接器成本和背板的设计成本,从而节约系统的设计成本。
以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (4)

1.一种通信设备背板控制总线的方法,基于主控板、背板(102)和接口板;所述主控板内部包括主控板处理器(100)和主控板逻辑器件EPLD(101),所述接口板内部包括接口板逻辑器件EPLD(103)和接口板其他器件(104);其特征在于:所述主控板逻辑器件EPLD(101)通过并-串转换把主控板处理器(100)发出来的localbus总线(105)的多根并行信号转换成只有两根信号组成的串行信号即为串行背板控制总线(106);
所述串行背板控制总线(106)经过背板(102)发送给接口板逻辑器件EPLD(103);接口板逻辑器件EPLD(103)把串行的背板控制总线(106)通过串-并转换解析出来,重新转换成并行的localbus总线(107),并通过localbus总线(107)去控制接口卡其他器件(104)。
2.根据权利要求1所述的通信设备背板控制总线的方法,其特征在于:所述串行背板控制总线(106)包括两根信号,一根定义为时钟信号,另外一根定位数据信号;时钟信号作为数据信号的同步时钟源,实现数据同步传输。
3.根据权利要求2所述的通信设备背板控制总线的方法,其特征在于:所述方法具体包括以下步骤:
S100、主控板逻辑器件EPLD(101)发送默认的串行同步时钟和默认的串行数据0xFFFFFFFF;
接口板逻辑器件EPLD(103)接收到串行数据总线的值都是0xFFFFFFFF,则认为当前的串行数据处于空闲的状态;
S200、主控板逻辑器件EPLD(101)根据CPU当前地址访问的类型,在串行数据总线上发送不同的串行命令;
接口板逻辑器件EPLD(103)接收到串行数据发送的命令,接口板逻辑器件EPLD(103)退出串行数据总线是空闲的判断,接收当前的操作命令;
S300、主控板逻辑器件EPLD(101)根据当前的cpu访问的地址空间,把地址总线转换成串行信号发送到串行数据总线上;
接口板逻辑器件EPLD(103)继续接收串行的地址信息;
S400、主控板逻辑器件EPLD(101)根据CPU的访问的操作类型,转换串行数据总线的形式,如果是读操作,则释放数据总线的控制权,接收串行数据总线上的数据,如果是写操作,则继续准备发送写的数据;
接口板逻辑器件EPLD(103)根据步骤S200接收到的命令进行相应的操作;如果是读操作,则读取步骤S300的地址空间对应的数据,然后转换成串行的数据发回给主控板逻辑器件EPLD(101);如果是写操作,则继续接收串行的数据,然后转换成并行的信号,写到步骤S300对应的地址空间中,从而实现接口卡内部器件的管理。
4.根据权利要求3所述的通信设备背板控制总线的方法,其特征在于:所述步骤S200中主控板逻辑器件EPLD(101)根据CPU当前地址访问的类型,在串行数据总线上发送不同的串行命令,如果是读操作,则发送0x0110,如果是写操作,则发送0x0101。
CN201811637130.0A 2018-12-29 2018-12-29 一种通信设备背板控制总线的方法 Pending CN109783419A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811637130.0A CN109783419A (zh) 2018-12-29 2018-12-29 一种通信设备背板控制总线的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811637130.0A CN109783419A (zh) 2018-12-29 2018-12-29 一种通信设备背板控制总线的方法

Publications (1)

Publication Number Publication Date
CN109783419A true CN109783419A (zh) 2019-05-21

Family

ID=66498955

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811637130.0A Pending CN109783419A (zh) 2018-12-29 2018-12-29 一种通信设备背板控制总线的方法

Country Status (1)

Country Link
CN (1) CN109783419A (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0840219B1 (en) * 1996-10-31 2002-07-10 STMicroelectronics Limited An integrated circuit device and method of communication therewith
CN102523145A (zh) * 2011-11-21 2012-06-27 天津中兴软件有限责任公司 一种本地总线桥接和数据传输的方法
CN107943733A (zh) * 2017-12-05 2018-04-20 安徽皖通邮电股份有限公司 一种单板间并行总线的互联方法
CN108011692A (zh) * 2017-06-30 2018-05-08 宁波方太厨具有限公司 一种用于单片机的数据通信方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0840219B1 (en) * 1996-10-31 2002-07-10 STMicroelectronics Limited An integrated circuit device and method of communication therewith
CN102523145A (zh) * 2011-11-21 2012-06-27 天津中兴软件有限责任公司 一种本地总线桥接和数据传输的方法
CN108011692A (zh) * 2017-06-30 2018-05-08 宁波方太厨具有限公司 一种用于单片机的数据通信方法
CN107943733A (zh) * 2017-12-05 2018-04-20 安徽皖通邮电股份有限公司 一种单板间并行总线的互联方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
黄智伟等: "《ARM9嵌入式系统设计基础教程 第2版》", 31 March 2013 *

Similar Documents

Publication Publication Date Title
CN109359073B (zh) 一种基于spi总线的设备间通信方法及装置
JP2005228311A (ja) 開放形コアプロトコルを基盤とするバスシステム
CN105718408A (zh) 可热插拔的计算系统、计算机实施方法及系统
WO2015014175A1 (zh) 一种调测的方法、主控板和业务板
CN103605632A (zh) 一种axi总线与ahb总线的通信方法与装置
CN111338996B (zh) 一种支持多协议的复合总线控制器
CN202421950U (zh) 一种适用于pci总线板卡的外部扩展装置
WO2011079666A1 (zh) 单板通信方法、系统和装置
CN107943733A (zh) 一种单板间并行总线的互联方法
CN105373511B (zh) 一种与多个光模块可同时通信的装置和方法
CN101369948B (zh) 一种实现低功耗的通信系统
CN115033515A (zh) 一种主从spi通信方法
CN109407574B (zh) 一种多总线可选择输出控制装置及其方法
JPWO2009011033A1 (ja) 試験装置、回路装置およびプログラム
CN107942808B (zh) 一种dcs容量扩展装置
CN110554881A (zh) 一种基于cpld的交换芯片工作模式远程切换系统及方法
CN117056249B (zh) 一种mdio到ahb的转换方法、系统、设备及介质
CN109783419A (zh) 一种通信设备背板控制总线的方法
CN112636932B (zh) 一种设备功耗动态调整方法及系统
KR100684130B1 (ko) 고유 버스 프로토콜을 사용하여 동기 버스를 임의의길이만큼 확장하는 방법 및 시스템
CN103577356A (zh) 实现iic接口地址扩展的设备及方法
CN108228517B (zh) I3c电路设备、系统及通信方法
CN109616149A (zh) 一种eMMC主机控制器、eMMC控制系统及控制方法
CN216016884U (zh) 一种基于fpga集成千兆和万兆光口的高速网络隔离卡
CN105005233B (zh) 基于反射内存网及dsp控制器的脉冲电源实时控制系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20190521

RJ01 Rejection of invention patent application after publication