CN109725470B - 显示面板及显示装置 - Google Patents
显示面板及显示装置 Download PDFInfo
- Publication number
- CN109725470B CN109725470B CN201811591997.7A CN201811591997A CN109725470B CN 109725470 B CN109725470 B CN 109725470B CN 201811591997 A CN201811591997 A CN 201811591997A CN 109725470 B CN109725470 B CN 109725470B
- Authority
- CN
- China
- Prior art keywords
- switch
- pixel
- charge sharing
- row
- scanning line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明涉及一种显示面板,包括成行排布的第一像素单元和成行排布的第二像素单元,第一像素单元和第二像素单元中的驱动电路均可改善色偏现象,且第二像素单元的开口率比第一像素单元大,通过混用第一像素单元和第二像素单元,可以达到兼顾开口率与色偏的目的。
Description
技术领域
本发明涉及显示领域,特别是涉及显示面板及显示装置。
背景技术
随着技术的发展,大尺寸显示产品受到越来越多的用户青睐,大尺寸显示产品通常采用VA(verticalalignment,垂直对齐)显示模式。在使用大尺寸显示产品时,使用者会从左右180°视野角度上观看显示画面,VA显示在不同视野角下具有明显的色偏现象。通常为了降低色偏现象,会采用8畴显示。发明人在实现传统技术时发现,8畴显示虽然可以改善色偏现象,但会损伤显示面板的开口率。
发明内容
基于此,有必要针对显示面板无法兼顾开口率与色偏的问题,提供一种显示面板及显示装置。
一种显示面板,包括:
显示区和非显示区,所述显示区包括沿行方向排布的多条扫描线和沿列方向排布的多条数据线,所述显示区还包括成行排布的第一像素单元和成行排布的第二像素单元;
在所述显示区内,所述第一像素单元包括第一主像素区和第一子像素区,其中:
所述第一主像素区包括第一开关和连接所述第一开关的第一存储组件,所述第一子像素区包括第二开关和连接所述第二开关的第二存储组件,所述第一开关和所述第二开关耦接至同一条所述扫描线和所述数据线;
所述第一子像素区还包括电荷共享开关和电荷共享存储组件,所述电荷共享开关的控制端连接电荷共享扫描线,第一极连接所述电荷共享存储组件,第二极连接所述第二开关和所述第二存储组件;
所述第二像素单元包括第二主像素区和第二子像素区,其中:
所述第二主像素区包括第三开关和连接所述第三开关的第三存储组件,所述第二子像素区包括第四开关和连接所述第四开关的第四存储组件,所述第三开关和所述第四开关耦接至同一条所述扫描线和所述数据线;
所述第二子像素区还包括电压共享开关,所述电压共享开关的控制端与所述第三开关和所述第四开关连接至同一所述扫描线,所述电压共享开关的第一极连接公共电压,第二极连接所述第四开关和所述第四存储组件;
在所述非显示区,第n行所述第一像素单元中的所述电荷共享扫描线连接至第n+1行或第n+2行所述第一像素单元的所述扫描线;或
在所述非显示区,第n行所述第一像素单元中的所述电荷共享扫描线连接至第n+1行或第n+2行所述第二像素单元的所述扫描线。
在其中一个实施例中,所述第一存储组件包括第一液晶电容和第一存储电容,所述第一液晶电容和所述第一存储电容的一端连接所述第一开关的第一极,所述第一开关的第二极连接所述数据线。
在其中一个实施例中,所述第二存储组件包括第二液晶电容和第二存储电容,所述第二液晶电容和所述第二存储电容的一端分别连接所述第二开关的第一极和所述电荷共享开关的第二极,所述第二开关的第二极连接所述数据线。
在其中一个实施例中,所述第三存储组件包括第三液晶电容和第三存储电容,所述第三液晶电容和所述第三存储电容的一端连接所述第三开关的第一极,所述第三开关的第二极连接所述数据线。
在其中一个实施例中,所述第四存储组件包括第四液晶电容和第四存储电容,所述第四液晶电容和所述第四存储电容的一端分别连接所述第四开关的第一极和所述电压共享开关的第二极,所述第四开关的第二极连接所述数据线。
在其中一个实施例中,当第n行所述扫描线将扫描信号输入所述第一像素单元时,所述第一开关和所述第二开关打开,所述电荷共享开关关闭;当第n+1行或第n+2行所述扫描线将所述扫描信号输入对应的所述第一像素单元或第二像素单元时,所述电荷共享开关打开,所述第一开关和所述第二开关关闭。
在其中一个实施例中,当第n行所述扫描线将扫描信号输入所述第二像素单元时,所述第三开关和所述第四开关打开,所述第三存储组件和所述第四存储组件进行充放电,同时所述电压共享开关打开,所述公共电压对所述第四存储组件进行充电,以使所述子像素区的电极电压异于所述主像素区的电极电压。
在其中一个实施例中,所述第一像素单元和所述第二像素单元在列方向上交替排布。
一种显示面板,包括:显示区和非显示区,所述显示区包括沿行方向排布的多条扫描线和沿列方向排布的多条数据线,所述显示区还包括成行排布的第一像素单元和成行排布的第二像素单元,其中,所述第一像素单元和所述第二像素单元沿列方向上交替排布;
在所述显示区内,所述第一像素单元包括第一主像素区和第一子像素区,其中:
所述第一主像素区包括第一开关和连接所述第一开关的第一存储组件,所述第一子像素区包括第二开关和连接所述第二开关的第二存储组件,所述第一开关和所述第二开关耦接至同一条所述扫描线和所述数据线;
所述第一子像素区还包括电荷共享开关和电荷共享存储组件,所述电荷共享开关的控制端连接电荷共享扫描线,第一极连接所述电荷共享存储组件,第二极连接所述第二开关和所述第二存储组件;
所述第二像素单元包括第二主像素区和第二子像素区,其中:
所述第二主像素区包括第三开关和连接所述第三开关的第三存储组件,所述第二子像素区包括第四开关和连接所述第四开关的第四存储组件,所述第三开关和所述第四开关耦接至同一条所述扫描线和所述数据线;
所述第二子像素区还包括电压共享开关,所述电压共享开关的控制端与所述第三开关和所述第四开关连接至同一所述扫描线,所述电压共享开关的第一极连接公共电压,第二极连接所述第四开关和所述第四存储组件;
在所述显示区外,第n行所述第一像素单元中的所述电荷共享扫描线连接至第n+1行或第n+2行所述第一像素单元的所述扫描线;或
在所述显示区外,第n行所述第一像素单元中的所述电荷共享扫描线连接至第n+1行或第n+2行所述第二像素单元的所述扫描线。
一种显示装置,包括前述显示面板。
上述显示面板及显示装置既包括成行排布的第一像素单元也包括成行排布的第二像素单元,第一像素单元和第二像素单元中的驱动电路均可改善色偏现象,且第二像素单元的开口率比第一像素单元大,通过混用第一像素单元和第二像素单元,可以达到兼顾开口率与色偏的目的。
附图说明
图1为本申请的一个实施例提供的显示面板结构示意图;
图2为本申请的一个实施例提供的第一像素单元结构示意图;
图3为本申请的一个实施例提供的第二像素单元结构示意图;
图4为本申请的又一实施例提供的显示面板结构示意图;
图5为本申请的一个实施例提供的显示面板电路结构示意图;
图6为本申请的又一实施例提供的显示面板结构示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本发明。但是本发明能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似改进,因此本发明不受下面公开的具体实施例的限制。
需要说明的是,当元件被称为“设置于”另一个元件,它可以直接在另一个元件上或者也可以存在居中的元件。当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。本文所使用的术语“垂直的”、“水平的”、“左”、“右”以及类似的表述只是为了说明的目的,并不表示是唯一的实施方式。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是在于限制本发明。
请参见图1,本申请的一个实施例提供一种显示面板,包括显示区100和非显示区200。其中,显示区100包括沿行方向排布的多条扫描线110和沿列方向排布的多条数据线120。显示区100还包括成行排布的第一像素单元130和成行排布的第二像素单元140。
请参见图2,在显示区100内,第一像素单元130包括第一主像素区131和第一子像素区132。其中,第一主像素区131包括第一开关133和连接第一开关133的第一存储组件134。第一子像素区132包括第二开关135和连接第二开关135的第二存储组件136。第一开关133和第二开关135耦接至同一条扫描线110和数据线120。第一子像素区132还包括电荷共享开关137和电荷共享存储组件138。电荷共享开关137的控制端连接电荷共享扫描线139,第一极连接电荷共享存储组件138,第二极连接第二开关135和第二存储组件136。
请参见图3,第二像素单元140包括第二主像素区141和第二子像素区142。其中,第二主像素区141包括第三开关143和连接第三开关143的第三存储组件144。第二子像素区142包括第四开关145和连接第四开关145的第四存储组件146。第三开关143和第四开关145耦接至同一条扫描线110和数据线120。第二子像素区141还包括电压共享开关147。电压共享开关147的控制端与第三开关143和第四开关145连接至同一扫描线110,电压共享开关147的第一极连接公共电压,第二极连接第四开关145和第四存储组件146。
在非显示区200,第n行的第一像素单元130中的电荷共享扫描线139连接至第n+1行或第n+2行第一像素单元130的扫描线110。或在非显示区200,第n行的第一像素单元130中的电荷共享扫描线139连接至第n+1行或第n+2行第二像素单元140的扫描线110。
具体的,第一像素单元130和第二像素单元140均包括像素电极和像素驱动电路。第一像素单元130包括第一主像素区131和第一子像素区132,第一主像素区131内设置有主像素电极,第一子像素区132内设置有子像素电极。在第一时刻,扫描信号传输至扫描线110时第一开关133和第二开关135在扫描信号的作用下导通,数据线120上的数据信号通过第一开关133和第二开关135分别对第一存储组件134和第二存储组件135进行充电,进而,第一主像素区131的像素电极电压与第一子像素区132的像素电极电压相等。在第二时刻,扫描信号传输至电荷共享扫描线139,电荷共享开关137在扫描信号的作用下导通。电荷存储组件138对第二存储组件135进行充电,进而使得第一子像素区132的像素电极电压异于第一主像素区131的像素电极电压,从而第一子像素区132的液晶分子转动角度与第一主像素区131的液晶分子转动角度不同,改善显示面板的色偏现象。
本实施例中,如图1所示,在非显示区200,第n行的电荷共享扫描线139连接至第n+1行第一像素单元130的扫描线110上,第n行的脉冲信号在第n+1行脉冲信号之前使能。当然,第n行的电荷共享扫描线139连接也可以至第n+1行第二像素单元140的扫描线110上,具体取决于显示面板上第一像素单元130和第二像素单元140的排列方式。如图4所示,在非显示区200,第n行的电荷共享扫描线139连接至第n+2行第一像素单元130的扫描线110上,或连接至第n+2行第二像素单元140的扫描线110上。
第二像素单元140包括第二主像素区141和第二子像素区142,第二主像素区141内设置有主像素电极,第二子像素区142内设置有子像素电极。当扫描信号传输至第二像素单元140连接的扫描线110上时,第三开关143和第四开关145打开,数据线120上的数据信号通过第三开关143和第四开关145分别对第三存储组件144和第四存储组件146进行充电。由于电压共享开关147与第三开关143和第四开关145连接至同一扫描线,故电压共享开关147同样在扫描信号的作用下打开,公共电压通过电压共享开关对第四存储组件146充电,进而使得第二主像素区141的像素电极电压异于第二子像素区142的像素电极电压,则第二主像素区141的液晶分子转动角度与第二子像素区142的液晶分子转动角度不同,可以改善显示面板的色偏现象。
由于第一像素单元130新增了一组电荷存储组件138和一条电荷共享扫描线,降低了显示面板的开口率,因此本实施例提供的显示面板既包括成行排布的第一像素单元130也包括成行排布的第二像素单元140,第一像素单元130和第二像素单元140中的驱动电路均可改善色偏现象,且通过混用,减少了第一像素单元130的数量,进而可以提高显示面板的开口率,达到了兼顾开口率与色偏的目的。
在其中一个实施例中,第一开关133、第二开关135、第三开关143和第四开关145均为薄膜晶体管,薄膜晶体管的控制端为栅极,第一极为漏极,第二极为源极,当然,在其他实施例中,第一极和第二极也可互换。请参见图5,以第一像素单元130和第二像素单元140在列方向上交替排布为例,图5示意出第一像素单元130个第二像素单元140的具体结构示意图。其中,第一开关133为晶体管T1,第二开关135为晶体管T2,电荷共享开关137为晶体管T3,第三开关143为晶体管T4,第四开关145为晶体管T5,电压共享开关147为晶体管T6。第一存储组件134包括第一液晶电容Clc1和第一存储电容Cst1,第二存储组件136包括第二液晶电容Clc2和第二存储电容Cs2,电荷存储组件138包括电容C1,第三存储组件144包括第三液晶电容Clc3和第三存储电容Cst3,第四存储组件146包括第四液晶电容Clc4和第四存储电容Cst4。
具体的,本实施例中,第n行像素单元为第一像素单元130,第一像素单元130连接扫描线Gn1。第n+1行像素单元为第二像素单元140,第二像素单元140连接扫描线G(n+1)1。其中,第一开关单元130包括晶体管T1、晶体管T3和晶体管T3。晶体管T1和晶体管T2的栅极均连接扫描线Gn1,晶体管T1的源极连接数据线Dn,漏极分别连接第一液晶电容Clc1和第一存储电容Cst1。晶体管T2的源极连接数据线Dn,漏极分别连接第二液晶电容Clc2、第二存储电容Cs2和晶体管T3的源极。晶体管T3的栅极连接电荷共享扫描线Gn2,漏极连接电容C1。在显示区外,电荷共享扫描线Gn2连接至下一行扫描线G(n+1)1,可以理解的是,扫描线G(n+1)1的扫描信号延迟于扫描线Gn1。
在第一时刻,当扫描线Gn1的扫描信号到来时,晶体管T1和晶体管T2导通,数据线Dn上的数据信号通过晶体管T1和晶体管T2分别对第一液晶电容Clc1和第一存储电容Cst1、第二液晶电容Clc2和第二存储电容Cs2进行充电,则第一主像素区的像素电极与第一子像素区的像素电极电压相等。在第二时刻,当扫描线G(n+1)1的扫描信号到来时,扫描信号通过电荷共享扫描线Gn2控制晶体管T3导通,则电容C1对第二液晶电容Clc2和第二存储电容Cs2进行充电,从而使得第一子像素区的像素电极电压异于第一主像素区的像素电极,第一第一子像素区内液晶分子的转动角度与第一主像素区内液晶分子的转动角度也不同,进而实现8畴显示,改善色偏现象。
晶体管T4、晶体管T5和晶体管T6的栅极均连接扫描线G(n+1)1。晶体管T4的源极和晶体管T5的源极均连接数据线Dn,晶体管T4的漏极分别连接第三液晶电容Clc3和第三存储电容Cst3,晶体管T5的漏极分别连接第四液晶电容Clc4、第四存储电容Cst4和晶体管T6的源极,晶体管T6的漏极连接公共电压。
在第二时刻,当扫描线G(n+1)1的扫描信号到来时,扫描信号控制第二像素单元140中的晶体管T4、晶体管T5和晶体管T6导通,数据信号通过晶体管T4和晶体管T5分别对第三液晶电容Clc3和第三存储电容Cst3、第四液晶电容Clc4和第四存储电容Cst4进行充电,同时,公共电压通过晶体管T6对第四液晶电容Clc4和第四存储电容Cst4进行充电,进而使得第二子像素区的像素电极电压异于第一子像素区的电极电压,第二子像素区内液晶分子的转动角度与第二主像素区内液晶分子的转动角度也不同,实现8畴显示,改善色偏现象。
由于第一像素单元130新增了一组电荷共享存储组件和一条电荷共享扫描线,影响了显示面板的开口率,而第二像素单元140不影响开口率,因此采用第一像素单元130和第二像素单元140交替排布可兼顾开口率与色偏,达到两者的平衡。在显示区外,将电荷共享扫描线Gn2连接至下一行扫描线或隔行的扫描线,可不改变扫描线的总数量,降低了走线密度。
在其中一个实施例中,如图6所示,第一像素单元130和第二像素单元140可以在列方向上交替排布,即第一像素单元130与第二像素单元140的数量相同,可较好地平衡开口率与色偏。当然,也可以前N行排布第一像素单元130,后M行排布第二像素单元140,只要显示面板既包括成行排布的第一像素单元130也包括成行排布的第二像素单元140即可。
本申请的一个实施例提供一种显示装置,包括前述显示面板。显示装置还包括控制模块,用于向显示面板输入数据信号和扫描信号,以控制显示面板的显示。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种显示面板,其特征在于,包括:
显示区和非显示区,所述显示区包括沿行方向排布的多条扫描线、沿行方向排布的多条电荷共享扫描线和沿列方向排布的多条数据线,所述显示区还包括成行排布的第一像素单元和成行排布的第二像素单元;
在所述显示区内,所述第一像素单元包括第一主像素区和第一子像素区,其中:
所述第一主像素区包括第一开关和连接所述第一开关的第一存储组件,所述第一子像素区包括第二开关和连接所述第二开关的第二存储组件,所述第一开关和所述第二开关耦接至同一条所述扫描线和所述数据线;
所述第一子像素区还包括电荷共享开关和电荷共享存储组件,所述电荷共享开关的控制端连接电荷共享扫描线,第一极连接所述电荷共享存储组件,第二极连接所述第二开关和所述第二存储组件;
在显示区,所述第一开关与所述第二开关分别位于所述同一条所述扫描线的两侧,与同一第一子像素区连接的电荷共享扫描线与所述扫描线分别位于该第一子像素区的两侧;
所述第二像素单元包括第二主像素区和第二子像素区,其中:
所述第二主像素区包括第三开关和连接所述第三开关的第三存储组件,所述第二子像素区包括第四开关和连接所述第四开关的第四存储组件,所述第三开关和所述第四开关耦接至同一条所述扫描线和所述数据线;
所述第二子像素区还包括电压共享开关,所述电压共享开关的控制端与所述第三开关和所述第四开关连接至同一所述扫描线,所述电压共享开关的第一极连接公共电压,第二极连接所述第四开关和所述第四存储组件;
在所述非显示区,第n行所述第一像素单元中的电荷共享扫描线连接至第n+1行或第n+2行所述第一像素单元的所述扫描线;或
在所述非显示区,第n行所述第一像素单元中的电荷共享扫描线连接至第n+1行或第n+2行所述第二像素单元的所述扫描线,其中,所述n大于等于1。
2.根据权利要求1所述的显示面板,其特征在于,所述第一存储组件包括第一液晶电容和第一存储电容,所述第一液晶电容和所述第一存储电容的一端连接所述第一开关的第一极,所述第一开关的第二极连接所述数据线。
3.根据权利要求2所述的显示面板,其特征在于,所述第二存储组件包括第二液晶电容和第二存储电容,所述第二液晶电容和所述第二存储电容的一端分别连接所述第二开关的第一极和所述电荷共享开关的第二极,所述第二开关的第二极连接所述数据线。
4.根据权利要求3所述的显示面板,其特征在于,所述第三存储组件包括第三液晶电容和第三存储电容,所述第三液晶电容和所述第三存储电容的一端连接所述第三开关的第一极,所述第三开关的第二极连接所述数据线。
5.根据权利要求4所述的显示面板,其特征在于,所述第四存储组件包括第四液晶电容和第四存储电容,所述第四液晶电容和所述第四存储电容的一端分别连接所述第四开关的第一极和所述电压共享开关的第二极,所述第四开关的第二极连接所述数据线。
6.根据权利要求1所述的显示面板,其特征在于,当第n行所述扫描线将扫描信号输入所述第一像素单元时,所述第一开关和所述第二开关打开,所述电荷共享开关关闭;当第n+1行或第n+2行所述扫描线将所述扫描信号输入对应的所述第一像素单元或第二像素单元时,所述电荷共享开关打开,所述第一开关和所述第二开关关闭。
7.根据权利要求1所述的显示面板,其特征在于,当第n行所述扫描线将扫描信号输入所述第二像素单元时,所述第三开关和所述第四开关打开,所述第三存储组件和所述第四存储组件进行充放电,同时所述电压共享开关打开,所述公共电压对所述第四存储组件进行充电,以使所述子像素区的电极电压异于所述主像素区的电极电压。
8.根据权利要求2-7中任一项所述的显示面板,其特征在于,所述第一像素单元和所述第二像素单元在列方向上交替排布。
9.一种显示面板,其特征在于,包括:显示区和非显示区,所述显示区包括沿行方向排布的多条扫描线、沿行方向排布的多条电荷共享扫描线和沿列方向排布的多条数据线,所述显示区还包括成行排布的第一像素单元和成行排布的第二像素单元,其中,所述第一像素单元和所述第二像素单元沿列方向上交替排布;
在所述显示区内,所述第一像素单元包括第一主像素区和第一子像素区,其中:
所述第一主像素区包括第一开关和连接所述第一开关的第一存储组件,所述第一子像素区包括第二开关和连接所述第二开关的第二存储组件,所述第一开关和所述第二开关耦接至同一条所述扫描线和所述数据线;
所述第一子像素区还包括电荷共享开关和电荷共享存储组件,所述电荷共享开关的控制端连接电荷共享扫描线,第一极连接所述电荷共享存储组件,第二极连接所述第二开关和所述第二存储组件;
在显示区,所述第一开关与所述第二开关分别位于所述同一条所述扫描线的两侧,与同一第一子像素区连接的电荷共享扫描线与所述扫描线分别位于该第一子像素区的两侧;
所述第二像素单元包括第二主像素区和第二子像素区,其中:
所述第二主像素区包括第三开关和连接所述第三开关的第三存储组件,所述第二子像素区包括第四开关和连接所述第四开关的第四存储组件,所述第三开关和所述第四开关耦接至同一条所述扫描线和所述数据线;
所述第二子像素区还包括电压共享开关,所述电压共享开关的控制端与所述第三开关和所述第四开关连接至同一所述扫描线,所述电压共享开关的第一极连接公共电压,第二极连接所述第四开关和所述第四存储组件;
在所述显示区外,第n行所述第一像素单元中的电荷共享扫描线连接至第n+1行或第n+2行所述第一像素单元的所述扫描线;或
在所述显示区外,第n行所述第一像素单元中的电荷共享扫描线连接至第n+1行或第n+2行所述第二像素单元的所述扫描线。
10.一种显示装置,其特征在于,包括权利要求1-9中任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811591997.7A CN109725470B (zh) | 2018-12-25 | 2018-12-25 | 显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811591997.7A CN109725470B (zh) | 2018-12-25 | 2018-12-25 | 显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109725470A CN109725470A (zh) | 2019-05-07 |
CN109725470B true CN109725470B (zh) | 2021-02-26 |
Family
ID=66296398
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811591997.7A Active CN109725470B (zh) | 2018-12-25 | 2018-12-25 | 显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109725470B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111240106A (zh) * | 2020-03-12 | 2020-06-05 | Tcl华星光电技术有限公司 | 显示面板 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004191574A (ja) * | 2002-12-10 | 2004-07-08 | Seiko Epson Corp | 電気光学パネル、走査線駆動回路、データ線駆動回路、電子機器及び電気光学パネルの駆動方法 |
CN104216187B (zh) * | 2014-09-04 | 2017-08-15 | 深圳市华星光电技术有限公司 | 像素结构、液晶显示面板及其驱动方法 |
CN106842750B (zh) * | 2017-04-05 | 2018-11-23 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示器像素驱动电路及tft基板 |
CN107132709A (zh) * | 2017-05-05 | 2017-09-05 | 惠科股份有限公司 | 液晶像素电路及其驱动方法与液晶显示面板 |
CN107255894B (zh) * | 2017-08-09 | 2020-05-05 | 深圳市华星光电技术有限公司 | 阵列基板及液晶显示面板 |
CN107643634A (zh) * | 2017-10-26 | 2018-01-30 | 深圳市华星光电半导体显示技术有限公司 | 一种像素单元及显示基板 |
-
2018
- 2018-12-25 CN CN201811591997.7A patent/CN109725470B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN109725470A (zh) | 2019-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10916166B2 (en) | Shift register unit, shift register circuitry and display device | |
US10121431B2 (en) | Shift register, gate driving circuit, display screen and method for driving the display screen | |
US10339854B2 (en) | Image display panel and gate driving circuit thereof | |
US9455688B2 (en) | Gate driving circuit, display module and display device | |
US10236073B2 (en) | Shift register, gate driving circuit and display device | |
EP3125250B1 (en) | Gate driving circuit and driving method therefor and display device | |
US10672356B2 (en) | NMOS type GOA circuit and display panel | |
US9530520B2 (en) | Shift register unit, GOA circuit, array substrate and display device | |
US20170039968A1 (en) | Shift register, gate driving circuit, display apparatus and gate driving method | |
US20160307641A1 (en) | Shift register, gate driving circuit and display device | |
WO2016161776A1 (zh) | 显示面板、显示面板驱动方法及显示装置 | |
WO2017036121A1 (zh) | 移位寄存器、栅极驱动电路及显示装置 | |
CN108231031B (zh) | 显示面板及其驱动方法、显示装置 | |
US9449542B2 (en) | Gate driving circuit, array substrate and display device | |
US20150243237A1 (en) | Shift register unit, gate driving circuit and display apparatus | |
CN108182905B (zh) | 开关电路、控制单元、显示装置、栅极驱动电路及方法 | |
US9377994B2 (en) | Gate driver circuit | |
US9524684B2 (en) | Display panel and driving method for the same | |
US10540938B2 (en) | Shift-buffer circuit, gate driving circuit, display panel and driving method | |
CN107016970B (zh) | Demux电路 | |
US9972273B2 (en) | GOA circuit and a liquid crystal display | |
US20120169581A1 (en) | Shift register and driving method thereof | |
US9972261B2 (en) | Liquid crystal display device and GOA circuit | |
GB2547576A (en) | Drive circuit of liquid crystal panel and liquid crystal display device | |
US10121433B2 (en) | GOA circuit and method for driving the same and LCD |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |