CN109584793A - 驱动电路、驱动方法及显示装置 - Google Patents

驱动电路、驱动方法及显示装置 Download PDF

Info

Publication number
CN109584793A
CN109584793A CN201910001822.4A CN201910001822A CN109584793A CN 109584793 A CN109584793 A CN 109584793A CN 201910001822 A CN201910001822 A CN 201910001822A CN 109584793 A CN109584793 A CN 109584793A
Authority
CN
China
Prior art keywords
data
signal
voltage signal
voltage
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910001822.4A
Other languages
English (en)
Other versions
CN109584793B (zh
Inventor
徐文
刘练彬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201910001822.4A priority Critical patent/CN109584793B/zh
Publication of CN109584793A publication Critical patent/CN109584793A/zh
Application granted granted Critical
Publication of CN109584793B publication Critical patent/CN109584793B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本公开提供了一种驱动电路、驱动方法及显示装置,属于显示技术领域。该驱动电路用于向与像素单元连接的数据线输出数据电压信号;所述驱动电路包括数据输出模块、缓冲模块和比较模块,其中,数据输出模块用于接收第一数据信号,并根据所述第一数据信号输出第一电压信号;缓冲模块与所述数据输出模块、补偿节点和所述数据线连接,用于在所述补偿节点的控制下对所述第一电压信号进行补偿并输出所述数据电压信号至所述数据线;比较模块连接所述补偿节点和所述数据线,用于根据所述数据电压信号和所述第一数据信号输出补偿信号至所述补偿节点。该驱动电路能够降低外界电磁信号对像素单元发光的干扰。

Description

驱动电路、驱动方法及显示装置
技术领域
本公开涉及显示技术领域,尤其涉及一种驱动电路、驱动方法及显示装置。
背景技术
显示装置在外界电磁干扰下可能产生显示异常的问题,降低显示装置的画面显示质量。举例而言,随着智能手机对全面屏的追求,显示模组的驱动集成电路与手机天线之间的距离越来越小,手机天线的射频信号可能会对数据线产生干扰而使得手机显示异常。
为了屏蔽射频信号对手机屏幕的影响,可以在显示模组的驱动集成电路的COF(Chip On Film,覆晶薄膜)上贴屏蔽材料。屏蔽材料贴到COF的弯折区域后,COF可能因为弯折区厚度的增加而在弯折时出现数据线断线问题,降低了显示模组的良率。不仅如此,受到现有制备工艺的限制,屏蔽材料贴到COF的弯折区域只能由人工完成,降低了显示模组的生产效率。
所述背景技术部分公开的上述信息仅用于加强对本公开的背景的理解,因此它可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于提供一种驱动电路、驱动方法及显示装置,能够降低外界电磁信号对像素单元发光的干扰。
为实现上述发明目的,本公开采用如下技术方案:
根据本公开的第一个方面,提供一种驱动电路,用于向与像素单元连接的数据线输出数据电压信号;所述驱动电路包括:
数据输出模块,用于接收第一数据信号,并根据所述第一数据信号输出第一电压信号;
缓冲模块,与所述数据输出模块、补偿节点和所述数据线连接,用于在所述补偿节点的控制下对所述第一电压信号进行补偿并输出所述数据电压信号至所述数据线;
比较模块,连接所述补偿节点和所述数据线,用于根据所述数据电压信号和所述第一数据信号输出补偿信号至所述补偿节点。
在本公开的一种示例性实施例中,所述缓冲模块包括:
第一电容单元,具有第一端和第二端,所述第一电容单元的第一端连接第一电压端;
第一开关器件,一端连接所述第一电容单元的第二端,另一端连接缓冲节点,控制端与所述补偿节点连接,用于在所述补偿节点的控制下导通或者断开;
第二电容单元,具有第一端和第二端,所述第二电容单元的第一端连接第二电压端;
第二开关器件,一端连接所述第二电容单元的第二端,另一端连接所述缓冲节点,控制端与所述补偿节点连接,用于在所述补偿节点的控制下导通或者断开;
在所述补偿节点的控制下,所述第一开关器件和所述第二开关器件不同时导通;所述缓冲节点用于接收所述第一电压信号并输出所述数据电压信号至所述数据线。
在本公开的一种示例性实施例中,所述第一开关器件和所述第二开关器件中的一个为N型薄膜晶体管,另一个为P型薄膜晶体管。
在本公开的一种示例性实施例中,所述缓冲模块还包括:
第一分压单元,连接于所述第一电压端和所述缓冲节点之间;
第二分压单元,连接于所述第二电压端和所述缓冲节点之间。
在本公开的一种示例性实施例中,所述第一分压单元包括第一电阻,所述第一电阻连接于所述第一电压端和所述缓冲节点之间;
所述第二分压单元包括第二电阻,所述第二电阻连接于所述第二电压端和所述缓冲节点之间。
在本公开的一种示例性实施例中,所述第一电阻和所述第二电阻的阻值相同。
在本公开的一种示例性实施例中,所述比较模块包括:
计算单元,用于接收所述第一数据信号,并根据所述第一数据信号输出第二电压信号;
比较单元,与所述计算单元和所述数据线连接,用于根据所述第二电压信号和所述数据电压信号输出比较结果;
指令单元,与所述比较单元和所述补偿节点连接,用于根据所述比较结果,输出第一补偿信号或者第二补偿信号至所述补偿节点;
其中,所述第一补偿信号能使得所述缓冲模块降低所述数据电压信号的电压值;所述第二补偿信号能使得所述缓冲模块升高所述数据电压信号的电压值。
在本公开的一种示例性实施例中,所述比较单元用于比较所述第二电压信号的电压值的大小和所述数据电压信号的电压值的大小,并输出所述比较结果至所述指令单元;
所述指令单元被设置为:
当所述数据电压信号的电压值大于所述第二电压信号的电压值时,输出所述第一补偿信号至所述补偿节点;
当所述数据电压信号的电压值小于所述第二电压信号的电压值时,输出所述第二补偿信号至所述补偿节点。
根据本公开的第二个方面,提供一种像素单元的驱动方法,所述像素单元连接数据线;所述驱动方法包括:
接收第一数据信号,并根据所述第一数据信号输出第一电压信号;
在补偿信号的控制下对所述第一电压信号进行补偿并输出数据电压信号至所述数据线;
根据所述数据电压信号和所述第一数据信号输出所述补偿信号。
根据本公开的第三个方面,提供一种显示装置,包括上述的驱动电路。
本公开提供的驱动电路、驱动方法及显示装置中,比较模块可以根据第一电压信号来判断数据电压信号是否符合预期范围,并根据判断结果控制缓冲模块对第一电压信号进行补偿,进而使得数据电压信号符合预期范围。例如,当数据线受到外界的电磁干扰时,数据线上的数据电压信号将发生突变,例如出现抬升等,此时比较模块可以根据数据电压信号的突变向缓冲模块输出补偿信号;补偿信号可以控制缓冲模块对第一电压信号进行相应的补偿,进而使得缓冲模块输出至数据线上的电压信号发生相应改变,进而使得数据线上的数据电压信号符合预期范围。本公开的驱动电路通过比较模块的负反馈实现对数据线上的电压信号的调节,使得数据电压信号保持在预期范围,降低了外界电磁干扰对像素单元发光的干扰。
附图说明
通过参照附图详细描述其示例实施方式,本公开的上述和其它特征及优点将变得更加明显。
图1是本公开一实施方式的驱动电路的结构示意图。
图2是本公开一实施方式的驱动电路的结构示意图。
图3是本公开一实施方式的驱动电路的结构示意图。
图4是本公开一实施方式的缓冲模块的结构示意图。
图5是本公开一实施方式的缓冲模块的结构示意图。
图6是本公开一实施方式的像素单元的驱动方法的流程示意图。
图中主要元件附图标记说明如下:
1、数据输出模块;2、缓冲模块;21、第一电容单元;22、第一开关器件;23、第二电容单元;24、第二开关器件;25、第一分压单元;26、第二分压单元;3、比较模块;31、计算单元;32、比较单元;33、指令单元;4、存储模块;5、控制模块;61、第一保护二极管;62、第二保护二极管;7、数据线;8、像素单元;A、补偿节点;B、缓冲节点;C、第一电压端;D、第二电压端。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本公开将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。
当某结构在其它结构“上”时,有可能是指某结构一体形成于其它结构上,或指某结构“直接”设置在其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。用语“一个”、“一”、“所述”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。用语“第一”和“第二”等仅作为标记使用,不是对其对象的数量限制。
电子设备的显示装置容易受到自身电磁信号或者外界电磁信号的干扰,造成显示装置的显示异常。举例而言,随着OLED(有机发光二极管)技术的不断进步,应用OLED显示装置的智能手机等移动设备也越来越多。相关技术中,智能手机的OLED显示装置的驱动IC(驱动集成电路)设置在OLED显示装置的下边框,智能手机的通讯天线设置在手机底部外壳的下端,因此,OLED显示装置的驱动IC与手机天线之间的距离很小。
由于现在智能手机对全面屏的追求,OLED显示装置的上下边框越来越窄,因此OLED显示装置的驱动IC与手机天线之间的距离越来越小,OLED显示装置的排线(数据线)受到手机天线的干扰越来越严重。手机天线的射频信号将会在数据线上产生耦合干扰现象,引起数据线上的电压突变,导致OLED显示装置显示的画面发生变化。
如图1所示,本公开提供一种驱动电路,用于向与像素单元8连接的数据线7输出数据电压信号Vdata;该驱动电路包括数据输出模块1、缓冲模块2和比较模块3;其中,
数据输出模块1用于接收第一数据信号S1,并根据第一数据信号S1输出第一电压信号V1;缓冲模块2与数据输出模块1、补偿节点A和数据线7连接,用于在补偿节点A的控制下对第一电压信号V1进行补偿并输出数据电压信号Vdata至数据线7;比较模块3连接补偿节点A和数据线7,用于根据数据电压信号Vdata和第一数据信号S1输出补偿信号至补偿节点A。
本公开提供的驱动电路中,比较模块3可以根据第一电压信号V1来判断数据电压信号Vdata是否符合预期范围,并根据判断结果控制缓冲模块2对第一电压信号V1进行补偿,进而使得数据电压信号Vdata符合预期范围。例如,当数据线7受到外界的电磁干扰时,数据线7上的数据电压信号Vdata将发生突变,例如出现抬升等,此时比较模块3可以根据数据电压信号Vdata的突变向缓冲模块2输出补偿信号;补偿信号可以控制缓冲模块2对第一电压信号V1进行相应的补偿,进而使得缓冲模块2输出至数据线7上的电压信号发生相应改变,进而使得数据线7上的数据电压信号Vdata符合预期范围。本公开的驱动电路通过比较模块3的负反馈实现对数据线7上的电压信号的调节,使得数据电压信号Vdata保持在预期范围,降低了外界电磁干扰对像素单元8发光的干扰。
下面结合附图对本公开实施方式提供的驱动电路的各部件进行详细说明:
如图2所示,缓冲模块2可以包括第一电容单元21、第一开关器件22、第二电容单元23和第二开关器件24,其中,
第一电容单元21具有第一端和第二端,第一电容单元21的第一端连接第一电压端C;第一开关器件22的一端连接第一电容单元21的第二端,另一端连接缓冲节点B,控制端连接补偿节点A,第一开关器件22用于在补偿节点A的控制下导通或者断开;第二电容单元23具有第一端和第二端,第二电容单元23的第一端连接第二电压端D;第二开关器件24一端连接第二电容单元23的第二端,另一端连接缓冲节点B,控制端连接补偿节点A,第二开关器件24用于在补偿节点A的控制下导通或者断开。在补偿节点A的控制下,第一开关器件22和第二开关器件24不同时导通;缓冲节点B用于接收第一电压信号V1并输出数据电压信号Vdata至数据线7。
第一电容单元21可以为一个电容元件C1(如图4所示),也可以为多个电容元件相互连接而成,不同的电容元件之间的连接方式可以为并联、串联或者其他连接方式。可以理解的是,任一电容元件,既可以是专门设置的电容元件,也可以与其他电路或者单元共用的电容元件,还可以是电路上形成的寄生电容等,本公开对此不做特殊的限定。当第一电容单元21的等效电容的值不同时,第一电压端C对第一电压信号V1的补偿能力不同。因此,可以根据驱动电路的目标应用情景中外界电磁干扰的强度等,判断外界电磁干扰对数据线7上的数据电压信号Vdata的干扰的强度,并根据该干扰强度来设计相应的第一电容单元21,使得第一电容单元21对第一电压信号V1的补偿能力能够克服外界的电磁干扰对数据电压信号Vdata的干扰。
在一实施方式中,驱动电路的目标应用情景中外界电磁干扰的强度比较大,则第一电容单元21的等效电容可以比较大,以便具有足够的补偿能力以克服较强的外界的电磁干扰对数据电压信号Vdata的干扰。在另一实施方式中,驱动电路的目标应用情景中外界电磁干扰的强度比较小,第一电容单元21的等效电容可以比较小,以其补偿能力能够克服外界的电磁干扰对数据电压信号Vdata的干扰为准。
第二电容单元23的组成和等效电容等可以与第一电容单元21的相同或者不同,其可以为一个电容元件C2(如图4所示),也可以为多个电容元件相互连接而成。可以理解的是,任一电容元件,既可以是专门设置的电容元件,也可以与其他电路或者单元共用的电容元件,还可以是电路上形成的寄生电容等,本公开对此不做特殊的限定。本公开对此不做特殊的限定。
第一开关器件22可以为一个薄膜晶体管,也可以为多个不同的薄膜晶体管的组合。举例而言,在一实施方式中,如图4所示,第一开关器件22可以为第一薄膜晶体管T1,第一薄膜晶体管T1的第一端可以连接第一电容单元21的第二端,第一薄膜晶体管T1的第二端可以连接缓冲节点B,
第一薄膜晶体管T1的控制端可以连接补偿节点A。第一薄膜晶体管T1可以为N型薄膜晶体管或者P型薄膜晶体管,本公开对此不做特殊的限定。
第二开关器件24可以为一个薄膜晶体管,也可以为多个不同的薄膜晶体管的组合。举例而言,在一实施方式中,如图4所示,第二开关器件24可以为第二薄膜晶体管T2,第二薄膜晶体管T2的第一端可以连接第二电容单元23的第二端,第二薄膜晶体管T2的第二端可以连接缓冲节点B,第二薄膜晶体管T2的控制端可以连接补偿节点A。
第二薄膜晶体管T2的类型可以与第一薄膜晶体管T1相反,即第一薄膜晶体管T1和第二薄膜晶体管T2中的一个为N型薄膜晶体管,另一个为P型薄膜晶体管。如此补偿信号使得第一薄膜晶体管T1和第二薄膜晶体管T2不同时导通。
第一电压端C和第二电压端D中的一个为高电压端,另一个为低电压端。举例而言,在一实施方式中,如图4所示,第一电压端C可以连接电源电压,第二电压端D可以接地。当数据线7上的数据电压信号Vdata的电压值小于预期范围时,比较模块3输出一补偿信号至补偿节点A,该补偿信号可以使得第一薄膜晶体管T1导通而第二薄膜晶体管T2断开,如此,缓冲节点B与第一电容单元21之间导通,第一电容单元21可以拉升缓冲节点B的电压而实现对第一电压信号V1的补偿,使得数据线7上的数据电压信号Vdata拉升至预期范围。反之亦然,即当数据线7上的数据电压信号Vdata的电压值大于预期范围时,第一薄膜晶体管T1断开而第二薄膜晶体管T2导通,第二电容单元23可以拉低缓冲节点B的电压而实现对
第一电压信号V1的补偿,使得数据线7上的数据电压信号Vdata拉低至预期范围。
在一实施方式中,如图2所示,缓冲模块2还可以包括第一分压单元25和第二分压单元26。其中,第一分压单元25连接于第一电压端C和缓冲节点B之间;第二分压单元26连接于第二电压端D和缓冲节点B之间。当外界电磁干扰导致数据线7上的数据电压信号Vdata发生突变时,除了第一电容单元21或第二电容单元23对缓冲节点B的电压进行补偿外,第一分压单元25和第二分压单元26也会由于分压作用而实现对数据电压信号Vdata的调节。
举例而言,第二电压端D为低电压端,当外界电磁干扰导致数据电压信号Vdata拉升时,第二分压单元26由于分压作用将对数据线7上的数据电压信号Vdata进行下拉,从而削弱外界电磁信号干扰导致的数据电压的拉升幅度;比较模块3会迅速发出补偿信号,使得第二开关器件24导通,
第二电容单元23可以下拉缓冲节点B的电压,使得数据线7上的数据电压信号Vdata符合预期范围。反之,当外界电磁干扰导致数据电压信号Vdata下拉时,第一分压单元25由于分压作用将对数据线7上的数据电压信号Vdata进行拉升,从而削弱外界电磁信号干扰导致的数据电压的下拉幅度;比较模块3会迅速发出补偿信号,使得第一开关器件22导通,第一电容单元21可以上拉缓冲节点B的电压,使得数据线7上的数据电压信号Vdata符合预期范围。
如此,当外界电磁干扰导致数据线7上的数据电压信号Vdata发生突变时,第一分压单元25和第二分压单元26可以通过分压作用,削弱数据电压信号Vdata的突变幅度,减小第一电容单元21或第二电容单元23对缓冲节点B的补偿量。如此,第一电容单元21或第二电容单元23只需对外界电磁干扰导致的数据电压突变进行部分补偿,就可以保证数据电压信号Vdata在预期范围内。在保持第一电容单元21和第二电容单元23的等效电容不变的条件下,增强了缓冲模块2对外界电磁干扰引起的数据电压信号Vdata突变的补偿能力,能够在更大强度的外界电磁干扰下输出预期范围内的数据电压信号Vdata
第一分压单元25可以包括一个电阻或者多个电阻,其等效电阻值的大小可以根据需要驱动电路的设计要求来进行确定。在一实施方式中,如图4所示,第一分压单元25包括第一电阻R1,第一电阻R1的一端连接第一电压端C,另一端连接缓冲节点B。
第二分压单元26可以包括一个电阻或者多个电阻,其等效电阻值的大小可以根据需要驱动电路的设计要求来进行确定。在一实施方式中,如图4所示,第二分压单元26包括第二电阻R2,第二电阻R2的一端连接第二电压端D,另一端连接缓冲节点B。
在一实施方式中,第一电阻R1和第二电阻R2的等效电阻的阻值可以相同。
可以理解的是,第一分压单元25和第二分压单元26连接于缓冲节点B,既可以是指第一分压单元25和第二分压单元26直接与缓冲节点B连接(如图4所示),也可以是指第一分压单元25和第二分压单元26连接于数据线7并通过数据线7与缓冲节点B连接(如图5所示),本公开对此不做特殊的限制。
在一实施方式中,如图3所示,比较模块3包括计算单元31、比较单元32和指令单元33,其中,
计算单元31用于接收第一数据信号S1,并根据第一数据信号S1输出第二电压信号V2;比较单元32与计算单元31和数据线7连接,用于根据第二电压信号V2和数据电压信号Vdata输出比较结果;指令单元33与比较单元32和补偿节点A连接,用于根据比较结果,输出第一补偿信号或者第二补偿信号至补偿节点A;其中,第一补偿信号能使得缓冲模块2降低(下拉)数据电压信号Vdata的电压值;第二补偿信号能使得缓冲模块2升高(拉升)数据电压信号Vdata的电压值。
计算单元31可以接收第一数据信号S1,根据第一数据信号S1计算并输出第二电压信号V2,第二电压信号V2为预期的(理论的)数据电压信号Vdata。在一实施方式中,如图3所示,该驱动电路还可以包括一控制模块5和一存储模块4,存储模块4中存储有各个像素单元8的第一数据信号S1;在控制模块5的控制下,存储模块4将目标像素单元8的第一数据信号S1分别传输给数据输出模块1和计算单元31,使得数据输出模块1和计算单元31可以获得同一第一数据信号S1。数据输出模块1可以通过缓冲模块2向数据线7输出数据电压信号Vdata,在没有外界干扰和各器件工作稳定的条件下,数据电压信号Vdata可以具有预期的电压值,实现对目标像素单元8的准确控制。根据预设的算法,计算单元31可以根据第一数据信号S1计算出数据电压信号Vdata的预期的电压值(第二数据信号)。
如图3所示,比较单元32可以接收第二电压信号V2,并采集数据线7上的电压信号而获得数据电压信号Vdata,然后比较第二电压信号V2和数据电压信号Vdata,并输出比较结果。在一实施方式中,比较单元32可以包括比较电路,实现对第二电压信号V2和数据电压信号Vdata的比较。在另一实施方式中,比较单元32还可以包括模数转换器,用于将第二电压信号V2和数据电压信号Vdata转化为数字信号,然后进行比较。
比较单元32在进行比较时,还可以根据第二电压信号V2及预设的允许的误差范围,计算出数据电压信号Vdata的预期范围。可以理解的是,不设置第二电压信号V2的允许的误差范围时,该预期范围即为第二电压信号V2。比较单元32在进行比较时,可以判断数据电压信号Vdata是否在预期范围内,并将该比较结果输出给指令单元33。
在一实施方式中,比较结果可以是数据电压信号Vdata的电压值低于预期范围(范围或者点值),或者数据电压信号Vdata的电压值高于预期范围(范围或者点值),并将该比较结果输出给指令单元33。
当比较结果为数据电压信号Vdata的电压值高于预期范围(范围或者点值)时,指令单元33可以输出第一补偿信号,第一补偿信号控制缓冲模块2下拉数据电压信号Vdata至预期范围。当比较结果为数据电压信号Vdata的电压值低于预期范围(范围或者点值)时,指令单元33可以输出第二补偿信号,第二补偿信号控制缓冲模块2拉升数据电压信号Vdata至预期范围。
在另一实施方式中,比较结果还可以是数据电压信号Vdata的电压值符合预期范围。此时,指令单元33还可以输出第三补偿信号,第三补偿信号可以使得缓冲模块2的第一开关器件22和第二开关器件24均断开。
在一实施方式中,如图5所示,驱动电路还可以包括第一保护二极管61和第二保护二极管62,第一保护二极管61设置于第一电压端C和缓冲节点B之间,第二保护二极管62设置于第二电压端D和缓冲节点B之间,用于防止第一电压端C和第二电压端D的上的电压错误导致驱动电路损毁。在一实施方式中,第一电压端C连接高电压端,第二电压端D连接低电压端。第一保护二极管61的阴极连接第一电压端C,第一保护二极管61的阳极连接缓冲节点B;第二保护二极管62的阴极连接第二电压端D,第二保护二极管62的阴极连接缓冲节点B。
可以理解的是,本公开仅仅公开了驱动电路的部分结构,其他公知部分本公开并未予以详细的描述和介绍。举例而言,在数据线7衬底之间可以形成寄生电容C3等。
本公开还提供一种像素单元的驱动方法,其中,像素单元8连接数据线7。如图6所示,该像素单元8的驱动方法包括:
步骤S110,接收第一数据信号S1,并根据第一数据信号S1输出第一电压信号V1;
步骤S120,在补偿信号的控制下对第一电压信号V1进行补偿并输出数据电压信号Vdata至数据线7;
步骤S130,根据数据电压信号Vdata和第一数据信号S1输出补偿信号。
该像素单元8的驱动方法,可以在根据数据电压信号Vdata和第一数据信号S1输出补偿信号,并根据该补偿信号对第一电压信号V1进行补偿。如此,可以实现对数据电压信号Vdata进行反馈调节,保证数据电压信号Vdata符合预期范围。当外界电磁信号干扰对数据线7干扰时将导致数据电压信号Vdata突变,该突变可以在负反馈调节中被补偿,使得数据电压信号Vdata维持在预期范围,降低了外界电磁信号对像素单元8发光的干扰。
需要说明的是,尽管在附图中以特定顺序描述了本公开中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等,均应视为本公开的一部分。
本公开还提供一种显示装置,包括上述驱动电路实施方式所描述的驱动电路。该显示装置可以为智能手机屏幕、智能手表屏幕、笔记本电脑屏幕、电视机屏幕等。
本公开实施方式的显示装置采用的驱动电路与上述驱动电路的实施方式中的驱动电路相同,因此,具有相同的有益效果,在此不再赘述。应可理解的是,本公开不将其应用限制到本说明书提出的部件的详细结构和布置方式。本公开能够具有其他实施方式,并且能够以多种方式实现并且执行。前述变形形式和修改形式落在本公开的范围内。应可理解的是,本说明书公开和限定的本公开延伸到文中和/或附图中提到或明显的两个或两个以上单独特征的所有可替代组合。所有这些不同的组合构成本公开的多个可替代方面。本说明书所述的实施方式说明了已知用于实现本公开的最佳方式,并且将使本领域技术人员能够利用本公开。

Claims (10)

1.一种驱动电路,用于向与像素单元连接的数据线输出数据电压信号;其特征在于,所述驱动电路包括:
数据输出模块,用于接收第一数据信号,并根据所述第一数据信号输出第一电压信号;
缓冲模块,与所述数据输出模块、补偿节点和所述数据线连接,用于在所述补偿节点的控制下对所述第一电压信号进行补偿并输出所述数据电压信号至所述数据线;
比较模块,连接所述补偿节点和所述数据线,用于根据所述数据电压信号和所述第一数据信号输出补偿信号至所述补偿节点。
2.根据权利要求1所述的驱动电路,其特征在于,所述缓冲模块包括:
第一电容单元,具有第一端和第二端,所述第一电容单元的第一端连接第一电压端;
第一开关器件,一端连接所述第一电容单元的第二端,另一端连接缓冲节点,控制端与所述补偿节点连接,用于在所述补偿节点的控制下导通或者断开;
第二电容单元,具有第一端和第二端,所述第二电容单元的第一端连接第二电压端;
第二开关器件,一端连接所述第二电容单元的第二端,另一端连接所述缓冲节点,控制端与所述补偿节点连接,用于在所述补偿节点的控制下导通或者断开;
在所述补偿节点的控制下,所述第一开关器件和所述第二开关器件不同时导通;所述缓冲节点用于接收所述第一电压信号并输出所述数据电压信号至所述数据线。
3.根据权利要求2所述的驱动电路,其特征在于,所述第一开关器件和所述第二开关器件中的一个为N型薄膜晶体管,另一个为P型薄膜晶体管。
4.根据权利要求2所述的驱动电路,其特征在于,所述缓冲模块还包括:
第一分压单元,连接于所述第一电压端和所述缓冲节点之间;
第二分压单元,连接于所述第二电压端和所述缓冲节点之间。
5.根据权利要求4所述的驱动电路,其特征在于,所述第一分压单元包括第一电阻,所述第一电阻连接于所述第一电压端和所述缓冲节点之间;
所述第二分压单元包括第二电阻,所述第二电阻连接于所述第二电压端和所述缓冲节点之间。
6.根据权利要求5所述的驱动电路,其特征在于,所述第一电阻和所述第二电阻的阻值相同。
7.根据权利要求1所述的驱动电路,其特征在于,所述比较模块包括:
计算单元,用于接收所述第一数据信号,并根据所述第一数据信号输出第二电压信号;
比较单元,与所述计算单元和所述数据线连接,用于根据所述第二电压信号和所述数据电压信号输出比较结果;
指令单元,与所述比较单元和所述补偿节点连接,用于根据所述比较结果,输出第一补偿信号或者第二补偿信号至所述补偿节点;
其中,所述第一补偿信号能使得所述缓冲模块降低所述数据电压信号的电压值;所述第二补偿信号能使得所述缓冲模块升高所述数据电压信号的电压值。
8.根据权利要求7所述的驱动电路,其特征在于,所述比较单元用于比较所述第二电压信号的电压值的大小和所述数据电压信号的电压值的大小,并输出所述比较结果至所述指令单元;
所述指令单元被设置为:
当所述数据电压信号的电压值大于所述第二电压信号的电压值时,输出所述第一补偿信号至所述补偿节点;
当所述数据电压信号的电压值小于所述第二电压信号的电压值时,输出所述第二补偿信号至所述补偿节点。
9.一种像素单元的驱动方法,所述像素单元连接数据线,其特征在于,所述驱动方法包括:
接收第一数据信号,并根据所述第一数据信号输出第一电压信号;
在补偿信号的控制下对所述第一电压信号进行补偿并输出数据电压信号至所述数据线;
根据所述数据电压信号和所述第一数据信号输出所述补偿信号。
10.一种显示装置,其特征在于,包括权利要求1~8任一项所述的驱动电路。
CN201910001822.4A 2019-01-02 2019-01-02 驱动电路、驱动方法及显示装置 Active CN109584793B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910001822.4A CN109584793B (zh) 2019-01-02 2019-01-02 驱动电路、驱动方法及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910001822.4A CN109584793B (zh) 2019-01-02 2019-01-02 驱动电路、驱动方法及显示装置

Publications (2)

Publication Number Publication Date
CN109584793A true CN109584793A (zh) 2019-04-05
CN109584793B CN109584793B (zh) 2021-01-26

Family

ID=65915826

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910001822.4A Active CN109584793B (zh) 2019-01-02 2019-01-02 驱动电路、驱动方法及显示装置

Country Status (1)

Country Link
CN (1) CN109584793B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110189695A (zh) * 2019-06-20 2019-08-30 昆山国显光电有限公司 稳压电路、显示面板及其驱动方法
WO2022183416A1 (zh) * 2021-03-03 2022-09-09 京东方科技集团股份有限公司 显示面板信号调整的方法、控制板、显示面板及存储介质
CN115662353A (zh) * 2022-12-26 2023-01-31 惠科股份有限公司 像素驱动电路、电阻补偿方法以及显示面板

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020008337A (ko) * 2000-07-22 2002-01-30 김순택 전계발광 표시패널의 구동방법
TWM305948U (en) * 2006-08-04 2007-02-01 Hon Hai Prec Ind Co Ltd Light source driving device
US20070132699A1 (en) * 2005-12-08 2007-06-14 Samsung Electronics Co., Ltd. Output buffer for reducing EMI, source driver including the same, and display device including the same
CN102842280A (zh) * 2012-08-31 2012-12-26 京东方科技集团股份有限公司 一种公共电压补偿电路、方法及液晶显示装置
CN105654888A (zh) * 2016-02-04 2016-06-08 京东方科技集团股份有限公司 一种公共电极电压的补偿电路和显示装置
CN108154841A (zh) * 2016-12-02 2018-06-12 苹果公司 显示器干扰抑制系统和方法
CN108962146A (zh) * 2018-08-31 2018-12-07 京东方科技集团股份有限公司 外部补偿电路及补偿方法、显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020008337A (ko) * 2000-07-22 2002-01-30 김순택 전계발광 표시패널의 구동방법
US20070132699A1 (en) * 2005-12-08 2007-06-14 Samsung Electronics Co., Ltd. Output buffer for reducing EMI, source driver including the same, and display device including the same
TWM305948U (en) * 2006-08-04 2007-02-01 Hon Hai Prec Ind Co Ltd Light source driving device
CN102842280A (zh) * 2012-08-31 2012-12-26 京东方科技集团股份有限公司 一种公共电压补偿电路、方法及液晶显示装置
CN105654888A (zh) * 2016-02-04 2016-06-08 京东方科技集团股份有限公司 一种公共电极电压的补偿电路和显示装置
CN108154841A (zh) * 2016-12-02 2018-06-12 苹果公司 显示器干扰抑制系统和方法
CN108962146A (zh) * 2018-08-31 2018-12-07 京东方科技集团股份有限公司 外部补偿电路及补偿方法、显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110189695A (zh) * 2019-06-20 2019-08-30 昆山国显光电有限公司 稳压电路、显示面板及其驱动方法
WO2022183416A1 (zh) * 2021-03-03 2022-09-09 京东方科技集团股份有限公司 显示面板信号调整的方法、控制板、显示面板及存储介质
CN115662353A (zh) * 2022-12-26 2023-01-31 惠科股份有限公司 像素驱动电路、电阻补偿方法以及显示面板

Also Published As

Publication number Publication date
CN109584793B (zh) 2021-01-26

Similar Documents

Publication Publication Date Title
CN111445857B (zh) 像素驱动电路及其驱动方法和显示装置
CN109584793A (zh) 驱动电路、驱动方法及显示装置
US11574581B2 (en) Shift register unit, driving circuit, display device and driving method
US10964268B2 (en) Scan driving circuit, driving method, and display device
CN112562593A (zh) 一种显示面板和显示装置
WO2019184354A1 (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN109285496A (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN109712551A (zh) 栅极驱动电路及其驱动方法、显示装置及其控制方法
CN110189708A (zh) 像素驱动电路及显示装置
US10902773B2 (en) Display device
TW201214375A (en) Display driving circuit and display driving method
CN112562588A (zh) 像素驱动电路及显示面板
CN114299859B (zh) 一种阵列基板及其驱动方法、显示面板和显示装置
CN109637426A (zh) 显示面板和显示装置
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
CN108831302A (zh) 显示面板及显示装置
CN107610668B (zh) 一种goa电路及液晶面板、显示装置
CN107146584B (zh) 移位暂存电路及其波形产生方法与其应用的显示面板
CN108877645A (zh) 像素电路及其驱动方法、显示面板、拼接屏
US10726778B2 (en) Emission driving circuit, driving method of the same, and display device
US20190325800A1 (en) Shift register and driving method of the same, emission driving circuit, and display device
US10685597B2 (en) Emission driving circuit, driving method of shift register, and display device
CN109671382A (zh) 栅极驱动电路以及使用该栅极驱动电路的显示装置
US7145542B2 (en) Signal transmission device, signal transmission method, electronic device, and electronic equipment
US11942864B2 (en) Voltage conversion circuit and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant