CN109584778A - 显示模组、显示装置及该显示模组的驱动方法 - Google Patents
显示模组、显示装置及该显示模组的驱动方法 Download PDFInfo
- Publication number
- CN109584778A CN109584778A CN201910086820.XA CN201910086820A CN109584778A CN 109584778 A CN109584778 A CN 109584778A CN 201910086820 A CN201910086820 A CN 201910086820A CN 109584778 A CN109584778 A CN 109584778A
- Authority
- CN
- China
- Prior art keywords
- signal
- color
- display module
- negative polarity
- mux
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明提供一种显示模组、显示装置及该显示模组的驱动方法。该显示模组包括基体和设置于所述基体上的像素单元、信号线,还包括:分时复用MUX信号输入电路,与每一所述信号线连接,用于向所述信号线输入每帧显示图像的数据信号,以及对应每帧显示图像分时向所述信号线输入对应不同颜色子像素单元的触发信号;其中响应每一所述触发信号和每一所述数据信号,每一所述信号线上的电信号具有正极性或负极性,且多个所述信号线中,相邻的多个第一信号线上的电信号依据正极性、正极性、负极性、负极性的排布顺序依次排列。该显示模组能够解决现有技术显示面板上,当数据线之间的间隔距离较小,耦合电容较大,容易出现竖条状的Mura的问题。
Description
技术领域
本发明涉及显示技术领域,尤其是指一种显示模组、显示装置及该显示模组的驱动方法。
背景技术
在显示面板发展的全面屏时代,各大面板厂商及终端均在大力研究窄边框设计。目前,将摄像头、听筒和传感器等模组部件设置于显示屏幕的内部,能够将显示屏幕的边框做到更窄,成为实现显示面板窄边框设计的方案之一,符合现在显示产品的市场趋势。
在将摄像头、听筒和传感器等模组部件设置于显示屏幕的内部时,为解决该些模组工作时的透过率问题,现有通常将显示屏幕上对应该些模组部件的部分设计成透明显示,如图1所示,采用该设置方式时,在显示面板上对应该些模组的设置位置形成透光区域1,用于显示面板的像素单元驱动的各数据线2在该透光区域1的周围,围绕该透光区域设置,形成为圆弧形状。由于相邻圆弧形状的数据线的间距小于位于正常区域的像素单元的数据线(呈平行的线状)的间距,会使得圆弧形状的数据线间的耦合电容大于平行线状的数据线间的耦合电容。
进一步地,如图2所示,显示面板需要进行H1Line画面检测,在进行该H1Line画面检测时,使显示面板的像素单元一行像素亮一行像素暗,结合图1由于圆弧形状的数据线间的耦合电容大于平行线状的数据线间的耦合电容,在显示时,对于每一帧图像依次输入R、G和B数据打开信号时,由于对应R、G和B各数据线之间的耦合电容的相互影响,造成位于透光区域1上下的像素单元相较于其他区域的像素单元亮度较低,出现竖条状的Mura,从而使显示面板不能满足检测要求。
发明内容
本发明技术方案的目的是提供一种显示模组、显示装置及该显示模组的驱动方法,用于解决现有技术显示面板上,当数据线之间的间隔距离较小,耦合电容较大,容易出现竖条状的Mura的问题。
本发明实施例提供一种显示模组,包括基体和设置于所述基体上的像素单元、多个信号线,其中,还包括:
分时复用MUX信号输入电路,与每一所述信号线连接,用于向所述信号线输入每帧显示图像的数据信号,以及对应每帧显示图像分时向所述信号线输入对应不同颜色子像素单元的触发信号;其中响应每一所述触发信号和每一所述数据信号,每一所述信号线上的电信号具有正极性或负极性,且多个所述信号线中,相邻的多个第一信号线上的电信号依据正极性、正极性、负极性、负极性的排布顺序依次排列。
可选地,所述的显示模组,其中,所述信号线包括多个第二信号线,其中响应每一所述触发信号和每一所述数据信号,相邻的多个所述第二信号线上的电信号依据正极性、负极性、正极性、负极性的排布顺序依次排列。
可选地,所述的显示模组,其中,所述基体上还设置有多个第三信号线;
其中,每一所述第一信号线的输入端均与所述MUX信号输入电路连接,多个所述第一信号线的输出端与多个所述第三信号线一一连接;
通过每一所述第一信号线的输出端与相应的所述第三信号线连接,相邻的多个所述第三信号线上的电信号依据正极性、负极性、正极性、负极性的排布顺序依次排列。
可选地,所述的显示模组,其中,所述MUX信号输入电路包括多个依次排列的信号输出端,响应每一所述触发信号和每一所述数据信号,多个依次排列的所述信号输出端所输出电压形成为高电平或低电平;
其中,多个所述第一信号线与所述信号输出端一一连接,且通过每一所述第一信号线与相对应的所述信号输出端连接,相邻的多个所述第一信号线上的电信号依据正极性、正极性、负极性、负极性的排布顺序依次排列。
可选地,所述的显示模组,其中,多个所述第一信号线中,至少部分的所述第一信号线呈弯曲状。
可选地,所述的显示模组,其中,呈弯曲状的多个所述第一信号线依次在所述基体的预设图形区域的外围围绕设置,其中在所述基体上,所述像素单元设置于所述预设图形区域之外的区域。
可选地,所述的显示模组,其中,呈弯曲状的所述第一信号线包括呈圆弧线状的第一线路部分和与所述第一线路部分连接呈直线状的第二线路部分。
可选地,所述的显示模组,其中,多个所述第一信号线的数量为12的整数倍。
可选地,所述的显示模组,其中,相邻的多个所述第一信号线中,每相邻的12个所述第一信号线所连接子像素单元的对应颜色依据第一颜色、第二颜色、第三颜色、第一颜色、第三颜色、第一颜色、第二颜色、第三颜色、第二颜色、第三颜色、第一颜色和第二颜色的排布顺序排列。
可选地,所述的显示模组,其中,所述第一颜色为红色,所述第二颜色为蓝色,所述第三颜色为绿色。
可选地,所述的显示模组,其中,相邻两个所述第一信号线的所述第一线路部分分别相互平行,相邻两个所述第一信号线的所述第二线路部分分别相互平行,且相邻两个所述第一线路部分之间的垂直距离小于相邻两个所述第二线路部分之间的垂直距离。
可选地,所述的显示模组,其中,所述MUX信号输入电路包括:
多个开关管,其中所述开关管的第一极形成为MUX信号输入电路的信号输出端,所述开关管的第二极与数据线连接;
多个MUX信号线路,每一MUX信号线路对应一种颜色的子像素单元,每一所述开关管的控制端分别连接其中一个所述MUX信号线路;其中,所述MUX信号线路输入触发信号,相应所连接的开关管的第一极与第二极之间连通,所述数据线所输入的数据信号传输至所述MUX信号输入电路的信号输出端,使所述MUX信号输入电路的输出端所连接信号线上的电信号具有正极性或负极性。
可选地,所述的显示模组,其中,所述数据线包括第一数据线和第二数据线,其中部分的所述开关管的第二极与所述第一数据线连接,另一部分的所述开关管的第二极与所述第二数据线连接;
其中,通过所述数据线输入每帧显示图像的数据信号时,所述第一数据线和所述第二数据线的其中之一为高电平,另一个为低电平。
本发明实施例还提供一种显示装置,其中,包括如上任一项所述的显示模组。
本发明实施例还提供一种显示装置的显示控制方法,其中,应用于如上所述的显示装置,其中所述方法包括:
向所述MUX信号输入电路输入第一帧显示图像的数据信号,同时依据第一颜色顺序依次向所述MUX信号输入电路输入对应不同颜色子像素单元的触发信号;
向所述MUX信号输入电路输入第二帧显示图像的数据信号,同时依据第二颜色顺序依次向所述MUX信号输入电路输入对应不同颜色子像素单元的触发信号;
其中,所述第二帧显示图像为所述第一帧显示图像的相邻帧图像,所述第一颜色顺序与所述第二颜色顺序不同。
可选地,所述的显示控制方法,其中,所述第一颜色顺序为红色、蓝色、绿色,所述第二颜色顺序为绿色、蓝色和红色。
本发明具体实施例上述技术方案中的至少一个具有以下有益效果:
采用本发明实施例所述显示模组,相较于现有技术,通过使依次设置的多个信号线上的电信号由正极性、负极性、正极性、负极性依次排列,变换为依据正极性、正极性、负极性、负极性依次排列,以使得在一帧图像显示,依次输入对于每一颜色子像素单元的触发信号时,其中一信号线的相邻的信号线的电压跳变方向与该信号线的极性相反,从而使信号线上的耦合电容相互抵消,从而减小相邻信号线的耦合电容较大,会使得相应子像素单元的亮度较低,出现竖Mura的机率。
附图说明
图1为现有技术显示面板上数据线的其中一设置结构示意图;
图2为显示面板进行H1Line画面检测时的显示状态示意图;
图3为本发明实施例所述显示模组的结构示意图;
图4为采用本发明实施例所述显示模组,数据线的其中一设置结构示意图;
图5为采用本发明实施例所述显示模组,数据线的另一设置结构示意图;
图6为本发明实施例所述MUX信号输入电路的结构示意图;
图7为采用本发明实施例所述显示模组,数据线上信号跳变状态示意图。
具体实施方式
为使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
为解决现有技术的显示面板上,当需要布置的多个数据线之间的间隔距离较小时,会造成该部分的数据线间的耦合电容较大,进行H1Line画面检测,出现竖条状的Mura的问题,本发明实施例提供一种显示模组,通过使依次设置的多个信号线上的电信号由正极性、负极性、正极性、负极性依次排列,变换为依据正极性、正极性、负极性、负极性依次排列,配合触发信号的输入顺序,可以使信号线上的耦合电容相互抵消,从而解决当数据线之间间隔距离较小时,耦合电容较大的问题。
具体地,本发明实施例所述显示模组,如图3所示,包括基体100和设置于所述基体100上的像素单元(图中未显示)、多个信号线200,其中,还包括:
分时复用MUX信号输入电路300,与每一所述信号线200连接,用于向所述信号线200输入每帧显示图像的数据信号D,以及对应每帧显示图像分时向所述信号线输入对应不同颜色子像素单元的触发信号S;其中响应每一触发信号S和每一数据信号D,每一信号线200上的电信号具有正极性或负极性,且多个信号线200中,相邻的多个第一信号线210上的电信号依据正极性+、正极性+、负极性-、负极性-的排布顺序依次排列。
可以理解的是,显示模组中,在基体100上,交叉设置的多个信号线200和多个栅线之间的空间形成像素单元的设置空间,本领域技术人员应该能够了解显示模组中像素单元、信号线200和栅线之间的连接方式,在此不详细说明。
本发明实施例中,需要说明的是,基体100上设置的多个信号线200相互分离,每一信号线200分别与其中一子像素单元连接。
采用本发明实施例所述显示模组,基体100上所设置的多个信号线200中,相邻的多个信号线200上的电信号依据正极性+、正极性+、负极性-、负极性-的排布顺序依次排列,该部分电信号按照正极性+、正极性+、负极性-、负极性-依次排列的多个信号线200则为第一信号线210。
可选地,基体100上的信号线200还可以包括多个第二信号线220,与MUX信号输入电路300连接,响应每一触发信号S和每一数据信号D,相邻的多个第二信号线220上的电信号依据正极性+、负极性-、正极性+、负极性-的排布顺序依次排列。
具体地,响应每一触发信号S和每一数据信号D,每一信号线200具有正极性或负极性,也即与每一信号线200所连接的MUX信号输入电路300的输出端所输出电信号为正极性或负极性。基于此,当在基体100上制作完成信号线200后,通过使每一信号线200与相应的MUX信号输入电路300的输出端相连接,利用MUX信号输入电路300控制每一输出端所输出电信号的极性,则能够形成相邻多个第一信号线上的电信号按照正极性+、正极性+、负极性-、负极性-依次排列的形式,相邻多个第二信号线上的电信号按照正极性+、负极性-、正极性+、负极性-依次排列。
本发明实施例中,可选地,全部的信号线200均可以形成为第一信号线210,也即与MUX信号输入电路300所连接的每一信号线200,响应MUX信号输入电路300所输入的触发信号S和数据信号D,相邻多个信号线200上的电信号形成依据正极性+、正极性+、负极性-、负极性-依次排列的形式。
当然,可以仅有部分的信号线200形成为第一信号线210,另外一部分的信号线200形成为第二信号线220。可选地,多个信号线200中,与相邻的信号线200之间的间隔距离小于预设值的信号线200可以为第一信号线210。其中,该预设值可以根据H1Line画面检测时,出现竖条状的Mura的相邻两个信号线之间的临界距离值确定。
本发明实施例中,多个第一信号线210的数量为12的整数倍,每相邻的12个第一信号线210上的电信号依据正极性+、正极性+、负极性-、负极性-、正极性+、正极性+、负极性-、负极性-、正极性+、正极性+、负极性-、负极性-的排布顺序依次排列。
如图4为本发明实施例所述显示模组中,信号线布置形式的其中一结构示意图。本发明实施例所述显示模组的其中一实施方式,多个第一信号线210中,至少部分的第一信号线210呈弯曲状,且呈弯曲状的多个第一信号线210在基体的预设图形区域400的外围围绕设置,其中在基体100上,像素单元设置于预设图形区域400之外的区域。
在所述显示模组中,上述的预设图形区域400可以形成为摄像头、听筒和传感器等模组部件的透光区域。具体地,在显示模组所安装的显示装置中,摄像头、听筒和传感器等模组部件可以安装于显示装置的内部,位于基体100的该预设图形区域400的对应位置,也即摄像头、听筒和传感器等该些模组部件的感应界面在所述基体100上的正投影位于所述预设图形区域400内。
本发明实施例中,在设置信号线200时,使信号线200在预设图形区域400的外围围绕设置,以保证该预设图形区域400的透光率。其中,分布在预设图形区域400外围的多个信号线200形成为第一信号线210。
具体地,如图4所示,多个第一信号线210中,第一目标信号线2101的至少部分沿预设图形区域400的第一边缘410设置,第二目标信号线2102的至少部分沿预设图形区域400的第二边缘420设置,第一边缘410与第二边缘420相对;
其中,多个第一信号线210中的部分第一信号线210在第一目标信号线2101远离第二目标信号线2102的一侧依次排列,多个第一信号线210中的部分第一信号线210在第二目标信号线2102远离第一目标信号线2101的一侧依次排列。
采用上述的设置方式,多个第一信号线210中的至少部分第一信号线210形成为在预设图形区域400的外围围绕设置的结构。
可选地,本发明实施例中,如图4所示,预设图形区域400为圆形,可以理解的,预设图形区域400不限于仅能够形成为圆形,也可以形成为矩形或其他不规则形状,具体形状和范围可以依据摄像头、听筒和传感器等该些模组部件的形状和尺寸确定。
其中,当预设图形区域400为圆形时,弯曲状的第一信号线210分别包括呈圆弧线状的第一线路部分211和呈直线状的第二线路部分212,可选地,第一线路部分211的两端分别设置一个呈直线状的第二线路部分212。
本发明实施例中,部分的第一信号线210的第一线路部分211相互平行,围绕预设图形区域400的第一边缘410设置,部分的第一信号线210的第一线路部分211相互平行,围绕预设图形区域400的第二边缘420设置,另外每一第一信号线210的第二线路部分212相互平行,且每相邻两个第二线路部分212之间的间隔距离相等。由于多个第一信号线210的相互平行的第一线路部分211呈弯曲弧状,因此相邻两个相互平行的第一线路部分211之间的垂直距离小于相邻两个第二线路部分212之间的垂直距离。
以上第一信号线在基体上的设置方式仅为举例说明,具体并不以此为限。
本发明实施例所述显示模组的另一实施方式中,如图5所示,所述显示模组的基体100上还设置有多个第三信号线500,该第三信号线500与第一信号线210一一连接,结合图3所示,MUX信号输入电路300输入触发信号S和数据信号D,使相邻的多个第一信号线210上的电信号依据正极性+、正极性+、负极性-、负极性-依次排列时,相邻的多个第三信号线500上的电信号依据正极性+、负极性-、正极性+、负极性-的排布顺序依次排列。
具体地,结合图3所示,每一第一信号线210的输入端均与MUX信号输入电路300连接,多个第一信号线210的输出端与多个第三信号线500一一连接。通过每一第一信号线210的输出端与相应的第三信号线500相连接,相邻的多个第三信号线500上的电信号依据正极性+、负极性-、正极性+、负极性-的排布顺序依次排列。
本发明实施例中,结合图4和图5所示,当每一第一信号线210的第一线路部分211的一端均设置一第二线路部分212,多个第一信号线210的第二线路部分212相互平行时,在基体100上,第一信号线210的一侧还设置多个第三信号线500,且每一第三信号线500与其中一第一信号线210的第二线路部分210位于同一直线上,形成多个第三信号线500与多个第一信号线210的第二线路部分210一一对应的结构,也即每一第一信号线210的第二线路部分210的延长线与其中一第三信号线500重合。采用该设置结构,当相邻的多个第一信号线210上的电信号依据正极性+、正极性+、负极性-、负极性-依次排列时,通过使多个相互平行的第三信号线500分别与相对应的第一信号线210相连接,则能够使相邻的多个第三信号线500上的电信号依据正极性+、负极性-、正极性+、负极性-的排布顺序依次排列。
本发明实施例中,如图3所示,MUX信号输入电路300包括多个依次排列的信号输出端310,响应每一触发信号S和每一数据信号D,多个依次排列的信号输出端310所输出电压形成为高电平或低电平;
其中,多个第一信号线210与信号输出端310一一连接,且通过每一第一信号线210与相对应的信号输出端310连接,相邻的多个第一信号线210上的电信号依据正极性、正极性、负极性、负极性的排布顺序依次排列。
如图6所示为本发明实施例所述显示模组中,MUX信号输入电路300的其中一实施方式的结构示意图。本发明实施例中,MUX信号输入电路300包括:
多个开关管301,其中开关管301的第一极形成为MUX信号输入电路300的信号输出端310,开关管301的第二极与数据线连接;
多个MUX信号线路302,每一MUX信号线路302对应一种颜色的子像素单元。可选地,多个MUX信号线路302分别包括MUXR、MUXG和MUXB信号线路,分别用于输入对应R、G和B子像素单元的触发信号。
另外,每一开关管301的控制端分别连接其中一个MUX信号线路302;其中,MUX信号线路302输入触发信号,相应所连接的开关管301的第一极与第二极之间连通,数据线所输入的数据信号传输至MUX信号输入电路300的信号输出端310,使MUX信号输入电路300的输出端所连接信号线上的电信号具有正极性或负极性。
本发明实施例中,具体地,如图6所示,所述数据线包括第一数据线303(Data 1)和第二数据线304(Data 2),其中部分的开关管301的第二极与第一数据线303连接,另一部分的开关管301的第二极与第二数据线304连接;
其中,通过数据线输入每帧显示图像的数据信号时,第一数据线303和第二数据线304的其中之一为高电平,另一个为低电平。
如图6所示,以两个像素单元的信号输入为例,MUX信号输入电路300的六个信号输出端310分别用于向两个像素单元的每一子像素单元输出数据信号,其中对应R1子像素单元、G1子像素单元、B1子像素单元、R2子像素单元、G2子像素单元和B2子像素单元的各个信号输出端310依次排列,且对应R1子像素单元、B1子像素单元和G2子像素单元的信号输出端310所连接开关管310的第二极与第一数据线303连接,对应G1子像素单元、R2子像素单元和B2子像素单元的信号输出端310所连接开关管310的第二极与第二数据线304连接。
由于第一数据线303和第二数据线304所输入信号的极性相反,其中之一为高电压,则另一个为低电压,因此分别对应R1子像素单元、G1子像素单元、B1子像素单元、R2子像素单元、G2子像素单元和B2子像素单元的各个信号输出端310,形成为电信号依据正极性+、负极性-、正极性+、负极性-的排布顺序依次排列的形式。
基于多个信号输出端310的电信号的上述排列形式,结合图4所示,当基体100上的信号线包括多个第二信号线220,也即使相邻的多个第二信号线220上的电信号形成为依据正极性、负极性、正极性、负极性的排布顺序依次排列时,可以使多个第二信号线220分别与MUX信号输入电路300的多个信号输出端310顺次一一对应连接,则能够使相邻的多个第二信号线220上的电信号形成为正极性、负极性、正极性、负极性依次排列的形式。
对于基体100上的多个第一信号线210,如图4所示,分别选择每一第一信号线210相对应所连接的信号输出端310,则能够使相邻的多个第一信号线上的电信号依据正极性、正极性、负极性、负极性的排布顺序依次排列。
举例说明,如图4所示,以第一信号线210的数量为12个举例,结合图6,由于对应R1子像素单元、G1子像素单元、B1子像素单元、R2子像素单元、G2子像素单元、B2子像素单元、R3子像素单元、G3子像素单元、B3子像素单元、R4子像素单元、G4子像素单元和B4子像素单元的各个信号输出端依次排列,且电信号形成为正极性、负极性、正极性、负极性依次排列的形式,通过使依次排列的第一信号线210分别依次连接对应R1子像素单元、B1子像素单元、G1子像素单元、R2子像素单元、G2子像素单元、R3子像素单元、B2子像素单元、G3子像素单元、B3子像素单元、G4子像素单元、R4子像素单元和B4子像素单元的各个信号输出端,则能够使相邻的多个第一信号线210上的电信号形成为依据正极性、正极性、负极性、负极性依次排列的形式。
根据图3至图5,可选地,每一第一信号线210的第一线路部分211的两端分别连接一第二线路部分212,用于分别与MUX信号输入电路300的信号输出端310和第三信号线500连接。
对于第三信号线500,根据图3至图5,当使依次相邻的多个第三信号线500,分别与用于连接R1子像素单元、G1子像素单元、B1子像素单元、R2子像素单元、G2子像素单元、B2子像素单元、R3子像素单元、G3子像素单元、B3子像素单元、R4子像素单元、G4子像素单元和B4子像素单元的各个信号输出端的第一信号线210依次连接时,则能够使相邻的多个第三信号线500形成为依据正极性、负极性、正极性、负极性依次排列的形式。
现有技术的显示模组,多个相邻的信号线上的电信号,仅能够依据正极性、负极性、正极性、负极性依次排列的形式,当信号线之间的间隔距离较小,在一帧图像显示,依次输入对于每一颜色子像素单元的触发信号时,对应连接R子像素单元的信号输出端的信号线(可以称之为R信号线),相邻信号线分别为对应连接G子像素单元的信号输出端的信号线(可以称之为G信号线)和对应连接B子像素单元的信号输出端的信号线(可以称之为B信号线),该G信号线和B信号线的电压跳变方向与R信号线的极性相反,会使得R信号线受到耦合,与VCOM的压差减小,由于此时栅线Gate处于打开状态,会使得R子像素单元的亮度降低。同理,G信号线相邻的B信号线的电压跳变方向与G信号线的极性相反,因此会使得G信号线受到耦合,与VCOM的压差减小,使得G子像素单元的亮度降低,从而造成间隔距离较小,例如以图4所示围绕预设图形区域400的第一信号线210的情况时,与正常区域的像素单元相比,亮度较低,出现竖Mura。
采用本发明实施例所述显示模组,相较于现有技术,通过使依次设置的多个信号线上的电信号由正极性、负极性、正极性、负极性依次排列,变换为依据正极性、正极性、负极性、负极性依次排列,能够使信号线上的耦合电容相互抵消,以减小在一帧图像显示,依次输入对于每一颜色子像素单元的触发信号时,其中一信号线的相邻的信号线的电压跳变方向与该信号线的极性相反,相邻信号线的耦合电容较大,会使得相应子像素单元的亮度较低,出现竖Mura的机率。
本发明实施例所述显示模组中,可选地,当一个像素单元包括三个子像素单元时,多个第一信号线的数量为12的整数倍,每12个第一信号线对应12个子像素单元,即4个像素单元。具体地,根据图4,当多个第一信号线210所对应像素单元的数量为4的整数,才能够使第一信号线210依据图4所示形式排列,使得其中一信号线的相邻两个信号线,电压跳变方向相反,互相抵消,以降低相邻信号线的耦合电容。
具体地,参阅图4,相邻的多个第一信号线210中,每相邻的12个第一信号线210所连接子像素单元的对应颜色依据第一颜色、第二颜色、第三颜色、第一颜色、第三颜色、第一颜色、第二颜色、第三颜色、第二颜色、第三颜色、第一颜色和第二颜色的排布顺序排列。本发明实施例中,可选地,所述第一颜色为红色,所述第二颜色为蓝色,所述第三颜色为绿色。
另外,当所述显示模组中,所述基体100上还设置有第二信号线220时,多个相邻的第二信号线220所连接子像素单元的对应颜色依据第一颜色、第三颜色、第二颜色的排布顺序排列。具体地,根据图4,当多个第一信号线210的两侧均分布设置有多个第二信号线220时,位于多个第一信号线210两侧的多个第二信号线220所连接子像素单元的对应颜色依据红色、绿色和蓝色的排布顺序排列。
另外,本发明实施例中,结合图4,对于围绕预设图形区域400设置的多个信号线200,可以选择12的整数倍数量的信号线作为第一信号线210,当弯曲状的信号线200的数量不是12的整数倍时,可以选择弯曲状的信号线的两侧呈直线状的信号线200也作为第一信号线210,以凑足整数倍数量的第一信号线。采用该方式,可以使第一信号线210既包括弯曲状的信号线200,也包括直线状的信号线200;或者,也可以选择中间的整数倍的弯曲状的信号线200作为第一信号线210,将边缘的弯曲状的信号线200以正常方式进行布线,也即作为第二信号线220。例如,围绕预设图形区域400设置的多个信号线200的数量为62个时,可以选择中间的60个信号线200作为第一信号线210,边缘的两个信号线200作为第二信号线。
本发明实施例另一方面还提供一种显示装置,所述显示装置包括如上的显示模组。
结合图3至图6,本领域技术人员应该能够了解采用本发明实施例所述显示模组的显示装置的具体结构,在此不再详细说明。
本发明实施例还提供一种显示控制方法,根据以上的显示模组,配合触发信号的输入顺序,使信号线上的耦合电容相互抵消,从而解决当数据线之间的间隔距离较小时,耦合电容较大,造成竖Mura的问题。
具体地,采用本发明实施例上述结构的所述显示模组,当进行H1Line画面检测,或者在进行显示数据输入,用于使显示模组显示图像时,可以采用如下的显示控制方法:
向所述MUX信号输入电路输入第一帧显示图像的数据信号,同时依据第一颜色顺序依次向所述MUX信号输入电路输入对应不同颜色子像素单元的触发信号;
向所述MUX信号输入电路输入第二帧显示图像的数据信号,同时依据第二颜色顺序依次向所述MUX信号输入电路输入对应不同颜色子像素单元的触发信号;
其中,所述第二帧显示图像为所述第一帧显示图像的相邻帧图像,所述第一颜色顺序与所述第二颜色顺序不同。
根据图7,每一子像素单元上的电压状态能够表征所连接的信号线上的电信号的状态。本发明实施例中,相邻的多个所述第一信号线上的电信号依据正极性、正极性、负极性、负极性的排布顺序依次排列时,相连接的子像素单元上的电压也依据正极性、正极性、负极性、负极性的排布顺序依次排列。
需要说明的是,响应所输入的每一帧显示图像的数据信号,多个第一信号线均形成为依据正极性、正极性、负极性、负极性的排布顺序依次排列的形式。其中该正极性、正极性、负极性、负极性的排布顺序仅为用于说明多个第一信号线上的电信号的排布规律,并不限定从一边缘的第一个第一信号线至相对另一边缘的最后一个第一信号线,电信号的排布顺序必须从正极性开始,形成为正极性、正极性、负极性、负极性依次排布的形式。
根据图7,可以理解的是,对于第一帧显示图像的数据信号,从一边缘的第一个第一信号线至相对另一边缘的最后一个第一信号线,电信号的排布顺序从正极性开始,形成为正极性、正极性、负极性、负极性依次排布的形式;对于相邻的第二帧显示图像的数据信号,从一边缘的第一个第一信号线至相对另一边缘的最后一个第一信号线,电信号的排布顺序从负极性开始,形成为负极性、负极性、正极性、正极性、负极性、负极性依次排布的形式。
本发明实施例所述显示控制方法,第一帧显示图像的数据信号可以为奇数帧,第二帧显示图像的数据信号可以为偶数帧,以图4为例,并结合图6和图7,举例说明,采用本发明实施例所述显示控制方法,向MUX信号输入电路输入第一帧显示图像的数据信号,也即输入奇数帧图像的数据信号时,以第一颜色顺序依次向所述MUX信号输入电路输入对应不同颜色子像素单元的触发信号,该第一颜色顺序可以为:MUXR→MUXB→MUXG,其中当MUXR关闭后,Source R成为浮动Floating,会受到相邻Source G和Source B的影响;MUXB关闭后,Source B变成Floating,会受到相邻Source G的影响;MUXG最后打开,Source G不受相邻Source R和Source B的影响;
采用上述的触发信号输入顺序,Source R相邻的Source G和Source B的电压跳变方向相反,互相抵消,所以子像素单元Pixel R亮度不变;
结合图4,Source B3相邻的Source G3和Source G4的电压跳变方向相反,互相抵消,因此Source B3的亮度不变;Source B4相邻的Source R4和Source R5已成为Floating状态,不会对Source B4产生影响,因此Source B4的亮度不变;Source B1相邻的Source G1的电压跳变方向与Source B1的极性相反,所以Pixel B1亮度降低,如图7所示对应奇数帧表列中B1所指示箭头为向下;Source B2相邻的Source G3的电压跳变方向与Source B2的极性相同,所以Pixel B2亮度增加,如图7所示对应奇数帧表列中B2所指示箭头为向上;
因此,Source G不受相邻Source R和Source B的影响,Pixel G亮度不变。
进一步,当向所述MUX信号输入电路输入第二帧显示图像的数据信号,也即输入偶数帧图像的数据信号时,以第二颜色顺序依次向所述MUX信号输入电路输入对应不同颜色子像素单元的触发信号,该第二颜色顺序可以为MUXG→MUXB→MUXR。
基于上述的输入顺序,MUXG关闭后,Source G变成Floating,会受到相邻Source R和Source B的影响;MUXB关闭后,Source B变成Floating,会受到相邻Source R的影响;MUXR最后打开,Source R不受相邻Source G和Source B的影响;
Source G相邻的Source R和Source B的电压跳变方向相反,互相抵消,所以PixelG亮度不变;
Source B3相邻的Source G3和Source G4已成为Floating状态,不会对Source B3产生影响,因此Source B4的亮度不变;Source B4相邻的Source R4和Source R5的跳变方向相反,互相抵消,因此Source B4的亮度不变;Source B1相邻的Source R1的电压跳变方向与Source B1的极性相同,所以Pixel B1亮度增加,如图7所示对应偶数帧表列中B1所指示箭头为向上;Source B2相邻的Source R3的电压跳变方向与Source B2的极性相反,所以Pixel B2亮度降低,如图7所示对应偶数帧表列中B2所指示箭头为向下;
Source R不受相邻Source G和Source B的影响,Pixel R亮度不变;
如图7所示,奇偶帧的图像数据输入时,Source B1和Source B2的亮度方向相反,保证Source B1和Source B2上不会形成竖Mura。
根据以上的原理,在进行数据输入时,能够保证Pixel R/G/B亮度均不变,因此当显示模组上的数据线需要依据图4所示形成为围绕预设图形区域设置的结构形式时,通过使多个信号线上的电信号由正极性、负极性、正极性、负极性依次排列,改变为正极性、正极性、负极性、负极性依次排列,配合触发信号的输入顺序,可以使信号线上的耦合电容相互抵消,从而解决耦合电容较大,造成竖Mura的问题。
采用本发明实施例所述显示模组和显示控制方法,使多个信号线上的电信号由正极性、负极性、正极性、负极性依次排列,改变为正极性、正极性、负极性、负极性依次排列,配合触发信号的输入顺序,可以使信号线上的耦合电容相互抵消,从而解决当数据线之间间隔距离较小,耦合电容较大的问题。
以上所述的是本发明的优选实施方式,应当指出对于本技术领域的普通人员来说,在不脱离本发明所述原理前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (16)
1.一种显示模组,包括基体和设置于所述基体上的像素单元、多个信号线,其特征在于,还包括:
分时复用MUX信号输入电路,与每一所述信号线连接,用于向所述信号线输入每帧显示图像的数据信号,以及对应每帧显示图像分时向所述信号线输入对应不同颜色子像素单元的触发信号;其中响应每一所述触发信号和每一所述数据信号,每一所述信号线上的电信号具有正极性或负极性,且多个所述信号线中,相邻的多个第一信号线上的电信号依据正极性、正极性、负极性、负极性的排布顺序依次排列。
2.根据权利要求1所述的显示模组,其特征在于,所述信号线包括多个第二信号线,其中响应每一所述触发信号和每一所述数据信号,相邻的多个所述第二信号线上的电信号依据正极性、负极性、正极性、负极性的排布顺序依次排列。
3.根据权利要求1所述的显示模组,其特征在于,所述基体上还设置有多个第三信号线;
其中,每一所述第一信号线的输入端均与所述MUX信号输入电路连接,多个所述第一信号线的输出端与多个所述第三信号线一一连接;
通过每一所述第一信号线的输出端与相应的所述第三信号线连接,相邻的多个所述第三信号线上的电信号依据正极性、负极性、正极性、负极性的排布顺序依次排列。
4.根据权利要求3所述的显示模组,其特征在于,所述MUX信号输入电路包括多个依次排列的信号输出端,响应每一所述触发信号和每一所述数据信号,多个依次排列的所述信号输出端所输出电压形成为高电平或低电平;
其中,多个所述第一信号线与所述信号输出端一一连接,且通过每一所述第一信号线与相对应的所述信号输出端连接,相邻的多个所述第一信号线上的电信号依据正极性、正极性、负极性、负极性的排布顺序依次排列。
5.根据权利要求1所述的显示模组,其特征在于,多个所述第一信号线中,至少部分的所述第一信号线呈弯曲状。
6.根据权利要求5所述的显示模组,其特征在于,呈弯曲状的多个所述第一信号线依次在所述基体的预设图形区域的外围围绕设置,其中在所述基体上,所述像素单元设置于所述预设图形区域之外的区域。
7.根据权利要求5所述的显示模组,其特征在于,呈弯曲状的所述第一信号线包括呈圆弧线状的第一线路部分和与所述第一线路部分连接呈直线状的第二线路部分。
8.根据权利要求1所述的显示模组,其特征在于,多个所述第一信号线的数量为12的整数倍。
9.根据权利要求8所述的显示模组,其特征在于,相邻的多个所述第一信号线中,每相邻的12个所述第一信号线所连接子像素单元的对应颜色依据第一颜色、第二颜色、第三颜色、第一颜色、第三颜色、第一颜色、第二颜色、第三颜色、第二颜色、第三颜色、第一颜色和第二颜色的排布顺序排列。
10.根据权利要求9所述的显示模组,其特征在于,所述第一颜色为红色,所述第二颜色为蓝色,所述第三颜色为绿色。
11.根据权利要求8所述的显示模组,其特征在于,相邻两个所述第一信号线的所述第一线路部分分别相互平行,相邻两个所述第一信号线的所述第二线路部分分别相互平行,且相邻两个所述第一线路部分之间的垂直距离小于相邻两个所述第二线路部分之间的垂直距离。
12.根据权利要求1所述的显示模组,其特征在于,所述MUX信号输入电路包括:
多个开关管,其中所述开关管的第一极形成为MUX信号输入电路的信号输出端,所述开关管的第二极与数据线连接;
多个MUX信号线路,每一MUX信号线路对应一种颜色的子像素单元,每一所述开关管的控制端分别连接其中一个所述MUX信号线路;其中,所述MUX信号线路输入触发信号,相应所连接的开关管的第一极与第二极之间连通,所述数据线所输入的数据信号传输至所述MUX信号输入电路的信号输出端,使所述MUX信号输入电路的输出端所连接信号线上的电信号具有正极性或负极性。
13.根据权利要求12所述的显示模组,其特征在于,所述数据线包括第一数据线和第二数据线,其中部分的所述开关管的第二极与所述第一数据线连接,另一部分的所述开关管的第二极与所述第二数据线连接;
其中,通过所述数据线输入每帧显示图像的数据信号时,所述第一数据线和所述第二数据线的其中之一为高电平,另一个为低电平。
14.一种显示装置,其特征在于,包括权利要求1至13任一项所述的显示模组。
15.一种显示装置的显示控制方法,其特征在于,应用于权利要求14所述的显示装置,其中所述方法包括:
向所述MUX信号输入电路输入第一帧显示图像的数据信号,同时依据第一颜色顺序依次向所述MUX信号输入电路输入对应不同颜色子像素单元的触发信号;
向所述MUX信号输入电路输入第二帧显示图像的数据信号,同时依据第二颜色顺序依次向所述MUX信号输入电路输入对应不同颜色子像素单元的触发信号;
其中,所述第二帧显示图像为所述第一帧显示图像的相邻帧图像,所述第一颜色顺序与所述第二颜色顺序不同。
16.根据权利要求15所述的显示控制方法,其特征在于,所述第一颜色顺序为红色、蓝色、绿色,所述第二颜色顺序为绿色、蓝色和红色。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910086820.XA CN109584778B (zh) | 2019-01-29 | 2019-01-29 | 显示模组、显示装置及该显示模组的驱动方法 |
US16/714,385 US11488512B2 (en) | 2019-01-29 | 2019-12-13 | Display panel, display device and display control method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910086820.XA CN109584778B (zh) | 2019-01-29 | 2019-01-29 | 显示模组、显示装置及该显示模组的驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109584778A true CN109584778A (zh) | 2019-04-05 |
CN109584778B CN109584778B (zh) | 2022-04-26 |
Family
ID=65918117
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910086820.XA Active CN109584778B (zh) | 2019-01-29 | 2019-01-29 | 显示模组、显示装置及该显示模组的驱动方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11488512B2 (zh) |
CN (1) | CN109584778B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109872700A (zh) * | 2019-04-18 | 2019-06-11 | 京东方科技集团股份有限公司 | 一种显示模组及其驱动方法、显示装置 |
CN111427180A (zh) * | 2020-04-02 | 2020-07-17 | 武汉华星光电半导体显示技术有限公司 | 显示面板 |
CN112305823A (zh) * | 2019-07-29 | 2021-02-02 | 乐金显示有限公司 | 具有通孔的显示装置 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111816118B (zh) | 2020-08-28 | 2020-12-15 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
CN115394237A (zh) * | 2021-05-21 | 2022-11-25 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002207459A (ja) * | 2001-01-10 | 2002-07-26 | Seiko Epson Corp | 液晶表示装置の駆動方法、液晶表示装置の駆動回路、及び液晶表示装置並びに電子機器 |
CN105609066A (zh) * | 2015-12-31 | 2016-05-25 | 上海天马微电子有限公司 | 一种显示面板及其驱动方法和显示装置 |
CN105741735A (zh) * | 2014-12-31 | 2016-07-06 | 乐金显示有限公司 | 数据控制电路和包含该数据控制电路的平板显示装置 |
CN108732841A (zh) * | 2018-05-31 | 2018-11-02 | 厦门天马微电子有限公司 | 一种显示面板及其制备方法、显示装置 |
CN108831368A (zh) * | 2018-06-29 | 2018-11-16 | 厦门天马微电子有限公司 | 一种显示面板和显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI401517B (zh) * | 2010-05-20 | 2013-07-11 | Au Optronics Corp | 主動元件陣列基板 |
TWI473061B (zh) * | 2012-10-22 | 2015-02-11 | Au Optronics Corp | 電致發光顯示面板及其驅動方法 |
KR102271637B1 (ko) * | 2013-09-27 | 2021-07-02 | 센셀, 인크. | 저항성 터치 센서 시스템 및 방법 |
KR20160093805A (ko) * | 2015-01-29 | 2016-08-09 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20170111827A (ko) * | 2016-03-29 | 2017-10-12 | 삼성전자주식회사 | 디스플레이 및 카메라를 포함하는 전자 장치 |
CN105913823A (zh) * | 2016-06-23 | 2016-08-31 | 武汉华星光电技术有限公司 | 高解析度解复用器驱动电路 |
-
2019
- 2019-01-29 CN CN201910086820.XA patent/CN109584778B/zh active Active
- 2019-12-13 US US16/714,385 patent/US11488512B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002207459A (ja) * | 2001-01-10 | 2002-07-26 | Seiko Epson Corp | 液晶表示装置の駆動方法、液晶表示装置の駆動回路、及び液晶表示装置並びに電子機器 |
CN105741735A (zh) * | 2014-12-31 | 2016-07-06 | 乐金显示有限公司 | 数据控制电路和包含该数据控制电路的平板显示装置 |
CN105609066A (zh) * | 2015-12-31 | 2016-05-25 | 上海天马微电子有限公司 | 一种显示面板及其驱动方法和显示装置 |
CN108732841A (zh) * | 2018-05-31 | 2018-11-02 | 厦门天马微电子有限公司 | 一种显示面板及其制备方法、显示装置 |
CN108831368A (zh) * | 2018-06-29 | 2018-11-16 | 厦门天马微电子有限公司 | 一种显示面板和显示装置 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109872700A (zh) * | 2019-04-18 | 2019-06-11 | 京东方科技集团股份有限公司 | 一种显示模组及其驱动方法、显示装置 |
CN109872700B (zh) * | 2019-04-18 | 2021-03-26 | 京东方科技集团股份有限公司 | 一种显示模组及其驱动方法、显示装置 |
US11195484B2 (en) | 2019-04-18 | 2021-12-07 | Ordos Yuansheng Optoelectronics Co., Ltd. | Display panel including demultiplexer, method of driving the same and display device |
CN112305823A (zh) * | 2019-07-29 | 2021-02-02 | 乐金显示有限公司 | 具有通孔的显示装置 |
KR102675920B1 (ko) * | 2019-07-29 | 2024-06-17 | 엘지디스플레이 주식회사 | 관통홀을 갖는 표시 장치 |
CN111427180A (zh) * | 2020-04-02 | 2020-07-17 | 武汉华星光电半导体显示技术有限公司 | 显示面板 |
US11862663B2 (en) | 2020-04-02 | 2024-01-02 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel and display device |
Also Published As
Publication number | Publication date |
---|---|
CN109584778B (zh) | 2022-04-26 |
US20200242996A1 (en) | 2020-07-30 |
US11488512B2 (en) | 2022-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109584778A (zh) | 显示模组、显示装置及该显示模组的驱动方法 | |
CN107886923B (zh) | 显示面板的驱动方法及显示装置 | |
US8368624B2 (en) | Display method with interlacing reversal scan and device thereof | |
CN109671405A (zh) | 一种阵列基板、显示面板及其驱动方法 | |
CN108335663A (zh) | 显示面板的驱动方法及显示面板、显示装置 | |
CN110208995A (zh) | 一种阵列基板、显示面板及显示装置 | |
CN107886924B (zh) | 一种显示面板、显示装置及驱动方法 | |
CN104820326B (zh) | 阵列基板、显示面板、显示装置及驱动方法 | |
CN106328039A (zh) | 显示装置 | |
CN109521609A (zh) | 阵列基板、显示面板和显示装置 | |
CN104376817B (zh) | 一种用于lcd面板的驱动方法及其驱动ic | |
CN102483900B (zh) | 显示装置 | |
CN108091310B (zh) | 一种显示面板、显示装置及驱动方法 | |
CN104678670B (zh) | 一种阵列基板、显示面板和显示装置 | |
CN109872702A (zh) | 液晶显示面板的显示驱动方法和液晶显示面板 | |
CN109741704A (zh) | 一种显示面板、其驱动方法、驱动装置及显示装置 | |
CN107978287B (zh) | 显示面板的驱动方法及显示装置 | |
CN107945758A (zh) | 一种显示面板的驱动方法及显示装置 | |
CN107665105A (zh) | 显示设备接口转换装置、多屏显示系统及多屏显示方法 | |
CN108761938A (zh) | 像素排布结构、其驱动方法、显示面板及显示装置 | |
CN208737871U (zh) | 一种画素结构及显示面板 | |
CN104952407B (zh) | 一种液晶面板的源极驱动器及其驱动方法 | |
CN108279523A (zh) | 显示面板和显示装置 | |
CN107863082B (zh) | 显示面板的驱动方法及显示装置 | |
CN2504659Y (zh) | 液晶显示器的像素驱动模组 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |