CN109558078A - 闪存管理方法、装置、计算机设备和存储介质 - Google Patents

闪存管理方法、装置、计算机设备和存储介质 Download PDF

Info

Publication number
CN109558078A
CN109558078A CN201811361499.3A CN201811361499A CN109558078A CN 109558078 A CN109558078 A CN 109558078A CN 201811361499 A CN201811361499 A CN 201811361499A CN 109558078 A CN109558078 A CN 109558078A
Authority
CN
China
Prior art keywords
block
flash memory
memory management
super block
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811361499.3A
Other languages
English (en)
Inventor
周冬华
杨洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Union Memory Information System Co Ltd
Original Assignee
Shenzhen Union Memory Information System Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Union Memory Information System Co Ltd filed Critical Shenzhen Union Memory Information System Co Ltd
Priority to CN201811361499.3A priority Critical patent/CN109558078A/zh
Publication of CN109558078A publication Critical patent/CN109558078A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0608Saving storage space on storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0631Configuration or reconfiguration of storage systems by allocating resources to storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本申请涉及一种闪存管理方法、装置、计算机设备和存储介质,其中该方法包括:获取闪存管理请求;根据所述闪存管理请求,建立初始的Super Block的信息;根据所述Super Block的信息,建立buckets序列;填充所述buckets序列中的Super Block内的无效block。本发明通过特定的逻辑把并行Dies下的Blocks组成一个个Super Block,管理表的描述对象扩大为Super Block,从而成倍地降低内存的占用。

Description

闪存管理方法、装置、计算机设备和存储介质
技术领域
本发明涉及存储技术领域,特别是涉及一种闪存管理方法、装置、计算机设备和存储介质。
背景技术
目前,随着Flash堆叠技术的迅猛发展,SSD和其它基于闪存的存储设备的容量不断大幅增加。SSD从主流的128GB,发展到现在的512GB,上TB只是时间问题。容量和带宽的变大固然是可喜的技术进步,但是也暴露SSD内部对内存需求变大的问题。
在传统技术中,SSD和其它闪存存储设备内部有一大块内存用于存放NAND FlashBlocks相关的表,以供FTL算法管理,如块有效页个数表、擦除次数表等等。它们占用的内存大小与Blocks的总数成正比,当存储设备的容量越大,包含的Blocks总数越大,这些表占用的内存就越大。
发明内容
基于此,有必要针对上述技术问题,提供一种可以降低内存占有的闪存管理方法、装置、计算机设备和存储介质。
一种闪存管理方法,所述方法包括:
获取闪存管理请求;
根据所述闪存管理请求,建立初始的Super Block的信息;
根据所述Super Block的信息,建立buckets序列;
填充所述buckets序列中的Super Block内的无效block。
在其中一个实施例中,所述根据所述闪存管理请求,建立初始的Super Block的信息的步骤包括:
获取每个Die的工作状态;
将并行的每个Die下的相同编号的block组成Super Block。
在其中一个实施例中,在根据所述闪存管理请求,建立初始的Super Block的信息的步骤之后还包括:
判断所述Super Block的信息是否丢失;
当所述Super Block的信息丢失时,获取Block Timestamp信息;
根据所述获取的Block Timestamp信息建立Super Block。
在其中一个实施例中,所述根据所述Super Block的信息,建立buckets序列的步骤包括:
初始化buckets序列中的buckets元素;
将含有相同block数的Super Block串联起来,建立buckets序列。
在其中一个实施例中,所述填充所述buckets序列中的Super Block内的无效block的步骤包括:
判断所述Super Block中的block是否为无效block;
若所述block为无效block,则用其他Super Block中的有效block替换所述无效block。
一种闪存管理装置,所述闪存管理装置装置包括:
第一获取模块,所述第一获取模块用于获取闪存管理请求;
初始化模块,所述初始化模块用于根据所述闪存管理请求,建立初始的SuperBlock的信息;
第一建立模块,所述第一建立模块用于根据所述Super Block的信息,建立buckets序列;
序列填充模块,所述序列填充模块用于填充所述buckets序列中的Super Block内的无效block。
在其中一个实施例中,所述初始化模块还用于:
获取每个Die的工作状态;
将并行的每个Die下的相同编号的block组成Super Block。
在其中一个实施例中,所述闪存管理装置还包括:
判断模块,所述判断模块用于判断所述Super Block的信息是否丢失;
第二获取模块,所述第二获取模块用于当所述Super Block的信息丢失时,获取Block Timestamp信息;
第二建立模块,所述第二建立模块用于根据所述获取的Block Timestamp信息建立Super Block。
一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现上述任意一项方法的步骤。
一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现上述任意一项方法的步骤。
上述闪存管理方法、装置、计算机设备和存储介质,首先通过获取闪存管理请求;然后根据所述闪存管理请求,建立初始的Super Block的信息;接着根据所述Super Block的信息,建立buckets序列;最后,填充所述buckets序列中的Super Block内的无效block。本发明通过特定的逻辑把并行Dies下的Blocks组成一个个Super Block,管理表的描述对象扩大为Super Block,从而成倍地降低内存的占用。
附图说明
图1为一个实施例中闪存管理方法的流程示意图;
图2为一个实施例中根据闪存管理请求,建立初始的Super Block的信息的步骤的流程示意图;
图3为另一个实施例中闪存管理方法的流程示意图;
图4为一个实施例中根据Super Block的信息,建立buckets序列的步骤的流程示意图;
图5为一个实施例中填充buckets序列中的Super Block内的无效block的步骤的流程示意图;
图6为一个实施例中桶序列示意图;
图7为一个实施例中闪存管理装置的结构框图;
图8为另一个实施例中闪存管理装置的结构框图;
图9为一个实施例中计算机设备的内部结构图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
为了更清晰说明本发明的内容,首先,阐述整个发明的总体构思。
一个Block内部有效页的个数,称之为valid page count,简写为VPC,占2B内存,所有Block VPC就形成VPC Table,以512G SSD为例,配置为单Die 32GB--3K Blocks,并行16个Dies为例,则整张VPC Table大小为2B*3K*16=96KB。
每个Block都有个P/E Cycle的概念,一般而言,Block P/E Cycle次数SLC>MLC>TLC。一个TLC Block在LDPC纠错算法下,其P/E Cycle次数大概在3000次左右。当一个Block擦除次数接近这个上限值时,Block内的数据就变得不稳定,容易出现UECC(uncorrectedECC error,不可纠正的错误),导致数据丢失。所以FTL算法内需要保存每个Block的P/ECycle次数,作为WL(Wear leveling,磨损均衡)的依据。一个Block的P/E Cycle次数用2B表示,所以整张P/E Cycle Table的大小也为96KB。
NAND Flash有个特性称之为Read Disturb。当读Flash某个页时,其实是对该页执行了加电压操作(读数据)。大量对页的读操作,会导致该页内Cells的电子流失,进而发生数据错误。同时加电压对相邻页也有影响。因此,FTL算法有个功能需求,需要记录每个Block执行过的读操作次数。当读次数达到阈值时,需要检查其内部储存的数据的正确性,如果错误的bit数达到警戒线时,就需要把该Block上的数据搬到其它Block上。我们用2B表示Block的读次数,所以这张记录每个Block读次数的表的大小也为96KB。
FTL算法需要区分每个Block的写入顺序,用于辨别新老数据。如主机写入数据x到Block A,过段时间又复写数据x到Block B,通过一个4B的word来存储时间戳,通过这个时间戳我们就能辨别。每个Block都要记录时间戳,这样形成一张大小为4B*3K*16=192KB的表。
综上所述,FTL用于管理与Block相关的表信息如下:
总计480KB,这是不小的内存开销,特别是在内存资源有限的嵌入式闪存设备里,如eMMC、TF卡等,由此可见,在传统技术中的内存开销很大,造成了资源的浪费。
在一个实施例中,如图1所示,提供了一种闪存管理方法,该方法包括:
步骤102,获取闪存管理请求;
步骤104,根据闪存管理请求,建立初始的Super Block的信息;
步骤106,根据Super Block的信息,建立buckets序列;
步骤108,填充buckets序列中的Super Block内的无效block。
具体地,为了保证闪存存储设备带宽的最大化,需要让每个并行Die都处于工作状态,即每个Die下都有Block在执行命令。本专利中描述的算法,基于这个技术前提,将并行Dies下的Blocks通过特定的规则绑定成一个个Super Blocks。
组成Super Block的规则如下:
1)基本规则:各Die下相同编号的Block组成一个Super Block。
2)调整规则:如果某个Block是坏块的话,需要拿其它Block替换。做替换用的Block称之为Victimed Block。
前面提及的管理表的描述对象扩大为Super Block后,其内存占用如下表:
在本实施例中,首先,获取闪存管理请求。然后,根据闪存管理请求,建立初始的Super Block的信息。接着,根据Super Block的信息,建立buckets序列。最后,填充buckets序列中的Super Block内的无效block。通过上述表格数据,可以看出本实施例实现了通过特定的逻辑把并行Dies下的Blocks组成一个个Super Block,将管理表的描述对象扩大为Super Block,内存占用空间从480K降低到126K,成倍地降低内存的占用。
在其中一个具体的实施例中,参考图2,提供了一种闪存管理方法,其中根据闪存管理请求,建立初始的Super Block的信息的步骤包括:
步骤202,获取每个Die的工作状态;
步骤204,将并行的每个Die下的相同编号的block组成Super Block。
具体地,建立初始的super block的信息。这一步适用基本规则,当某个Block为坏块时,将其位置赋值为INVALID16,表示无效,部分程序代码如下:
在其中一个具体的实施例中,参考图3,提供了一种闪存管理方法,其中在根据闪存管理请求,建立初始的Super Block的信息的步骤之后还包括:
步骤302,判断Super Block的信息是否丢失;
步骤304,当Super Block的信息丢失时,获取Block Timestamp信息;
步骤306,根据获取的Block Timestamp信息建立Super Block。
具体地,当盘存在数据且不能丢失的时候,需要根据获取的Block Timestamp信息来建立super blocks,可以理解的是,该super blocks可能与出厂时建立的super blocks有出入。此外,此步骤不是必须的,只有当super blocks信息丢失或者盘存在有用数据才会执行该步骤。
在其中一个具体的实施例中,参考图4,提供了一种闪存管理方法,其中根据SuperBlock的信息,建立buckets序列的步骤包括:
步骤402,初始化buckets序列中的buckets元素;
步骤404,将含有相同block数的Super Block串联起来,建立buckets序列。
具体地,按照同一Block编号下,各Die下非BB的个数,来建立桶序列(0~BANK_CNT),如图6所示,部分程序如下:
初始化桶元素:
for i<-BANK_BLK_CNT to BANK_BLK_CNT+BANK_CNT
blk_node[i]=i;/*point to self*/
建立桶序列,将含有相同Block数的Super Block串联在一起:
在其中一个具体的实施例中,参考图5,提供了一种闪存管理方法,其中填充buckets序列中的Super Block内的无效block的步骤包括:
步骤502,判断Super Block中的block是否为无效block;
步骤504,若block为无效block,则用其他Super Block中的有效block替换无效block。
具体地,此步目标是用其它Super Block填充Super Block内无效Block,用来替换的Block称之为Victimed Block。为了提高效率,整体的方案是拿有效Block数少的SuperBlocks去填充有效Block多的。部分程序代码如下:
应该理解的是,虽然图1-5的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图1-5中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
在一个实施例中,如图7所示,提供了一种闪存管理装置700,该装置包括:
第一获取模块701,用于获取闪存管理请求;
初始化模块702,用于根据闪存管理请求,建立初始的Super Block的信息;
第一建立模块703,用于根据Super Block的信息,建立buckets序列;
序列填充模块704,用于填充buckets序列中的Super Block内的无效block。
在一个实施例中,该初始化模块702还用于:
获取每个Die的工作状态;
将并行的每个Die下的相同编号的block组成Super Block。
在一个实施例中,如图8所示,提供了一种闪存管理装置700,该闪存管理装置700还包括:
判断模块705,用于判断Super Block的信息是否丢失;
第二获取模块706,用于当Super Block的信息丢失时,获取Block Timestamp信息;
第二建立模块707,用于根据获取的Block Timestamp信息建立Super Block。
在一个实施例中,该第一建立模块703还用于:
初始化buckets序列中的buckets元素;
将含有相同block数的Super Block串联起来,建立buckets序列。
在一个实施例中,该序列填充模块704还用于:
判断Super Block中的block是否为无效block;
若block为无效block,则用其他Super Block中的有效block替换无效block。
关于闪存管理装置700的具体限定可以参见上文中对于闪存管理方法的限定,在此不再赘述。
在一个实施例中,提供了一种计算机设备,其内部结构图可以如图9所示。该计算机设备包括通过系统总线连接的处理器、存储器以及网络接口。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统、计算机程序和数据库。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种闪存管理方法。
本领域技术人员可以理解,图9中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
在一个实施例中,提供了一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,处理器执行计算机程序时实现以上各个方法实施例中的步骤。
在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现以上各个方法实施例中的步骤。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种闪存管理方法,所述方法包括:
获取闪存管理请求;
根据所述闪存管理请求,建立初始的Super Block的信息;
根据所述Super Block的信息,建立buckets序列;
填充所述buckets序列中的Super Block内的无效block。
2.根据权利要求1所述的闪存管理方法,其特征在于,所述根据所述闪存管理请求,建立初始的Super Block的信息的步骤包括:
获取每个Die的工作状态;
将并行的每个Die下的相同编号的block组成Super Block。
3.根据权利要求2所述的闪存管理方法,其特征在于,在根据所述闪存管理请求,建立初始的Super Block的信息的步骤之后还包括:
判断所述Super Block的信息是否丢失;
当所述Super Block的信息丢失时,获取Block Timestamp信息;
根据所述获取的Block Timestamp信息建立Super Block。
4.根据权利要求3所述的闪存管理方法,其特征在于,所述根据所述SuperBlock的信息,建立buckets序列的步骤包括:
初始化buckets序列中的buckets元素;
将含有相同block数的Super Block串联起来,建立buckets序列。
5.根据权利要求4所述的闪存管理方法,其特征在于,所述填充所述buckets序列中的Super Block内的无效block的步骤包括:
判断所述Super Block中的block是否为无效block;
若所述block为无效block,则用其他Super Block中的有效block替换所述无效block。
6.一种闪存管理装置,其特征在于,所述闪存管理装置装置包括:
第一获取模块,所述第一获取模块用于获取闪存管理请求;
初始化模块,所述初始化模块用于根据所述闪存管理请求,建立初始的Super Block的信息;
第一建立模块,所述第一建立模块用于根据所述Super Block的信息,建立buckets序列;
序列填充模块,所述序列填充模块用于填充所述buckets序列中的Super Block内的无效block。
7.根据权利要求6所述的闪存管理装置,其特征在于,所述初始化模块还用于:
获取每个Die的工作状态;
将并行的每个Die下的相同编号的block组成Super Block。
8.根据权利要求7所述的闪存管理装置,其特征在于,所述闪存管理装置还包括:
判断模块,所述判断模块用于判断所述Super Block的信息是否丢失;
第二获取模块,所述第二获取模块用于当所述Super Block的信息丢失时,获取BlockTimestamp信息;
第二建立模块,所述第二建立模块用于根据所述获取的Block Timestamp信息建立Super Block。
9.一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至5中任一项所述方法的步骤。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至5中任一项所述的方法的步骤。
CN201811361499.3A 2018-11-15 2018-11-15 闪存管理方法、装置、计算机设备和存储介质 Pending CN109558078A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811361499.3A CN109558078A (zh) 2018-11-15 2018-11-15 闪存管理方法、装置、计算机设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811361499.3A CN109558078A (zh) 2018-11-15 2018-11-15 闪存管理方法、装置、计算机设备和存储介质

Publications (1)

Publication Number Publication Date
CN109558078A true CN109558078A (zh) 2019-04-02

Family

ID=65866270

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811361499.3A Pending CN109558078A (zh) 2018-11-15 2018-11-15 闪存管理方法、装置、计算机设备和存储介质

Country Status (1)

Country Link
CN (1) CN109558078A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110299184A (zh) * 2019-05-15 2019-10-01 深圳市金泰克半导体有限公司 闪存读电压确定方法、装置、计算机设备和存储介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102063348A (zh) * 2010-12-27 2011-05-18 成都市华为赛门铁克科技有限公司 分区表信息备份方法和装置以及存储系统
CN105573681A (zh) * 2015-12-31 2016-05-11 湖南国科微电子股份有限公司 一种ssd盘片内部raid组建方法及系统
CN106326134A (zh) * 2015-06-30 2017-01-11 华为技术有限公司 Ftl地址映射的方法及装置
US9898209B2 (en) * 2014-01-13 2018-02-20 Seagate Technology Llc Framework for balancing robustness and latency during collection of statistics from soft reads
CN108717395A (zh) * 2018-05-18 2018-10-30 记忆科技(深圳)有限公司 一种降低动态块映射信息占用内存的方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102063348A (zh) * 2010-12-27 2011-05-18 成都市华为赛门铁克科技有限公司 分区表信息备份方法和装置以及存储系统
US9898209B2 (en) * 2014-01-13 2018-02-20 Seagate Technology Llc Framework for balancing robustness and latency during collection of statistics from soft reads
CN106326134A (zh) * 2015-06-30 2017-01-11 华为技术有限公司 Ftl地址映射的方法及装置
CN105573681A (zh) * 2015-12-31 2016-05-11 湖南国科微电子股份有限公司 一种ssd盘片内部raid组建方法及系统
CN108717395A (zh) * 2018-05-18 2018-10-30 记忆科技(深圳)有限公司 一种降低动态块映射信息占用内存的方法及装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
JIAN HUANG: "FlashBlox: Achieving Both Performance Isolation", 《USENIX ASSOCIATION》 *
范欣欣: "HBase BlockCache系列 - 探求BlockCache实现机制", 《有态度的HBASE》 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110299184A (zh) * 2019-05-15 2019-10-01 深圳市金泰克半导体有限公司 闪存读电压确定方法、装置、计算机设备和存储介质

Similar Documents

Publication Publication Date Title
CN104750625B (zh) 数据储存装置以及快闪存储器控制方法
US10127997B2 (en) Data storage device comprising super block parity data based on page type of word line or plane
CN109977034B (zh) 数据储存装置以及非挥发式存储器操作方法
CN106598479B (zh) 闪速存储器的故障安全擦除的方法和装置
CN111538618B (zh) 用于一次性奇偶校验的装置和技术
CN111684527A (zh) 管理nand装置中的部分超级块
CN112930567B (zh) 温度通知的存储器刷新
CN108268337B (zh) 于记忆装置中进行数据管理的方法、记忆装置及其控制器
CN103106143B (zh) 固态储存装置及其逻辑至实体对应表建立方法
US10338841B2 (en) Block management for data streams
US10509697B2 (en) Data storage device and operating method therefor
US10866751B2 (en) Method for managing flash memory module and associated flash memory controller
CN104715796A (zh) 多位存储单元非易失性存储器的写入方法及系统
US9619380B2 (en) Data writing method, memory control circuit unit and memory storage apparatus
US11733895B2 (en) Control method of flash memory controller and associated flash memory controller and storage device
US11609819B2 (en) NAND device mixed parity management
US9965362B2 (en) Systems and methods for performing data recovery in a memory system
CN110389906B (zh) 存储器元件中重新编排数据的方法、及其控制器与系统
CN107133121A (zh) 数据存储装置及其操作方法
CN111382001A (zh) 用于存储装置中的扩展性错误校正的方法和装置
JP2009282923A (ja) 半導体記憶装置及び不揮発性メモリ
US11507289B2 (en) Storage device, controller and method for operating storage device
US11609699B2 (en) Memory device with parity data system and method
CN109558078A (zh) 闪存管理方法、装置、计算机设备和存储介质
US10170179B2 (en) Data storage device and operating method for data storage device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20190402

RJ01 Rejection of invention patent application after publication