CN109543476A - 数据处理方法、装置及存储介质 - Google Patents

数据处理方法、装置及存储介质 Download PDF

Info

Publication number
CN109543476A
CN109543476A CN201811354654.9A CN201811354654A CN109543476A CN 109543476 A CN109543476 A CN 109543476A CN 201811354654 A CN201811354654 A CN 201811354654A CN 109543476 A CN109543476 A CN 109543476A
Authority
CN
China
Prior art keywords
written
data
objective function
memory
erasable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811354654.9A
Other languages
English (en)
Other versions
CN109543476B (zh
Inventor
邓学博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Giesecke and Devrient China Information Technologies Co Ltd
Original Assignee
Giesecke and Devrient China Information Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Giesecke and Devrient China Information Technologies Co Ltd filed Critical Giesecke and Devrient China Information Technologies Co Ltd
Priority to CN201811354654.9A priority Critical patent/CN109543476B/zh
Publication of CN109543476A publication Critical patent/CN109543476A/zh
Application granted granted Critical
Publication of CN109543476B publication Critical patent/CN109543476B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K1/00Methods or arrangements for marking the record carrier in digital fashion
    • G06K1/12Methods or arrangements for marking the record carrier in digital fashion otherwise than by punching
    • G06K1/128Methods or arrangements for marking the record carrier in digital fashion otherwise than by punching by electric registration, e.g. electrolytic, spark erosion

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Read Only Memory (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本发明实施例公开了一种数据处理方法、装置及存储介质。该方法包括:当执行到擦写指令时,获得与擦写指令对应的待写入数据;调用目标函数,将待写入数据写入到缓存区,以使待写入数据由缓存区写入到存储器中;阻塞目标函数以及记录目标函数的阻塞位置;顺序执行其他指令,直到满足再次调用目标函数的条件;再次调用目标函数,从阻塞位置继续执行目标函数,直至存储器完成待写入数据写入。本发明实施例的数据处理方法、装置及存储介质,CPU没有等待存储器擦写操作完成,而是在存储器擦写操作的时间段内,处理其他指令,提高了CPU利用率较低,并且提高了指令处理速度。

Description

数据处理方法、装置及存储介质
技术领域
本发明涉及智能卡技术领域,尤其涉及一种数据处理方法、装置及存储介质。
背景技术
智能卡(Smart Card)是内部嵌有微芯片的卡。智能卡卡内的集成电路包括:中央处理器(Central Processing Unit,CPU)、电可擦除可编程读写存储器(ElectricallyErasable Programmable read only memory,EEPROM)、随机存储器(Random AccessMemory,RAM)和固化在只读存储器(Read-Only Memory,ROM)中的卡内操作系统(ChipOperating System,COS)。智能卡可自行处理数据而不会干扰到主机CPU的工作,广泛应用在金融、交通、社会保障和物联网等领域。
很多的行业应用对智能卡COS的指令处理速度提出了要求,因此COS的设计在保证安全的同时要尽快的提升指令的处理速度。COS在处理指令时,有时需要把数据保存在EEPROM上。芯片厂商设计的EEPROM一次擦写操作时长基本在3毫秒至5毫秒左右,一次完整的交易通常需要多次进行EEPROM的擦写操作。
COS在指令处理中启动一次EEPROM擦写操作的过程如下:CPU将待保存的数据(源数据)复制到缓冲区,将缓冲区中的数据写入到EEPROM;在将缓冲区中的数据写入到EEPROM的过程中,循环判读EEPROM的擦写标志位,等待EEPROM擦写操作完成,该段时间为芯片厂商设计的EEPROM一次擦写操作时长(3毫秒至5毫秒左右)。
在CPU等待EEPROM擦写操作完成的时间段内,CPU不能处理其他COS指令,CPU利用率较低,影响COS指令处理速度。
发明内容
本发明实施例提供一种数据处理方法、装置及存储介质,能够提高CPU利用率,提高COS指令处理速度。
一方面,本发明实施例提供了一种数据处理方法,方法包括:
当执行到擦写指令时,获得与擦写指令对应的待写入数据;
调用目标函数,将待写入数据写入到缓存区,以使待写入数据由缓存区写入到存储器中;阻塞目标函数以及记录目标函数的阻塞位置;
顺序执行其他指令,直到满足再次调用目标函数的条件;
再次调用目标函数,从阻塞位置继续执行目标函数,直至存储器完成待写入数据写入。
在本发明的一个实施例中,本发明实施例提供的数据处理方法还包括:
校验写入到存储器中数据的准确性。
在本发明的一个实施例中,满足再次调用目标函数的条件,包括:
其他指令执行完成。
在本发明的一个实施例中,满足再次调用目标函数的条件,包括:
执行到其他数据对应的擦写指令。
在本发明的一个实施例中,满足再次调用目标函数的条件,包括:
用于再次调用目标函数的计时器计时时间到。
另一方面,本发明实施例提供了一种数据处理装置,装置包括:
获得模块,用于当执行到擦写指令时,获得与擦写指令对应的待写入数据;
第一调用模块,用于调用目标函数,将待写入数据写入到缓存区,以使待写入数据由缓存区写入到存储器中;阻塞目标函数以及记录目标函数的阻塞位置;
执行模块,用于顺序执行其他指令,直到满足再次调用目标函数的条件;
第二调用模块,用于再次调用目标函数,从阻塞位置继续执行目标函数,直至存储器完成待写入数据写入。
在本发明的一个实施例中,本发明实施例提供的数据处理装置还包括:
校验模块,用于校验写入到存储器中数据的准确性。
在本发明的一个实施例中,满足再次调用目标函数的条件,包括:
其他指令执行完成。
在本发明的一个实施例中,满足再次调用目标函数的条件,包括:
执行到其他数据对应的擦写指令。
在本发明的一个实施例中,满足再次调用目标函数的条件,包括:
用于再次调用目标函数的计时器计时时间到。
再一方面,本发明实施例提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现本发明实施例提供的数据处理方法。
本发明实施例的数据处理方法、装置及存储介质,CPU没有等待存储器擦写操作完成,而是在存储器擦写操作的时间段内,处理其他指令,提高了CPU利用率较低,并且提高了指令处理速度。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例中所需要使用的附图作简单地介绍,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示出了本发明实施例提供的数据处理方法的流程示意图;
图2示出了本发明实施例提供的数据处理装置的结构示意图。
具体实施方式
下面将详细描述本发明的各个方面的特征和示例性实施例,为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本发明,并不被配置为限定本发明。对于本领域技术人员来说,本发明可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本发明的示例来提供对本发明更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
图1示出了本发明实施例提供的数据处理方法的流程示意图。数据处理方法可以包括:
S101:当执行到擦写指令时,获得与擦写指令对应的待写入数据。
S102:调用目标函数,将待写入数据写入到缓存区,以使待写入数据由缓存区写入到存储器中;阻塞目标函数以及记录目标函数的阻塞位置。
S103:顺序执行其他指令,直到满足再次调用目标函数的条件。
S104:再次调用目标函数,从阻塞位置继续执行目标函数,直至存储器完成待写入数据写入。
本发明实施例的数据处理方法,CPU没有循环判读存储器的擦写标志位,即没有等待存储器擦写操作完成再处理其他指令,而是在存储器擦写操作的时间段内,处理其他指令,提高了CPU利用率较低,并且提高了指令处理速度。
在本发明的一个实施例中,本发明实施例中所提到的存储器优选为智能卡中的EEPROM,相应的,上述指令均为COS指令。
在本发明的一个实施例中,本发明实施例提供的数据处理方法还可以包括:校验写入到存储器中数据的准确性。
通过对写入到存储器中的数据进行准确性校验,能够保证写入到存储器中数据的准确性。
在本发明的一个实施例中,满足再次调用目标函数的条件,可以包括:其他指令执行完成。
在本发明的一个实施例中,满足再次调用目标函数的条件,可以包括:
执行到其他数据对应的擦写指令。
在本发明的一个实施例中,满足再次调用目标函数的条件,可以包括:
用于再次调用目标函数的计时器计时时间到。
在本发明的一个实施例中,考虑到芯片厂商设计的EEPROM一次擦写操作时长为3毫秒至5毫秒左右,基于此,本发明实施例可以将计时器的计时时间设置为6毫秒,以保证EEPROM一次擦写操作完成。
也就是说,当其他指令完成或执行到其他数据对应的擦写指令或用于再次调用目标函数的计时器计时时间到时,再次调用目标函数,从阻塞位置继续执行目标函数,直至存储器完成待写入数据写入。
下面通过具体实施例对本发明实施例提供的数据处理方法进行详细说明。
首先在COS中声明并分配一个字节全局变量gcRunLine,该gcRunLine变量用来保存每次调用目标函数后,在目标函数内执行到的位置(即目标函数的阻塞位置),初始值为0。
目标函数代码如下:
其中,上述代码中,EepromThread为目标函数名称;src为待写入数据的源地址;dest为待写入数据的目标地址;length为待写入数据的长度,yieldflag为目标函数的阻塞标志位,初始值为0;Writedata(src,dest,length)用于将待写入数据写入缓存区;__LINE__为目标函数当前执行到的位置;WaitUtilEepromComplete()用于循环判读EEPROM的擦写标志位,以EEPROM确定完成待写入数据写入;Memcmp(src,des,length)为比较从src开始长度为length的字节与从des开始长度为length的字节是否相同,即用于验证写入到EEPROM中数据的准确性。Switch为多分支选择,case为分支。
COS指令顺序执行,当执行到COS擦写指令时,初始化gcRunLine和yieldflag,即将gcRunLine和yieldflag均设置为0。
调用目标函数EepromThread,此时,gcRunLine=0,执行Case 0:Writedata(src,dest,length),将待写入数据写入缓存区;再执行Yiledflag=1,将目标函数的阻塞标志位置为1;再执行do—while循环gcRunLine=__LINE__,记录目标函数当前执行到的位置(目标函数的阻塞位置);判断yieldflag当前是否为1,当前yieldflag为1,则返回0,此时While条件为0,do—while循环结束,此时,函数返回值为0,跳出目标函数EepromThread。
CPU继续顺序执行其他COS指令,当其他COS指令完成或执行到其他数据对应的COS擦写指令或用于再次调用目标函数的计时器计时时间到时,将yieldflag设置为0,再次调用目标函数EepromThread,此时gcRunLine=__LINE__,执行Case__LINE__:;即目标函数EepromThread通过switch直接跳到上次阻塞位置继续执行,判断yieldflag当前是否为1,当前yieldflag为0,继续执行目标函数EepromThread内的后续操作;执行WaitUtilEepromComplete()循环判读EEPROM的擦写标志位,以EEPROM确定完成待写入数据写入;当EEPROM完成待写入数据写入时,执行gcRunLine=0,对字节全局变量gcRunLine重新赋值为0,以便后续的擦写操作。然后执行if(Memcmp(src,des,length)==false)以验证写入到EEPROM中数据的准确性,若写入到EEPROM中的数据准确,则返回1,否则,则返回0。
本发明实施例的数据处理方法,CPU没有循环判读存储器的擦写标志位,即没有等待存储器擦写操作完成再处理其他指令,而是在存储器擦写操作的时间段内,处理其他指令,提高了CPU利用率较低,并且提高了指令处理速度。
与上述的方法实施例相对应,本发明实施例还提供一种数据处理装置。如图2所示,图2示出了本发明实施例提供的数据处理装置的结构示意图。数据处理装置可以包括:
获得模块201,用于当执行到擦写指令时,获得与擦写指令对应的待写入数据。
第一调用模块202,用于调用目标函数,将待写入数据写入到缓存区,以使待写入数据由缓存区写入到存储器中;阻塞目标函数以及记录目标函数的阻塞位置。
执行模块203,用于顺序执行其他指令,直到满足再次调用目标函数的条件。
第二调用模块204,用于再次调用目标函数,从阻塞位置继续执行目标函数,直至存储器完成待写入数据写入。
在本发明的一个实施例中,本发明实施例提供的数据处理装置还可以包括:校验模块,用于校验写入到存储器中数据的准确性。
在本发明的一个实施例中,满足再次调用目标函数的条件,可以包括:
其他指令执行完成。
在本发明的一个实施例中,满足再次调用目标函数的条件,可以包括:
执行到其他数据对应的擦写指令。
在本发明的一个实施例中,满足再次调用目标函数的条件,可以包括:
用于再次调用目标函数的计时器计时时间到。
本发明实施例的数据处理装置,CPU没有循环判读存储器的擦写标志位,即没有等待存储器擦写操作完成再处理其他指令,而是在存储器擦写操作的时间段内,处理其他指令,提高了CPU利用率较低,并且提高了指令处理速度。
本发明实施例还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序指令;该计算机程序指令被处理器执行时实现本发明实施例提供的数据处理方法。
需要明确的是,本发明并不局限于上文所描述并在图中示出的特定配置和处理。为了简明起见,这里省略了对已知方法的详细描述。在上述实施例中,描述和示出了若干具体的步骤作为示例。但是,本发明的方法过程并不限于所描述和示出的具体步骤,本领域的技术人员可以在领会本发明的精神后,作出各种改变、修改和添加,或者改变步骤之间的顺序。
以上所述的结构框图中所示的功能块可以实现为硬件、软件、固件或者它们的组合。当以硬件方式实现时,其可以例如是电子电路、专用集成电路(ASIC)、适当的固件、插件、功能卡等等。当以软件方式实现时,本发明的元素是被用于执行所需任务的程序或者代码段。程序或者代码段可以存储在机器可读介质中,或者通过载波中携带的数据信号在传输介质或者通信链路上传送。“机器可读介质”可以包括能够存储或传输信息的任何介质。机器可读介质的例子包括电子电路、半导体存储器设备、ROM、闪存、可擦除ROM(EROM)、软盘、CD-ROM、光盘、硬盘、光纤介质、射频(RF)链路,等等。代码段可以经由诸如因特网、内联网等的计算机网络被下载。
还需要说明的是,本发明中提及的示例性实施例,基于一系列的步骤或者装置描述一些方法或系统。但是,本发明不局限于上述步骤的顺序,也就是说,可以按照实施例中提及的顺序执行步骤,也可以不同于实施例中的顺序,或者若干步骤同时执行。
以上所述,仅为本发明的具体实施方式,所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的系统、模块和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。应理解,本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本发明的保护范围之内。

Claims (11)

1.一种数据处理方法,其特征在于,所述方法包括:
当执行到擦写指令时,获得与所述擦写指令对应的待写入数据;
调用目标函数,将所述待写入数据写入到缓存区,以使所述待写入数据由所述缓存区写入到存储器中;阻塞所述目标函数以及记录所述目标函数的阻塞位置;
顺序执行其他指令,直到满足再次调用所述目标函数的条件;
再次调用所述目标函数,从所述阻塞位置继续执行所述目标函数,直至所述存储器完成所述待写入数据写入。
2.根据权利要求1所述的数据处理方法,其特征在于,所述方法还包括:
校验写入到所述存储器中数据的准确性。
3.根据权利要求1所述的方法,其特征在于,所述满足再次调用所述目标函数的条件,包括:
所述其他指令执行完成。
4.根据权利要求1所述的方法,其特征在于,所述满足再次调用所述目标函数的条件,包括:
执行到其他数据对应的擦写指令。
5.根据权利要求1所述的方法,其特征在于,所述满足再次调用所述目标函数的条件,包括:
用于再次调用所述目标函数的计时器计时时间到。
6.一种数据处理装置,其特征在于,所述装置包括:
获得模块,用于当执行到擦写指令时,获得与所述擦写指令对应的待写入数据;
第一调用模块,用于调用目标函数,将所述待写入数据写入到缓存区,以使所述待写入数据由所述缓存区写入到存储器中;阻塞所述目标函数以及记录所述目标函数的阻塞位置;
执行模块,用于顺序执行其他指令,直到满足再次调用所述目标函数的条件;
第二调用模块,用于再次调用所述目标函数,从所述阻塞位置继续执行所述目标函数,直至所述存储器完成所述待写入数据写入。
7.根据权利要求6所述的装置,其特征在于,所述装置还包括:
校验模块,用于校验写入到所述存储器中数据的准确性。
8.根据权利要求6所述的装置,其特征在于,所述满足再次调用所述目标函数的条件,包括:
所述其他指令执行完成。
9.根据权利要求6所述的装置,其特征在于,所述满足再次调用所述目标函数的条件,包括:
执行到其他数据对应的擦写指令。
10.根据权利要求6所述的装置,其特征在于,所述满足再次调用所述目标函数的条件,包括:
用于再次调用所述目标函数的计时器计时时间到。
11.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至5任一项所述的数据处理方法。
CN201811354654.9A 2018-11-14 2018-11-14 数据处理方法、装置及存储介质 Active CN109543476B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811354654.9A CN109543476B (zh) 2018-11-14 2018-11-14 数据处理方法、装置及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811354654.9A CN109543476B (zh) 2018-11-14 2018-11-14 数据处理方法、装置及存储介质

Publications (2)

Publication Number Publication Date
CN109543476A true CN109543476A (zh) 2019-03-29
CN109543476B CN109543476B (zh) 2022-02-22

Family

ID=65847565

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811354654.9A Active CN109543476B (zh) 2018-11-14 2018-11-14 数据处理方法、装置及存储介质

Country Status (1)

Country Link
CN (1) CN109543476B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110908601A (zh) * 2019-10-31 2020-03-24 联想(北京)有限公司 一种处理方法、装置及电子设备
CN111158607A (zh) * 2019-12-31 2020-05-15 潍柴动力股份有限公司 数据擦写操作的处理方法、系统、电子设备及存储介质
CN112540729A (zh) * 2020-12-11 2021-03-23 捷德(中国)科技有限公司 数据下载的方法、装置、智能卡及存储介质
CN113095471A (zh) * 2020-01-09 2021-07-09 北京君正集成电路股份有限公司 一种提高检测模型效率的方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5351216A (en) * 1993-03-05 1994-09-27 Microchip Technology Incorporated Premature termination of microcontroller EEPROM write
JPH07302176A (ja) * 1994-05-09 1995-11-14 Toshiba Corp 半導体ディスク装置
US5603001A (en) * 1994-05-09 1997-02-11 Kabushiki Kaisha Toshiba Semiconductor disk system having a plurality of flash memories
CN1380999A (zh) * 2000-04-25 2002-11-20 松下电器产业株式会社 电子装置及其制造方法
CN102063384A (zh) * 2009-11-13 2011-05-18 恒宝股份有限公司 一种java卡利用缓存对编程只读存储器进行读写操作的方法
CN103399716A (zh) * 2013-08-19 2013-11-20 北京昆腾微电子有限公司 写数据和读数据的方法、及写数据和读数据处理器
CN103544116A (zh) * 2012-07-09 2014-01-29 安凯(广州)微电子技术有限公司 一种数据处理方法及装置
CN104778053A (zh) * 2014-01-14 2015-07-15 国民技术股份有限公司 一种智能卡初始化控制方法及装置
CN105264608A (zh) * 2014-04-30 2016-01-20 华为技术有限公司 存储数据的方法、内存控制器和中央处理器
CN106055281A (zh) * 2016-06-29 2016-10-26 广州华多网络科技有限公司 数据写入方法和装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5351216A (en) * 1993-03-05 1994-09-27 Microchip Technology Incorporated Premature termination of microcontroller EEPROM write
JPH07302176A (ja) * 1994-05-09 1995-11-14 Toshiba Corp 半導体ディスク装置
US5603001A (en) * 1994-05-09 1997-02-11 Kabushiki Kaisha Toshiba Semiconductor disk system having a plurality of flash memories
CN1380999A (zh) * 2000-04-25 2002-11-20 松下电器产业株式会社 电子装置及其制造方法
CN102063384A (zh) * 2009-11-13 2011-05-18 恒宝股份有限公司 一种java卡利用缓存对编程只读存储器进行读写操作的方法
CN103544116A (zh) * 2012-07-09 2014-01-29 安凯(广州)微电子技术有限公司 一种数据处理方法及装置
CN103399716A (zh) * 2013-08-19 2013-11-20 北京昆腾微电子有限公司 写数据和读数据的方法、及写数据和读数据处理器
CN104778053A (zh) * 2014-01-14 2015-07-15 国民技术股份有限公司 一种智能卡初始化控制方法及装置
CN105264608A (zh) * 2014-04-30 2016-01-20 华为技术有限公司 存储数据的方法、内存控制器和中央处理器
CN106055281A (zh) * 2016-06-29 2016-10-26 广州华多网络科技有限公司 数据写入方法和装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110908601A (zh) * 2019-10-31 2020-03-24 联想(北京)有限公司 一种处理方法、装置及电子设备
CN110908601B (zh) * 2019-10-31 2021-07-16 联想(北京)有限公司 一种处理方法、装置及电子设备
CN111158607A (zh) * 2019-12-31 2020-05-15 潍柴动力股份有限公司 数据擦写操作的处理方法、系统、电子设备及存储介质
CN111158607B (zh) * 2019-12-31 2023-11-17 潍柴动力股份有限公司 数据擦写操作的处理方法、系统、电子设备及存储介质
CN113095471A (zh) * 2020-01-09 2021-07-09 北京君正集成电路股份有限公司 一种提高检测模型效率的方法
CN113095471B (zh) * 2020-01-09 2024-05-07 北京君正集成电路股份有限公司 一种提高检测模型效率的方法
CN112540729A (zh) * 2020-12-11 2021-03-23 捷德(中国)科技有限公司 数据下载的方法、装置、智能卡及存储介质

Also Published As

Publication number Publication date
CN109543476B (zh) 2022-02-22

Similar Documents

Publication Publication Date Title
CN109543476A (zh) 数据处理方法、装置及存储介质
JP6875557B2 (ja) サービス・データをブロックチェーン・システムに書き込むための方法およびデバイス
US11036396B2 (en) Media controller and data storage apparatus including the same
CN109658238A (zh) 数据处理方法及装置
US7519975B2 (en) Method and apparatus for exception handling in a multi-processing environment
US8867746B2 (en) Method for protecting a control device against manipulation
RU2000132719A (ru) Смешанный файл векторных/скалярных регистров
CN105117621A (zh) 代码混淆的控制流平展化
CN109643346A (zh) 控制流完整性
CN113672369A (zh) 用于验证有向无环图的环的方法及装置、电子设备、存储介质
US10489271B2 (en) Multi-processor and multi-processor system for code debugging
CN109376988B (zh) 一种业务数据的处理方法和装置
CN108509440A (zh) 一种数据处理方法及装置
CN110347735A (zh) 配置化的数据转发异常补处理方法、装置及可读存储介质
JP4896842B2 (ja) 携帯可能電子装置
KR100781340B1 (ko) 사용자 정의 확장 연산을 처리하는 연산 시스템 및 방법
CN111027688A (zh) 一种基于fpga的神经网络计算器生成方法及装置
CN112732342B (zh) 一种初始化usid的方法、装置和电子设备
CN104156180A (zh) 一种数据读取方法及终端设备
CN114564412A (zh) 区块链的确定性交易并发调度方法及系统
CN110737465B (zh) 一种函数调用路径获取的方法和相关装置
CN112764897A (zh) 任务请求的处理方法、装置、系统及计算机可读存储介质
CN109344576B (zh) 一种应用程序处理方法、装置、电子设备及可读存储介质
CN113435893A (zh) 智能合约的安全检测方法及装置
CN110750304B (zh) 提升任务切换效率的方法及终端设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 330096 No. 399 torch street, hi tech Development Zone, Jiangxi, Nanchang

Applicant after: Jiede (China) Technology Co.,Ltd.

Address before: 330096 No. 399 torch street, hi tech Development Zone, Jiangxi, Nanchang

Applicant before: Jiede (China) Information Technology Co.,Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant