CN109144915A - 数据传输方法、数据传输接口及计算机可读存储介质 - Google Patents
数据传输方法、数据传输接口及计算机可读存储介质 Download PDFInfo
- Publication number
- CN109144915A CN109144915A CN201710442517.XA CN201710442517A CN109144915A CN 109144915 A CN109144915 A CN 109144915A CN 201710442517 A CN201710442517 A CN 201710442517A CN 109144915 A CN109144915 A CN 109144915A
- Authority
- CN
- China
- Prior art keywords
- data
- transmission
- parameters
- serial
- sent
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4221—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
Abstract
一种数据传输方法、数据传输接口及计算机可读存储介质。所述方法包括:当接收到待发送的并行数据时,将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数;按照调整后的数据参数,对所述待发送的并行数据进行发送处理,得到适于串行传输的串行数据,并输入至发送信道进行传输。应用上述方案,可以提高高速数据传输接口的协议兼容性。
Description
技术领域
本发明涉及数据传输技术领域,具体涉及一种数据传输方法、数据传输接口及计算机可读存储介质。
背景技术
虚拟现实技术的迅速发展,需要传输大量的高清视频及多视角视频。人工智能和神经网络的大数据处理,也需要芯片或者系统间进行高速、大容量且频繁的数据传输。
上述高新技术的发展对高速数据的传输提出了迫切的需求。并且,在不同的应用场景下,由于实际应用通信距离以及数据交换速率的不同,需要采用不同的数据传输协议。
目前,常见高速数据传输接口通常工作在指定的通信协议的基础上,在用户需求变化的时候,比如通信距离产生变化,需要更换通信协议的时,需要从系统架构、芯片及电路板实现等整个流程上重新设计,兼容性较差,并且需要大量的人力资源和时间,延缓了产品上市时间。
发明内容
本发明解决的技术问题是如何提高高速数据传输接口的协议兼容性。
为解决上述技术问题,本发明实施例提供一种数据传输方法,所述方法包括:当接收到待发送的并行数据时,将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数;按照调整后的数据参数,对所述待发送的并行数据进行发送处理,得到适于串行传输的串行数据,并输入至发送信道进行传输。
可选地,所述方法还包括:当从接收信道接收到串行数据时,对所述接收到的串行数据进行接收处理,得到解码后数据;将所述解码后数据的数据参数调整为适于并行传输的数据参数,并按照调整后的数据参数并行传输所述解码后的数据。
可选地,所述数据参数包括以下至少一种:数据速率及位宽。
可选地,所述按照调整后的数据参数,对所述待发送的并行数据进行发送处理,得到适于串行传输的串行数据,包括:按照调整后的数据参数,依次对所述待发送的并行数据进行编码处理及并转串处理。
可选地,所述对所述接收到的串行数据进行接收处理,得到解码后数据,包括:对所述接收到的串行数据依次进行串转并处理、字符检测处理以及解码处理。
可选地,所述按照调整后的数据参数,对所述待发送的并行数据进行发送处理后,还包括:对并转串处理后的数据进行相位内插处理。
可选地,所述对所述接收到的串行数据进行接收处理,得到解码后数据,还包括:在对所述接收到的串行数据进行串转并处理之前,对所述接收到的串行数据进行均衡处理。
本发明实施例还提供了一种数据传输接口,所述数据传输接口包括:数据参数转换单元,适于当接收到待发送的并行数据时,将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数;发送处理单元,适于按照调整后的数据参数,对所述待发送的并行数据进行发送处理后,得到适于串行传输的串行数据并输入至发送信道内进行传输。
可选地,所述数据传输接口还包括:接收处理单元,适于当从接收信道内接收到串行数据时,对所述接收到的串行数据进行接收处理,得到解码后数据;所述数据参数转换单元,还适于将所述解码后数据的数据参数调整为适于并行传输的数据参数,并按照调整后的数据参数并行传输所述解码后的数据。
可选地,所述数据参数包括以下至少一种:数据速率及位宽。
可选地,所述发送处理单元包括:编码子单元,适于按照调整后的数据参数,对所述待发送的并行数据进行编码处理;并转串子单元,适于对所述编码子单元的输出数据进行转串处理。
可选地,所述接收处理单元包括:串转并子单元,适于对所述接收到的串行数据依次进行串转并处理;字符检测子单元,适于对所述串转并子单元的输出数据进行字符检测处理;解码子单元,适于对所述字符检测子单元的输出数据进行解码处理。
可选地,所述发送处理单元还包括:相位内插子单元,适于对并转串处理后的数据进行相位内插处理。
可选地,所述接收处理单元还包括:均衡子单元,适于在对所述接收到的串行数据进行串转并处理之前,对所述接收到的串行数据进行均衡处理。
本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机指令,所述计算机指令运行时执行上述任一种所述方法的步骤。
相对于现有技术,本发明实施例的优点在于:
采用上述方案,在将待发送的并行数据输入至发送信道前,先将待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数,再进行相应的发送处理,故在预先配置的通信协议发生变化时,更改与预先配置的通信协议适配的数据参数即可,无须从系统架构、芯片及电路板实现等整个流程上重新设计,故可以提高协议的兼容性,使得数据传输接口的整个研发过程更加快速、高效,并可提高产品的可靠性。
进一步地,在并行传输解码后的数据前,先将解码后数据的数据参数调整为适于并行传输的数据参数,再进行并行传输,故在预先配置的通信协议发生变化时,更改与预先配置的通信协议适配的数据参数即可,无须从系统架构、芯片及电路板实现等整个流程上重新设计,故可以提高协议的兼容性,使得数据传输接口的整个研发过程更加快速、高效,并可提高产品的可靠性。
附图说明
图1是本发明实施例中一种数据传输方法的流程图;
图2是本发明实施例中另一种数据传输方法的流程图;
图3是本发明实施例中一种数据传输接口的结构示意图;
图4是本发明实施例中另一种数据传输接口的结构示意图。
具体实施方式
目前,高速数据传输接口的设计一般只针对特定的数据传输协议,不能灵活兼容各种实际应用。比如,在高速视频采集系统中,需要在较短距离内进行数据传输时,高速数据传输接口一般针对PCI总线协议(PCI Express)进行设置,需要在较长距离进行数据传输时,高速数据传输接口则多针对以太网(Ethernet)协议。
在更换数据协议的时候,必须从高速数据传输接口所在系统的架构,或者所在芯片及电路板实现等整个流程上重新设计,需要大量的人力资源和时间,延缓了产品上市时间
针对上述问题,本发明实施例提供了一种数据传输方法,在将待发送的并行数据输入至发送信道前,先将待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数,再进行相应的发送处理,故在预先配置的通信协议发生变化时,更改与预先配置的通信协议适配的数据参数即可,无须从系统架构、芯片及电路板实现等整个流程上重新设计,故可以提高协议的兼容性,使得数据传输接口的整个研发过程更加快速、高效,并可提高产品的可靠性。
为使本发明的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
参照图1,本发明实施例提供了一种数据传输方法,所述方法具体可以包括如下步骤:
步骤11,当接收到待发送的并行数据时,将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数。
在具体实施中,数据传输接口通常为物理层的数据传输设备。利用数据传输接口发送数据前,可以预先对所述数据传输接口内部进行数据传输所使用的通信协议进行配置。比如,可以所述预先配置的通信协议可以为PCIExpress协议,也可以为USB协议,当然还可以为其它通信协议,具体根据实际需要进行设置即可。
在本发明的实施例中,所述数据传输接口从数据链路层接收到的数据为并行数据。经数据传输接口处理后,输入至发送信道内的数据为串行数据。
在具体实施中,根据预先配置的通信协议与数据参数之间的对应关系信息,将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数。
其中,所述数据参数可以为数据速率。可以理解的是,所述数据参数还可以包括与预先配置的通信协议适配的其它参数,具体不作限制,只要按照调整后的数据参数,能够对待发送的并行数据进行所需的发送处理即可。
在具体实施中,将所述待发送的并行数据的数据速率调整为与预先配置的通信协议适配的数据速率时,可以通过调整所述待发送的并行数据对应的时钟及位宽来实现。
比如,当所述预先配置的通信协议为PCI Express Gen1时,可以将待发送的并行数据的时钟调整为125MHz,位宽调整为20位,进而使得串行端口限制速率为2.5Gbps。当所述预先配置的通信协议为万兆以太网协议时,可以将待发送的并行数据的时钟调整为318.8MHz,位宽调整为32位,进而使得串行端口限制速率为10G。
步骤12,按照调整后的数据参数,对所述待发送的并行数据进行发送处理,得到适于串行传输的串行数据,并输入至发送信道进行传输。
在具体实施中,按照调整后的数据参数,可以对所述待发送的并行数据进行多种发送处理,具体根据实际需要进行设置。
在本发明的一实施例中,按照调整后的数据参数,可以依次对所述待发送的并行数据进行编码处理及并转串处理。
其中,对待发送的并行数据进行编码处理,也就是按照预设的编码算法,将待发送的并行数据转换成相应的比特流的过程。经编码处理后,在对编码处理后的数据进行并转串,将并行数据转换成串行数据,以便于远距离的数据传输。
在本发明的另一实施例中,对所述待发送的并行数据进行并转串处理后,还可以对并转串处理后的数据进行相位内插处理,也就是将时钟信号通过相位内插的方式,插入至并转串处理后得到的数据中。将经过相位内插处理后的信号输入至发送信道内传输,可以降低噪声,提高数据传输质量。
图2为本发明实施例提供的另一种数据传输方法,所述方法可以包括如下步骤:
步骤21,当接收到待发送的并行数据时,将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数。
步骤22,按照调整后的数据参数,对所述待发送的并行数据进行发送处理,得到适于串行传输的串行数据,并输入至发送信道进行传输。
关于步骤21及步骤22,具体可以分别参照上述关于步骤11及12的描述进行实施,此处不再赘述。
步骤23,当从接收信道接收到串行数据时,对所述接收到的串行数据进行接收处理,得到解码后数据。
在具体实施中,数据传输接口从接收信道内接收到数据通常为串行数据。经数据传输接口处理后,得到对应的并行数据并发送至数据链路层。
在本发明的一实施例中,当数据传输接口对待发送的数据依次编码处理及并转串处理时,对所述接收到的串行数据进行接收处理可以包括:对所述接收到的串行数据依次进行串转并处理、字符检测处理以及解码处理。
其中,对接收到的串行数据进行串转并处理,即将接收到的串行数据转换为并行数据,以提高数据在数据链路层等上层协议层的传输效率。对串转并处理后得到的并行数据进行字符检测处理,提取串转并处理后得到的并行数据中的有效数据,以准确地对串转并处理后得到的并行数据中的有效数据进行解码,获取数据传输内容。对并行数据中的有效数据进行解码,即按照相应的解码算法,将并行数据中的有效数据对应的比特流转换成接收端设备能够识别的形式。
可以理解的是,在具体实施中,对待发送的并行数据进行编码处理,以及对并行数据中的有效数据进行解码处理,为互逆过程。对编码处理后的数据进行并转串处理,与对接收到的串行数据进行串转并处理,也为互逆过程。
在本发明的另一实施例中,当数据传输接口对待发送的数据依次编码处理、并转串处理及相位内插处理时,所述对所述接收到的串行数据进行接收处理,得到解码后数据,还可以包括:在对所述接收到的串行数据进行串转并处理之前,对所述接收到的串行数据进行均衡处理。也就是对所述接收到的串行数据依次进行均衡处理、串转并处理、字符检测处理以及解码处理。
在具体实施中,对所述接收到的串行数据进行均衡处理,与对并转串处理后的数据进行相位内插处理,为互逆过程。对所述接收到的串行数据进行均衡处理,即从接收到的串行数据中恢复出时钟信号,得到实际接收到的数据的过程。
在具体实施中,所述接收信道及发送信道可以为不同的信道,也可以为同一信道,具体不作限制。
步骤24,将所述解码后数据的数据参数调整为适于并行传输的数据参数,并按照调整后的数据参数并行传输所述解码后的数据。
在具体实施中,将所述解码后数据的数据参数调整为适于并行传输的数据参数,与将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数,为互逆过程。
具体地,接收到的串行数据,通常按照数据传输接口内部预设配置的通信协议进行接收处理。在将解码后的数据发送至上层协议层前,将解码后的数据对应的数据传输参数转换成适于并行传输的数据传输参数,也就是适于上层协议层处理的数据传输参数,以便上层协议层对解码后的数据进行处理。
由上述内容可知,本发明实施例中的数据传输方法,通过数据传输参数的转换,可以使得数据传输接口在各种协议间进行切换。并且,本发明实施例中的数据传输参数转换、编解码处理、字符检测处理、相位内插处理及均衡处理等均可以满足很好的兼容性和通用性,以适用于各种通信协议实现。
为了使本领域技术人员更好地理解和实现本发明,以下对上述数据传输方法对应的数据传输接口及计算机可读存储介质进行详细描述。
参照图3,本发明实施例提供了一种数据传输接口30,所述数据传输接口30可以包括:数据参数转换单元31以及发送处理单元32。其中:
所述数据参数转换单元31,适于当接收到待发送的并行数据时,将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数;
所述发送处理单元32,适于按照调整后的数据参数,对所述待发送的并行数据进行发送处理后,得到适于串行传输的串行数据并输入至发送信道内进行传输。
在本发明的一实施例中,所述数据传输接口30还可以包括:接收处理单元33。所述接收处理单元33,适于当从信道内接收到串行数据时,对所述接收到的串行数据进行接收处理,得到解码后数据。
相应地,所述数据参数转换单元31,还适于将所述解码后数据的数据参数调整为适于并行传输的数据参数,并按照调整后的数据参数并行传输所述解码后的数据。
在具体实施中,所述数据参数包括以下至少一种:数据速率及位宽。
图4为本发明实施例提供的另一种数据传输接口40的结构示意图。参照图4,相对于图3,所述数据传输接口40的不同之处在于,所述发送处理单元32可以包括:编码子单元321以及并转串子单元322。所述编码子单元321适于按照调整后的数据参数,对所述待发送的并行数据进行编码处理。所述并转串子单元322适于对所述编码子单元的输出数据进行转串处理。
相应地,所述接收处理单元33可以包括:串转并子单元331、字符检测子单元332以及解码子单元333。其中,所述串转并子单元331适于对所述接收到的串行数据依次进行串转并处理。所述字符检测子单元332适于对所述串转并子单元331的输出数据进行字符检测处理。所述解码子单元333适于对所述字符检测子单元332的输出数据进行解码处理。
在本发明的一实施例中,所述发送处理单元32还可以包括:相位内插子单元323。所述相位内插子单元323适于对并转串处理后的数据进行相位内插处理。
相应地,所述接收处理单元33还可以包括:均衡子单元334,适于在对所述接收到的串行数据进行串转并处理之前,对所述接收到的串行数据进行均衡处理。
以高速视频采集系统为例,应用本发明实施例中的数据传输接口40,由于数据参数转换单元31的设置,当需要在较短距离内进行数据传输时,数据参数转换单元31可以将待发送的并行数据的数据参数调整为与PCI Express协议适配的数据参数,当需要在较长距离进行数据传输时,数据参数转换单元31可以将待发送的并行数据的数据参数调整为与Ethernet协议适配的参数。
采用本发明实施例中的数据传输接口,在需要切换通信协议时,仅需要修改相关的协议配置即可实现,无线重新设计系统或芯片,使得整个数据的传输过程更加快速、高效、可靠。
本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机指令,所述计算机指令运行时执行上述实施例中所述数据传输方法的步骤。
在具体实施中,计算机可读存储介质可以包括:ROM、RAM、磁盘或光盘等。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (15)
1.一种数据传输方法,其特征在于,包括:
当接收到待发送的并行数据时,将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数;
按照调整后的数据参数,对所述待发送的并行数据进行发送处理,得到适于串行传输的串行数据,并输入至发送信道进行传输。
2.如权利要求1所述的数据传输方法,其特征在于,还包括:
当从接收信道接收到串行数据时,对所述接收到的串行数据进行接收处理,得到解码后数据;
将所述解码后数据的数据参数调整为适于并行传输的数据参数,并按照调整后的数据参数并行传输所述解码后的数据。
3.如权利要求2所述的数据传输方法,其特征在于,所述数据参数包括:数据速率。
4.如权利要求2所述的数据传输方法,其特征在于,所述按照调整后的数据参数,对所述待发送的并行数据进行发送处理,得到适于串行传输的串行数据,包括:
按照调整后的数据参数,依次对所述待发送的并行数据进行编码处理及并转串处理。
5.如权利要求4所述的数据传输方法,其特征在于,所述对所述接收到的串行数据进行接收处理,得到解码后数据,包括:
对所述接收到的串行数据依次进行串转并处理、字符检测处理以及解码处理。
6.如权利要求5所述的数据传输方法,其特征在于,所述按照调整后的数据参数,对所述待发送的并行数据进行发送处理后,还包括:
对并转串处理后的数据进行相位内插处理。
7.如权利要求6所述的数据传输方法,其特征在于,所述对所述接收到的串行数据进行接收处理,得到解码后数据,还包括:
在对所述接收到的串行数据进行串转并处理之前,对所述接收到的串行数据进行均衡处理。
8.一种数据传输接口,其特征在于,包括:
数据参数转换单元,适于当接收到待发送的并行数据时,将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数;
发送处理单元,适于按照调整后的数据参数,对所述待发送的并行数据进行发送处理后,得到适于串行传输的串行数据并输入至发送信道内进行传输。
9.如权利要求8所述的数据传输接口,其特征在于,还包括:
接收处理单元,适于当从接收信道内接收到串行数据时,对所述接收到的串行数据进行接收处理,得到解码后数据;
所述数据参数转换单元,还适于将所述解码后数据的数据参数调整为适于并行传输的数据参数,并按照调整后的数据参数并行传输所述解码后的数据。
10.如权利要求9所述的数据传输接口,其特征在于,所述数据参数包括:数据速率。
11.如权利要求9所述的数据传输接口,其特征在于,所述发送处理单元包括:
编码子单元,适于按照调整后的数据参数,对所述待发送的并行数据进行编码处理;
并转串子单元,适于对所述编码子单元的输出数据进行转串处理。
12.如权利要求11所述的数据传输接口,其特征在于,所述接收处理单元包括:
串转并子单元,适于对所述接收到的串行数据依次进行串转并处理;
字符检测子单元,适于对所述串转并子单元的输出数据进行字符检测处理;
解码子单元,适于对所述字符检测子单元的输出数据进行解码处理。
13.如权利要求12所述的数据传输接口,其特征在于,所述发送处理单元还包括:
相位内插子单元,适于对并转串处理后的数据进行相位内插处理。
14.如权利要求13所述的数据传输接口,其特征在于,所述接收处理单元还包括:
均衡子单元,适于在对所述接收到的串行数据进行串转并处理之前,对所述接收到的串行数据进行均衡处理。
15.一种计算机可读存储介质,其上存储有计算机指令,其特征在于,所述计算机指令运行时执行权利要求1至7任一项所述方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710442517.XA CN109144915A (zh) | 2017-06-13 | 2017-06-13 | 数据传输方法、数据传输接口及计算机可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710442517.XA CN109144915A (zh) | 2017-06-13 | 2017-06-13 | 数据传输方法、数据传输接口及计算机可读存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109144915A true CN109144915A (zh) | 2019-01-04 |
Family
ID=64829900
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710442517.XA Pending CN109144915A (zh) | 2017-06-13 | 2017-06-13 | 数据传输方法、数据传输接口及计算机可读存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109144915A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113572999A (zh) * | 2021-07-20 | 2021-10-29 | 康佳集团股份有限公司 | 一种数据转换方法、装置、终端设备及存储介质 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070079032A1 (en) * | 2005-09-30 | 2007-04-05 | Intel Corporation | Serial signal ordering in serial general purpose input output (SGPIO) |
CN101099194A (zh) * | 2005-03-22 | 2008-01-02 | 三菱电机株式会社 | 数字视频传输装置 |
CN201034958Y (zh) * | 2007-03-29 | 2008-03-12 | 成都安可信电子有限公司 | 一体化集成气体探测器 |
CN101330328A (zh) * | 2008-07-24 | 2008-12-24 | 中兴通讯股份有限公司 | 多种速率光接口的实现方法和装置 |
CN101394678A (zh) * | 2008-11-07 | 2009-03-25 | 烽火通信科技股份有限公司 | 一种通用于gepon/gpon的串行化/反串行化接口模块 |
CN101706763A (zh) * | 2009-11-20 | 2010-05-12 | 中兴通讯股份有限公司 | 一种串行和解串行的方法及装置 |
CN102103553A (zh) * | 2009-12-22 | 2011-06-22 | 远翔科技股份有限公司 | 驱动连接系统 |
CN103326808A (zh) * | 2012-03-21 | 2013-09-25 | 浙江大华技术股份有限公司 | 一种数据传输方法、装置及系统 |
CN103412540A (zh) * | 2013-08-09 | 2013-11-27 | 中国空间技术研究院 | 一种通信卫星模拟器及通用遥测遥控数据流传输方法 |
CN103871449A (zh) * | 2014-03-04 | 2014-06-18 | 杭州电子科技大学 | 一种用手机作无线存储器的系统 |
CN203773953U (zh) * | 2014-03-04 | 2014-08-13 | 杭州电子科技大学 | 一种用手机作无线存储器的系统 |
CN104850527A (zh) * | 2015-06-12 | 2015-08-19 | 中国电子科技集团公司第四十七研究所 | 通讯协议处理器 |
-
2017
- 2017-06-13 CN CN201710442517.XA patent/CN109144915A/zh active Pending
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101099194A (zh) * | 2005-03-22 | 2008-01-02 | 三菱电机株式会社 | 数字视频传输装置 |
US20070079032A1 (en) * | 2005-09-30 | 2007-04-05 | Intel Corporation | Serial signal ordering in serial general purpose input output (SGPIO) |
CN201034958Y (zh) * | 2007-03-29 | 2008-03-12 | 成都安可信电子有限公司 | 一体化集成气体探测器 |
CN101330328A (zh) * | 2008-07-24 | 2008-12-24 | 中兴通讯股份有限公司 | 多种速率光接口的实现方法和装置 |
CN101394678A (zh) * | 2008-11-07 | 2009-03-25 | 烽火通信科技股份有限公司 | 一种通用于gepon/gpon的串行化/反串行化接口模块 |
CN101706763A (zh) * | 2009-11-20 | 2010-05-12 | 中兴通讯股份有限公司 | 一种串行和解串行的方法及装置 |
CN102103553A (zh) * | 2009-12-22 | 2011-06-22 | 远翔科技股份有限公司 | 驱动连接系统 |
CN103326808A (zh) * | 2012-03-21 | 2013-09-25 | 浙江大华技术股份有限公司 | 一种数据传输方法、装置及系统 |
CN103412540A (zh) * | 2013-08-09 | 2013-11-27 | 中国空间技术研究院 | 一种通信卫星模拟器及通用遥测遥控数据流传输方法 |
CN103871449A (zh) * | 2014-03-04 | 2014-06-18 | 杭州电子科技大学 | 一种用手机作无线存储器的系统 |
CN203773953U (zh) * | 2014-03-04 | 2014-08-13 | 杭州电子科技大学 | 一种用手机作无线存储器的系统 |
CN104850527A (zh) * | 2015-06-12 | 2015-08-19 | 中国电子科技集团公司第四十七研究所 | 通讯协议处理器 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113572999A (zh) * | 2021-07-20 | 2021-10-29 | 康佳集团股份有限公司 | 一种数据转换方法、装置、终端设备及存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106170934B (zh) | 无线前传无源光网络pon系统、光网络设备及方法 | |
CN109495519B (zh) | 物理编码电路及高速接口协议交换芯片 | |
CN107360443A (zh) | 一种云桌面图像处理方法、云桌面服务器及客户端 | |
CN104780333A (zh) | 基于fpga的高带宽视频源接口适配装置 | |
CN104393958A (zh) | 基于流水线的数据帧发送方法、接收方法 | |
CN106598889A (zh) | 一种基于fpga夹层板的sata主控器 | |
WO2015158156A1 (zh) | 延长通用串行总线传输距离的装置 | |
WO2020001598A1 (zh) | 串行通信装置及串行通信方法 | |
WO2017012517A1 (zh) | 混合物理编码子层以及数据发送、接收方法、存储介质 | |
CN104618058A (zh) | 基于ldpc编码的中速率逐帧可变调制器 | |
CN104796653B (zh) | 基于fpga实现的在lpdt模式下传输mipi信号的方法和装置 | |
CN109788347B (zh) | 一种视频混沌保密通信装置及方法 | |
CN109144915A (zh) | 数据传输方法、数据传输接口及计算机可读存储介质 | |
CN115442572A (zh) | 数据传输方法及装置 | |
RU2468540C1 (ru) | Система связи | |
CN101650872B (zh) | 用电信息采集系统及方法 | |
CN110912841B (zh) | 面向128bit位宽的SRIO协议控制字符与数据包分离系统 | |
CN210274106U (zh) | 媒介转换器、用于这种媒介转换器的发射机和接收机 | |
CN103220260B (zh) | 更新数据的方法、服务器、客户端及系统 | |
CN105530247A (zh) | 基于FPGA的SRIO节点自动匹配相异DeviceID宽度的电路及方法 | |
CN104202124B (zh) | 一种erp数据包通讯方法 | |
CN101330503B (zh) | 一种以太网物理层数据传输方法、系统及设备 | |
CN113542377A (zh) | 一种将不同格式码流下载到fpga的方法及系统 | |
CN208128259U (zh) | 一种基于Dante网络连接的多通道数字功放系统 | |
CN103117838B (zh) | 高性能低复杂度的tcm-4cpm设计方法和系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20190104 |
|
WD01 | Invention patent application deemed withdrawn after publication |