CN109103312B - 一种氮化镓基发光二极管外延片及其制作方法 - Google Patents

一种氮化镓基发光二极管外延片及其制作方法 Download PDF

Info

Publication number
CN109103312B
CN109103312B CN201810831576.0A CN201810831576A CN109103312B CN 109103312 B CN109103312 B CN 109103312B CN 201810831576 A CN201810831576 A CN 201810831576A CN 109103312 B CN109103312 B CN 109103312B
Authority
CN
China
Prior art keywords
layer
gallium nitride
type semiconductor
epitaxial wafer
dimensional
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810831576.0A
Other languages
English (en)
Other versions
CN109103312A (zh
Inventor
葛永晖
郭炳磊
王群
吕蒙普
胡加辉
李鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HC Semitek Zhejiang Co Ltd
Original Assignee
HC Semitek Zhejiang Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HC Semitek Zhejiang Co Ltd filed Critical HC Semitek Zhejiang Co Ltd
Priority to CN201810831576.0A priority Critical patent/CN109103312B/zh
Publication of CN109103312A publication Critical patent/CN109103312A/zh
Application granted granted Critical
Publication of CN109103312B publication Critical patent/CN109103312B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/12Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • H01L33/06Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

本发明公开了一种氮化镓基发光二极管外延片及其制作方法,属于半导体技术领域。外延片包括衬底、缓冲层、N型半导体层、有源层和P型半导体层,缓冲层、N型半导体层、有源层和P型半导体层依次层叠在衬底上,缓冲层包括至少一个叠层结构,叠层结构包括氮化镓层和设置在氮化镓层上的氮化钪铝层。本发明通过采用氮化钪铝层和氮化镓层一起形成缓冲层,氮化钪铝层和氮化镓层配合,可以有效缓解蓝宝石和氮化镓之间晶格失配产生的应力和缺陷,大大优化外延片底层的晶体质量,进而提高有源层的晶体质量,有利于电子和空穴在有源层中进行复合发光,提高LED的内量子效率,最终提高LED的发光效率,促进LED在民用照明上的应用。

Description

一种氮化镓基发光二极管外延片及其制作方法
技术领域
本发明涉及半导体技术领域,特别涉及一种氮化镓基发光二极管外延片及其制作方法。
背景技术
发光二极管(英文:Light Emitting Diode,简称:LED)是一种能发光的半导体电子元件。LED具有节能环保、可靠性高、使用寿命长等优点,因而受到广泛的关注,近年来在背光源和显示屏领域大放异彩,并且开始向民用照明市场进军。
氮化镓(GaN)具有良好的热导性能,同时具有耐高温、耐酸碱、高硬度等优良特性,使氮化镓(GaN)基LED受到越来越多的关注和研究。现有的氮化镓基LED外延片包括衬底、缓冲层、N型半导体层、有源层和P型半导体层,缓冲层、N型半导体层、有源层和P型半导体层依次层叠在衬底上。P型半导体层用于提供进行复合发光的空穴,N型半导体层用于提供进行复合发光的电子,有源层用于进行电子和空穴的辐射复合发光,衬底用于为外延材料提供生长表面;衬底的材料通常选择蓝宝石,N型半导体层等结构的材料通常选择氮化镓,蓝宝石和氮化镓为异质材料,两者之间存在较大的晶格失配,缓冲层用于缓解衬底和N型半导体层之间的晶格失配。
在实现本发明的过程中,发明人发现现有技术至少存在以下问题:
缓冲层的材料采用氮化镓或者氮化铝,对衬底和N型半导体层之间晶格失配产生的应力和缺陷作用有限,蓝宝石和氮化镓之间晶格失配产生的应力和缺陷会随着外延生长而延伸并进行累积,延伸到有源层时累积的应力和缺陷已经比较严重,会对电子和空穴的复合发光造成不良影响,导致LED的内量子效率较低,最终降低LED的发光效率,影响LED在民用照明上的应用。
发明内容
本发明实施例提供了一种氮化镓基发光二极管外延片及其制作方法,能够解决现有技术蓝宝石和氮化镓之间晶格失配产生的应力和缺陷延伸到有源层降低LED的发光效率的问题。所述技术方案如下:
一方面,本发明实施例提供了一种氮化镓基发光二极管外延片,所述氮化镓基发光二极管外延片包括衬底、缓冲层、N型半导体层、有源层和P型半导体层,所述缓冲层、所述N型半导体层、所述有源层和所述P型半导体层依次层叠在所述衬底上,所述缓冲层包括至少一个叠层结构,所述叠层结构包括氮化镓层和设置在所述氮化镓层上的氮化钪铝层。
可选地,所述氮化钪铝层为ScaAl1-aN层,0.18<a<0.68。
可选地,所述叠层结构的厚度为2nm~10nm。
优选地,所述氮化镓层的厚度为所述氮化钪铝层的厚度为3倍~10倍。
可选地,所述叠层结构的数量为L个,1≤L≤5且L为整数。
优选地,所述缓冲层的厚度为8nm~30nm。
可选地,所述氮化镓基发光二极管外延片还包括三维成核层、二维恢复层和本征氮化镓层,所述三维成核层、所述二维恢复层和所述本征氮化镓层依次设置在所述缓冲层和所述N型半导体层之间;所述三维成核层包括至少一个所述叠层结构。
另一方面,本发明实施例提供了一种氮化镓基发光二极管外延片的制作方法,所述制作方法包括:
提供一衬底;
在所述衬底上依次生长缓冲层、N型半导体层、有源层和P型半导体层;
其中,所述缓冲层包括至少一个叠层结构,所述叠层结构包括氮化镓层和设置在所述氮化镓层上的氮化钪铝层。
可选地,所述氮化钪铝层的生长条件与所述氮化镓层的生长条件相同,所述生长条件包括生长温度和生长压力。
优选地,所述缓冲层的生长温度为400℃~600℃,所述缓冲层的生长压力为400torr~600torr。
本发明实施例提供的技术方案带来的有益效果是:
通过采用氮化钪铝层和氮化镓层一起形成缓冲层,氮化钪铝层和氮化镓层配合,可以有效缓解蓝宝石和氮化镓之间晶格失配产生的应力和缺陷,大大优化外延片底层的晶体质量,进而提高有源层的晶体质量,有利于电子和空穴在有源层中进行复合发光,提高LED的内量子效率,最终提高LED的发光效率,促进LED在民用照明上的应用。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种氮化镓基发光二极管外延片的结构示意图;
图2是本发明实施例提供的缓冲层的结构示意图;
图3是本发明实施例提供的三维成核层的结构示意图;
图4是本发明实施例提供的一种氮化镓基发光二极管外延片的制作方法的流程图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
本发明实施例提供了一种氮化镓基发光二极管外延片,图1为本发明实施例提供的一种氮化镓基发光二极管外延片的结构示意图,参见图1,该氮化镓基发光二极管外延片包括衬底10、缓冲层20、N型半导体层30、有源层40和P型半导体层50,缓冲层20、N型半导体层30、有源层40和P型半导体层50依次层叠在衬底10上。
图2为本发明实施例提供的缓冲层的结构示意图,参见图2,在本实施例中,缓冲层20包括至少一个叠层结构200,叠层结构200包括氮化镓层21和设置在氮化镓层21上的氮化钪铝层22。
本发明实施例通过采用氮化钪铝层和氮化镓层一起形成缓冲层,氮化钪铝层和氮化镓层配合,可以有效缓解蓝宝石和氮化镓之间晶格失配产生的应力和缺陷,大大优化外延片底层的晶体质量,进而提高有源层的晶体质量,有利于电子和空穴在有源层中进行复合发光,提高LED的内量子效率,最终提高LED的发光效率,促进LED在民用照明上的应用。
可选地,氮化钪铝层22可以为ScaAl1-aN层,0.18<a<0.68,a优选为0.43,以使氮化钪铝层可以与氮化镓层实现较好的配合,有效提升外延片底层的晶体质量。
可选地,叠层结构200的厚度可以为2nm~10nm,优选为6nm,使氮化钪铝层和氮化镓层的配合效果较好,有效提升外延片底层的晶体质量。
优选地,氮化镓层21的厚度为氮化钪铝层22的厚度为3倍~10倍,优选为6倍。一方面氮化镓层的厚度较大,整体保持为氮化镓晶体,外延片整体的晶体质量较好,有利于提高LED的发光效率;另一方面氮化钪铝层的厚度与氮化镓层的厚度相差在一定范围内,氮化钪铝层可以与氮化镓层较好的配合,有效提升外延片底层的晶体质量。
可选地,叠层结构200的数量可以为L个,1≤L≤5且L为整数,L优选为3。在有效提高外延片底层晶体质量的情况下,尽可能减少缓冲层中各个子层的数量(即氮化钪铝层和氮化镓层的数量),简化实现,方便制作。
优选地,缓冲层20的厚度可以为8nm~30nm,优选为19nm。尽量避免改变缓冲层的厚度,减小对外延片整体的影响。
具体地,衬底10的材料可以采用蓝宝石(主要成分为Al2O3),优选采用[0001]晶向的蓝宝石。N型半导体层30的材料可以采用N型掺杂的氮化镓。有源层40可以包括多个量子阱和多个量子垒,多个量子阱和多个量子垒交替层叠设置;量子阱的材料可以采用氮化铟镓(InGaN),量子垒的材料可以采用氮化镓。P型半导体层50的材料可以采用P型掺杂的氮化镓。
进一步地,N型半导体层30的厚度可以为1μm~3μm,优选为1.5μm;N型半导体层30中N型掺杂剂的掺杂浓度可以为1018cm-3~3*1019cm-3,优选为6*1018cm-3。量子阱的厚度可以为3nm~4nm,优选为3.5nm;量子垒的厚度可以为9nm~15nm,优选为12nm;量子阱的数量与量子垒的数量相同,量子垒的数量可以为5个~11个,优选为8个。P型半导体层50的厚度可以为100nm~300nm,优选为200nm;P型半导体层50中P型掺杂剂的掺杂浓度可以为1018/cm3~1020/cm3,优选为1019/cm3
可选地,如图1所示,该氮化镓基发光二极管外延片还可以包括三维成核层60、二维恢复层70和本征氮化镓层80,三维成核层60、二维恢复层70和本征氮化镓层80依次层叠在缓冲层20和N型半导体层30之间。
在具体实现时,缓冲层为首先在衬底上低温生长的一层较薄的氮化镓,因此也称为低温缓冲层。再在低温缓冲层进行半导体材料的纵向生长,会形成多个相互独立的三维岛状结构,称为三维成核层;然后在所有三维岛状结构上和各个三维岛状结构之间进行半导体材料的横向生长,形成二维平面结构,称为二维恢复层;最后在二维生长层上高温生长一层较厚的氮化镓,称为本征氮化镓层。
图3为本发明实施例提供的三维成核层的结构示意图,参见图3,在本实施例的一种实现方式中,三维成核层60可以包括至少一个叠层结构600,叠层结构600包括氮化镓层61和设置在氮化镓层61上的氮化钪铝层62。
通过采用氮化钪铝层和氮化镓层一起形成三维成核层,氮化钪铝层和氮化镓层配合,可以有效缓解蓝宝石和氮化镓之间晶格失配产生的应力和缺陷,三维成核层可以配合缓冲层进一步优化外延片底层的晶体质量,提高有源层的晶体质量,促进电子和空穴在有源层中进行复合发光,提高LED的内量子效率,最终提高LED的发光效率,促进LED在民用照明上的应用。
可选地,氮化钪铝层62可以为ScbAl1-bN层,0.15<b<0.65,b优选为0.4,以使氮化钪铝层可以与氮化镓层实现较好的配合,有效提升外延片底层的晶体质量。
可选地,叠层结构600的厚度可以为50nm~500nm,优选为200nm,使氮化钪铝层和氮化镓层的配合效果较好,有效提升外延片底层的晶体质量。
优选地,氮化镓层61的厚度为氮化钪铝层62的厚度为2倍~15倍,优选为8倍。一方面氮化镓层的厚度较大,整体保持为氮化镓晶体,外延片整体的晶体质量较好,有利于提高LED的发光效率;另一方面氮化钪铝层的厚度与氮化镓层的厚度相差在一定范围内,氮化钪铝层可以与氮化镓层较好的配合,有效提升外延片底层的晶体质量。
可选地,叠层结构600的数量可以为M个,1≤M≤5且M为整数,M优选为3。在有效提高外延片底层晶体质量的情况下,尽可能减少三维成核层中各个子层的数量(即氮化钪铝层和氮化镓层的数量),简化实现,方便制作。
优选地,三维成核层60的厚度可以为250nm~500nm,优选为400nm。尽量避免改变缓冲层的厚度,减小对外延片整体的影响。
在本实施例的另一种实现方式中,三维成核层60的材料可以为氮化镓,厚度可以为400nm~600nm,优选为500nm。
具体地,二维恢复层70的材料可以为氮化镓,厚度可以为500nm~800nm,优选为650nm。本征氮化镓层80的厚度可以为1μm~2μm,优选为1.5μm。
可选地,如图1所示,该氮化镓基发光二极管外延片还可以包括应力释放层91,应力释放层91设置在N型半导体层30和有源层40之间,以对蓝宝石和氮化镓之间晶格失配产生的应力进行释放,提高有源层的晶体质量,有利于电子和空穴在有源层进行辐射复合发光,提高LED的内量子效率,进而提高LED的发光效率。
具体地,应力释放层91可以包括多个氮化铟镓层和多个氮化镓层,多个氮化铟镓层和多个氮化镓层交替层叠设置。
进一步地,应力释放层91中氮化铟镓层的厚度可以为1nm~3nm,优选为2nm;应力释放层91中氮化镓层的厚度可以为20nm~40nm,优选为30nm;应力释放层91中氮化铟镓层的数量与氮化镓层的数量相同,氮化镓层的数量可以为5个~11个,优选为8个。
可选地,如图1所示,该氮化镓基发光二极管外延片还可以包括电子阻挡层92,电子阻挡层92设置在有源层40和P型半导体层50之间,以避免电子跃迁到P型半导体层中与空穴进行非辐射复合,降低LED的发光效率。
具体地,电子阻挡层92的材料可以采用P型掺杂的氮化铝镓(AlGaN),如AlyGa1-yN,0.1<y<0.5。
进一步地,电子阻挡层92的厚度可以为50nm~100nm,优选为75nm。
优选地,如图1所示,该氮化镓基发光二极管外延片还可以包括低温P型层93,低温P型层93设置在有源层40和电子阻挡层92之间,以避免电子阻挡层较高的生长温度造成有源层中的铟原子析出,影响发光二极管的发光效率。
具体地,低温P型层93的材料可以为P型掺杂的氮化镓。
进一步地,低温P型层93的厚度可以为30nm~50nm,优选为40nm;低温P型层93中P型掺杂剂的掺杂浓度可以为1020/cm3~1021/cm3,优选为5*1020/cm3
可选地,如图1所示,该发光二极管外延片还可以包括P型接触层94,P型接触层94铺设在P型半导体层50上,以与芯片制作工艺中形成的电极或者透明导电薄膜之间形成欧姆接触。
具体地,P型接触层94的材料可以采用P型掺杂的氮化铟镓。
进一步地,P型接触层94的厚度可以为5nm~100nm,优选为50nm;P型接触层94中P型掺杂剂的掺杂浓度可以为1021/cm3~1022/cm3,优选为6*1021/cm3
图1所示的氮化镓基发光二极管外延片的一种具体实现包括:衬底10、缓冲层20、N型半导体层30、有源层40和P型半导体层50,缓冲层20、N型半导体层30、有源层40和P型半导体层50依次层叠在衬底10上。其中,衬底10的材料采用蓝宝石;缓冲层20包括1个叠层结构200,叠层结构200包括依次层叠的Sc0.18Al0.82N层和GaN层,Sc0.18Al0.82N的厚度为1nm,GaN层的厚度为9nm;N型半导体层30的材料采用N型掺杂的氮化镓,厚度为1.5μm,N型掺杂剂的掺杂浓度为1019cm-3;有源层40包括交替层叠的8个量子阱和8个量子垒,量子阱的材料为氮化铟镓,量子阱的厚度为3.5nm,量子垒的材料为氮化镓,量子垒的厚度为12nm;P型半导体层50的材料采用P型掺杂的氮化镓,厚度为200nm,P型掺杂剂的掺杂浓度为1019cm-3
将上述外延片制成芯片,与缓冲层由一个厚度为25nm的GaN层组成且其它层结构相同的外延片制成的芯片相比,发光效率提高了3%~5%。
图1所示的氮化镓基发光二极管外延片的一种具体实现包括:衬底10、缓冲层20、N型半导体层30、有源层40和P型半导体层50,缓冲层20、N型半导体层30、有源层40和P型半导体层50依次层叠在衬底10上。其中,衬底10的材料采用蓝宝石;缓冲层20包括3个叠层结构200,叠层结构200包括依次层叠的Sc0.43Al0.57N层和GaN层,Sc0.43Al0.57N层的厚度为2nm,GaN层的厚度为8nm;N型半导体层30的材料采用N型掺杂的氮化镓,厚度为1.5μm,N型掺杂剂的掺杂浓度为1019cm-3;有源层40包括交替层叠的8个量子阱和8个量子垒,量子阱的材料为氮化铟镓,量子阱的厚度为3.5nm,量子垒的材料为氮化镓,量子垒的厚度为12nm;P型半导体层50的材料采用P型掺杂的氮化镓,厚度为200nm,P型掺杂剂的掺杂浓度为1019cm-3
将上述外延片制成芯片,与缓冲层由一个厚度为25nm的GaN层组成且其它层结构相同的外延片制成的芯片相比,发光效率提高了3%~4%。
图1所示的氮化镓基发光二极管外延片的一种具体实现包括:衬底10、缓冲层20、N型半导体层30、有源层40和P型半导体层50,缓冲层20、N型半导体层30、有源层40和P型半导体层50依次层叠在衬底10上。其中,衬底10的材料采用蓝宝石;缓冲层20包括5个叠层结构200,叠层结构200包括依次层叠的Sc0.68Al0.32N层和GaN层,Sc0.68Al0.32N层的厚度为1.5nm,GaN层的厚度为4.5nm;N型半导体层30的材料采用N型掺杂的氮化镓,厚度为1.5μm,N型掺杂剂的掺杂浓度为1019cm-3;有源层40包括交替层叠的8个量子阱和8个量子垒,量子阱的材料为氮化铟镓,量子阱的厚度为3.5nm,量子垒的材料为氮化镓,量子垒的厚度为12nm;P型半导体层50的材料采用P型掺杂的氮化镓,厚度为200nm,P型掺杂剂的掺杂浓度为1019cm-3
将上述外延片制成芯片,与缓冲层由一个厚度为25nm的GaN层组成且其它层结构相同的外延片制成的芯片相比,发光效率提高了2%~3%。
图1所示的氮化镓基发光二极管外延片的一种具体实现包括:衬底10、缓冲层20、三维成核层60、二维恢复层70、本征氮化镓层80、N型半导体层30、有源层40和P型半导体层50,缓冲层20、三维成核层60、二维恢复层70、本征氮化镓层80、N型半导体层30、有源层40和P型半导体层50依次层叠在衬底10上。其中,衬底10的材料采用蓝宝石;缓冲层20包括5个叠层结构200,叠层结构200包括依次层叠的Sc0.68Al0.32N层和GaN层,Sc0.68Al0.32N层的厚度为1.5nm,GaN层的厚度为4.5nm;三维成核层60包括5个叠层结构200,叠层结构200包括依次层叠的Sc0.65Al0.35N层和GaN层,Sc0.65Al0.35N层的厚度为30nm,GaN层的厚度为60nm;二维恢复层70的材料为氮化镓,厚度为650nm;本征氮化镓层80的厚度为1.5μm;N型半导体层30的材料采用N型掺杂的氮化镓,厚度为1.5μm,N型掺杂剂的掺杂浓度为1019cm-3;有源层40包括交替层叠的8个量子阱和8个量子垒,量子阱的材料为氮化铟镓,量子阱的厚度为3.5nm,量子垒的材料为氮化镓,量子垒的厚度为12nm;P型半导体层50的材料采用P型掺杂的氮化镓,厚度为200nm,P型掺杂剂的掺杂浓度为1019cm-3
将上述外延片制成芯片,与缓冲层由一个厚度为25nm的GaN层组成、三维成核层由厚度为500nm的GaN组成且其它层结构相同的外延片制成的芯片相比,发光效率提高了4%~5%。
图1所示的氮化镓基发光二极管外延片的一种具体实现包括:衬底10、缓冲层20、三维成核层60、二维恢复层70、本征氮化镓层80、N型半导体层30、有源层40和P型半导体层50,缓冲层20、三维成核层60、二维恢复层70、本征氮化镓层80、N型半导体层30、有源层40和P型半导体层50依次层叠在衬底10上。其中,衬底10的材料采用蓝宝石;缓冲层20包括3个叠层结构200,叠层结构200包括依次层叠的Sc0.43Al0.57N层和GaN层,Sc0.43Al0.57N层的厚度为2nm,GaN层的厚度为8nm;三维成核层60包括3个叠层结构200,叠层结构200包括依次层叠的Sc0.4Al0.6N层和GaN层,Sc0.4Al0.6N层的厚度为20nm,GaN层的厚度为160nm;二维恢复层70的材料为氮化镓,厚度为650nm;本征氮化镓层80的厚度为1.5μm;N型半导体层30的材料采用N型掺杂的氮化镓,厚度为1.5μm,N型掺杂剂的掺杂浓度为1019cm-3;有源层40包括交替层叠的8个量子阱和8个量子垒,量子阱的材料为氮化铟镓,量子阱的厚度为3.5nm,量子垒的材料为氮化镓,量子垒的厚度为12nm;P型半导体层50的材料采用P型掺杂的氮化镓,厚度为200nm,P型掺杂剂的掺杂浓度为1019cm-3
将上述外延片制成芯片,与缓冲层由一个厚度为25nm的GaN层组成、三维成核层由厚度为500nm的GaN组成且其它层结构相同的外延片制成的芯片相比,发光效率提高了5%~6%。
图1所示的氮化镓基发光二极管外延片的一种具体实现包括:衬底10、缓冲层20、三维成核层60、二维恢复层70、本征氮化镓层80、N型半导体层30、有源层40和P型半导体层50,缓冲层20、三维成核层60、二维恢复层70、本征氮化镓层80、N型半导体层30、有源层40和P型半导体层50依次层叠在衬底10上。其中,衬底10的材料采用蓝宝石;缓冲层20包括1个叠层结构200,叠层结构200包括依次层叠的Sc0.18Al0.82N层和GaN层,Sc0.18Al0.82N的厚度为1nm,GaN层的厚度为9nm;三维成核层60包括1个叠层结构200,叠层结构200包括依次层叠的Sc0.15Al0.85N层和GaN层,Sc0.15Al0.85N层的厚度为100nm,GaN层的厚度为150nm;二维恢复层70的材料为氮化镓,厚度为650nm;本征氮化镓层80的厚度为1.5μm;N型半导体层30的材料采用N型掺杂的氮化镓,厚度为1.5μm,N型掺杂剂的掺杂浓度为1019cm-3;有源层40包括交替层叠的8个量子阱和8个量子垒,量子阱的材料为氮化铟镓,量子阱的厚度为3.5nm,量子垒的材料为氮化镓,量子垒的厚度为12nm;P型半导体层50的材料采用P型掺杂的氮化镓,厚度为200nm,P型掺杂剂的掺杂浓度为1019cm-3
将上述外延片制成芯片,与缓冲层由一个厚度为25nm的GaN层组成、三维成核层由厚度为500nm的GaN组成且其它层结构相同的外延片制成的芯片相比,发光效率提高了6%~7%。
本发明实施例提供了一种氮化镓基发光二极管外延片的制作方法,适用于制作图1所示的氮化镓基发光二极管外延片。图4为本发明实施例提供的一种氮化镓基发光二极管外延片的制作方法的流程图,参见图4,该制作方法包括:
步骤201:提供一衬底。
可选地,该步骤201可以包括:
控制温度为1000℃~1200℃(优选为1100℃),在氢气气氛中对衬底进行1分钟~10分钟(优选为8分钟)退火处理;
对衬底进行氮化处理。
通过上述步骤清洁衬底的表面,避免杂质掺入外延片中,有利于提高外延片的生长质量。
步骤202:在衬底上依次生长缓冲层、N型半导体层、有源层和P型半导体层。
在本实施例中,缓冲层包括至少一个叠层结构,叠层结构包括氮化镓层和设置在氮化镓层上的氮化钪铝层。
可选地,氮化钪铝层的生长条件可以与氮化镓层的生长条件相同,生长条件包括生长温度和生长压力。采用相同的生长条件,实现上比较简单和方便。
优选地,缓冲层的生长温度可以为400℃~600℃(优选为500℃),缓冲层的生长压力可以为400torr~600torr(优选为500torr)。在上述生长条件的配合下,可以得到所需的缓冲层。
具体地,该步骤202可以包括:
第一步,控制温度为400℃~600℃(优选为500℃),压力为400torr~600torr(优选为500torr),在衬底上生长缓冲层;
第二步,控制温度为1000℃~1100℃(优选为1050℃),压力为100torr~500torr(优选为300torr),在缓冲层上生长N型半导体层;
第三步,在N型半导体层上生长有源层;其中,量子阱的生长温度为720℃~800℃(优选为760℃),压力为100torr~500torr(优选为300torr);量子垒的生长温度为900℃~950℃(优选为925℃),压力为100torr~500torr(优选为300torr);
第四步,控制温度为850℃~950℃(优选为900℃),压力为100torr~300torr(优选为200torr),在有源层上生长P型半导体层。
可选地,在第一步之后,该制作方法还可以包括:
控制温度为1000℃~1200℃(优选为1100℃),压力为400torr~600torr(优选为500torr),对缓冲层进行5分钟~10分钟(优选为8分钟)的原位退火处理。
可选地,在第二步之前,该制作方法还可以包括:
在缓冲层上依次生长三维成核层、二维恢复层和本征氮化镓层。
相应地,N型半导体层生长在本征氮化镓层上。
具体地,在缓冲层上依次生长三维成核层、二维恢复层和本征氮化镓层,可以包括:
控制温度为1000℃~1040℃(优选为1020℃),压力为400torr~600torr(优选为500torr),在缓冲层上生长三维成核层;
控制温度为1040℃~1080℃(优选为1060℃),压力为400torr~600torr(优选为500torr),在三维成核上生长二维恢复层;
控制温度为1050℃~1100℃(优选为1050℃),压力为100torr~500torr(优选为300torr),在二维恢复层上生长本征氮化镓层。
可选地,在第三步之前,该制作方法还可以包括:
在N型半导体层上生长应力释放层。
相应地,有源层生长在应力释放层上。
具体地,在N型半导体层上生长应力释放层,可以包括:
控制温度为800℃~1100℃(优选为950℃),压力为100torr~500torr(优选为300torr),在N型半导体层上生长应力释放层。
可选地,在第四步之前,该制作方法还可以包括:
在有源层上生长电子阻挡层。
相应地,P型半导体层生长在电子阻挡层上。
具体地,在有源层上生长电子阻挡层,可以包括:
控制温度为900℃~1000℃(优选为950℃),压力为200torr~500torr(优选为350torr),在有源层上生长电子阻挡层。
优选地,在有源层上生长电子阻挡层之前,该制作方法还可以包括:
在有源层上生长低温P型层。
相应地,电子阻挡层生长在低温P型层上。
具体地,在有源层上生长低温P型层,可以包括:
控制温度为750℃~850℃(优选为800℃),压力为100torr~500torr(优选为300torr),在有源层上生长低温P型层。
可选地,在第四步之后,该制作方法还可以包括:
在P型半导体层上生长P型接触层。
具体地,在P型半导体层上生长P型接触层,可以包括:
控制温度为850℃~1000℃(优选为925℃),压力为100torr~300torr(优选为200torr),在P型半导体层上生长P型接触层。
需要说明的是,在上述外延生长结束之后,会先将温度降低至650℃~850℃(优选为750℃),在氮气气氛中对外延片进行5分钟~15分钟(优选为10分钟)的退火处理,然后再将外延片的温度降低至室温。
控制温度、压力均是指控制生长外延片的反应腔中的温度、压力,具体为金属有机化合物化学气相沉淀(英文:Metal-organic Chemical Vapor Deposition,简称:MOCVD)设备的反应腔。实现时以三甲基镓或三乙基镓作为镓源,高纯氨气作为氮源,三甲基铟作为铟源,三甲基铝作为铝源,钪膦基卡宾配合物作为钪源,N型掺杂剂选用硅烷,P型掺杂剂选用二茂镁。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (6)

1.一种氮化镓基发光二极管外延片,所述氮化镓基发光二极管外延片包括衬底、缓冲层、N型半导体层、有源层和P型半导体层,所述缓冲层、所述N型半导体层、所述有源层和所述P型半导体层依次层叠在所述衬底上,其特征在于,所述缓冲层包括至少一个叠层结构,所述叠层结构包括氮化镓层和设置在所述氮化镓层上的氮化钪铝层,所述缓冲层中的氮化钪铝层为ScaAl1-aN层,0.18<a<0.68,所述叠层结构的厚度为2nm~10nm,所述氮化镓层的厚度为所述氮化钪铝层的厚度为3倍~10倍;
所述氮化镓基发光二极管外延片还包括三维成核层、二维恢复层和本征氮化镓层,所述三维成核层、所述二维恢复层和所述本征氮化镓层依次设置在所述缓冲层和所述N型半导体层之间;所述三维成核层包括至少一个所述叠层结构,所述三维成核层中的氮化钪铝层为ScbAl1-bN层,0.15<b<0.65。
2.根据权利要求1所述的氮化镓基发光二极管外延片,其特征在于,所述叠层结构的数量为L个,1≤L≤5且L为整数。
3.根据权利要求1所述的氮化镓基发光二极管外延片,其特征在于,所述缓冲层的厚度为8nm~30nm。
4.一种氮化镓基发光二极管外延片的制作方法,其特征在于,所述制作方法包括:
提供一衬底;
在所述衬底上依次生长缓冲层、N型半导体层、有源层和P型半导体层;
其中,所述缓冲层包括至少一个叠层结构,所述叠层结构包括氮化镓层和设置在所述氮化镓层上的氮化钪铝层,所述缓冲层中的氮化钪铝层为ScaAl1-aN层,0.18<a<0.68,所述叠层结构的厚度为2nm~10nm,所述氮化镓层的厚度为所述氮化钪铝层的厚度为3倍~10倍;
所述氮化镓基发光二极管外延片还包括三维成核层、二维恢复层和本征氮化镓层,所述三维成核层、所述二维恢复层和所述本征氮化镓层依次设置在所述缓冲层和所述N型半导体层之间;所述三维成核层包括至少一个所述叠层结构,所述三维成核层中的氮化钪铝层为ScbAl1-bN层,0.15<b<0.65。
5.根据权利要求4所述的制作方法,其特征在于,所述氮化钪铝层的生长条件与所述氮化镓层的生长条件相同,所述生长条件包括生长温度和生长压力。
6.根据权利要求5所述的制作方法,其特征在于,所述缓冲层的生长温度为400℃~600℃,所述缓冲层的生长压力为400torr~600torr。
CN201810831576.0A 2018-07-26 2018-07-26 一种氮化镓基发光二极管外延片及其制作方法 Active CN109103312B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810831576.0A CN109103312B (zh) 2018-07-26 2018-07-26 一种氮化镓基发光二极管外延片及其制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810831576.0A CN109103312B (zh) 2018-07-26 2018-07-26 一种氮化镓基发光二极管外延片及其制作方法

Publications (2)

Publication Number Publication Date
CN109103312A CN109103312A (zh) 2018-12-28
CN109103312B true CN109103312B (zh) 2020-10-27

Family

ID=64847623

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810831576.0A Active CN109103312B (zh) 2018-07-26 2018-07-26 一种氮化镓基发光二极管外延片及其制作方法

Country Status (1)

Country Link
CN (1) CN109103312B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115360273B (zh) * 2022-06-22 2023-10-20 淮安澳洋顺昌光电技术有限公司 一种氮化物半导体发光元件及其制作方法
CN114937721B (zh) * 2022-07-21 2022-10-21 江西兆驰半导体有限公司 一种硅衬底GaN基LED外延片及其制备方法
CN115347096B (zh) * 2022-10-18 2023-08-22 江西兆驰半导体有限公司 GaN基发光二极管外延片及其制备方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104952990A (zh) * 2015-04-29 2015-09-30 华灿光电(苏州)有限公司 一种发光二极管外延片及其制作方法
US20170294529A1 (en) * 2016-04-11 2017-10-12 Qorvo Us, Inc. High electron mobility transistor (hemt) device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104952990A (zh) * 2015-04-29 2015-09-30 华灿光电(苏州)有限公司 一种发光二极管外延片及其制作方法
US20170294529A1 (en) * 2016-04-11 2017-10-12 Qorvo Us, Inc. High electron mobility transistor (hemt) device

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
《ScGaN and ScAlN: emerging nitride materials》;M. A. Moram;《Journal of Materials Chemistry A》;20140214;第2卷(第17期);第6042-6050页 *

Also Published As

Publication number Publication date
CN109103312A (zh) 2018-12-28

Similar Documents

Publication Publication Date Title
CN109786529B (zh) 一种氮化镓基发光二极管外延片及其制作方法
CN109830580B (zh) 氮化镓基发光二极管外延片及其制造方法
CN109860359B (zh) 一种氮化镓基发光二极管外延片及其制作方法
CN109256445B (zh) 一种氮化镓基发光二极管外延片及其制作方法
CN110311022B (zh) GaN基发光二极管外延片及其制造方法
CN109860358B (zh) 一种氮化镓基发光二极管外延片及其制备方法
CN109346576B (zh) 一种发光二极管外延片及其制备方法
CN109065679B (zh) 一种发光二极管外延片及其制造方法
CN109768133B (zh) 氮化镓基发光二极管外延片及其制造方法
CN109103312B (zh) 一种氮化镓基发光二极管外延片及其制作方法
CN108447952B (zh) 一种发光二极管外延片及其制备方法
CN109671817B (zh) 一种发光二极管外延片及其制备方法
CN109346568B (zh) 一种发光二极管外延片及其制备方法
CN109473516B (zh) 一种氮化镓基发光二极管外延片及其生长方法
CN109545918B (zh) 一种氮化镓基发光二极管外延片及其制备方法
CN105552178A (zh) 一种氮化镓基发光二极管外延片及其制作方法
CN109273571B (zh) 一种氮化镓基发光二极管外延片及其制作方法
CN109309150B (zh) 一种氮化镓基发光二极管外延片及其制作方法
CN116960248B (zh) 一种发光二极管外延片及制备方法
CN109473511B (zh) 一种氮化镓基发光二极管外延片及其生长方法
CN109920884B (zh) 发光二极管外延片及其生长方法
CN109686823B (zh) 一种氮化镓基发光二极管外延片及其制作方法
CN109087977B (zh) 一种氮化镓基发光二极管外延片及其制备方法
CN109830582B (zh) 发光二极管外延片及其生长方法
CN109950375B (zh) 发光二极管外延片及其生长方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant