CN108957882A - 一种显示面板及显示装置 - Google Patents

一种显示面板及显示装置 Download PDF

Info

Publication number
CN108957882A
CN108957882A CN201810777988.0A CN201810777988A CN108957882A CN 108957882 A CN108957882 A CN 108957882A CN 201810777988 A CN201810777988 A CN 201810777988A CN 108957882 A CN108957882 A CN 108957882A
Authority
CN
China
Prior art keywords
pixel unit
switch
electrically connected
pixel
scan line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810777988.0A
Other languages
English (en)
Inventor
李泽尧
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Chongqing HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN201810777988.0A priority Critical patent/CN108957882A/zh
Publication of CN108957882A publication Critical patent/CN108957882A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种显示面板和显示装置,该显示面板包括:基板;多个阵列排布的像素单元;其中,每一像素单元包括像素电极、第一开关和第二开关;每一像素单元的像素电极通过第一开关与像素单元相应的数据线电连接,通过第二开关与共电极线电连接;第2m‑1个像素单元的第一开关的开关控制端与第2n条扫描线电连接,第2m个像素单元的第一开关的开关控制端与第2n+1条扫描线电连接,第2m‑1个像素单元的第二开关的开关控制端与第2n‑1条扫描线电连接,第2m个像素单元的第二开关的开关控制端与第2n条扫描线电连接,其中,m和n均为大于或等于1的正整数。本发明实施例的方案提高了像素单元的充电率,从而提高了显示面板的画面显示质量。

Description

一种显示面板及显示装置
技术领域
本发明实施例涉及显示技术,尤其涉及一种显示面板及显示装置。
背景技术
随着显示技术的发展,为减少显示面板的功耗,通常采用半源极驱动方式驱动像素单元阵列。也就是像素单元阵列中左右相邻的像素单元共用一条数据线,从而使数据线的数目相对于传统像素阵列驱动方式中的数据线的数目减半,从而减少源极驱动电路及源极驱动线上的功耗,进而减少显示面板的功耗。
但是,半源极驱动方式中,由于数据线的数目减半,使得每一个像素单元的充电时间相对于传统像素阵列驱动方式中的像素单元的充电时间减半,导致像素单元充电率不足的问题。
发明内容
本发明实施例提供了一种显示面板及显示装置,以提高显示面板像素单元的充电率,从而提高显示面板的画面显示质量。
本发明实施例提供了一种显示面板,该显示面板包括:
基板;
以及多个阵列排布的像素单元,所述像素单元位于所述基板上;
其中,每一所述像素单元包括像素电极、第一开关和第二开关;每一所述像素单元的像素电极通过所述第一开关与所述像素单元相应的数据线电连接,通过所述第二开关与共电极线电连接;
第n行像素单元中,第2m-1个像素单元与第2m个像素单元共用第m条数据线,第2m-1个像素单元的第一开关的开关控制端与第2n条扫描线电连接,第2m个像素单元的第一开关的开关控制端与第2n+1条扫描线电连接,第2m-1个像素单元的第二开关的开关控制端与第2n-1条扫描线电连接,第2m个像素单元的第二开关的开关控制端与第2n条扫描线电连接,其中,m为大于或等于1的正整数,n为大于或等于1的正整数。
本发明实施例还提供了一种显示装置,该显示装置包括本发明任意实施例提供的显示面板。
本发明实施例还提供了一种显示面板,该显示面板包括:
基板;
多个阵列排布的像素单元,所述像素单元位于所述基板上;以及
多条相互交叉的共电极线;
其中,每一所述像素单元包括像素电极、第一薄膜晶体管和第二薄膜晶体管;每一所述像素单元的第一薄膜晶体管的漏极和所述第二薄膜晶体管的漏极与所述像素电极电连接;所述第一薄膜晶体管的源极与所述像素单元相应的数据线电连接,所述第二薄膜晶体管的源极与所述共电极线电连接;
第n行像素单元中,第2m-1个像素单元与第2m个像素单元共用第m条数据线,第2m-1个像素单元的第一薄膜晶体管的栅极与2n条扫描线电连接,第2m个像素单元的第一薄膜晶体管的栅极与第2n+1条扫描线电连接,第2m-1个像素单元的第二薄膜晶体管的栅极与第2n-1条扫描线电连接,第2m个像素单元的第二薄膜晶体管的栅极与第2n条扫描线电连接;
第m条数据线位于第2m-1列像素单元与第2m列像素单元之间;第2n-1条扫描线与第2n条扫描线位于第n-1行像素单元与第n行像素单元之间;其中,m为大于或等于1的正整数,n为大于或等于1的正整数。
本发明实施例提供的显示面板,每一像素单元包括像素电极、第一开关和第二开关;每一像素单元的像素电极通过第一开关与像素单元相应的数据线电连接,通过第二开关与共电极线电连接;第n行像素单元中,第2m-1个像素单元与第2m个像素单元共用第m条数据线,第2m-1个像素单元的第一开关的开关控制端与2n条扫描线电连接,第2m个像素单元的第一开关的开关控制端与第2n+1条扫描线电连接,第2m-1个像素单元的第二开关的开关控制端与第2n-1条扫描线电连接,第2m个像素单元的第二开关的开关控制端与第2n条扫描线电连接,其中,m为大于或等于1的正整数,n为大于或等于1的正整数。这样,在驱动显示面板进行显示时,对于每一个像素单元的像素电极而言,首先,第二开关导通,通过共电极线给像素电极充电;其后,第二开关关闭,第一开关导通,在共电极线充电的基础上,通过数据线给像素电极充电。从而,每一个像素单元中像素单元的充电时间由范例技术中一个开关导通的时间增大到两个开关导通的时间,即增大了像素单元的充电时间,进而提高了像素单元的充电率,提高了显示面板的画面显示质量,解决了技术中由于充电时间较短导致的像素单元的充电率不足的问题。
附图说明
为了更清楚地说明本发明实施例或范例技术中的技术方案,下面将对实施例或范例技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是范例技术提供的一种显示面板的结构示意图;
图2是本发明实施例提供的一种显示面板的结构示意图;
图3是图2中显示面板的局部放大图;
图4是本发明实施例提供的一种显示面板驱动时序示意图;
图5是本发明实施例提供的一种显示面板的局部示意图;
图6是本发明实施例提供的显示面板的一种等效结构示意图;
图7是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,以下将参照本发明实施例中的附图,通过实施方式清楚、完整地描述本发明的技术方案,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1是范例技术提供的一种显示面板的结构示意图。参见图1,该显示面板101包括基板100,阵列排布的像素单元(图1中示例性的以11、12、13以及14示出像素单元),以及多条扫描线G和多条数据线D。为了减少显示面板101的功耗,通常采用半源极驱动方式驱动像素单元阵列,即像素单元阵列中左右相邻的像素单元共用一条数据线。示例性的,第一行的第一个像素单元11和第二个像素单元12共用一条数据线D,第三个像素单元13和第四个像素单元14共用一条数据线D,这样与传统的显示面板相比,数据线D的数目减半。
但是,数据线的数目减半使得每一个像素单元的充电时间相对于传统显示面板中的每一个像素单元的充电时间减少一半,从而导致像素单元的充电率不足,影响显示面板的图像显示质量。
针对上述技术问题,本发明实施例提供了以下解决方案:
图2是本发明实施例提供的一种显示面板的结构示意图;图3是图2中显示面板的局部放大图,图3示出了图2中方形虚线框区域的局部放大图。参照图2和图3,该显示面板10包括:基板100;以及多个阵列排布的像素单元,像素单元位于基板100上;其中,每一像素单元包括像素电极、第一开关和第二开关;每一像素单元的像素电极通过第一开关与像素单元相应的数据线电连接,通过第二开关与共电极线电连接;第n行像素单元中,第2m-1个像素单元P(n,2m-1)与第2m个像素单元P(n,2m)共用第m条数据线Dm,第2m-1个像素单元P(n,2m-1)的第一开关T(n,2m-1,1)的开关控制端与第2n条扫描线G2n电连接,第2m个像素单元P(n,2m)的第一开关T(n,2m,1)的开关控制端与第2n+1条扫描线G2n+1电连接,第2m-1个像素单元的第二开关T(n,2m-1,2)的开关控制端与第2n-1条扫描线G2n-1电连接,第2m个像素单元P(n,2m)的第二开关T(n,2m,2)的开关控制端与第2n条扫描线G2n电连接,其中,m为大于或等于1的正整数,n为大于或等于1的正整数。
需要说明的是,P(X,Y)代表第X行、第Y列的一个像素单元,此像素单元P(X,Y)包括像素电极P0(X,Y)、第一开关T(X,Y,1)和第二开关T(X,Y,2),其中,X的取值为1、2……n……,和Y的取值为1、2……2m-1、2m……。示例性的,P(1,1)代表第1行,第1列的像素单元;P(2,1)代表第2行,第1列的像素单元;第n行、第2m-1列像素单元P(n,2m-1)包括像素电极P0(n,2m-1),第一开关T(n,2m-1,1)和第二开关T(n,2m-1,2);第n行,第2m列的像素单元P(n,2m)包括像素电极P0(n,2m),第一开关T(n,2m,1)和第二开关T(n,2m,2)。另外,可用Dz(图2中未示出)代表第z条数据线,其中z的取值为1、2……m……,示例性的D1和D2分别为第1条和第2条数据线,可用Gp(图2中未示出)代表第p条扫描线,其中p的取值为1、2、3、4……2n-1、2n、2n+1……,示例性的G1、G2、G3和G4分别代表第1条、第2条、第3条和第4条扫描线。
具体的,本实施例提供的显示面板中像素电极的充电过程可示例性的参见图4,图4是本发明实施例提供的一种显示面板驱动时序示意图。图4示例性的以像素单元P(n,2m-1)和像素单元P(n,2m)充电过程为例进行说明。示例性的,结合图3,以VCom表示共电极线Com的电位,以VDm表示第m条数据线Dm的电位,以VG2n-1、VG2n和VG2n+1分别表示扫描线G2n-1、G2n和G2n+1的电位,以VP(n,2m-1)和VP(n,2m)分别表示像素电极P0(n,2m-1)和像素电极P0(n,2m)的电位。充电过程可包括:VG2n-1为高电平时,第二开关T(n,2m-1,2)导通,共电极线Com给像素电极P0(n,2m-1)充电,使像素电极P0(n,2m-1)的电位与VCom相当;随后VG2n-1变为低电平,VG2n为高电平,第二开关T(n,2m-1,2)关闭,第一开关T(n,2m-1,1)导通,在像素电极P0(n,2m-1)的电位为VCom的基础上,数据线Dm给像素电极P0(n,2m-1)充电,使像素电极P0(n,2m-1)的电位与VDm相当,由此,完成像素单元P(n,2m-1)的充电过程,同时与扫描线G2n相连的第二开关T(n,2m,2)导通,共电极线Com给像素电极P0(n,2m)充电,使像素电极P0(n,2m)的电位与VCom相当;随后VG2n变为低电平,VG2n+1变为高电平,第二开关T(n,2m,2)关闭,第一开关T(n,2m,1)导通,此时,在像素电极P0(n,2m)的电位为VCom的基础上,数据线Dm给像素电极P0(n,2m)充电,使像素电极P0(n,2m)的电位与VDm相当,由此,完成像素单元P(n,2m)的充电过程。此过程中,像素电极P0(n,2m-1)在VG2n-1为高电平时,完充电到VCom电位的充电过程(此时,像素单元P(n-1,2m)的第一开关T(n-1,2m,1),数据线Dm给像素电极导通P0(n-1,2m)充电);在VG2n为高度平时,完成从VCom电位充电到VDm的充电过程。同时,像素电极P0(n,2m)在VG2n为高电平时,完充电到VCom电位的充电过程;在VG2n+1为高度平时,完成从VCom电位充电到VDm的充电过程。
本发明实施例提供的显示面板每一像素单元增加第二开关,像素电极通过第二开关与共电极线电连接,且第二开关的开关控制端与本行的前一像素单元或同一列的上一行的像素单元的第一开关对应连接的扫描线电连接,使得每一像素单元在同一列的上一行的像素单元或同一行的前一个像素单元的充电过程中可以先充电到共电极线的电位,即每一像素单元可以复用同一列的上一行的像素单元或同一行的前一个像素单元的充电时间,从而增大了每一像素单元的充电时间,提高了像素单元的充电率,提高了显示面板的画面显示质量。
示例性的,以t0表示一个开关(薄膜晶体管)导通的时长。本发明实施例提供的显示面板10中,示例性的包括n行像素单元,2n+1条扫描线,则充电总时长可表示为:(2n+1)t0,每个像素单元的充电时长可表示为:2t0。对应范例技术中,n行像素单元,2n条扫描线的结构中,显示面板101的充电总时长可表示为:2nt0,而每个像素单元的充电时长可表示为t0
从而,在本发明实施例提出的显示面板通过设置像素单元中的第二开关与共电极线电连接,且第二开关的开关控制端与同一行的前一像素单元或上一行像素单元的第一开关对应连接的扫描线电连接,可在几乎不增加显示面板驱动总时长的前提下,使每个像素单元的充电时长加倍,从而提高了像素单元的充电率,提高了显示面板的画面显示质量。
可选的,第一开关和第二开关为薄膜晶体管;每一像素单元的第一开关的漏极和第二开关的漏极与像素单元的像素电极电连接,第一开关的源极与像素单元相应的数据线电连接,第二开关的源极与共电极线电连接。继续参见图3,第n行像素单元中,第2m-1个像素单元P(n,2m-1)的第一开关T(n,2m-1,1)的栅极与第2n条扫描线G2n电连接,第2m个像素单元P(n,2m)的第一开关T(n,2m,1)的栅极与第2n+1条扫描线G2n+1电连接,第2m-1个像素单元P(n,2m-1)的第二开关T(n,2m-1,2)的栅极与第2n-1条扫描线G2n-1电连接,第2m个像素单元P(n,2m)的第二开关T(n,2m,2)的栅极与第2n条扫描线G2n电连接。
具体的,由于薄膜晶体管具有较小的漏电流和较小的阻抗,通过设置第一开关和第二开关为薄膜晶体管,使得在像素电极的充电过程中在第一开关和第二开关上的电位损失较小,提高了像素单元的充电率,并且保证了在第一开关和第二开关关闭时,像素电极上的电位可以更好的保持到下一个充电周期,提高了显示面板的画面显示质量。
可选的,参见图2,第m条数据线Dm位于第2m-1列像素单元与第2m列像素单元之间。具体的,尽管数据线具有较小的电阻,但如果数据线距离像素单元较远,在数据信号传输过程中会在数据线上有所损耗,从而影响图像显示质量,通过设置第m条数据线Dm位于第2m-1列像素单元与第2m列像素单元之间,减小了数据线和与之相连的像素单元之间的距离,减少数据线上的信号损耗,从而提高像素单元的充电率,提高图像显示质量。
可选的,继续参见图2,第2n-1条扫描线G2n-1与第2n条扫描线G2n位于第n-1行像素单元与第n行像素单元之间。由此,可减少扫描线和与之相连的像素单元之间的距离,减小扫描线上的信号损耗。
可选的,继续参见图2,显示面板10包括多条共电极线Com,多条共电极线Com相互交叉。
其中,相互交叉的共电极线Com分布在整个显示面板10中,一方面可使共电极线Com上的电压在整个面板10中分布均匀;另一方面,利用第二开关将像素单元与共电极线Com电连接,可实现像素单元在第二开关导通的时间内,完成充电到共电极线Com电位的充电过程,相当于增加了像素单元的充电时间,从而提高了像素单元的充电率。
需要说明的是,图2中仅示例性的示出了垂直交叉的共电极线Com,但并非对本发明提供的显示面板10的限定。在其他实施方式中,可根据实际需求设定共电极线Com的交叉角度,满足共电极线Com分布在整个显示面板10中即可。
可选的,图5是本发明实施例提供的一种显示面板的局部示意图。参见图5,共电极线Com在基板100上的垂直投影与像素电极P0(1,2)在基板100上的垂直投影至少部分交叠。可选的,显示面板还包括共电极200,共电极200与共电极线Com电连接。
需要说明的是,共电极200在显示面板10中可以是整面结构,也可以是块状结构,本实施例对此不限定。
示例性的,图6是本发明实施例提供的显示面板的一种等效结构示意图。结合图5和图6,共电极线Com在基板100上的垂直投影与像素电极P0(1,2)在基板100上的垂直投影的交叠部分可形成像素单元的存储电容C_com,像素电极P0(1,2)与共电极200交叠部分形成像素单元的液晶电容C_lc。液晶电容C_lc用于驱动液晶翻转以进行图像显示,存储电容C_com用于保持像素电极上的电位到下一个充电周期。本实施例通过设置共电极线Com在基板100上的垂直投影与像素电极在基板上的垂直投影至少部分交叠,无需设置其他膜层即可形成存储电容C_com,降低了显示面板制作成本。
可选的,像素单元为红色像素单元、绿色像素单元或者蓝色像素单元。
示例性的,对于液晶显示面板而言,可通过设置不同颜色的滤光片实现像素单元发出红色、绿色或者蓝色的光。
本发明实施例还提供一种显示装置,图7是本发明实施例提供的一种显示装置的结构示意图,参照图7,显示装置300包括本发明任意实施例提供的显示面板10。示例性的,显示装置300可以为手机、平板电脑、电子纸或者电子相框等电子设备。
本发明实施例提供的显示装置,每一像素单元包括像素电极、第一开关和第二开关;每一像素单元的像素电极通过第一开关与像素单元相应的数据线电连接,通过第二开关与共电极线电连接;第n行像素单元中,第2m-1个像素单元与第2m个像素单元共用第m条数据线,第2m-1个像素单元的第一开关的开关控制端与2n条扫描线电连接,第2m个像素单元的第一开关的开关控制端与第2n+1条扫描线电连接,第2m-1个像素单元的第二开关的开关控制端与第2n-1条扫描线电连接,第2m个像素单元的第二开关的开关控制端与第2n条扫描线电连接,其中,m为大于或等于1的正整数,n为大于或等于1的正整数。这样,在驱动显示面板进行显示时,对于每一个像素单元的像素电极而言,首先,第二开关导通,通过共电极线给像素电极充电;其后,第二开关关闭,第一开关导通,在共电极线充电的基础上,通过数据线给像素电极充电。从而,每一个像素单元中像素单元的充电时间由范例技术中一个开关导通的时间增大到两个开关导通的时间,即增大了像素单元的充电时间,进而提高了像素单元的充电率,提高了显示面板的画面显示质量。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种显示面板,其特征在于,包括:
基板;
以及多个阵列排布的像素单元,所述像素单元位于所述基板上;
其中,每一所述像素单元包括像素电极、第一开关和第二开关;每一所述像素单元的像素电极通过所述第一开关与所述像素单元相应的数据线电连接,通过所述第二开关与共电极线电连接;
第n行像素单元中,第2m-1个像素单元与第2m个像素单元共用第m条数据线,第2m-1个像素单元的第一开关的开关控制端与第2n条扫描线电连接,第2m个像素单元的第一开关的开关控制端与第2n+1条扫描线电连接,第2m-1个像素单元的第二开关的开关控制端与第2n-1条扫描线电连接,第2m个像素单元的第二开关的开关控制端与第2n条扫描线电连接,其中,m为大于或等于1的正整数,n为大于或等于1的正整数。
2.根据权利要求1所述的显示面板,其特征在于:
所述第一开关和所述第二开关为薄膜晶体管;
每一像素单元的第一开关的漏极和所述第二开关的漏极与所述像素单元的像素电极电连接,所述第一开关的源极与所述像素单元相应的数据线电连接,所述第二开关的源极与所述共电极线电连接;
第n行像素单元中,第2m-1个像素单元的第一开关的栅极与第2n条扫描线电连接,第2m个像素单元的第一开关的栅极与第2n+1条扫描线电连接,第2m-1个像素单元的第二开关的栅极与第2n-1条扫描线电连接,第2m个像素单元的第二开关的栅极与第2n条扫描线电连接。
3.根据权利要求1所述的显示面板,其特征在于:
第m条数据线位于第2m-1列像素单元与第2m列像素单元之间。
4.根据权利要求1所述的显示面板,其特征在于:
第2n-1条扫描线与第2n条扫描线位于第n-1行像素单元与第n行像素单元之间。
5.根据权利要求1所述的显示面板,其特征在于:
所述显示面板包括多条所述共电极线,所述多条共电极线相互交叉。
6.根据权利要求1所述的显示面板,其特征在于:
所述共电极线在所述基板上的垂直投影与所述像素电极在所述基板上的垂直投影至少部分交叠。
7.根据权利要求1所述的显示面板,其特征在于,还包括:
共电极,所述共电极与所述共电极线电连接。
8.根据权利要求1所述的显示面板,其特征在于:
所述像素单元为红色像素单元、绿色像素单元或者蓝色像素单元。
9.一种显示装置,其特征在于,包括权利要求1-8任一项所述的显示面板。
10.一种显示面板,其特征在于,包括:
基板;
多个阵列排布的像素单元,所述像素单元位于所述基板上;以及
多条相互交叉的共电极线;
其中,每一所述像素单元包括像素电极、第一薄膜晶体管和第二薄膜晶体管;每一所述像素单元的第一薄膜晶体管的漏极和所述第二薄膜晶体管的漏极与所述像素电极电连接;所述第一薄膜晶体管的源极与所述像素单元相应的数据线电连接,所述第二薄膜晶体管的源极与所述共电极线电连接;
第n行像素单元中,第2m-1个像素单元与第2m个像素单元共用第m条数据线,第2m-1个像素单元的第一薄膜晶体管的栅极与2n条扫描线电连接,第2m个像素单元的第一薄膜晶体管的栅极与第2n+1条扫描线电连接,第2m-1个像素单元的第二薄膜晶体管的栅极与第2n-1条扫描线电连接,第2m个像素单元的第二薄膜晶体管的栅极与第2n条扫描线电连接;
第m条数据线位于第2m-1列像素单元与第2m列像素单元之间;第2n-1条扫描线与第2n条扫描线位于第n-1行像素单元与第n行像素单元之间;其中,m为大于或等于1的正整数,n为大于或等于1的正整数。
CN201810777988.0A 2018-07-16 2018-07-16 一种显示面板及显示装置 Pending CN108957882A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810777988.0A CN108957882A (zh) 2018-07-16 2018-07-16 一种显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810777988.0A CN108957882A (zh) 2018-07-16 2018-07-16 一种显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN108957882A true CN108957882A (zh) 2018-12-07

Family

ID=64481257

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810777988.0A Pending CN108957882A (zh) 2018-07-16 2018-07-16 一种显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN108957882A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109637453A (zh) * 2019-01-31 2019-04-16 上海天马微电子有限公司 显示面板及其驱动方法、显示装置
CN110335567A (zh) * 2019-07-02 2019-10-15 合肥京东方卓印科技有限公司 阵列基板、显示面板及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106959563A (zh) * 2017-05-26 2017-07-18 上海天马微电子有限公司 一种阵列基板及其驱动方法、显示面板、显示装置
CN107463037A (zh) * 2017-08-17 2017-12-12 深圳市华星光电半导体显示技术有限公司 一种液晶显示面板及装置
CN107958657A (zh) * 2018-01-18 2018-04-24 京东方科技集团股份有限公司 像素驱动电路及方法、显示面板及显示装置
CN108279539A (zh) * 2018-02-24 2018-07-13 惠科股份有限公司 一种阵列基板及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106959563A (zh) * 2017-05-26 2017-07-18 上海天马微电子有限公司 一种阵列基板及其驱动方法、显示面板、显示装置
CN107463037A (zh) * 2017-08-17 2017-12-12 深圳市华星光电半导体显示技术有限公司 一种液晶显示面板及装置
CN107958657A (zh) * 2018-01-18 2018-04-24 京东方科技集团股份有限公司 像素驱动电路及方法、显示面板及显示装置
CN108279539A (zh) * 2018-02-24 2018-07-13 惠科股份有限公司 一种阵列基板及显示装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
廖燕平等: "像素设计原理", 《薄膜晶体管液晶显示器显示原理与设计》 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109637453A (zh) * 2019-01-31 2019-04-16 上海天马微电子有限公司 显示面板及其驱动方法、显示装置
CN109637453B (zh) * 2019-01-31 2021-03-09 上海天马微电子有限公司 显示面板及其驱动方法、显示装置
CN110335567A (zh) * 2019-07-02 2019-10-15 合肥京东方卓印科技有限公司 阵列基板、显示面板及显示装置
US11296169B2 (en) 2019-07-02 2022-04-05 Hefei Boe Joint Technology Co., Ltd. Array substrate, display panel, and display device each having improved resolution

Similar Documents

Publication Publication Date Title
CN104699355B (zh) 一种自容式触摸显示面板及其阵列基板和触控装置
CN1912722B (zh) 液晶显示装置
CN102930809B (zh) 双栅极驱动的横向排列的像素结构及显示面板
CN108831368A (zh) 一种显示面板和显示装置
CN110308599A (zh) 一种阵列基板和显示面板
CN104570449A (zh) 显示面板及其制作方法、显示装置
CN103389604B (zh) 一种阵列基板及液晶显示面板
CN104297969A (zh) 液晶显示面板及其放电方法和显示装置
CN107991800B (zh) 阵列基板和液晶显示装置及驱动方法
CN101644842A (zh) 一种液晶显示器面板以及驱动液晶显示器的方法
CN104375343B (zh) 一种阵列基板和液晶显示面板及其驱动方法
CN101241282A (zh) 液晶显示面板及具有所述液晶显示面板的液晶显示装置
CN106292112A (zh) 液晶显示面板及具有液晶显示面板的显示装置
CN104503113A (zh) 液晶面板及显示装置
CN106297640A (zh) 一种显示面板、驱动方法以及电子设备
CN109658895A (zh) 液晶显示面板及其驱动方法
CN107561752A (zh) 一种阵列基板、其驱动方法及显示面板
CN106652967A (zh) 显示面板、显示装置和应用于显示面板的驱动方法
CN106959563A (zh) 一种阵列基板及其驱动方法、显示面板、显示装置
CN110147006A (zh) 实现液晶书写板局部擦除的电压施加系统、方法、液晶书写膜、写字板、黑板及画板
CN104035225A (zh) 主动阵列基板与其驱动方法以及应用其的液晶显示面板
CN106710538A (zh) 阵列基板及其像素驱动方法、显示面板、显示装置
CN108957882A (zh) 一种显示面板及显示装置
CN106483729A (zh) 显示基板及显示设备
CN109785813A (zh) 源极驱动电路及驱动方法、源极驱动单元、源极驱动器、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20181207

RJ01 Rejection of invention patent application after publication