CN108932007B - 获取时间戳的方法以及计算机装置 - Google Patents

获取时间戳的方法以及计算机装置 Download PDF

Info

Publication number
CN108932007B
CN108932007B CN201710433842.XA CN201710433842A CN108932007B CN 108932007 B CN108932007 B CN 108932007B CN 201710433842 A CN201710433842 A CN 201710433842A CN 108932007 B CN108932007 B CN 108932007B
Authority
CN
China
Prior art keywords
counter
signal
time point
computer device
count value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710433842.XA
Other languages
English (en)
Other versions
CN108932007A (zh
Inventor
叶俊杰
吴明升
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wiwynn Corp
Original Assignee
Wiwynn Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wiwynn Corp filed Critical Wiwynn Corp
Publication of CN108932007A publication Critical patent/CN108932007A/zh
Application granted granted Critical
Publication of CN108932007B publication Critical patent/CN108932007B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/12Synchronisation of different clock signals provided by a plurality of clock generators
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4843Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
    • G06F9/4881Scheduling strategies for dispatcher, e.g. round robin, multi-level priority queues
    • G06F9/4887Scheduling strategies for dispatcher, e.g. round robin, multi-level priority queues involving deadlines, e.g. rate based, periodic
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • G06F9/542Event management; Broadcasting; Multicasting; Notifications

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Multimedia (AREA)
  • Debugging And Monitoring (AREA)

Abstract

一种获取时间戳的方法以及计算机装置。计算机装置包括处理器、计数器电路及基板管理控制器;控制器产生至少一信号;计数器电路包括至少一计数器,至少一计数器耦接对应的至少一信号且接收计算机装置的内部时钟信号;基板管理控制器耦接至少一计数器并启动至少一计数器;至少一计数器检测对应的至少一信号以在对应的至少一信号激活时依据内部时钟信号进行计数以产生计数值,基板管理控制器控制至少一计数器停止计数,并通过至少一计数器中的计数值及停止至少一计数器的时间点来获取对应的至少一信号的激活时间点,以将激活时间点作为至少一信号的时间戳。本发明的计算机装置能精准地记录各事件的时间戳,帮助管理者判断各事件发生的先后顺序。

Description

获取时间戳的方法以及计算机装置
技术领域
本发明涉及一种改善计算机功能的方法,且特别涉及一种获取时间戳的方法以及计算机装置。
背景技术
随着计算机技术的快速普及,人们对服务器系统的要求也越来越高。因应于市场的需求,业界的一些厂商推出了智能平台管理接口(Intelligent Platform ManagementInterface,IPMI)。IPMI横跨不同的操作系统、固件和硬件平台,是使硬件管理具备智能化的新一代通用接口标准。IPMI可以智能型的监视、控制以及自动回报大量服务器的运作状况,藉以降低服务器系统成本。
一般而言,管理服务器就是使用IPMI管理平台,而基板管理控制器(BaseboardManagement Controller,BMC)是管理平台核心控制器。系统管理软件对各个被管理装置的管理,都是通过BMC通信实现的。BMC可以将整个管理平台系统中发生的事件连同时间记录于系统事件日志(System Event Log,SEL)中,以供管理者查询。
在管理服务器时,对管理者常见的困扰之一是BMC记录于系统事件日志上的时间戳并不是非常地精准。虽然以目前的技术而言,BMC已可以经由基本输入输出系统(BasicInput/Output System,BIOS)在开机时进行时间校正,或是BMC本身已可以支持网络时间协议(Network Time Protocol,NTP)的功能以进行时间校正。然而,上述的时间校正方法仅能确保BMC本身的实时时钟(Real-Time Clock,RTC)的时间正确,却无法保证记录于系统事件日志上的时间戳是正确的,原因在于,BMC是依靠轮询各个传感器以及写入系统事件日志时加入时间戳的,受限于BMC本身的运算能力,BMC并无法提供非常精准的系统事件日志的时间戳,例如,时间戳无法精准到毫秒层级。
基于上述的原因,当有多个事件在相近的时间发生时(例如:毫秒层级),管理者并无法藉由系统事件日志记录的时间戳判断事件发生的先后顺序,时常导致管理者无法正确地找出事件发生的原因,因此,如何使BMC能提供更精准的时间戳,是本领域人员欲解决的问题之一。
因此,需要提供一种获取时间戳的方法以及计算机装置来解决上述问题。
发明内容
本发明提供一种获取时间戳的方法以及使用该方法的计算机装置。
本发明的一实施例提出一种计算机装置,所述计算机装置包括处理器、计数器电路以及基板管理控制器;所述控制器产生至少一信号;所述计数器电路包括至少一计数器,所述至少一计数器耦接对应的所述至少一信号,且所述至少一计数器接收所述计算机装置中的内部时钟信号;所述基板管理控制器耦接所述至少一计数器;其中,所述基板管理控制器启动所述至少一计数器,所述至少一计数器检测对应的所述至少一信号,以在对应的所述至少一信号激活时依据所述内部时钟信号进行计数以产生计数值,并且,所述基板管理控制器控制所述至少一计数器停止计数,并通过所述至少一计数器中的所述计数值以及停止所述至少一计数器的时间点来获取对应的所述至少一信号的激活时间点,以将所述激活时间点作为所述至少一信号的时间戳。
本发明的另一实施例提出一种获取时间戳的方法,适用于计算机装置,其步骤包括:首先,由基板管理控制器启动至少一计数器,至少一计数器检测对应的至少一信号,以在对应的至少一信号激活时依据计算机装置的内部时钟信号进行计数以产生计数值。接着,由所述基板管理控制器控制至少一计数器停止计数,并通过至少一计数器中的计数值以及停止至少一计数器的时间点来获取对应的至少一信号的激活时间点,以将激活时间点作为至少一信号的时间戳。
本发明的另一方面提供一种获取时间戳的方法,适用于计算机装置,所述方法包括:启动至少一计数器,所述至少一计数器检测对应的至少一信号,以在对应的所述至少一信号激活时依据所述计算机装置的内部时钟信号进行计数以产生计数值;以及控制所述至少一计数器停止计数,并通过所述至少一计数器中的所述计数值以及停止所述至少一计数器的时间点来获取对应的所述至少一信号的激活时间点,以将所述激活时间点作为所述至少一信号的时间戳。
基于上述,本发明藉由计数器辅助基板管理控制器记录事件发生的时间戳,可使计算机装置在记录事件发生的时间戳时,不会因为基板管理控制器本身的运算能力不足而影响时间戳的精确度。通过计数器中的计数值以及停止计数器的时间点来获取对应信号的激活时间点,无论基板管理控制器的固件提早或延后去读取计数器电路上的计数值,都不会影响到所获取激活时间点的准确度。如此,当多个事件同时发生或发生时间点非常相近时,系统事件日志仍能非常精准地记录各事件的时间戳,帮助系统管理者判断各个事件发生的先后顺序。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附附图作详细说明如下。
附图说明
图1是依据本发明一实施例绘示计算机装置的示意图。
图2是依据本发明一实施例绘示计算机装置内部信号的时序图。
图3是依据本发明一实施例绘示另一计算机装置的示意图。
图4是依据本发明一实施例绘示获取时间戳的方法。
图5是依据本发明一实施例绘示另一获取时间戳的方法。
主要组件符号说明:
100、300 电子装置
110、310 处理器
130、330 计数器电路
131、331、333 计数器
150、350 基板管理控制器
201、203、205 时间点
207 时间区间
CV1、CV2 计数值
I1、I2 信号
IC 内部时钟信号
on 启动指令
SW1、SW2 停止指令
S401、S403、S501、S503、S505 步骤
具体实施方式
图1是依据本发明一实施例绘示计算机装置100的示意图。计算机装置100可包括处理器110、计数器电路130及基板管理控制器150。处理器110可经配置以处理数字信号,并执行本发明的实施例提出的获取时间戳方法。处理器110的功能可利用如程序单元,如微处理器、微控制器、数字信号处理器(Digital Signal Processor,DSP)芯片、现场可编程门阵列(Field-programmable Gate Array,FPGA)、复杂可编程逻辑装置(ComplexProgrammable Logic Device,CPLD)等实现。
计数器电路130包括至少一计数器131,计数器131可接收计算机装置100的内部时钟信号(Internal Clock)IC。此外,计数器131可响应于接收启动指令on而开始累加计数值CV1,也可响应于接收停止指令SW1而停止累加计数值CV1。计数器电路130的功能可通过复杂可编程逻辑装置、现场可编程门阵列等实现,且启动指令on以及停止指令SW1可以是软件指令(Software Command),本发明并不加以限制。
基板管理控制器150耦接计数器131,并且可作为IPMI管理平台的核心控制器。系统管理软件可通过基板管理控制器150与管理平台系统中的各个装置通信,藉以进行远程的管理。基板管理控制器150可将整个管理平台系统中发生的事件连同时间记录于系统事件日志(System Event Log,SEL)中,以供系统管理者查询。
在本实施例中,处理器110可经配置以产生至少一信号I1。举例而言,信号I1可以是因处理器机器检查错误(CPU Machine Check Error,以下简称MC Error)或存储器无法校正错误(Memory Uncorrectable Error,以下简称Mem Error)而引发或发出的中断(Interrupt)信号。
计数器131可耦接于计数器131对应的信号I1。在启动基板管理控制器150时,基板管理控制器150可发送例如启动指令on至计数器131以启动计数器131,使计数器131开始检测对应计数器131的信号I1。当计数器131检测到信号I1被激活时,计数器131会开始依据内部时钟信号IC的周期进行计数,藉以产生计数值CV1。
当计数器131开始进行计数时,信号I1会经由计数器131传送至基板管理控制器150。传统上,响应于基板管理控制器接收到信号I1,基板管理控制器会将接收到信号I1时的时间戳记录于系统事件日志,以提供系统管理者查询。然而,受限于基板管理控制器本身的运算能力,基板管理控制器记录于系统事件日志上的信号I1的时间戳,往往慢于信号I1实际被接收到的时间,从而致使时间戳的精准度降低。
相对地,在本实施例中,响应于基板管理控制器150接收到信号I1,基板管理控制器150会控制计数器131停止计数,并通过计数器131中的计数值CV1以及停止计数器131的时间点来获取对应信号I1的激活时间点,以将激活时间点作为信号I1的时间戳。具体而言,基板管理控制器150可将停止计数器131的时间点减去内部时钟信号IC的周期乘以计数值CV1的数值,以获得激活时间点,即信号I1的时间戳。
详细而言,请参照图2。图2是依据本发明一实施例绘示计算机装置100内部信号的时序图,需注意的是,图2的时序图仅作为帮助理解本发明的参考范例,并不用以限制本发明。在本实施例中,当启动基板管理控制器150时,基板管理控制器150可在时间点201发送启动指令on至计数器131,使计数器131开始检测对应于计数器131的信号I1是否被激活。在计数器131被启动后,若计算机装置100发生事件,例如处理器发生了机器检查错误,而致使对应于该事件的信号I1(例如:对应于机器检查错误的中断信号)在时间点203被激活时,计数器131会从时间点203开始依据内部时钟信号IC的周期累加计数值CV1,直到计数器131在时间点205接收到来自基板管理控制器150的停止指令SW1为止。
在信号I1经由计数器131传送至基板管理控制器150后,基板管理控制器150会发送停止指令SW1至计数器131,通知计数器131停止计数。接着,计数器131会读取储存于计数器131中的计数值CV1。在图2的实施例中,基板管理控制器150在时间点205发送停止指令SW1至计数器131,并读取出数值为“5”的计数值CV1。
需注意的是,图2的实施例虽是将信号I1的上升边缘作为信号I1被激活的时间点,但本发明并不加以限制,例如,也可将信号I1的下降边缘作为信号I1被激活的时间点。
在基板管理控制器150获得计数值CV1后,基板管理控制器150可将停止计数器131的时间点205减去内部时钟信号IC的周期乘以计数值CV1的数值“5”,其中内部时钟信号IC的周期乘以计数值CV1后的商数会相当接近图2中的时间区间207的值。换言之,基板管理控制器150可将时间点205减去相近于时间区间207的值,藉此获得相当接近时间点203的信号I1的激活时间点。随后,基板管理控制器150可将所述信号I1的激活时间点作为信号I1的时间戳。
图3是依据本发明一实施例绘示另一计算机装置300的示意图。计算机装置300可包括处理器310、计数器电路330及基板管理控制器350,且基板管理控制器350可包括计数器331以及计数器333,其中处理器310、计数器电路330、计数器331与计数器333、基板管理控制器350的功能与构造可分别对应于计算机装置100的处理器110、计数器电路130、计数器131、基板管理控制器150的功能与构造,故在此不再赘述。
计算机装置300与计算机装置100的主要差异在于,计算机装置300的计数器电路330包括两个计数器:计数器331及计数器333。此外,控制器310可发送两个信号I1及I2,信号I1及I2分别对应于计数器331及计数器333。举例而言,信号I1可以是因处理器机器检查错误而发出的MC Error中断信号,而信号I2可以是因存储器无法校正错误而发出的MemError中断信号,但本发明并不加以限制。
基板管理控制器350获取信号I1及信号I2的时间戳的方法与图1实施例中获取信号I1的时间戳的方法相同。当信号I1与信号I2同时或在相当接近的时间点被激活时,基板管理控制器350可通过图1实施例所述的方法获取较精准的信号I1时间戳与信号I2时间戳,例如,信号I1与信号I2的时间戳可精准到毫秒层级。在基板管理控制器350获得信号I1的时间戳与信号I2的时间戳后,基板管理控制器350即可依据信号I1与信号I2各自的时间戳来得知对应信号I1与信号I2的中断事件的确切发生时间点,例如,当信号I1发生时间早于信号I2时,基板管理控制器350可将信号I1的时间戳与信号I2的时间戳记录于系统事件日志中,系统管理者即可通过该些时间戳判断出对应于信号I1的处理器机器检查错误发生的时间早于对应于信号I2的存储器无法校正错误发生的时间,以利于系统管理者进行系统除错。
需注意的是,图3实施例虽然是以处理器310可发送两个信号,且计数器电路330可包括两个计数器331及333为例,但本领域人员应当通晓,处理器可发送的信号数量以及计数器电路可包括的计数器数量可由使用者依据其需求而变动,本发明并不加以限制。
图4是依据本发明一实施例绘示获取时间戳的方法,图4的方法适用于本发明公开的计算机装置100。在步骤S401,启动至少一计数器131,至少一计数器131检测对应的至少一信号I1,以在对应的至少一信号I1激活时依据计算机装置100的内部时钟信号IC进行计数以产生计数值CV1。在步骤S403,控制至少一计数器131停止计数,并通过至少一计数器131中的计数值CV1以及停止至少一计数器131的时间点来获取对应的至少一信号I1的激活时间点,以将激活时间点作为至少一信号I1的时间戳。
图5是依据本发明一实施例绘示另一获取时间戳的方法,图5的方法适用于本发明公开的计算机装置300。在步骤S501,启动第一计数器331及第二计数器333,第一计数器331及第二计数器333分别检测各自对应的第一信号I1及第二信号I2,以分别在对应的第一信号I1及第二信号I2激活时依据计算机装置300的内部时钟信号IC进行计数以分别产生第一计数值CV1及第二计数值CV2。在步骤S503,控制第一计数器331及第二计数器333停止计数,并通过第一计数器331中的第一计数值CV1以及停止第一计数器331的时间点来获取对应的第一信号I1的第一激活时间点,并通过第二计数器333中的第二计数值CV2以及停止第二计数器333的时间点来获取对应的第二信号I2的第二激活时间点,以分别将第一激活时间点及第二激活时间点作为第一信号I1及第二信号I2的时间戳。在步骤S505,依据每个信号各自的时间戳来得知对应每个信号的中断事件的确切发生时间点。
综上所述,本发明藉由计数器辅助基板管理控制器记录事件发生的时间戳,可使计算机装置在记录事件发生的时间戳时,不会因为基板管理控制器本身的运算能力不足而影响时间戳的精确度。通过计数器中的计数值以及停止计数器的时间点来获取对应信号的激活时间点,无论基板管理控制器的固件提早或延后去读取计数器电路上的计数值,都不会影响到所获取激活时间点的准确度。如此,当多个事件同时发生或发生时间点非常相近时,系统事件日志仍能非常精准地记录各事件的时间戳,帮助系统管理者判断各个事件发生的先后顺序。
虽然本发明已以实施例公开如上,然而其并非用以限定本发明,任何所属技术领域中的普通技术人员,在不脱离本发明的精神和范围的情况下,应当可作些许的更动与润饰,故本发明的保护范围应当视所附的权利要求书所界定者为准。

Claims (8)

1.一种计算机装置,所述计算机装置包括:
处理器,所述处理器产生至少一信号;
计数器电路,所述计数器电路包括至少一计数器,所述至少一计数器耦接对应的所述至少一信号,且所述至少一计数器接收所述计算机装置中的内部时钟信号;以及
基板管理控制器,所述基板管理控制器耦接所述至少一计数器,
其中,所述基板管理控制器启动所述至少一计数器,所述至少一计数器检测对应的所述至少一信号,以在对应的所述至少一信号激活时依据所述内部时钟信号进行计数以产生计数值,
并且,所述基板管理控制器控制所述至少一计数器停止计数,并通过所述至少一计数器中的所述计数值以及停止所述至少一计数器的时间点来获取对应的所述至少一信号的激活时间点,以将所述激活时间点作为所述至少一信号的时间戳;
其中所述基板管理控制器将停止所述至少一计数器的时间点减去所述内部时钟信号的周期乘以所述计数值的数值,以获得所述激活时间点。
2.如权利要求1所述的计算机装置,其中所述至少一信号为所述处理器发出的中断信号。
3.如权利要求1所述的计算机装置,其中所述计数器电路以复杂可编程逻辑装置、现场可编程门阵列来实现。
4.如权利要求1所述的计算机装置,其中所述基板管理控制器依据每个所述至少一信号各自的时间戳来得知对应每个所述至少一信号的中断事件的确切发生时间点。
5.一种获取时间戳的方法,适用于计算机装置,所述方法包括:
启动至少一计数器,所述至少一计数器检测对应的至少一信号,以在对应的所述至少一信号激活时依据所述计算机装置的内部时钟信号进行计数以产生计数值;以及
控制所述至少一计数器停止计数,并通过所述至少一计数器中的所述计数值以及停止所述至少一计数器的时间点来获取对应的所述至少一信号的激活时间点,以将所述激活时间点作为所述至少一信号的时间戳;
所述方法还包括:
将停止所述至少一计数器的时间点减去所述内部时钟信号的周期乘以所述计数值的数值,以获得所述激活时间点。
6.如权利要求5所述的方法,其中所述至少一信号为所述计算机装置中的处理器发出的中断信号。
7.如权利要求5所述的方法,其中所述计数器以复杂可编程逻辑装置、现场可编程门阵列来实现。
8.如权利要求5所述的方法,所述方法还包括:
依据每个所述至少一信号各自的时间戳来得知对应每个所述至少一信号的中断事件的确切发生时间点。
CN201710433842.XA 2017-05-25 2017-06-09 获取时间戳的方法以及计算机装置 Active CN108932007B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW106117334 2017-05-25
TW106117334A TWI632461B (zh) 2017-05-25 2017-05-25 獲取時間戳記的方法以及使用該方法的電腦裝置

Publications (2)

Publication Number Publication Date
CN108932007A CN108932007A (zh) 2018-12-04
CN108932007B true CN108932007B (zh) 2021-05-11

Family

ID=63960014

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710433842.XA Active CN108932007B (zh) 2017-05-25 2017-06-09 获取时间戳的方法以及计算机装置

Country Status (3)

Country Link
US (1) US10496128B2 (zh)
CN (1) CN108932007B (zh)
TW (1) TWI632461B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10809760B1 (en) * 2018-10-29 2020-10-20 Facebook, Inc. Headset clock synchronization
CN111193567B (zh) * 2018-11-14 2023-09-26 深圳市中兴微电子技术有限公司 一种时间同步的方法、设备及存储介质
CN112148065A (zh) * 2019-06-28 2020-12-29 华为技术有限公司 一种时间同步的方法和服务器
CN113157046B (zh) * 2021-03-25 2023-03-28 山东英信计算机技术有限公司 一种服务器bmc时间管理方法、装置及系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1860427A (zh) * 2003-08-07 2006-11-08 英特尔公司 事件时间标记
CN105429725A (zh) * 2015-11-17 2016-03-23 中南大学 一种基于sopc组网的亚微秒级时钟同步方法及系统
CN105717979A (zh) * 2016-01-29 2016-06-29 山东鲁能智能技术有限公司 基于时间戳和计数器的时钟装置及其实现方法
CN106301656A (zh) * 2016-08-30 2017-01-04 北京飞利信电子技术有限公司 一种提高时间戳测量精度的方法及装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7124332B2 (en) * 2003-06-30 2006-10-17 Intel Corporation Failure prediction with two threshold levels
US7545794B2 (en) * 2003-08-14 2009-06-09 Intel Corporation Timestamping network controller for streaming media applications
US7500152B2 (en) * 2003-12-05 2009-03-03 Freescale Semiconductor, Inc. Apparatus and method for time ordering events in a system having multiple time domains
TWI273367B (en) * 2004-10-01 2007-02-11 Fortune Semiconductor Corp Method and device for calibrating monitor clocks
US7543173B2 (en) * 2005-08-02 2009-06-02 Hewlett-Packard Development Company, L.P. Timestamp generator
TW201117102A (en) * 2009-11-02 2011-05-16 Inventec Corp Method for self-diagnosing system management interrupt handler
US8700943B2 (en) * 2009-12-22 2014-04-15 Intel Corporation Controlling time stamp counter (TSC) offsets for mulitple cores and threads
US8583957B2 (en) * 2010-07-27 2013-11-12 National Instruments Corporation Clock distribution in a distributed system with multiple clock domains over a switched fabric
CN102736967A (zh) * 2011-04-13 2012-10-17 鸿富锦精密工业(深圳)有限公司 看门狗计时器测试系统及方法
EP2645200B1 (de) * 2012-03-29 2017-06-14 dSPACE digital signal processing and control engineering GmbH Verfahren und Datenverarbeitungsanlage zum Bereitstellen eines Zeitstempels
JP5488634B2 (ja) * 2012-03-29 2014-05-14 日本電気株式会社 情報処理装置、管理コントローラ、システム時刻同期方法、及びプログラム
US9201821B2 (en) * 2012-09-27 2015-12-01 Apple Inc. Interrupt timestamping
US20170041688A1 (en) * 2013-11-12 2017-02-09 Qualcomm Incorporated Apparatus and methods for timestamping in a system synchronizing controller and sensors
TWI549449B (zh) * 2014-11-12 2016-09-11 宏碁股份有限公司 網路連線維護方法及電腦系統
US9904637B2 (en) * 2014-11-26 2018-02-27 Qualcomm Incorporated In-band interrupt time stamp

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1860427A (zh) * 2003-08-07 2006-11-08 英特尔公司 事件时间标记
TWI279673B (en) * 2003-08-07 2007-04-21 Intel Corp Method, apparatus and system for stamping an event with a time stamp
CN105429725A (zh) * 2015-11-17 2016-03-23 中南大学 一种基于sopc组网的亚微秒级时钟同步方法及系统
CN105717979A (zh) * 2016-01-29 2016-06-29 山东鲁能智能技术有限公司 基于时间戳和计数器的时钟装置及其实现方法
CN106301656A (zh) * 2016-08-30 2017-01-04 北京飞利信电子技术有限公司 一种提高时间戳测量精度的方法及装置

Also Published As

Publication number Publication date
TWI632461B (zh) 2018-08-11
CN108932007A (zh) 2018-12-04
US10496128B2 (en) 2019-12-03
US20180341285A1 (en) 2018-11-29
TW201901448A (zh) 2019-01-01

Similar Documents

Publication Publication Date Title
CN108932007B (zh) 获取时间戳的方法以及计算机装置
US8510587B2 (en) Time synchronization system and server using a baseboard management controller acquiring time signals to record occurrence time of system logs before than host system
US7788520B2 (en) Administering a system dump on a redundant node controller in a computer system
CN103577298A (zh) 基板管理控制器监控系统及方法
US20100095138A1 (en) Computer start-up timing control device and method thereof
TW201415213A (zh) 故障自檢系統及方法
TW201944271A (zh) 記錄事件的電子裝置及其方法
JP6116319B2 (ja) リアルタイムシステムでタイムスタンプを形成する方法、データ処理装置、コンピュータプログラム製品、および、ディジタル記憶媒体
WO2018166418A1 (zh) 一种网络校时方法及装置
CN113868101B (zh) 一种服务器时序检测方法、装置及系统
JP2004199410A (ja) 履歴記録装置及び方法
US11263112B2 (en) Method and apparatus for evaluating quality of software running environment of device
JP2012128552A (ja) 情報処理装置および情報処理装置の時刻同期方法
US10955872B2 (en) System and method to retain baseboard management controller real-time clock time during BMC reboot
TWI771759B (zh) 電源故障監測方法、裝置、電子設備及存儲介質
CN110096414A (zh) 一种服务器监控方法、装置、设备及介质
CN111447333B (zh) Tdm总线故障检测方法及装置、设备、可读存储介质
CN110532160B (zh) 一种bmc记录服务器系统热重启事件的方法
CN107621995B (zh) 一种防止连续触发重启键导致bmc挂死的系统及方法
CN113377156A (zh) 一种rtc时钟准确性验证方法和装置
CN114189305B (zh) 一种时间同步方法、装置、设备及可读存储介质
CN116701338A (zh) 日志时间修正方法、装置、电子设备及存储介质
US20230259156A1 (en) Estimation of Event Generation Times to Synchronize Recordation Data
CN117389819B (zh) 一种热插拔报错方法、处理器架构、设备以及存储介质
TW200821794A (en) Method for updating the timing of a baseboard management controller

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant