CN108804362A - 串口批量数据传输方法、装置及存储介质 - Google Patents

串口批量数据传输方法、装置及存储介质 Download PDF

Info

Publication number
CN108804362A
CN108804362A CN201810588569.2A CN201810588569A CN108804362A CN 108804362 A CN108804362 A CN 108804362A CN 201810588569 A CN201810588569 A CN 201810588569A CN 108804362 A CN108804362 A CN 108804362A
Authority
CN
China
Prior art keywords
serial ports
batch data
data
batch
receives
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810588569.2A
Other languages
English (en)
Inventor
张寒冰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Institute of Radio Measurement
Original Assignee
Beijing Institute of Radio Measurement
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Institute of Radio Measurement filed Critical Beijing Institute of Radio Measurement
Priority to CN201810588569.2A priority Critical patent/CN108804362A/zh
Publication of CN108804362A publication Critical patent/CN108804362A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明公开了一种串口批量数据传输方法、装置及存储介质,包括:根据运行环境确定串口批量数据接收频率;根据串口批量数据接收频率和串口波特率,确定数据接收缓冲区大小;串口批量数据接收和串口批量数据处理进行流水线并行工作;根据串口设定的工作状态,串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作。方法还包括串口批量数据传输采用差错控制和数据重传,以及使用DMA方式进行传输。另外,本发明公开的装置包括初始化模块、接收模块、处理模块和发送模块。相比于现有技术,本发明达到了较少占用系统资源,提高串口批量数据传输可靠性的技术效果。

Description

串口批量数据传输方法、装置及存储介质
技术领域
本发明涉及串口通信领域,尤其涉及一种串口批量数据传输方法、装置及存储介质。
背景技术
在现代的通信技术中,串口通信开发难度小,物理上只需要三根电缆RxD、TxD和GND的连接即可实现串口通信,大部分现有设备上都集成了串口,因此串口通信有广泛的应用基础。在工程实践中,串口本身校验方法比较简单,因此误码率相对较高。另一方面,大多数串口通信应用都是采用接收中断的方式来完成串口数据的接收,适用于数据量较小应用场景。对于串口批量数据的传输,中断方式会造成系统频繁切换至串口接收中断,造成占用系统的资源过多。
鉴于此,本发明的目的在于提供一种串口批量数据传输方法、装置及存储介质,根据系统环境确定串口批量数据接收查询机制,较少占用系统资源,同时增加数据传输的差错控制,以提高串口批量数据的传输可靠性。
发明内容
为了解决上述技术问题,本发明的目的在于提供一种串口批量数据传输方法、装置及存储介质,以缓解现有技术存在的问题。
第一方面,本发明提供了一种串口批量数据传输方法,包括:根据运行环境确定串口批量数据接收频率;根据串口批量数据接收频率和串口波特率,确定数据接收缓冲区大小;串口批量数据接收和串口批量数据处理进行流水线并行工作;根据串口设定的工作状态,串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作。
进一步地,根据运行环境确定串口批量数据接收频率包括:在分时操作系统环境下,串口批量数据接收频率由分时操作系统最小定时周期确定;在实时操作系统环境下,串口批量数据接收频率由实时操作系统任务周期确定;在无操作系统环境下,串口批量数据接收频率根据系统时钟的精度确定。。
进一步地,串口批量数据接收和串口批量数据处理进行流水线并行工作,还包括:串口批量数据接收和串口批量数据处理采用共享数据结构或消息通信机制实现数据传递,以进行流水线并行工作。
可选地,包括:串口批量数据传输采用差错控制和数据重传。
可选地,还包括:串口批量数据使用DMA方式进行传输。
第二方面,本发明提供了一种串口批量数据传输装置,包括:初始化模块,根据运行环境确定串口批量数据接收频率,根据串口批量数据接收频率和波特率,确定数据接收缓冲区大小;接收模块,接收串口批量数据;处理模块,处理串口批量数据,串口批量数据接收和串口批量数据处理进行流水线并行工作;发送模块,发送串口批量数据,根据串口设定的工作状态,串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作。
可选地,包括:差错控制模块,串口批量数据传输采用差错控制和数据重传。
可选地,还包括:DMA模块:串口批量数据使用DMA方式进行传输。
第三方面,本发明提供了一种串口批量数据传输装置,包括:处理器;用于存储处理器可执行指令的存储器;其中,处理器被配置为:根据运行环境确定串口批量数据接收频率;根据串口批量数据接收频率和串口波特率,确定数据接收缓冲区大小;串口批量数据接收和串口批量数据处理进行流水线并行工作;根据串口设定的工作状态,串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作。
第四方面,本发明提供了一种计算机可读存储介质,其上存储有计算机程序指令,该程序指令被处理器执行时实现第一方面所提供的串口批量数据传输方法的步骤。
本发明提供的技术方案可以包括以下有益效果:根据运行环境确定串口批量数据接收频率;根据串口批量数据接收频率和串口波特率,确定数据接收缓冲区大小;串口批量数据接收和串口批量数据处理进行流水线并行工作;根据串口设定的工作状态,串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作。这样,本发明提供的串口批量数据传输方法,达到了较少占用系统资源,提高串口批量数据传输可靠性的技术效果。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一种实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明第一实施例的一种串口批量数据传输方法流程图;
图2是本发明第二实施例的一种串口批量数据传输装置结构示意图;
图3是本发明第三实施例的一种串口批量数据传输装置结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的技术方案进行清楚、完整地描述,所描述的实施例是本发明一部分实施例,而不是全部的实施例。
实施例一:
图1是本发明第一实施例的一种串口批量数据传输方法流程图,如图1所示,该方法包括如下两个步骤。
步骤S101:确定串口批量数据接收频率和数据接收缓冲区大小。具体地,根据运行环境确定串口批量数据接收频率;根据串口批量数据接收频率和串口波特率,确定数据接收缓冲区大小。确定串口批量数据接收频率详细方法包括:在分时操作系统环境下,串口批量数据接收频率由分时操作系统最小定时周期确定;在实时操作系统环境下,串口批量数据接收频率由实时操作系统任务周期确定;在无操作系统环境下,串口批量数据接收频率根据系统时钟的精度确定。
在一个可选的实施例中,串口批量数据传输使用分时操作系统Windows,由于Windows系统的最小定时周期为16毫秒,定时间隔为16毫秒的整倍数才能得到精确的时间。因此设定串口批量数据接收频率为间隔16毫秒,即每16毫秒查询1次是否有串口数据到达。
在另一个可选的实施例中,串口批量数据传输使用实时操作系统VxWorks,任务调度机制采用时间片轮转,任务周期为5毫秒。在此环境中设定串口批量数据接收频率为间隔5毫秒,即每5毫秒查询1次是否有串口数据到达。
在另一个可选的实施例中,串口批量数据传输运行在无操作系统的环境中,系统外接12MHz的晶振,其最大的定时间隔为65.536毫秒。为了确保时间精度,设定串口批量数据接收频率为间隔8.192毫秒,即每8.192毫秒查询1次是否有串口数据到达。
数据接收缓冲区大小,由串口批量数据接收频率和串口波特率确定。在一个可选的实施例中,串口波特率为9600bps,串口批量数据接收频率为间隔16毫秒,理论上16毫秒能收到的最大数据量为9600bps×0.016秒,即153.6bit的数据,则数据接收缓冲区最小设定为20字节。
步骤S102:串口批量数据接收、处理和发送。具体地,串口批量数据接收和串口批量数据处理进行流水线并行工作;根据串口设定的工作状态,串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作。还包括:串口批量数据接收和串口批量数据处理采用共享数据结构或消息通信机制实现数据传递,以进行流水线并行工作。
在一个可选的实施例中,串口批量数据接收和串口批量数据处理处于不同的线程,两个线程并行工作。串口批量数据接收线程收到数据后,以线程间的消息或线程间的共享数据机制,将数据传送到串口批量数据处理线程进行处理。在另一个可选的实施例中,串口批量数据接收和串口批量数据处理处于不同的任务,两个任务并行工作,串口批量数据接收任务收到数据后,以共享数据机制传送给串口批量数据处理任务。
在一个可选的实施例中,串口设定的工作状态为半双工方式,则串口批量数据接收和串口批量数据发送互斥并行工作,两者采用信号量机制进行互斥运行。在另一个可选的实施例中,串口设定的工作状态为全双工方式,则串口批量数据接收和串口批量数据发送并行工作。
可选地,包括:串口批量数据传输采用差错控制和数据重传。
在一个可选的实施例中,串口批量数据传输采用CRC检验,如果传输的数据出现错误,即校验不通过,则需要重新传送该数据。
可选地,还包括:串口批量数据使用DMA方式进行传输。
在一个可选的实施例中,在系统中设置DMA控制器以支持串口批量数据的传输。在DMA方式下,不需要占用系统的处理器资源,适于串口数据的批量传输。
实施例二:
本发明实施例提供了一种串口批量数据传输装置,该装置主要用于执行本发明实施例上述内容所提供的串口批量数据传输方法,以下对本发明实施例提供的串口批量数据传输装置做具体介绍。
图2是本发明第二实施例的一种串口批量数据传输装置的结构示意图。如图2所示,该串口批量数据传输装置200包括以下模块。
初始化模块201,根据运行环境确定串口批量数据接收频率,根据串口批量数据接收频率和波特率,确定数据接收缓冲区大小;
接收模块202,接收串口批量数据;
处理模块203,处理串口批量数据,串口批量数据接收和串口批量数据处理进行流水线并行工作;
发送模块204,发送串口批量数据,根据串口设定的工作状态,串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作;
可选地包括:差错控制模块205,串口批量数据传输采用差错控制和数据重传。
可选地还包括:DMA模块206,串口批量数据使用DMA方式进行传输。
实施例三:
本发明实施例还提供了一种串口批量数据传输装置。如图3所示,该实施例的串口批量数据传输装置300包括:处理器301、存储器302、串口303,以及存储在存储器302中并可在处理器301上运行的计算机程序,例如该程序用于在串口303进行批量数据传输。处理器301执行计算机程序时实现上述各个串口批量数据传输方法实施例中的步骤,例如图1所示的步骤S101和S102。或者,处理器301执行计算机程序时实现上述各装置实施例中各模块的功能,例如图2中的模块以在串口303进行批量数据传输。
示例性的,所述计算机程序可以被分割成一个或多个模块,所述一个或者多个模块被存储在所述存储器302中,并由所述处理301器执行,以完成本发明。所述一个或多个模块可以是能够完成特定功能的一系列计算机程序指令段,该指令段用于描述所述计算机程序在所述串口批量数据传输装置中的执行过程。例如,所述计算机程序可以被分割成初始化模块、接收模块、处理模块和发送模块,各模块具体功能如下:初始化模块,根据运行环境确定串口批量数据接收频率,根据串口批量数据接收频率和波特率,确定数据接收缓冲区大小;接收模块,接收串口批量数据;处理模块,处理串口批量数据,串口批量数据接收和串口批量数据处理进行流水线并行工作;发送模块,发送串口批量数据,根据串口设定的工作状态,串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作。
所述串口批量数据传输装置可以是单片机系统、桌上型计算机、笔记本、掌上电脑及云端服务器等计算设备。所述串口批量数据传输装置可包括,但不仅限于,处理器、存储器。本领域技术人员可以理解,所述示意图仅仅是串口批量数据传输装置的示例,并不构成对串口批量数据传输装置的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件,例如所述串口批量数据传输装置还可以包括输入输出设备、总线等。
所称处理器可以是微控制单元(Microcontroller Unit,MCU),中央处理单元(Central Processing Unit,CPU),还可以是其他通用处理器、数字信号处理器(DigitalSignal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等,所述处理器是所述串口批量数据传输装置的控制中心,利用各种接口和线路连接整个串口批量数据传输装置的各个部分。
所述存储器可用于存储所述计算机程序和/或模块,所述处理器通过运行或执行存储在所述存储器内的计算机程序和/或模块,以及调用存储在存储器内的数据,实现所述串口批量数据传输装置的各种功能。所述存储器可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序(比如声音播放功能、图像播放功能等)等;存储数据区可存储根据手机的使用所创建的数据(比如音频数据、电话本等)等。此外,存储器可以包括高速随机存取存储器,还可以包括非易失性存储器,例如硬盘、内存、插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)、至少一个磁盘存储器件、闪存器件、或其他易失性固态存储器件。
实施例四:
串口批量数据传输装置集成的模块如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实现上述实施例方法中的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,所述计算机程序包括计算机程序代码,所述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。所述计算机可读介质可以包括:能够携带所述计算机程序代码的任何实体或装置、记录介质、U盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、电载波信号、电信信号以及软件分发介质等。需要说明的是,所述计算机可读介质包含的内容可以根据司法管辖区内立法和专利实践的要求进行适当的增减,例如在某些司法管辖区,根据立法和专利实践,计算机可读介质不包括电载波信号和电信信号。
最后应说明的是:以上所述实施例,仅为本发明的具体实施方式,用以说明本发明的技术方案,而非对其限制,本发明的保护范围并不局限于此,尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本发明实施例技术方案的精神和范围,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (10)

1.一种串口批量数据传输方法,其特征在于,包括:
根据运行环境确定串口批量数据接收频率;
根据所述串口批量数据接收频率和串口波特率,确定数据接收缓冲区大小;
所述串口批量数据接收和串口批量数据处理进行流水线并行工作;
根据所述串口设定的工作状态,所述串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作。
2.根据权利要求1所述的方法,其特征在于,所述的根据运行环境确定串口批量数据接收频率包括:
在分时操作系统环境下,所述串口批量数据接收频率由所述分时操作系统最小定时周期确定;在实时操作系统环境下,所述串口批量数据接收频率由所述实时操作系统任务周期确定;在无操作系统环境下,所述串口批量数据接收频率根据系统时钟的精度确定。
3.根据权利要求1所述的方法,其特征在于,所述的串口批量数据接收和串口批量数据处理进行流水线并行工作,还包括:
所述串口批量数据接收和串口批量数据处理采用共享数据结构或消息通信机制实现数据传递,以进行流水线并行工作。
4.根据权利要求1所述的方法,其特征在于,包括:所述串口批量数据传输采用差错控制和数据重传。
5.根据权利要求1所述的方法,其特征在于,还包括:所述串口批量数据使用DMA方式进行传输。
6.一种串口批量数据传输装置,其特征在于,包括:
初始化模块,根据运行环境确定串口批量数据接收频率,根据所述串口批量数据接收频率和波特率,确定数据接收缓冲区大小;
接收模块,接收所述串口批量数据;
处理模块,处理所述串口批量数据,所述串口批量数据接收和串口批量数据处理进行流水线并行工作;
发送模块,发送所述串口批量数据,根据所述串口设定的工作状态,所述串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作。
7.根据权利要求6所述的装置,其特征在于,还包括:
差错控制模块,所述串口批量数据传输采用差错控制和数据重传。
8.根据权利要求6所述的装置,其特征在于,还包括:
DMA模块:所述串口批量数据使用DMA方式进行传输。
9.一种串口批量数据传输装置,其特征在于,包括:
处理器;
用于存储处理器可执行指令的存储器;
其中,所述处理器被配置为:根据运行环境确定串口批量数据接收频率;根据所述串口批量数据接收频率和串口波特率,确定数据接收缓冲区大小;所述串口批量数据接收和串口批量数据处理进行流水线并行工作;根据所述串口设定的工作状态,所述串口批量数据接收和串口批量数据发送并行工作,或互斥并行工作。
10.一种计算机可读存储介质,其上存储有计算机程序指令,其特征在于,该程序指令被处理器执行时实现权利要求1~5中任一项所述方法的步骤。
CN201810588569.2A 2018-06-08 2018-06-08 串口批量数据传输方法、装置及存储介质 Pending CN108804362A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810588569.2A CN108804362A (zh) 2018-06-08 2018-06-08 串口批量数据传输方法、装置及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810588569.2A CN108804362A (zh) 2018-06-08 2018-06-08 串口批量数据传输方法、装置及存储介质

Publications (1)

Publication Number Publication Date
CN108804362A true CN108804362A (zh) 2018-11-13

Family

ID=64088031

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810588569.2A Pending CN108804362A (zh) 2018-06-08 2018-06-08 串口批量数据传输方法、装置及存储介质

Country Status (1)

Country Link
CN (1) CN108804362A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110633233A (zh) * 2019-06-28 2019-12-31 中国船舶重工集团公司第七0七研究所 一种基于流水线的dma数据传输处理方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102023957A (zh) * 2009-09-18 2011-04-20 联芯科技有限公司 Usb接口模拟多串口传输数据的方法及usb复合设备
CN103684949A (zh) * 2013-12-19 2014-03-26 北京遥测技术研究所 一种高精度波特率通用串口
CN206003081U (zh) * 2016-07-11 2017-03-08 湖南航天捷诚电子装备有限责任公司 一种工业计算机的同步串口协处理管理装置及工业计算机
CN106776393A (zh) * 2016-12-26 2017-05-31 北京旋极信息技术股份有限公司 一种无中断的串口数据接收方法和装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102023957A (zh) * 2009-09-18 2011-04-20 联芯科技有限公司 Usb接口模拟多串口传输数据的方法及usb复合设备
CN103684949A (zh) * 2013-12-19 2014-03-26 北京遥测技术研究所 一种高精度波特率通用串口
CN206003081U (zh) * 2016-07-11 2017-03-08 湖南航天捷诚电子装备有限责任公司 一种工业计算机的同步串口协处理管理装置及工业计算机
CN106776393A (zh) * 2016-12-26 2017-05-31 北京旋极信息技术股份有限公司 一种无中断的串口数据接收方法和装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110633233A (zh) * 2019-06-28 2019-12-31 中国船舶重工集团公司第七0七研究所 一种基于流水线的dma数据传输处理方法

Similar Documents

Publication Publication Date Title
CN110750341B (zh) 任务调度方法、装置、系统、终端设备及存储介质
CN110309088B (zh) Zynq fpga芯片及其数据处理方法、存储介质
CN111901164B (zh) Ocp nic网卡的适配控制方法、装置、设备及系统
CN106970886A (zh) 使用第二协议的扩展功能结构来控制第一协议的物理链路
CN108563518A (zh) 主从机通信方法、装置、终端设备及存储介质
CN108845897A (zh) 串口通信调试方法、装置及存储介质
CN108279927A (zh) 可调整指令优先级的多通道指令控制方法及系统、控制器
CN112463651A (zh) Qspi控制器,图像处理器及闪存访问方法
CN103885840A (zh) 一种基于AXI4总线的FCoE协议加速引擎IP核
CN108628784A (zh) 串行通信器及串行通信系统
CN111294413A (zh) 一种互联网协议ip地址的确定方法、装置和可读介质
CN116243853A (zh) 数据传输方法、装置、电子设备及非易失性存储介质
CN115643318A (zh) 命令执行方法、装置、设备及计算机可读存储介质
CN112202600B (zh) 一种多节点单主机与多主机通信自动切换装置及方法
CN108804362A (zh) 串口批量数据传输方法、装置及存储介质
CN110659143B (zh) 一种容器间的通讯方法、装置及电子设备
CN106933646B (zh) 一种创建虚拟机的方法及装置
CN108055186B (zh) 一种主从处理器通信方法及装置
CN117631974A (zh) 跨越基于存储器的通信队列的多信道接口的存取请求重新排序
CN111444129B (zh) Mdb数据传输的方法及终端设备
CN112131011B (zh) 用于管理资源的方法、计算设备和计算机可读存储介质
CN111371799B (zh) Mctp控制器收发数据的控制方法、装置及设备
CN114637574A (zh) 基于半虚拟化设备的数据处理方法、装置和系统
CN209690899U (zh) 基于usb的fpga通信控制装置及fpga
WO2017054514A1 (zh) 导频的配置方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20181113

RJ01 Rejection of invention patent application after publication