CN108733135B - 极低功耗实时时钟电路及控制方法 - Google Patents
极低功耗实时时钟电路及控制方法 Download PDFInfo
- Publication number
- CN108733135B CN108733135B CN201810473192.6A CN201810473192A CN108733135B CN 108733135 B CN108733135 B CN 108733135B CN 201810473192 A CN201810473192 A CN 201810473192A CN 108733135 B CN108733135 B CN 108733135B
- Authority
- CN
- China
- Prior art keywords
- circuit
- control circuit
- counting
- data storage
- power consumption
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/14—Time supervision arrangements, e.g. real time clock
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3237—Power saving characterised by the action undertaken by disabling clock generation or distribution
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Electric Clocks (AREA)
- Power Sources (AREA)
Abstract
本发明公开了一种极低功耗实时时钟电路,包括计数电路、逻辑控制电路、接口控制电路及数据存储电路,逻辑控制电路通过第一电源供电,计数电路、接口控制电路及数据存储电路通过第二电源供电;逻辑控制电路用于接收芯片系统发送的时间信息,再将时间信息转换为极低功耗实时时钟电路所需要的格式,并将转换后的时间信息发送至接口控制电路;接口控制电路用于将时间信息发送至数据存储电路进行存储;数据存储电路用于存储时间信息。本发明还公开了一种基于极低功耗实时时钟电路的控制方法。本发明对低功耗实时时钟电路进行多层次重构,划分不同功能电路,并采用不同电源和驱动时钟来实现实时时钟电路,从而最大限度的降低实时时钟电路工作时的功耗。
Description
技术领域
本发明涉及电子电路技术领域,尤其涉及一种极低功耗实时时钟电路及一种基于极低功耗实时时钟电路的控制方法。
背景技术
现在大多数的MCU(Microcontroller Unit,微控制单元)芯片中,经常需要用到RTC(Real Time Clock,实时时钟),用于满足在一定工作条件下实现计时需求,并且在实时时钟计时过程中所需要的功耗越低越好,应用于电池供电的设备中,可极大降低系统功耗。
现有技术中,实时时钟电路全部处于同一个电源供电域内,并且在电路设计中采用同一个时钟作为电路触发时钟以保证电路正常工作。但是,在实际应用中,实时时钟电路中的各个功能模块并不是全部都需要不间断供电,因此,若所有功能模块均处于同一个电源供电域内,则容易形成电量的浪费,大大提供了系统的功耗。
发明内容
本发明所要解决的技术问题在于,提供一种极低功耗实时时钟电路及基于极低功耗实时时钟电路的控制方法,可对低功耗实时时钟电路进行多层次重构以划分不同功能电路,并采用不同电源来实现实时时钟电路,从而最大限度的降低实时时钟电路工作时的功耗。
为了解决上述技术问题,本发明提供了一种极低功耗实时时钟电路,包括计数电路、逻辑控制电路、接口控制电路及数据存储电路,所述逻辑控制电路通过第一电源供电,所述计数电路、接口控制电路及数据存储电路通过第二电源供电;所述逻辑控制电路用于接收芯片系统发送的时间信息,再将时间信息转换为极低功耗实时时钟电路所需要的格式,并将转换后的时间信息发送至接口控制电路;所述接口控制电路用于将时间信息发送至数据存储电路进行存储;所述数据存储电路用于存储时间信息。
作为上述方案的改进,所述计数电路用于采集外部设备的计数信息并将计数信息发送至数据存储电路;所述逻辑控制电路还用于将时间信息及计数信息发送给芯片系统;所述数据存储电路还用于发送时间信息至计数电路进行更新,存储计数信息,将时间信息及计数信息转发至逻辑控制电路。
作为上述方案的改进,所述计数电路与外部晶体振荡器连接,并采用外部晶体振荡器作为工作时钟。
作为上述方案的改进,所述第一电源为可掉电电源。
作为上述方案的改进,所述第二电源由电池供电。
相应地,本发明还提供了一种基于极低功耗实时时钟电路的控制方法,其中,所述极低功耗实时时钟电路包括计数电路、逻辑控制电路、接口控制电路及数据存储电路,所述逻辑控制电路通过第一电源供电,所述计数电路、接口控制电路及数据存储电路通过第二电源供电,所述极低功耗实时时钟控制方法包括:所述逻辑控制电路接收芯片系统发送的时间信息,再将时间信息转换为极低功耗实时时钟电路所需要的格式,并将转换后的时间信息发送至接口控制电路;所述接口控制电路将时间信息发送至数据存储电路进行存储。
作为上述方案的改进,所述基于极低功耗实时时钟电路的控制方法还包括:若需要更新时间,所述数据存储电路发送时间信息至计数电路进行更新;所述计数电路采集外部设备的计数信息并将计数信息发送至数据存储电路;所述数据存储电路将时间信息及计数信息转发至逻辑控制电路;所述逻辑控制电路将时间信息及计数信息发送给芯片系统。
作为上述方案的改进,所述计数电路与外部晶体振荡器连接,并采用外部晶体振荡器作为工作时钟。
作为上述方案的改进,所述第一电源为可掉电电源。
作为上述方案的改进,所述第二电源由电池供电。
实施本发明,具有如下有益效果:
本发明通过对低功耗实时时钟电路进行多层次重构,精细划分不同功能电路(计数电路、逻辑控制电路、接口控制电路及数据存储电路),并通过不同功能电路(计数电路、逻辑控制电路、接口控制电路及数据存储电路)采用不同电源(第一电源及第二电源)和驱动时钟(外部晶体振荡器、workclk)来实现低成本的极低功耗实时时钟电路,从而最大限度的降低实时时钟电路工作时的功耗。
具体地,本发明将逻辑控制电路放置于第一电源中进行独立供电处理,且第一电源为可掉电电源,即第一电源在芯片系统中可以掉电,从而满足芯片系统的低功耗模式要求,进一步降低芯片功耗;同时,本发明将计数电路、接口控制电路及数据存储电路放置于第二电源中,且第二电源由电池供电,以保证计数电路、接口控制电路及数据存储电路一直处于有电状态,并且数据存储电路还可以保存一些芯片掉电后不希望丢失的信息。从而实现本发明极低功耗实时时钟电路在配合芯片系统掉电模式下可以达到极低功耗,从而大大降低具有实时时钟功能的芯片系统整体功耗。
附图说明
图1是本发明极低功耗实时时钟电路结构示意图;
图2是本发明基于极低功耗实时时钟电路的控制方法的第一实施例流程图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述。仅此声明,本发明在文中出现或即将出现的上、下、左、右、前、后、内、外等方位用词,仅以本发明的附图为基准,其并不是对本发明的具体限定。
参见图1,图1显示了本发明极低功耗实时时钟电路的具体结构,其包括计数电路1、逻辑控制电路2、接口控制电路3及数据存储电路4。所述逻辑控制电路2通过第一电源供电,所述计数电路1、接口控制电路3及数据存储电路4通过第二电源供电。
需要说明的是,在极低功耗实时时钟电路进行计数工作期间,只有计数电路1中极少电路在工作,而接口控制电路3和数据存储电路4在芯片系统不进行信息交互时没有动态功耗消耗,逻辑控制电路2是可以掉电的。与现实技术不同的是,本发明将逻辑控制电路2放置于第一电源中进行独立供电处理,且第一电源为可掉电电源,即第一电源在芯片系统中可以掉电,从而满足芯片系统的低功耗模式要求,进一步降低芯片功耗;同时,本发明将计数电路1、接口控制电路3及数据存储电路4放置于第二电源中,且第二电源由电池供电,以保证计数电路1、接口控制电路3及数据存储电路4一直处于有电状态,并且数据存储电路4还可以保存一些芯片掉电后不希望丢失的信息。从而实现本发明极低功耗实时时钟电路在配合芯片系统掉电模式下可以达到极低功耗,从而大大降低具有实时时钟功能的芯片系统整体功耗。具体地:
计数电路1,是整个极低功耗实时时钟电路的核心部分,用于采集外部设备的计数信息并将计数信息发送至数据存储电路;需要说明的是,计数电路1主要由15个触发器串联组成。所述计数电路1与外部晶体振荡器连接,并采用外部晶体振荡器作为工作时钟,同时每个工作时钟内有且仅有1个触发器工作。所述晶体振荡器优选为32768Hz晶体振荡器。
逻辑控制电路2,工作于workclk工作时钟下,是极低功耗实时时钟电路与外电路的接口通信电路。逻辑控制电路2,用于接收芯片系统发送的时间信息,再将时间信息转换为极低功耗实时时钟电路所需要的格式,并将转换后的时间信息发送至接口控制电路3;还用于将时间信息及计数信息发送给芯片系统。需要说明的是,在芯片系统中,通过逻辑控制电路2可实现对极低功耗实时时钟电路相关配置信息的写入和读出,逻辑控制电路2同时也产生与接口控制电路3之间交互的convert信号,并且可直接接收来自子数据存储电路4的time&data信息。
所述接口控制电路3用于将时间信息发送至数据存储电路4进行存储。需要说明的是,接口控制电路3没有工作时钟驱动,其主要作用是将逻辑控制电路2送过来的信息转换成数据存储电路4需要的配置信息和写动作信号config&wr。
所述数据存储电路4用于存储时间信息;还用于发送时间信息至计数电路1进行更新,存储计数信息,将时间信息及计数信息转发至逻辑控制电路2。需要说明的是,数据存储电路4也没有工作时钟驱动,其主要是用于时间相关数据及不掉电信息数据的存储,其可接收来自接口控制电路的接口3信息数据config&wr,并且与计数电路1之间可实现对时间信息的更新time&load和计数信息的读取counter。
参见图1,接口信号(1)——convert。为逻辑控制电路2和接口控制电路3之间的交互信号,主要作用是将芯片系统配置给极低功耗实时时钟电路的信息转换成极低功耗实时时钟电路本身格式需要的信息,将逻辑控制电路2中的配置信息传送给接口控制电路3。
接口信号(2)——config&wr。为接口控制电路3和数据存储电路4之间的交互信号,其主要作用产生wr信号和config信号,将时间信息和不掉电信息直接写入数据存储电路4中,保存起来。
接口信号(3)——time&load。为数据存储电路4和计数电路1之间的交互信号,其主要作用产生load信号和time信号,对计数电路1进行时间的更新。
接口信号(4)——counter为计数电路1和数据存储电路4之间的交互信号,其主要作用是件计数电路1中的计数信息直接反馈回给数据存储电路4。
接口信号(5)——time&data。为数据存储电路4和逻辑控制电路2之间的交互信号,其作用为将数据存储电路4中的time信号和data信号返回给逻辑控制电路2,将时间和不掉电信息反馈回芯片系统。
在使用过程中,通过芯片系统将时间信息配置给逻辑控制电路2后,逻辑控制电路2将时间信息根据接口信号(1)转换成接口控制电路3所需要的时序,并且转换成极低功耗实时时钟电路所需要的信息。数据存储电路4通过接口信号(2)将接口控制电路3发送的配置信息直接写入数据存储电路4中的数据存储寄存器中并保存起来,若需要更新时间则通过接口信号(3)对计数电路1进行load操作更新时间信息,并通过接口信号(4)更新计数值。逻辑控制电路2可直接通过接口信号(5)将时间和数据信息传送给芯片系统。
由上可知,本发明通过对低功耗实时时钟电路进行多层次重构,精细划分不同功能电路(计数电路1、逻辑控制电路2、接口控制电路3及数据存储电路4),并通过不同功能电路(计数电路1、逻辑控制电路2、接口控制电路3及数据存储电路4)采用不同电源(第一电源及第二电源)和驱动时钟(外部晶体振荡器、workclk)来实现低成本的极低功耗实时时钟电路,从而最大限度的降低实时时钟电路工作时的功耗。
参见图2,图2显示了本发明基于极低功耗实时时钟电路的控制方法的流程图,包括:
S101,所述逻辑控制电路接收芯片系统发送的时间信息,再将时间信息转换为极低功耗实时时钟电路所需要的格式,并将转换后的时间信息发送至接口控制电路。
需要说明的是,极低功耗实时时钟电路包括计数电路1、逻辑控制电路2、接口控制电路3及数据存储电路4。所述逻辑控制电路2通过第一电源供电,所述计数电路1、接口控制电路3及数据存储电路4通过第二电源供电(参见图1)。
S102,所述接口控制电路将时间信息发送至数据存储电路进行存储。
在使用过程中,通过芯片系统将时间信息配置给逻辑控制电路后,逻辑控制电路将时间信息转换成接口控制电路所需要的时序,并且转换成极低功耗实时时钟电路所需要的信息。数据存储电路将接口控制电路发送的配置信息直接写入数据存储电路中的数据存储寄存器中并保存起来。
另外,若需要更新时间,所述基于极低功耗实时时钟电路的控制方法还包括:
S103,所述数据存储电路发送时间信息至计数电路进行更新;
S104,所述计数电路采集外部设备的计数信息并将计数信息发送至数据存储电路;
S105,所述数据存储电路将时间信息及计数信息转发至逻辑控制电路;
S106,所述逻辑控制电路将时间信息及计数信息发送给芯片系统。
因此,若需要更新时间,则数据存储电路对计数电路进行load操作更新时间信息,并同时更新计数值;逻辑控制电路可直接将时间和数据信息传送给芯片系统。
需要说明的是,在极低功耗实时时钟电路进行计数工作期间,只有计数电路中极少电路在工作,而接口控制电路和数据存储电路在芯片系统不进行信息交互时没有动态功耗消耗,逻辑控制电路是可以掉电的。与现实技术不同的是,本发明将逻辑控制电路放置于第一电源中进行独立供电处理,且第一电源为可掉电电源,即第一电源在芯片系统中可以掉电,从而满足芯片系统的低功耗模式要求,进一步降低芯片功耗;同时,本发明将计数电路、接口控制电路及数据存储电路放置于第二电源中,且第二电源由电池供电,以保证计数电路、接口控制电路及数据存储电路一直处于有电状态,并且数据存储电路还可以保存一些芯片掉电后不希望丢失的信息。从而实现本发明极低功耗实时时钟电路在配合芯片系统掉电模式下可以达到极低功耗,从而大大降低具有实时时钟功能的芯片系统整体功耗。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本发明的保护范围。
Claims (6)
1.一种极低功耗实时时钟电路,其特征在于,包括计数电路、逻辑控制电路、接口控制电路及数据存储电路,所述逻辑控制电路通过第一电源供电,所述计数电路、接口控制电路及数据存储电路通过第二电源供电,所述第一电源为可掉电电源;
所述计数电路用于采集外部设备的计数信息并将计数信息发送至数据存储电路;
所述逻辑控制电路用于接收芯片系统发送的时间信息,再将时间信息转换为极低功耗实时时钟电路所需要的格式,并将转换后的时间信息发送至接口控制电路,还用于将时间信息及计数信息发送给芯片系统;
所述接口控制电路用于将时间信息发送至数据存储电路进行存储;
所述数据存储电路用于存储时间信息,还用于发送时间信息至计数电路进行更新,存储计数信息,将时间信息及计数信息转发至逻辑控制电路。
2.如权利要求1所述的极低功耗实时时钟电路,其特征在于,所述计数电路与外部晶体振荡器连接,并采用外部晶体振荡器作为工作时钟。
3.如权利要求1所述的极低功耗实时时钟电路,其特征在于,所述第二电源由电池供电。
4.一种基于极低功耗实时时钟电路的控制方法,其特征在于,所述极低功耗实时时钟电路包括计数电路、逻辑控制电路、接口控制电路及数据存储电路,所述逻辑控制电路通过第一电源供电,所述计数电路、接口控制电路及数据存储电路通过第二电源供电,所述第一电源为可掉电电源,所述极低功耗实时时钟控制方法包括:
所述逻辑控制电路接收芯片系统发送的时间信息,再将时间信息转换为极低功耗实时时钟电路所需要的格式,并将转换后的时间信息发送至接口控制电路;
所述接口控制电路将时间信息发送至数据存储电路进行存储;
所述基于极低功耗实时时钟电路的控制方法还包括:
若需要更新时间,所述数据存储电路发送时间信息至计数电路进行更新;
所述计数电路采集外部设备的计数信息并将计数信息发送至数据存储电路;
所述数据存储电路将时间信息及计数信息转发至逻辑控制电路;
所述逻辑控制电路将时间信息及计数信息发送给芯片系统。
5.如权利要求4所述的基于极低功耗实时时钟电路的控制方法,其特征在于,所述计数电路与外部晶体振荡器连接,并采用外部晶体振荡器作为工作时钟。
6.如权利要求4所述的基于极低功耗实时时钟电路的控制方法,其特征在于,所述第二电源由电池供电。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810473192.6A CN108733135B (zh) | 2018-05-17 | 2018-05-17 | 极低功耗实时时钟电路及控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810473192.6A CN108733135B (zh) | 2018-05-17 | 2018-05-17 | 极低功耗实时时钟电路及控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108733135A CN108733135A (zh) | 2018-11-02 |
CN108733135B true CN108733135B (zh) | 2020-11-27 |
Family
ID=63937506
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810473192.6A Active CN108733135B (zh) | 2018-05-17 | 2018-05-17 | 极低功耗实时时钟电路及控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108733135B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110162449A (zh) * | 2019-03-26 | 2019-08-23 | 北京海益同展信息科技有限公司 | 互联网数据中心巡检过程中数据存储方法和装置 |
CN117894355A (zh) * | 2022-10-08 | 2024-04-16 | 长鑫存储技术有限公司 | 计数控制电路、计数控制方法以及半导体存储器 |
CN117472146B (zh) * | 2023-12-27 | 2024-03-01 | 苏州元脑智能科技有限公司 | 一种实时时钟电路和计算设备 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1952836A (zh) * | 2006-11-13 | 2007-04-25 | 深圳创维-Rgb电子有限公司 | 一种采用实时时钟芯片的电视机及其实时时钟实现方法 |
CN103378824A (zh) * | 2012-04-13 | 2013-10-30 | 世芯电子股份有限公司 | 实时时钟装置的信号产生电路及相关的方法 |
CN107256065A (zh) * | 2017-07-14 | 2017-10-17 | 佛山华芯微特科技有限公司 | 一种实时时钟的处理系统及方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2701170Y (zh) * | 2004-06-18 | 2005-05-18 | 海信集团有限公司 | 一种实时时钟控制电路 |
KR100687230B1 (ko) * | 2005-08-03 | 2007-02-26 | 엘지전자 주식회사 | 알티씨 장치 및 알티씨 장치의 현재시각 보정 방법 |
CN102055936A (zh) * | 2009-11-10 | 2011-05-11 | 青岛海信传媒网络技术有限公司 | 低功耗待机的机顶盒及方法 |
CN104464306A (zh) * | 2013-09-17 | 2015-03-25 | 天津赛思科技发展有限公司 | 一种用于交通管理的车辆计数控制单元 |
JP6686329B2 (ja) * | 2015-08-28 | 2020-04-22 | セイコーエプソン株式会社 | 発振回路、電子機器及び移動体 |
CN107729785B (zh) * | 2017-10-24 | 2021-02-02 | 深圳成谷科技有限公司 | 高速公路通行卡 |
-
2018
- 2018-05-17 CN CN201810473192.6A patent/CN108733135B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1952836A (zh) * | 2006-11-13 | 2007-04-25 | 深圳创维-Rgb电子有限公司 | 一种采用实时时钟芯片的电视机及其实时时钟实现方法 |
CN103378824A (zh) * | 2012-04-13 | 2013-10-30 | 世芯电子股份有限公司 | 实时时钟装置的信号产生电路及相关的方法 |
CN107256065A (zh) * | 2017-07-14 | 2017-10-17 | 佛山华芯微特科技有限公司 | 一种实时时钟的处理系统及方法 |
Non-Patent Citations (2)
Title |
---|
A low power transceiver design for short distance communication;Jie Wu;《2014 19th IEEE-NPSS Real Time Conference》;20150430;第2015卷(第4期);全文 * |
用于实时时钟的高性能晶体振荡器;邹望辉;《计算机与数字工程》;20050120;第32卷(第6期);全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN108733135A (zh) | 2018-11-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108733135B (zh) | 极低功耗实时时钟电路及控制方法 | |
CN102150102B (zh) | 具有低功率模式的电路 | |
CN101023403B (zh) | 具有实时时钟的微控制单元 | |
CN106487372A (zh) | 包括单线接口的装置和具有该装置的数据处理系统 | |
CN106020721B (zh) | 存储器装置及其节能控制方法 | |
CN203434675U (zh) | 一种浮标低功耗电源管理电路 | |
CN106896372A (zh) | 一种单板星载综合电子系统 | |
CN109613970B (zh) | 一种基于fpga和dsp架构的低功耗处理方法 | |
CN101387896A (zh) | Soc中实现片上主系统唤醒和睡眠功能的方法和装置 | |
US20150054563A1 (en) | Communication between voltage domains | |
Liu et al. | Ultra-low-energy near-threshold biomedical signal processor for versatile wireless health monitoring | |
CN219574672U (zh) | 低功耗系统、微控制器及芯片 | |
CN113900478B (zh) | 一种适用于SoC芯片的时钟模块设计方法 | |
US7321980B2 (en) | Software power control of circuit modules in a shared and distributed DMA system | |
CN208351371U (zh) | 极低功耗实时时钟电路 | |
US11662800B2 (en) | Electronic device with power-off partition and partition-based power-off method therefor | |
CN110080945A (zh) | 风力发电机系统 | |
CN212031963U (zh) | 高密度雷达信号模拟控制处理电路 | |
US9331673B2 (en) | Integrated circuit operating active circuitry and chip pads in different operating modes and at different voltage levels | |
Zhou et al. | Hardware implementation of a low power SD card controller | |
CN201262720Y (zh) | 实时时钟电路 | |
CN210893317U (zh) | 低能耗实时远程水文监测信息采集终端 | |
CN207689841U (zh) | 用于电网系统时间同步的客户终端设备 | |
CN105867241A (zh) | 一种斩波扩展控制器 | |
US20050017790A1 (en) | Semiconductor device having an internal voltage converter, and method therefor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |