CN108601138B - 异常保护电路、pse、供电系统及异常隔离方法 - Google Patents

异常保护电路、pse、供电系统及异常隔离方法 Download PDF

Info

Publication number
CN108601138B
CN108601138B CN201810357966.9A CN201810357966A CN108601138B CN 108601138 B CN108601138 B CN 108601138B CN 201810357966 A CN201810357966 A CN 201810357966A CN 108601138 B CN108601138 B CN 108601138B
Authority
CN
China
Prior art keywords
circuit
pse
interface
isolation
protection circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810357966.9A
Other languages
English (en)
Other versions
CN108601138A (zh
Inventor
唐雪锋
蔡定辉
朱厚存
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Digital Power Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201810357966.9A priority Critical patent/CN108601138B/zh
Publication of CN108601138A publication Critical patent/CN108601138A/zh
Application granted granted Critical
Publication of CN108601138B publication Critical patent/CN108601138B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

本申请实施例公开了一种异常保护电路、PSE、供电系统及异常隔离方法,所述异常保护电路包括隔离电路和控制电路,所述隔离电路,用于在接收到所述接口输入的电流时,向所述控制电路输出检测信号;以及在接收到所述控制电路输入的隔离信号时,断开与所述高压保护电路的连接;所述控制电路,用于在接收到所述检测信号时,向所述隔离电路输出所述隔离信号。本申请实施例能够隔离通过输出接口进入PSE的电流和电压,从而避免倒流入该PSE的电流和电压,损坏该PSE以及应用该PSE的供电系统中的元器件损坏,进而提高该供电系统的供电性能。

Description

异常保护电路、PSE、供电系统及异常隔离方法
技术领域
本申请实施例涉及供电技术领域,尤其涉及一种异常保护电路、供电设备(PowerSourcing Equipment,PSE)、供电系统及异常隔离方法。
背景技术
以太网供电(Power Over Ethernet,PoE),是一种向支持互联网协议(InternetProtocol,IP)的设备(以下简称IP设备)传输数据信号的同时,还为相应IP设备供电的技术。如图1所示,完整的PoE供电系统包括PSE和受电设备(Powered Device,PD),其中,PSE与PD通过网线连接。具体的,PD通过输入接口连接上一级PSE,接受所连接的上一级PSE的供电,并在导通之后,向图1中示出的本级PSE输出电流。本级PSE通过输出接口连接下一级PD,并在导通后向下一级PD供电。其中,第一级PSE可以是交换机,第一级之后的各级PSE可以是PoE适配器,最后一级PD设备,例如是IP电话和IP摄像机,不连接PSE。
由于PoE供电系统的各个连接接口均是以太网接口,而不同设备的以太网接口的外形相同或者相似,不易识别,所以,PoE供电系统的各个连接接口接错的情况经常发生。有鉴于PoE供电系统的供电原理,若输出接口错接供电设备,所连接的供电设备的电流和电压将通过输出接口进入PoE供电系统,从而损坏PoE供电系统中的元器件,进而降低该PoE供电系统的供电性能。
发明内容
本申请实施例提供了一种异常保护电路、PSE、供电系统及异常隔离方法,以解决PoE供电系统输出接口接错,损坏元器件,降低PoE供电系统的供电性能的问题。
第一方面,本申请实施例提供了一种异常保护电路,包括隔离电路和控制电路,所述隔离电路连接在供电设备PSE的接口与所述PSE的高压保护电路之间,其中,
所述隔离电路,用于在所述PSE导通时,将所述PSE输出的电流传输到所述接口;在接收到所述接口输入的电流时,向所述控制电路输出检测信号;以及在接收到所述控制电路输入的隔离信号时,断开与所述高压保护电路的连接;
所述控制电路,用于在接收到所述检测信号时,向所述隔离电路输出所述隔离信号。
通常,常用的PSE接口连接在高压保护电路的输出端,因此,从接口进入PSE的电流和电压,可能会损坏包括高压保护电路在内的元器件。基于此,本申请实施例通过将异常保护电路连接在高压保护电路和接口之间,若接口未连接任何设备,或者连接到标准PD,异常保护电路与高压保护电路处于连接状态,当PSE导通时,将PSE输出的电流向接口传输电流。若接口连接到供电设备,供电设备通过接口向PSE输入电流,异常保护电路接收到从接口输入的电流时,断开与高压保护电路的连接。
由此可见,采用本实现方式,能够在PSE的接口连接到供电设备时,隔离供电设备输入的电流和电压,从而避免倒流入该PSE的电流和电压,损坏该PSE以及应用该PSE的供电系统中的元器件损坏,起到异常保护的作用。
结合第一方面,在第一方面第一种可能的实现方式中,所述控制电路,还用于在预设时间段内未接收到所述检测信号时,向所述隔离电路输出导通信号;
所述隔离电路,还用于在接收到所述导通信号时,建立与所述高压保护电路的连接。
具体的,异常保护电路在断开与PSE的连接之后,若预设时间段内未接收到从接口输入的电流,异常保护电路再次建立与高压保护电路的连接。
采用本实现方式,能够在保证PSE以及应用该PSE的供电系统正常工作不受影响的情况下,隔离异常电流和异常电压对应用该PSE的供电系统供电性能的影响。
结合第一方面,在第一方面第二种可能的实现方式中,所述控制电路,还用于检测所述PSE的母线电压,并在所述母线电压大于预设阈值时,向所述隔离电路输出所述隔离信号,或者,在所述母线电压小于所述预设阈值,且在预设时间段内未接收到所述检测信号时,向所述隔离电路输出所述导通信号。
其中,PSE所连接的本级PD向该PSE提供母线电压,若该本级PD中某个元器件异常,将会直接造成母线电压发生异常。若母线电压升高,升高后的母线电压不受高压保护电路限制,能够直接加到受电设备,从而损坏受电设备的元器件。
基于此,采用本实现方式,只要母线电压过高,异常保护电路就切断与PSE的连接,不仅能够保证接口连接到供电设备时,PSE不受影响,还能够保证应用该PSE的PoE供电系统异常时,所连接的设备不受影响,从而实现双向保护,全面提高PoE供电系统的供电性能。
结合第一方面,在第一方面第三种可能的实现方式中,所述控制电路,还用于输出所述PSE的导通状态指示信号。
具体的,在实际应用中,PSE处于封装状态,用户仅能看到接口,因此,当将PSE连接到一台设备后,用户无法直观的识别当前该PSE是否已经正常工作。基于此,本申请实施例,异常保护电路可以显示PSE电路的导通状态,从而提高用户的使用体验。
结合第一方面,在第一方面第四种可能的实现方式中,所述隔离电路包括第一电阻、第二电阻、第一发光二极管、第二发光二极管、光敏三极管、第一开关器件、第二开关器件和驱动器件,其中,
所述第一电阻的一端连接所述接口的正极,另一端连接所述第一发光二极管的正极,所述第一发光二极管的负极连接所述接口的负极;
所述第二电阻的一端连接所述接口的负极,另一端连接所述第二发光二极管的正极,所述第二发光二极管的负极连接所述接口的正极;
所述光敏三极管检测所述第一发光二极管和所述第二发光二极管是否发光,所述光敏三极管的集电极连接所述控制电路;
所述第一开关器件的一端连接所述接口的正极,另一端连接所述高压保护电路的正极;所述第二开关器件的一端连接所述接口的负极,另一端连接所述高压保护电路的负极;所述第一开关器件与所述第二开关器件均连接所述驱动器件;所述驱动器件连接所述控制电路。
结合第一方面,在第一方面第五种可能的实现方式中,所述隔离电路包括第一电阻、第二电阻、第一发光二极管、第二发光二极管、第一光敏三极管、第二光敏三极管、第一开关器件、第二开关器件和驱动器件,其中,
所述第一电阻一端连接所述接口的正极,另一端连接所述第一发光二极管的正极,所述第一发光二极管的负极连接所述接口的负极,所述第一光敏三极管检测所述第一发光二极管是否发光,所述第一光敏三极管的集电极连接所述控制电路;
所述第二电阻一端连接所述接口的负极,另一端连接所述第二发光二极管的正极,所述第二发光二极管的负极连接所述接口的正极,所述第二光敏三极管检测所述第二发光二极管是否发光,所述第二光敏三极管的集电极连接所述控制电路;
所述第一开关器件的一端连接所述接口的正极,另一端连接所述高压保护电路的正极;所述第二开关器件的一端连接所述接口的负极,另一端连接所述高压保护电路的负极;所述第一开关器件与所述第二开关器件均连接所述驱动器件;所述驱动器件连接所述控制电路。
其中,本申请实施例中,异常保护电路可以固定连接到PSE中,例如,异常保护电路第一电阻的一端、第一发光二极管的负极和第一开关器件的一端,可以通过焊接的方式固定连接到接口的正极,相应的,第二电阻的一端、第一发光二极管的负极以及所述第二开关器件的一端,焊接到接口的负极,第一开关器件的另一端焊接到高压保护电路的正极,第二开关器件的另一端焊接到高压保护电路的负极。
由此可见,采用本实现方式,异常保护电路不仅结构简单,无需复杂性扩展,而且元器件设置在PSE的两条母线之间,对母线电压的压降没有影响,从而能够在不影响PoE供电系统供电性能的基础上,对异常情况产生的影响进行隔离保护。
结合第一方面,在第一方面第六种可能的实现方式中,所述隔离电路还包括第一连接端和第二连接端,其中,
所述第一电阻、所述第二发光二极管的负极以及所述第一开关器件,通过所述第一连接端连接到所述接口的正极;
所述第二电阻、第一发光二极管的负极以及所述第二开关器件,通过所述第二连接端连接到所述接口的负极。
其中,本申请实施例中,异常保护电路可以作为独立的模块,通过活动连接的方式连接到PSE中。具体的,第一电阻的一端、第一发光二极管的负极和第一开关器件的一端连接到第一连接端,第二电阻的一端、第一发光二极管的负极以及所述第二开关器件的一端连接到第二连接端。在将异常保护电路连接到PSE之后,第一连接端连接接口的正极,第二连接端连接接口的负极。第一连接端和第二连接端可以是引脚,或者连接线。
采用本实现方式,能够将异常保护电路模块化,从而在使用过程中,更加灵活。
结合第一方面,在第一方面第七种可能的实现方式中,所述控制电路包括检测信号输入端口和控制信号输出端口,其中,
所述检测信号输入端口连接所述光敏三极管的集电极;
所述控制信号输出端口连接所述驱动器件。
结合第一方面,在第一方面第八种可能的实现方式中,所述控制电路包括检测信号输入端口和控制信号输出端口,其中,
所述检测信号输入端口连接所述第一光敏三极管的集电极和所述第二光敏三极管的集电极;
所述控制信号输出端口连接所述驱动器件。
结合第一方面,在第一方面第九种可能的实现方式中,所述控制电路还包括母线电压输入端口,用于接收所述母线电压。
第二方面,本申请实施例提供了一种PSE,包括PSE电路、高压保护电路、接口和异常保护电路;所述PSE电路的输出端连接所述高压保护电路,所述高压保护电路的输出端连接所述异常保护电路,所述异常保护电路的另一端连接所述接口;所述异常保护电路如第一方面或第一方面各种可能的实现方式中任一种所述。
第三方面,本申请实施例提供了一种供电系统,包括PD和PSE,所述PD用于在导通后,向所述PSE输出电流,所述PSE如第二方面所述。
第四方面,本申请实施例提供了一种异常隔离方法,所述方法应用于异常保护电路,所述异常保护电路包括隔离电路和控制电路,所述隔离电路连接在供电设备PSE的接口与所述PSE的高压保护电路之间,所述方法包括:
所述隔离电路在所述PSE导通时,将所述PSE输出的电流传输到所述接口,在接收到所述接口输入的电流时,向所述控制电路输出检测信号;
所述控制电路接收到所述检测信号时,向所述隔离电路输出隔离信号;
所述隔离电路在接收到所述隔离信号时,断开与所述高压保护电路的连接。
结合第四方面,在第四方面第一种可能的实现方式中,所述方法还包括:
所述控制电路在预设时间段内未接收到所述检测信号时,向所述隔离电路输出导通信号;
所述隔离电路在接收到所述导通信号时,建立与所述高压保护电路的连接。
结合第四方面,在第四方面第二种可能的实现方式中,所述方法还包括:
所述控制电路检测所述PSE的母线电压;
当所述母线电压大于预设阈值时,所述控制电路向所述隔离电路输出所述隔离信号;
当所述母线电压小于预设阈值,且预设时间段内未接收到所述检测信号时,所述控制电路向所述隔离电路输出所述导通信号。
结合第四方面,在第四方面第三种可能的实现方式中,所述方法还包括:
所述控制电路输出所述PSE的导通状态指示信号。
第五方面,本申请实施例提供了一种异常隔离方法,应用于异常保护电路,所述异常保护电路包括隔离电路和控制电路,所述隔离电路连接在供电设备PSE的接口与所述PSE的高压保护电路之间,所述方法包括:
所述隔离电路的第一输出端将所述PSE的电流输出到所述接口,第一输入端接收所述接口输入的电流,第二输出端向所述控制电路输出检测信号;
所述控制电路的输入端接收所述检测信号,输出端向所述隔离电路输出隔离信号;
所述隔离电路的第二输入端接收所述隔离信号,并响应所述隔离信号断开与所述高压保护电路的连接。
第六方面,本申请实施例提供了一种异常隔离装置,包括收发器,处理器以及存储器。其中,收发器、处理器以及存储器之间可以通过总线系统相连。该存储器用于存储程序、指令或代码,处理器用于执行存储器中的程序、指令或代码,完成第四方面、第五方面、或第四方面的任意一种可能的设计中的方法。
第七方面,本申请实施例提供了一种计算机可读存储介质,计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行第四方面、第五方面、或第四方面的任意一种可能的设计中的方法。
为解决输出接口接错产生的问题,本申请实施例提供的异常保护电路连接在PSE的接口与高压保护电路之间,当该PSE导通时,该异常保护电路中的隔离电路,将PSE输出的电流传输到接口,当隔离电路接收到接口输入的电流时,触发异常保护电路中的控制电路向该隔离电路输出隔离信号,进而,该隔离电路响应隔离信号,断开与高压保护电路的连接。由此可见,本申请实施例通过在高压保护电路和输出接口之间设置异常保护电路,能够隔离通过输出接口进入PSE的电流和电压,从而在PSE端的输出接口连接到供电设备时,避免倒流入该PSE的电流和电压,损坏该PSE以及应用该PSE的供电系统中的元器件损坏,进而提高该供电系统的供电性能。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请提供的完整PoE供电系统的结构示意图;
图2为图1所示的PoE供电系统的电路图;
图3为本申请在图2基础上提供的现有PoE供电系统的第一种实施方式的电路图;
图4为本申请在图3基础上提供的现有PoE供电系统的第二种实施方式的电路图;
图5为本申请实施例提供的异常保护电路的结构示意图;
图6为本申请实施例提供的异常保护电路的第一种实施方式的电路图;
图7为本申请实施例提供的异常保护电路的第二种实施方式的电路图;
图8为基于图6的异常保护电路的第三种实施方式的电路图;
图9为本申请实施例提供的PSE的结构示意图;
图10为本申请实施例提供的PSE的一种实施方式的结构示意图;
图11为本申请实施例提供的PSE的一种实施方式的电路图;
图12为本申请实施例提供的PoE供电系统的结构示意图;
图13为本申请实施例提供的异常隔离方法的方法流程图;
图14为本申请实施例提供的异常隔离方法第二种实施方式的方法流程图;
图15为本申请实施例提供的异常隔离装置的结构示意图。
具体实施方式
参见图2,图2是图1所示的PoE供电系统的电路图,其中,当输入接口连接到上一级PSE之后(图2中并未示出),上一级PSE通过PSE电路检测直流电阻R20的阻值和电容C20的容值,检测图2所示的PD是否符合PoE标准,若图2所示的PD符合PoE标准,确定该PD需要的功率,并调整自身分级电阻的阻值,将供电功率设置为该PD对应的功率等级,完成分级。在上一级PSE完成分级之后,PD电路中RSS20与RTN20之间的缓起金氧半场效晶体管(Metal-Oxide-Semiconductor Field-Effect Transistor,MOS)Q20导通。
当上一级PSE通过输入接口向PD供电时,经整流桥整流输出后,电压正极连接PD电路的正极VDD20,负极连接PD电路的负极RSS20。进一步的,PD电路的正极VDD20连接母线大电容C2的正极,PD电路对应的输出端负极RTN20连接母线大电容C2的负极,而母线大电容C2的正极连接图2中示出的本级PSE电路的正极VDD21,母线大电容C2的负极连接本级PSE电路的负极RTN21,从而为本级PSE提供母线电压。
本级PSE电路中RTN21与RSS21之间有缓起MOS Q21,在本级PSE通过输出接口连接下一级PD(图2中并未示出),且检测下一级PD符合PoE标准后,缓起MOS Q21导通,进而,本级PSE通过输出接口向下一级PD供电。
其中,由于PoE供电系统的各个接口均是以太网接口,而以太网接口外形相同或者相似,所以,PoE供电系统的接口接错的情况时有发生。例如,连接到非标PoE设备,所述非标PoE设备是指不符合PoE标准的设备;再例如,接入错误的设备,即,输入接口连接下一级PD,输出接口连接上一级PSE。
此外,进一步的,以太网接口的正负极设置较为灵活,以图2所示的以太网接口为例,其中,可以设置3/6端为正极,1/2端为负极,也可以设置3/6端为负极,1/2端为正极。基于此,其他设备以太网接口的正负极,与PoE供电系统接口的正负极可能并不对应,进而,在以上各种接错的情况的基础上,接口的正负极可能并不对应,导致错误更严重。
具体的,若PoE供电系统的输入接口接入下一级PD或者其他受电设备,那么,无电流输入图2所示的PD,PoE供电系统也不供电。由此可见,PoE供电系统的输入接口接错,对PoE供电系统的供电性能等没有影响。
PoE供电系统的输出接口接错的情况:若PoE供电系统的输出接口接入非标PoE受电设备,无论该非标PoE受电设备接口的正负极与输出接口的正负极是否对应,本级PSE检测确定该非标PoE受电设备不满足PoE标准,其MOS Q21不导通,进而,本级PSE对所连接的非标PoE受电设备不供电,对PoE供电系统的供电性能不会产生影响。然而,若PoE供电系统的输出接口接入供电设备,由于供电设备的电流和电压会通过输出接口进入PoE供电系统,可能会损坏PoE供电系统的元器件,进而对供电性能产生影响。其中,供电设备接口的正负极与输出接口的正负极对应时,和供电设备接口的正负极与输出接口的正负极相反时,对PoE供电系统产生的影响不同。
具体的,参见图3,图3为本申请在图2基础上提供的现有PoE供电系统的第一种实施方式的电路图,其中,图3中PSE电路与输出接口之间,设置有高压保护器件RV2,其他部分的连接与图2相同,此处不再详述。所述高压保护器件RV2,用于在图3所示的PoE供电系统导通瞬间的电压过高时,保护下一级PD内部电路元器件不被输出接口瞬态高压损坏。
一方面,当输出接口错接入供电设备,且供电设备接口的正极连接输出接口的3/6端,负极连接输出接口的1/2端时,如图3所示,供电设备通过输出接口流入PoE供电系统的电流,从输出接口正极3/6端连接的VDD21流向VDD20,然后,通过PD的直流电阻R20流向RSS20。由于RSS20连接MOS Q20中的寄生二极管的阳极,且MOS Q20中的寄生二极管正向导通,所以,电流流到RSS20后,直接通过MOS Q20流向RTN21。同样的,由于RTN21连接MOS Q21中的寄生二极管的阳极,且MOS Q21中的寄生二极管正向导通,所以电流通过MOS Q21的寄生二极管流向输出接口的1/2端,即流到输出接口的负极,形成环流。
基于此,若所接入的供电设备是标准PSE,那么,即使输入接口接入上一级PSE,由于电流流经PD的直流电阻R20,导致直流电阻R20的阻值以及电容C20的容值不满足PoE标准的要求,使得上一级PSE检测时认为该PD设备不符合PoE标准,从而对PD设备不供电,造成PoE供电系统无法正常供电。
若所接入的供电设备是非标PoE供电设备,由于非标PoE供电设备不执行检测和分级操作,直接上电输出,并且高压保护器件RV2是单向保护器件,对进入PSE电路的电压不进行任何处理,因此,若该非标PoE供电设备电压过高,供电设备的高压将导致图3所示的PoE供电系统内部器件,例如是PSE电路,PD电路,电容C20或者母线大电容C2损坏,进而降低PoE供电系统的供电性能。
另一方面,当输出接口错接入供电设备,且供电设备接口的正极连接输出接口的1/2端,负极连接输出接口的3/6端时,若所接入的供电设备是非标PoE供电设备,由于非标PoE供电设备不执行检测和分级操作,直接上电输出,所输出的电流经输出接口的1/2端流入,并流经高压保护器件RV2回到输出接口的3/6端,从而可能会损坏高压保护器件RV2,进而降低PoE供电系统的供电性能。
由此可见,当PoE供电系统中PSE端的接口错接到供电设备时,将会损坏PoE供电系统中的元器件,进而降低该PoE供电系统的供电性能。
有鉴于此,本领域技术人员尝试解决该问题,在图3所示的PoE供电系统基础上,得到如图4所示的PoE供电系统。参见图4,在PSE电路与RV2之间的母线上增设二极管D20和二极管D21,其中,二极管D20的阳极连接PSE电路的正极VDD21,二极管D20的阴极连接输出接口的3/6端,二极管D21的阳极连接输出接口的1/2端,二极管D21的阴极连接PSE电路的负极RSS21。
结合图4,当输出接口错接入供电设备,且供电设备接口的正极连接输出接口的3/6端,负极连接输出接口的1/2端时,由于二极管D20反向不导通,所以,电流无法流到VDD21,进而,在PoE供电系统中也不会形成环流。然而,当输出接口错接入非标PoE供电设备,且该非标PoE供电设备接口的正极连接输出接口的1/2端,负极连接输出接口的3/6端时,电流依然会从输出接口的1/2端流入,并经高压保护器件RV2回到输出接口的3/6端,即,在此实施场景下,依然无法避免损坏RV2。
此外,增设的二极管D20和二极管D21存在一定的功耗,从而增大了整个系统的功耗,进而可能导致系统的功耗不满足PoE标准设定的功耗,间接降低PoE供电系统的供电性能。另一方面,通常PoE供电系统母线电压的压降越大,网线拉远距离越小,而二极管D20和二极管D21本身均存在一定压降,因此,增设二极管D20和二极管D21,将增大母线电压的压降,从而会减小网线拉远距离,进而侧面降低PoE供电系统的供电性能。
综合上述,如何在PSE端的接口接错时,保证PoE供电系统的供电性能不受影响,是本领域亟待解决的问题。有鉴于此,本领域技术人员提出了本方案。
下面结合附图,对本申请实施例进行描述。
参见图5,图5为本申请实施例提供的异常保护电路的结构示意图,其中,异常保护电路100包括隔离电路101和控制电路102,隔离电路101连接在PSE的接口与PSE的高压保护电路之间,用于在PSE导通时,将PSE输出的电流传输到接口,在接收到PSE的接口输入的电流时,向控制电路102输出检测信号;控制电路102用于在接收到隔离电路101输入的检测信号时,向隔离电路101输出隔离信号。隔离电路101,还用于在接收到控制电路102输入的隔离信号时,断开与高压保护电路的连接。
由此可见,本实施例所述的异常保护电路100,在PSE的接口输入的电流触发下,能够及时切断与PSE的连接,所以,将异常保护电路设置在PSE的接口与高压保护电路之间,能够在接口连接到供电设备时,隔离倒流入PSE的电流和异常电压,从而对该PSE及应用该PSE的PoE供电系统起到异常保护作用。
在另一种实施场景中,若PSE的接口连接到标准PD设备,应当保证该PSE正常供电。基于此,由于PSE的接口连接到标准PD设备时,不会有电流和/或电压通过接口输入PSE,进而,隔离电路101不向控制电路102输出检测信号。因此,若控制电路102预设时间段内未接收到检测信号时,向隔离电路101输出导通信号,隔离电路101在导通信号触发下,建立与高压保护电路的连接,从而在PSE导通时,能够通过与高压保护电路之间的通路,将PSE输出的电流传输到接口。本实施例中,预设时间段可以按照实际操作环境灵活设置,例如是2秒。
应理解,本申请实施例中,检测信号、导通信号和隔离信号等,均可以是电流和/或电压,不同电流和/或电压能够触发相应电路执行不同操作。以电流为例,导通信号和隔离信号例如分别是流向相反的电流,隔离电路101受到隔离信号对应流向的电流触发时,与高压保护电路断开连接。相应的,隔离电路101受到导通信号对应流向的电流触发时,与高压保护电路建立连接。当然,当各类信号是电压时,同样适用。具体的,详见下文描述。
由此可见,本申请实施例所设置的异常保护电路,在PSE的接口连接标准PD时,能够正常工作,在PSE的接口连接到供电设备时,能够隔离倒流入该PSE的电流和电压,避免该PSE以及应用该PSE的供电系统中元器件的损坏,进而能够在保证PSE正常工作的基础上,提高该供电系统的供电性能。
需要指出的,根据PoE供电系统的供电原理可知,是否有电压加到PSE,对异常保护电路100执行操作并无影响。因此,上述实施例在执行时,PSE所连接的本级PD可以接入上一级PSE,也可以未接入任何设备。
其中,在一个可选实施例中,本级PD连接上一级PSE,并向PSE提供母线电压,若该本级PD中某个元器件异常,将会直接造成母线电压发生异常。由于元器件损坏导致的升高后的母线电压,能够直接加到PSE连接的设备,从而损坏PSE所连接设备的元器件,降低PoE供电系统的供电性能。
为了解决此问题,在上述实施例的基础上,控制电路102还用于检测母线电压,并在母线电压大于预设阈值时,向隔离电路101输出隔离信号,以触发隔离电路101断开与高压保护电路的连接。并在母线电压小于预设阈值,且在预设时间段内未接收到检测信号时,向隔离电路101输出导通信号,以触发隔离电路101建立与高压保护电路的连接。其中,预设阈值可以是PoE标准规定的最大母线电压值。
具体的,当隔离电路101接收到从接口输入的电流,且母线电压高于预设阈值时,说明接口所连接的是供电设备,并且,本级PD的元器件已经损坏,隔离电路101断开与高压保护电路的连接,保护所连接的设备和PoE供电系统。当隔离电路101与高压保护电路处于连接状态,无论PSE是否处于导通状态,当母线电压高于预设阈值时,说明接本级PD的元器件已经损坏,断开与高压保护电路的连接,保护所连接的设备。相应的,只有母线电压小于预设阈值,且预设时间段内未接收到从接口输入的电流时,说明接口所连接的不是供电设备,并且本级PD运行正常,则建立与高压保护电路的连接。
由此可见,本实施例中,只要母线电压过高,就切断隔离电路101与高压保护电路的连接,不仅能够保证连接到供电设备时,PSE不受影响,还能够保证应用该PSE的PoE供电系统异常时,所连接的设备不受影响,从而实现双向保护,全面提高PoE供电系统的供电性能。
应理解,在实际应用中,PSE处于封装状态,用户仅能看到接口,因此,当将PSE连接到一台设备后,用户无法直观的识别当前该PSE是否已经正常工作。
基于此,为了进一步优化本方案,在上述实施例基础上,控制电路102还用于检测PSE电路是否导通,并输出PSE电路的导通状态指示信号。具体的,例如可以通过指示灯是否发光表示PSE电路是否导通,从而向用户显示当前PSE的工作状态,提高用户的使用体验。
上述实施例从逻辑功能的角度对异常保护电路100进行了描述,为了使本领域技术人员更加清楚、详细的了解本方案,下面从元器件组成的角度对异常保护电路100进行描述。
参见图6,图6为本申请实施例提供的异常保护电路的第一种实施方式的电路图,其中,隔离电路101包括第一电阻1011、第二电阻1012、第一发光二极管1013、第二发光二极管1014、光敏三极管1015、第一开关器件1016、第二开关器件1017和驱动器件1018。
具体的,第一电阻1011一端连接接口的正极,另一端连接第一发光二极管1013的正极,第一发光二极管1013的负极连接接口的负极。第二电阻1012一端连接接口的负极,另一端连接第二发光二极管1014的正极,第二发光二极管1014的负极连接接口的正极。光敏三极管1015检测第一发光二极管1013和第二发光二极管1014是否发光,集电极连接控制电路102。第一开关器件1016一端连接接口的正极,另一端连接高压保护电路的正极;第二开关器件1017一端连接接口的负极,另一端连接高压保护电路的负极。第一开关器件1016与第二开关器件1017均连接驱动器件1018,驱动器件1018连接控制电路102。
结合隔离电路101的元器件组成,控制电路102包括检测信号输入端口和控制信号输出端口。其中,检测信号输入端口连接光敏三极管1015的集电极,控制信号输出端口连接驱动器件1018。
进一步的,第一开关器件1016与第二开关器件1017在初始状态时均处于闭合状态,当电流从PSE接口的正极输入时,经第一电阻1011流到第一发光二极管1013的正极,第一发光二极管1013正向导通,并在电流触发下发光,进而,光照触发光敏三极管1015产生电流,所产生的电流从集电极输出到控制电路102。当电流从PSE接口的负极输入时,经第二电阻1012流到第二发光二极管1014的正极,第二发光二极管1014正向导通,并在电流触发下发光,同样的,光照触发光敏三极管1015产生电流,所产生的电流从集电极输出到控制电路102。控制电路102受到电流触发向驱动器件1018输出隔离信号,所述隔离信号可以是与导通信号方向相反的电流,驱动器件1018在隔离信号触发下,控制第一开关器件1016与第二开关器件1017断开连接。
进一步的,当第一开关器件1016与第二开关器件1017断开连接之后,若预设时间段内例如是2秒内,没有电流从PSE的接口流入,隔离电路101在该时间段内也不向控制电路102输出检测信号,控制电路102向驱动器件1018输出导通信号,导通信号对应流向的电流,触发驱动器件1018控制第一开关器件1016与第二开关器件1017闭合。
其中,驱动器件1018的工作原理可以是,在一种流向的电流触发下产生磁力,从而吸合第一开关器件1016与第二开关器件1017,在相反流向的电流触发下磁力消失,从而使得第一开关器件1016与第二开关器件1017断开。
进一步的,控制电路102还包括母线电压输入端口,该母线电压输入端口接收PSE的母线电压,并在母线电压大于预设阈值时,向驱动器件1018输出隔离信号,并在母线电压小于预设阈值,且预设时间段内未接收到发光敏三极管1015输出的电流时,向驱动器件1018输出导通信号。
此外,控制电路102还设置有PSE的状态信号输入端口,具体的,PSE是否导通取决于该PSE中的PSE电路是否导通,基于此,PSE的状态信号输入端口可以连接PSE中的PSE电路。若PSE电路导通,控制电路102接收到PSE电路输入的电流,进而,可以触发控制电路102中的指示灯发光,以指示PSE目前处于导通状态。若PSE电路未导通,没有触发控制电路102中指示灯发光的电流输入,控制电路102中的指示灯不发光,说明PSE目前处于未导通状态。其中,控制电路102中的指示灯可以是发光二极管。
参见图7,图7为本申请实施例提供的异常保护电路的第二种实施方式的电路图。本实施例中,隔离电路101包括第一电阻101-1、第二电阻101-2、第一发光二极管101-3、第二发光二极管101-4、第一光敏三极管101-5、第二光敏三极管101-6、第一开关器件101-7、第二开关器件101-8和驱动器件101-9。
其中,第一电阻101-1一端连接接口的正极,另一端连接第一发光二极管101-3的正极,第一发光二极管101-3的负极连接接口的负极,第一光敏三极管101-5检测第一发光二极管101-3是否发光,集电极连接控制电路102。第二电阻101-2一端连接接口的负极,另一端连接第二发光二极管101-4的正极,第二发光二极管101-4的负极连接接口的正极,第二光敏三极管101-6检测第二发光二极管101-4是否发光,集电极连接控制电路102。第一开关器件101-7一端连接接口的正极,另一端连接高压保护电路的正极;第二开关器件101-8一端连接接口的负极,另一端连接高压保护电路的负极。第一开关器件101-7与第二开关器件101-8均连接驱动器件101-9,驱动器件101-9连接控制电路102。
相应的,控制电路102包括检测信号输入端口和控制信号输出端口,控制信号输出端口连接驱动器件101-9,检测信号输入端口连接第一光敏三极管101-5的集电极和所述第二光敏三极管101-6的集电极。
当电流从PSE接口的正极输入时,经第一电阻101-1流到第一发光二极管101-3的正极,第一发光二极管101-3正向导通,并在电流触发下发光,进而,触发第一光敏三极管101-5导通,并向控制电路102输出电流。当电流从PSE接口的负极输入时,经第二电阻101-2流到第二发光二极管101-4的正极,第二发光二极管101-4正向导通,并在电流触发下发光,进而,触发第二光敏三极管101-6导通,并向控制电路102输出电流。而本实施例中,控制电路102所执行的内容,与图6对应的实施例的描述相似,本实施例不再赘述。
此外,需要说明的是,异常保护电路100可以固定连接到PSE中,例如,异常保护电路第一电阻的一端、第一发光二极管的负极和第一开关器件的一端,可以通过焊接的方式固定连接到接口的正极,相应的,第二电阻的一端、第一发光二极管的负极以及所述第二开关器件的一端,焊接到接口的负极,第一开关器件的另一端焊接到高压保护电路的正极,第二开关器件的另一端焊接到高压保护电路的负极。
在本申请的另一个可选实施例中,异常保护电路可以作为独立的模块,通过活动连接的方式连接到PSE中。具体的,参见图8,图8是基于图6的异常保护电路的第三种实施方式的电路图。
本实施例中,隔离电路101还包括第一连接端A和第二连接端B,其中,第一电阻1011的一端、第二发光二极管1014的负极以及第一开关器件1016的一端,连接到第一连接端A;第二电阻1012的一端、第一发光二极管1013的负极以及第二开关器件1017的一端,连接到第二连接端B。当将异常保护电路100连接到PSE中时,第一连接端A连接接口的正极,第二连接端B连接接口的负极。
具体的,第一连接端A和第二连接端B的物理形态可以是引脚,或者连接线。此外,本实施例中,第一开关器件1016和第二开关器件1017与高压保护电路连接的端,也可以相应的设置为引脚或者连接线。
应理解,图8以图6所述的实施例为例进行描述,图8所述实施例中,关于连接端的描述,同样适用于图9所述的实施例。此处不再赘述。
由此可见,本申请实施例中,异常保护电路可以模块化,从而能够与PSE灵活连接。
需要指出的,图6至图8所述的实施例中,“第一”和“第二”仅仅是为了区分一个实施例中的两个相同部件,对本申请不构成任何限制,并且,本申请实施例中的“第一”和“第二”可以互换。
此外,图6至图8所示的异常保护电路仅仅是本申请实施例的可选实施方式,本领域普通技术人员应当理解,满足上述保护原理的电路,均能解决本申请的技术问题,属于本申请实施例的保护范畴。
由此可见,本申请实施例的异常保护电路不仅结构简单,无需复杂性扩展,而且元器件设置在两条母线之间,对PoE供电系统母线电压的压降没有影响,从而能够在不影响PoE供电系统供电性能的基础上,对异常情况产生的影响进行隔离保护。
参见图9,图9为本申请实施例提供的PSE的结构示意图,所述PSE包括PSE电路200、高压保护电路300、接口400和异常保护电路100。其中,PSE电路200的输出端连接高压保护电路300,高压保护电路300的输出端连接异常保护电路100,异常保护电路100的另一端连接接口400。异常保护电路100如上述实施例所述,本申请实施例此处不再赘述。
结合上述对异常保护电路100的描述可知,常用的PSE中,PSE电路顺次连接高压保护电路和接口,而本申请实施例所述的PSE,通过在高压保护电路300和接口400之间设置异常保护电路100,在接口400接入供电设备时,保护PSE不受影响。具体的,在接口400未连接任何设备,或者连接到PD时,异常保护电路100与高压保护电路300建立连接,处于导通状态,从而当PSE电路200导通时,向接口400传输电流。当接口400连接到供电设备时,供电设备通过接口400向PSE输入电流,异常保护电路100接收到从接口400输入的电流时,断开与高压保护电路300的连接。进一步的,在断开与高压保护电路300的连接之后,若预设时间段内未接收到从接口400输入的电流,异常保护电路100再次建立与高压保护电路300的连接。
由此可见,本申请实施例通过设置异常保护电路,在接口连接PD时,能够正常工作,在接口连接到供电设备时,能够隔离供电设备输入的电流和电压,从而避免倒流入该PSE的电流和电压,损坏该PSE以及应用该PSE的供电系统中的元器件损坏,进而能够在保证PSE正常工作的基础上,提高该供电系统的供电性能。
具体的,结合图5所示的异常保护电路100,参见图10,图10为本申请实施例提供的PSE的一种实施方式的结构示意图。其中,隔离电路101和控制电路102的具体信号传输,以及受不同信号触发后的具体操作,详见上述实施例的描述,本申请实施例此处不再赘述。
由此可见,本申请实施例执行方式简单有效,便于实现,并且,无需在原PSE基础上进行复杂扩展。
结合图6,参见图11,图11为本申请实施例提供的PSE的一种实施方式的电路图,本实施例中,高压保护电路300例如是高压保护器件RV8,高压保护器件RV8的阳极连接PSE电路200的负极,阴极连接PSE电路200的正极,隔离电路101设置在高压保护器件RV8和接口400之间。具体的,第一电阻1011一端连接接口400的正极,另一端连接第一发光二极管1013的正极,第一发光二极管1013的负极连接接口400的负极。第二电阻1012一端连接接口400的负极,另一端连接第二发光二极管1014的正极,第二发光二极管1014的负极连接接口400的正极。
其中,图11中各个电路元器件的连接关系,以及各种实施场景下的电流流向,详见上述实施例的描述,本申请实施例不再赘述。
由此可见,本申请实施例的PSE不仅结构简单,无需复杂性扩展,而且元器件设置在两条母线之间,对PoE供电系统母线电压的压降没有影响,从而能够在不影响PoE供电系统供电性能的基础上,对异常情况产生的影响进行隔离保护。
参见图12,图12为本申请实施例提供的PoE供电系统的结构示意图,其中,所述供电系统包括PSE01和PD02,其中,PD02用于在导通时,向PSE01输出电流,PSE01用于接收PD02输入的电流,并向所连接的下一级设备供电。所述PSE01的结构及元器件如上述实施例的描述,本申请实施例此处不再赘述。
此外,本申请实施例还提供了一种异常隔离方法,参见图13,图13为本申请实施例提供的异常隔离方法的方法流程图,该方法应用于异常保护电路100。所述方法包括以下步骤:
步骤S101,所述隔离电路在接收到所述接口输入的电流时,向所述控制电路输出检测信号。
步骤S102,所述控制电路接收到所述检测信号时,向所述隔离电路输出隔离信号。
步骤S103,所述隔离电路在接收到所述隔离信号时,断开与所述高压保护电路的连接。
步骤S104,所述隔离电路在所述PSE导通时,将所述PSE输出的电流传输到所述接口。
其中,需要说明的是,步骤S104与步骤S101至步骤S103,分别对应两种不同的实施场景,因此,步骤S101至步骤S103的执行遵循时间顺序,步骤S104与步骤S101至步骤S103,在执行上不存在先后顺序。
结合上述实施例的描述,本实施例中,不同实施场景下,所述异常隔离方法还可以包括其他步骤,例如,在另一种实施方式中,所述控制电路检测所述PSE的母线电压;当所述母线电压大于预设阈值时,所述控制电路向所述隔离电路输出所述隔离信号;当所述母线电压小于预设阈值,且预设时间段内未接收到所述检测信号时,所述控制电路向所述隔离电路输出所述导通信号。
应理解,本实施例所述的异常隔离方法,与上述异常保护电路100以及PSE的结构相对应,因此,不同实施场景下异常隔离方法的操作步骤,与上述实施例中控制电路和隔离电路的执行过程对应,本实施例不再详述。
参见图14,图14为本申请实施例提供的异常隔离方法第二种实施方式的方法流程图,该方法应用于异常保护电路100。所述方法包括以下步骤:
步骤S201,所述隔离电路的第一输出端将所述PSE的电流输出到所述接口,第一输入端接收所述接口输入的电流,第二输出端向所述控制电路输出检测信号。
步骤S202,所述控制电路的输入端接收所述检测信号,输出端向所述隔离电路输出隔离信号。
步骤S203,所述隔离电路的第二输入端接收所述隔离信号,并响应所述隔离信号断开与所述高压保护电路的连接。
应理解,本实施例中,对应不同实施场景,隔离电路和控制电路的各个端口对应传输的信号不同,例如,在另一种实施场景中,控制电路的输出端向隔离电路输出导通信号,隔离电路的第二输入端接收所述导通信号,并响应所述导通信号建立与所述PSE的连接。
具体的,隔离电路和控制电路的各个端口执行的操作,与上述实施例所描述的相对应,此外,各电流和信号在隔离电路的元器件之间的传输,详见上述实施例中的相关描述,本实施例此处不再赘述。
此外,对应上述异常保护电路100,实际实现时可以全部或部分集成到一个物理实体上,也可以物理上分开。本申请实施例中,隔离电路101可以由收发器实现,控制电路102可以由处理器实现。如图15所示,图15为本申请实施例提供的异常隔离装置的结构示意图,异常隔离装置600可以包括处理器601、收发器602和存储器603。其中,存储器603可以存储用于处理器601执行时的代码等。
应理解,根据本申请实施例的异常隔离装置600与本申请实施例的异常隔离方法的对应,其中,收发器702用于执行方法中电流和控制信号的接收,以及检测信号的发送,处理器701用于执行控制信号相关的处理。在此不再赘述。
具体实现中,对应异常隔离装置600,本申请实施例还提供一种计算机存储介质,其中,设置在异常隔离装置600中计算机存储介质可存储有程序,该程序执行时,可实施包括图13至图14提供的方法的各实施例中的部分或全部步骤。异常隔离装置600中的存储介质均可为磁碟、光盘、只读存储记忆体(read-only memory,ROM)或随机存储记忆体(randomaccess memory,RAM)等。本申请实施例中,收发器可以是有线收发器,无线收发器或其组合。有线收发器例如可以为以太网接口。以太网接口可以是光接口,电接口或其组合。无线收发器例如可以为无线局域网收发器,蜂窝网络收发器或其组合。处理器可以是中央处理器(central processing unit,CPU),网络处理器(network processor,NP)或者CPU和NP的组合。处理器还可以进一步包括硬件芯片。上述硬件芯片可以是专用集成电路(application-specific integrated circuit,ASIC),可编程逻辑器件(programmablelogic device,PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(complexprogrammable logic device,CPLD),现场可编程逻辑门阵列(field-programmable gatearray,FPGA),通用阵列逻辑(generic array logic,GAL)或其任意组合。存储器可以包括易失性存储器(volatile memory),例如随机存取存储器(random-access memory,RAM);存储器也可以包括非易失性存储器(non-volatile memory),例如只读存储器(read-onlymemory,ROM),快闪存储器(flash memory),硬盘(hard disk drive,HDD)或固态硬盘(solid-state drive,SSD);存储器还可以包括上述种类的存储器的组合。
图15中还可以包括总线接口,总线接口可以包括任意数量的互联的总线和桥,具体由处理器代表的一个或多个处理器和存储器代表的存储器的各种电路链接在一起。总线接口还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路链接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口提供接口。收发器提供用于在传输介质上与各种其他设备通信的单元。处理器负责管理总线架构和通常的处理,存储器可以存储处理器在执行操作时所使用的数据。
本领域技术任何还可以了解到本申请实施例列出的各种说明性逻辑块(illustrative logical block)和步骤(step)可以通过电子硬件、电脑软件,或两者的结合进行实现。这样的功能是通过硬件还是软件来实现取决于特定的应用和整个系统的设计要求。本领域技术人员可以对于每种特定的应用,可以使用各种方法实现所述的功能,但这种实现不应被理解为超出本申请实施例保护的范围。
本申请实施例中所描述的各种说明性的逻辑单元和电路可以通过通用处理器,数字信号处理器,专用集成电路(ASIC),现场可编程门阵列(FPGA)或其它可编程逻辑装置,离散门或晶体管逻辑,离散硬件部件,或上述任何组合的设计来实现或操作所描述的功能。通用处理器可以为微处理器,可选地,该通用处理器也可以为任何传统的处理器、控制器、微控制器或状态机。处理器也可以通过计算装置的组合来实现,例如数字信号处理器和微处理器,多个微处理器,一个或多个微处理器联合一个数字信号处理器核,或任何其它类似的配置来实现。
本申请实施例中所描述的方法或算法的步骤可以直接嵌入硬件、处理器执行的软件单元、或者这两者的结合。软件单元可以存储于RAM存储器、闪存、ROM存储器、EPROM存储器、EEPROM存储器、寄存器、硬盘、可移动磁盘、CD-ROM或本领域中其它任意形式的存储媒介中。示例性地,存储媒介可以与处理器连接,以使得处理器可以从存储媒介中读取信息,并可以向存储媒介存写信息。可选地,存储媒介还可以集成到处理器中。处理器和存储媒介可以设置于ASIC中,ASIC可以设置于UE中。可选地,处理器和存储媒介也可以设置于UE中的不同的部件中。
应理解,在本申请的各种实施例中,各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(digital subscriber line,DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,数字视频光盘(digital video disc,DVD))、或者半导体介质(例如固态硬盘)等。
本说明书的各个部分均采用递进的方式进行描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点介绍的都是与其他实施例不同之处。尤其,对于方法和系统实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例部分的说明即可。
另外,除非有相反的说明,本申请实施例提及“第一”以及“第二”等序数词用于对多个对象进行区分,不用于限定多个对象的顺序。
尽管已描述了本申请的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (16)

1.一种异常保护电路,其特征在于,包括隔离电路和控制电路,所述隔离电路连接在供电设备PSE的接口与所述PSE的高压保护电路之间,其中,
所述隔离电路,用于在接收到所述接口输入的电流时,向所述控制电路输出检测信号;以及在接收到所述控制电路输入的隔离信号时,断开与所述高压保护电路的连接;
所述控制电路,用于在接收到所述检测信号时,向所述隔离电路输出所述隔离信号。
2.如权利要求1所述的异常保护电路,其特征在于,
所述控制电路,还用于在预设时间段内未接收到所述检测信号时,向所述隔离电路输出导通信号;
所述隔离电路,还用于在接收到所述导通信号时,建立与所述高压保护电路的连接。
3.如权利要求1或2所述的异常保护电路,其特征在于,
所述控制电路,还用于检测所述PSE的母线电压,并在所述母线电压大于预设阈值时,向所述隔离电路输出所述隔离信号,或者,在所述母线电压小于所述预设阈值,且在预设时间段内未接收到所述检测信号时,向所述隔离电路输出导通信号。
4.如权利要求1或2所述的异常保护电路,其特征在于,
所述控制电路,还用于输出所述PSE的导通状态指示信号。
5.如权利要求1所述的异常保护电路,其特征在于,所述隔离电路包括第一电阻、第二电阻、第一发光二极管、第二发光二极管、光敏三极管、第一开关器件、第二开关器件和驱动器件,其中,
所述第一电阻的一端连接所述接口的正极,另一端连接所述第一发光二极管的正极,所述第一发光二极管的负极连接所述接口的负极;
所述第二电阻的一端连接所述接口的负极,另一端连接所述第二发光二极管的正极,所述第二发光二极管的负极连接所述接口的正极;
所述光敏三极管检测所述第一发光二极管和所述第二发光二极管是否发光,所述光敏三极管的集电极连接所述控制电路;
所述第一开关器件的一端连接所述接口的正极,另一端连接所述高压保护电路的正极;所述第二开关器件的一端连接所述接口的负极,另一端连接所述高压保护电路的负极;所述第一开关器件与所述第二开关器件均连接所述驱动器件;所述驱动器件连接所述控制电路。
6.如权利要求1所述的异常保护电路,其特征在于,所述隔离电路包括第一电阻、第二电阻、第一发光二极管、第二发光二极管、第一光敏三极管、第二光敏三极管、第一开关器件、第二开关器件和驱动器件,其中,
所述第一电阻一端连接所述接口的正极,另一端连接所述第一发光二极管的正极,所述第一发光二极管的负极连接所述接口的负极,所述第一光敏三极管检测所述第一发光二极管是否发光,所述第一光敏三极管的集电极连接所述控制电路;
所述第二电阻一端连接所述接口的负极,另一端连接所述第二发光二极管的正极,所述第二发光二极管的负极连接所述接口的正极,所述第二光敏三极管检测所述第二发光二极管是否发光,所述第二光敏三极管的集电极连接所述控制电路;
所述第一开关器件的一端连接所述接口的正极,另一端连接所述高压保护电路的正极;所述第二开关器件的一端连接所述接口的负极,另一端连接所述高压保护电路的负极;所述第一开关器件与所述第二开关器件均连接所述驱动器件;所述驱动器件连接所述控制电路。
7.如权利要求5或6所述的异常保护电路,其特征在于,所述隔离电路还包括第一连接端和第二连接端,其中,
所述第一电阻、所述第二发光二极管的负极以及所述第一开关器件,通过所述第一连接端连接到所述接口的正极;
所述第二电阻、第一发光二极管的负极以及所述第二开关器件,通过所述第二连接端连接到所述接口的负极。
8.如权利要求5所述的异常保护电路,其特征在于,所述控制电路包括检测信号输入端口和控制信号输出端口,其中,
所述检测信号输入端口连接所述光敏三极管的集电极;
所述控制信号输出端口连接所述驱动器件。
9.如权利要求6所述的异常保护电路,其特征在于,所述控制电路包括检测信号输入端口和控制信号输出端口,其中,
所述检测信号输入端口连接所述第一光敏三极管的集电极和所述第二光敏三极管的集电极;
所述控制信号输出端口连接所述驱动器件。
10.如权利要求8或9所述的异常保护电路,其特征在于,
所述控制电路还包括母线电压输入端口,用于接收母线电压。
11.一种供电设备PSE,其特征在于,包括PSE电路、高压保护电路、接口和如权利要求1至10中任一项所述的异常保护电路;
所述PSE电路的输出端连接所述高压保护电路,所述高压保护电路的输出端连接所述异常保护电路的一端,所述异常保护电路的另一端连接所述接口。
12.一种供电系统,其特征在于,包括受电设备PD和如权利要求11所述的供电设备PSE,所述PD用于在导通后,向所述PSE输出电流。
13.一种异常隔离方法,其特征在于,所述方法应用于异常保护电路,所述异常保护电路包括隔离电路和控制电路,所述隔离电路连接在供电设备PSE的接口与所述PSE的高压保护电路之间,所述方法包括:
所述隔离电路在接收到所述接口输入的电流时,向所述控制电路输出检测信号;
所述控制电路接收到所述检测信号时,向所述隔离电路输出隔离信号;
所述隔离电路在接收到所述隔离信号时,断开与所述高压保护电路的连接。
14.如权利要求13所述的异常隔离方法,其特征在于,所述方法还包括:
所述控制电路在预设时间段内未接收到所述检测信号时,向所述隔离电路输出导通信号;
所述隔离电路在接收到所述导通信号时,建立与所述高压保护电路的连接。
15.如权利要求13或14所述的异常隔离方法,其特征在于,所述方法还包括:
所述控制电路检测所述PSE的母线电压;
当所述母线电压大于预设阈值时,所述控制电路向所述隔离电路输出所述隔离信号;
当所述母线电压小于预设阈值,且预设时间段内未接收到所述检测信号时,所述控制电路向所述隔离电路输出导通信号。
16.如权利要求13或14所述的异常隔离方法,其特征在于,所述方法还包括:
所述控制电路输出所述PSE的导通状态指示信号。
CN201810357966.9A 2018-04-20 2018-04-20 异常保护电路、pse、供电系统及异常隔离方法 Active CN108601138B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810357966.9A CN108601138B (zh) 2018-04-20 2018-04-20 异常保护电路、pse、供电系统及异常隔离方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810357966.9A CN108601138B (zh) 2018-04-20 2018-04-20 异常保护电路、pse、供电系统及异常隔离方法

Publications (2)

Publication Number Publication Date
CN108601138A CN108601138A (zh) 2018-09-28
CN108601138B true CN108601138B (zh) 2020-04-14

Family

ID=63613999

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810357966.9A Active CN108601138B (zh) 2018-04-20 2018-04-20 异常保护电路、pse、供电系统及异常隔离方法

Country Status (1)

Country Link
CN (1) CN108601138B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104617653A (zh) * 2015-02-15 2015-05-13 华为技术有限公司 一种选择性保护电路、方法及供电系统
CN107070668A (zh) * 2017-04-14 2017-08-18 浙江大华技术股份有限公司 一种供电电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104617653A (zh) * 2015-02-15 2015-05-13 华为技术有限公司 一种选择性保护电路、方法及供电系统
CN107070668A (zh) * 2017-04-14 2017-08-18 浙江大华技术股份有限公司 一种供电电路

Also Published As

Publication number Publication date
CN108601138A (zh) 2018-09-28

Similar Documents

Publication Publication Date Title
RU2684577C1 (ru) Схема, способ и устройство для совместного использования интерфейса usb
US9128691B2 (en) Method and terminal for selecting internal circuit according to USB interface status
US10333261B2 (en) USB signal switching circuit, USB data line, USB signal switching method and storage medium
TWI754588B (zh) 用於藉由轉遞受電裝置(PD)輸入電壓而傳輸電力至遠端乙太網路供電(PoE)子系統之系統、其製造方法、使用方法以及電腦可讀取之非暫態程式儲存裝置
EP3512160A1 (en) Power supplying method, device and system
KR102327298B1 (ko) 전기적 결함을 진단하기 위한 시스템 및 방법
CN201302715Y (zh) 电脑装置
CN106647539A (zh) 具有防水电路的电子设备
KR102586102B1 (ko) 배터리 보호 회로 및 이를 포함하는 배터리 팩
US9680449B2 (en) Encoder input device
EP3576344A1 (en) Powered device used for power over ethernet
JP2020505894A (ja) 電池と外部電源の給電を互換可能な制御回路
US9742131B2 (en) Power transfer systems
CN107360005B (zh) 一种受电端设备及受电方法
CN108601138B (zh) 异常保护电路、pse、供电系统及异常隔离方法
US11031934B2 (en) Connection circuit and connection method thereof
CN112073055A (zh) 一种可配置安全输入输出电路及其配置方法
JP2017041983A (ja) 充電システム
US20130155565A1 (en) Overcurrent protection circuit
US12088428B2 (en) Bidirectional transmission of electrical power along with data over a wired telecommunications network
CN109274611B (zh) 基板管理控制器切换共享网络协议的方法
CN107995000B (zh) 一种供电检测方法及设备
CN114624524A (zh) 充电检测方法、装置及设备
CN111404538B (zh) 连接电路及其连接方法
WO2024179244A1 (zh) 一种供电设备及供电方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20211105

Address after: 518043 No. 01, 39th floor, building a, antuoshan headquarters building, No. 33, antuoshan Sixth Road, Xiang'an community, Xiangmihu street, Futian District, Shenzhen, Guangdong Province

Patentee after: Huawei Digital Energy Technology Co.,Ltd.

Address before: 518129 Bantian HUAWEI headquarters office building, Longgang District, Guangdong, Shenzhen

Patentee before: HUAWEI TECHNOLOGIES Co.,Ltd.

TR01 Transfer of patent right