CN108459984A - 一种机柜i2c总线死锁处理方法、系统、介质及设备 - Google Patents

一种机柜i2c总线死锁处理方法、系统、介质及设备 Download PDF

Info

Publication number
CN108459984A
CN108459984A CN201810106269.6A CN201810106269A CN108459984A CN 108459984 A CN108459984 A CN 108459984A CN 201810106269 A CN201810106269 A CN 201810106269A CN 108459984 A CN108459984 A CN 108459984A
Authority
CN
China
Prior art keywords
buses
cabinet
rmc
middle plate
count value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810106269.6A
Other languages
English (en)
Inventor
公衍宾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201810106269.6A priority Critical patent/CN108459984A/zh
Publication of CN108459984A publication Critical patent/CN108459984A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • G06F13/4031Coupling between buses using bus bridges with arbitration
    • G06F13/4036Coupling between buses using bus bridges with arbitration and deadlock prevention

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Multi Processors (AREA)

Abstract

本发明公开了一种机柜I2C总线死锁处理方法,包括:步骤S11:利用中板内的定时器中断检测RMC与中板的I2C总线中断是否被触发;步骤S12:若否,则对定时器中断中全局变量的当前计数值加一;步骤S13:以预设时间间隔重复执行步骤S11,直至当前计数值超过预设阈值,然后对I2C总线进行重置。可见,在本发明中,利用中板中的定时器中断对机柜的I2C总线进行检测,如果发现机柜中的I2C总线死锁之后,可以通过中板对I2C总线进行重置,通过此种方法,保证了RMC与中板之间通信的稳定性。相应的,本发明还公开了一种机柜I2C总线死锁处理系统、介质及设备,同样具有上述有益效果。

Description

一种机柜I2C总线死锁处理方法、系统、介质及设备
技术领域
本发明涉及计算机服务器技术领域,特别涉及一种机柜I2C总线死锁处理方法、系统、介质及设备。
背景技术
随着大数据时代的到来,柜式服务器因其占用空间较小,并且具有良好的可扩展性,而得到了广泛的应用。在柜式服务器当中,一般是RMC(Rack Management Controller,整机柜管理控制器)利用中板通过I2C总线获取机柜中各个机柜节点的运行状况信息,但是当RMC或者中板出现异常掉电时,会产生I2C总线死锁的现象,从而影响RMC与中板的正常通信。针对这一技术问题,目前的解决方法是将中板断电进行修复,显然,此种方法极大的影响了机柜的正常工作,所以通过怎样的方法来解除I2C总线的死锁现象,以保证RMC与中板的正常通讯,是本领域技术人员亟待解决的问题。
发明内容
有鉴于此,本发明的目的在于提供一种机柜I2C总线死锁处理方法、系统、介质及设备,以解除I2C总线的死锁现象。其具体方案如下:
一种机柜I2C总线死锁处理方法,包括:
步骤S11:利用中板内的定时器中断检测RMC与所述中板的I2C总线中断是否被触发;
步骤S12:若否,则对所述定时器中断中全局变量的当前计数值加一;其中,所述全局变量能够检测所述I2C总线通讯失败的次数;
步骤S13:以预设时间间隔重复执行步骤S11,直至当前计数值超过预设阈值,然后对所述I2C总线进行重置。
优选的,所述预设时间间隔为1s。
优选的,所述预设阈值为20s。
优选的,所述步骤S11:利用中板内的定时器中断检测RMC与所述中板的I2C总线中断是否被触发的过程之后,还包括:
若否,则判定所述I2C总线异常,并将所述I2C总线的异常信息记录至日志。
优选的,所述对所述I2C总线进行重置的过程之后,还包括:
将当前计数值清零。
优选的,所述步骤S11:利用中板内的定时器中断检测RMC与所述中板的I2C总线中断是否被触发的过程之后,还包括:
若是,则判定所述I2C总线正常,并将当前计数值清零。
相应的,本发明还公开了一种机柜I2C总线死锁处理系统,包括:
触发判断模块,用于步骤S11:利用中板内的定时器中断检测RMC与所述中板的I2C总线中断是否被触发;
计数值累加模块,用于步骤S12:若否,则对所述定时器中断中全局变量的当前计数值加一;其中,所述全局变量能够检测所述I2C总线通讯失败的次数;
I2C总线重置模块,用于步骤S13:以预设时间间隔重复执行步骤S11,直至当前计数值超过预设阈值,然后对所述I2C总线进行重置。
优选的,还包括:
数值重置模块,用于步骤S11:利用中板内的定时器中断检测RMC与所述中板的I2C总线中断是否被触发的过程之后,若是,则判定所述I2C总线正常,并将当前计数值清零。
相应的,本发明还公开了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如前述公开的一种机柜I2C总线死锁处理方法的步骤。
相应的,本发明还公开了一种机柜I2C总线死锁处理设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如前述公开的一种机柜I2C总线死锁处理方法的步骤。
在本发明中,一种机柜I2C总线死锁处理方法,包括:步骤S11:利用中板内的定时器中断检测RMC与中板的I2C总线中断是否被触发;步骤S12:若否,则对定时器中断中全局变量的当前计数值加一;其中,全局变量能够检测I2C总线通讯失败的次数;步骤S13:以预设时间间隔重复执行步骤S11,直至当前计数值超过预设阈值,然后对I2C总线进行重置。
可见,在本发明中,首先是利用中板内的定时器中断去检测RMC与中板的I2C总线中断是否被触发,如果I2C总线中断未被触发,说明RMC与中板之间的I2C总线通讯出现了异常,此时将定时器中断中全局变量的当前计数值加一,之后中板内的定时器中断以预设时间间隔去重复检测RMC与中板的I2C总线中断是否被触发,如果I2C总线中断还是没有被触发,则对全局变量的当前计数值进行累加,当全局变量的当前计数值超过预设阈值时,说明RMC与中板的I2C总线被死锁,此时,利用中板对I2C总线进行重置,以解除RMC与中板之间的I2C总线死锁现象,显然,相比于现有技术中需要对中板断电才能修复I2C总线死锁的方法,本发明中的方法能够大大提高工作人员的工作效率。相应的,本发明公开的一种机柜I2C总线死锁处理系统、介质和设备,同样具有上述有益效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种机柜I2C总线死锁处理方法的流程图;
图2为本发明实施例提供的另一种机柜I2C总线死锁处理方法的流程图;
图3为本发明实施例提供的一种机柜I2C总线死锁处理系统的结构图;
图4为本发明实施例提供的一种机柜I2C总线死锁处理设备的结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例公开了一种机柜I2C总线死锁处理方法,如图1所示,该方法包括:
步骤S11:利用中板内的定时器中断检测RMC与中板的I2C总线中断是否被触发;
步骤S12:若否,则对定时器中断中全局变量的当前计数值加一;
其中,全局变量能够检测I2C总线通讯失败的次数;
步骤S13:以预设时间间隔重复执行步骤S11,直至当前计数值超过预设阈值,然后对I2C总线进行重置。
随着数据存储的快速发展,柜式服务器在实际当中得到了广泛的应用,在现有技术当中,柜式服务器是一般是通过RMC对机柜的各个节点进行统一管理与监控,具体的,RMC是利用中板通过I2C总线通讯获取各个机柜节点的运行状态信息。需要说明的是,中板是机柜当中RMC与机柜节点BMC进行通讯命令转发和处理的硬件处理单元。
但是,在实际应用当中,当RMC异常复位时,会导致I2C总线产生死锁的现象。以下对I2C总线死锁进行具体的阐述,可以理解的是,I2C总线包括两条信号线,一条是SDA,也即双向数据线,一条是SCL,也即时钟线。当在I2C总线上传输数据时,首先是由RMC发出启动信号,控制SCL产生8个时钟脉冲,然后拉低SCL信号为低电平,此时,中板输出应答信号,将SDA信号拉为低电平,如果RMC异常复位,SCL就会释放为高电平,此时,如果中板没有复位,就会继续I2C总线的应答,将SDA一直拉为低电平,直到SCL变为低电平,才会结束应答信号。而对于I2C总线通信中的RMC来说,复位后检测SCL和SDA信号,如果发现SDA信号为低电平,则会认为I2C总线被占用,会一直等待SCL和SDA信号变为高电平,这样,RMC等待中板释放SDA信号,而同时中板又在等待RMC将SCL信号拉低以释放应答信号,两者相互等待,从而使得I2C总线进入死锁状态。
而在本实施例中,是相当于在中板中添加了对I2C总线的监控程序,实时监控I2C总线的状态信息,也即,利用中板内的定时器中断来监测I2C总线的SDA和SCL的状态信息,显然如果I2C总线长时间处于异常状态,说明I2C总线正处于死锁状态,此时中板会对I2C总线进行重置,以释放对I2C总线的控制,以此来解除I2C总线的死锁现象。
换言之,中板内的定时器中断可以让中板进入中断后,判断所要关注的事件是否发生,也即,中板内的定时器中断会检测RMC与中板的I2C总线中断是否被触发,能够想到的是,如果中板与RMC的通信正常,则I2C总线中断会被正常触发,而当I2C总线中断处于未被触发的状态,则说明中板与RMC的通信异常,此时,中板内的定时器中断的全局变量的当前计数值会自动加一,需要说明的是,此处的全局变量能够利用定时器中断检测I2C总线通讯失败的次数,然后中板内的定时器中断以预设时间间隔重复检测RMC与中板的I2C总线中断是否被触发,如果I2C总线中断没有被触发,则对全局变量的当前计数值进行累计,以全局变量的当前计数值来判断I2C总线中断的时长,如果当RMC与中板的中断时长较长时,说明RMC与中板通讯的I2C总线处于死锁状态,此时,再在中板端对I2C总线进行重置,以此来解除I2C总线的死锁现象。显然,通过本发明中的这种方法,能够保证中板与RMC的正常通信。
可见,在本实施例中,首先是利用中板内的定时器中断去检测RMC与中板的I2C总线中断是否被触发,如果I2C总线中断未被触发,说明RMC与中板之间的I2C总线通讯出现了异常,此时将定时器中断中全局变量的当前计数值加一,之后中板内的定时器中断以预设时间间隔去重复检测RMC与中板的I2C总线中断是否被触发,如果I2C总线中断还是没有被触发,则对全局变量的当前计数值进行累加,当全局变量的当前计数值超过预设阈值时,说明RMC与中板的I2C总线被死锁,此时,利用中板对I2C总线进行重置,以解除RMC与中板之间的I2C总线死锁现象,显然,相比于现有技术中需要对中板断电才能修复I2C总线死锁的方法,本实施例中的方法能够大大提高工作人员的工作效率。
作为一种优选的实施方式,本实施例对上一实施例进行具体的说明与优化,如图2所示,该方法包括:
步骤S21:利用中板内的定时器中断检测RMC与中板的I2C总线中断是否被触发。
步骤S22:若否,则对定时器中断中全局变量的当前计数值加一;
其中,全局变量能够检测I2C总线通讯失败的次数。
步骤S23:判定I2C总线异常,并将I2C总线的异常信息记录至日志。
步骤S24:若是,则判定I2C总线正常,并将当前计数值清零。
步骤S25:以预设时间间隔1s重复执行步骤S21,直至当前计数值超过预设阈值20s时,然后对I2C总线进行重置。
步骤S26:将当前计数值清零。
在本实施例中,步骤S21可参见上述实施例所公开的内容,此处不再进行赘述,能够想到的是,如果中板利用定时器中断检测到RMC与中板的I2C总线中断被触发,说明RMC与中板能够正常通讯,则判定I2C总线正常,并且将定时器的当前计数值清零,以保证后续步骤的继续执行。
但是,如果中板内的定时器中断检测到RMC与中板的I2C总线中断没有被触发,说明RMC与中板之间的I2C总线通讯处于异常状态,此时,为了提高服务器的可维护性,为了工作人员能够对系统的故障信息进行更好的定位,此时还可以将I2C总线的异常信息记录至日志,以帮助工作人员能够根据异常信息快速分析出异常信息产生的原因及位置,进而提高工作人员的工作效率。
可以理解的是,如果中板内的定时器中断检测到RMC与中板的I2C总线中断没有被触发,说明此时RMC与中板的I2C总线通讯出现了异常,此时,将定时器中断中的全局变量的当前计数值加一。能够想到的是,如果RMC与中板的I2C总线中断长时间处于异常状态,说明RMC与中板出现了I2C总线死锁现象,也即,当中板内的定时器中断以预设时间间隔1s重复去检测RMC与中板的I2C总线中断是否被触发时,如果在预设阈值20s的时间内,RMC与中板的I2C总线中断还是没有被触发,说明RMC与中板之间的I2C总线处于死锁状态,此时就可以在中板端对I2C总线进行重置,以此来恢复RMC与中板I2C总线的正常通讯。
需要说明的是,本实施例中的预设时间间隔和预设阈值都可以根据实际情况作相应的调整,此处不作具体的限定。并且,本实施例中的步骤S22和步骤S23的顺序可以根据实际情况进行调整,此处不作具体的限定。显然,利用本发明中的方法,不仅可以解决大型集成服务器机柜架构中的硬件设备的I2C总线死锁现象,例如:SmartRack平台,而且也可以解决小型集成式服务器中的I2C总线死锁现象,此处不再一一列举。
而且,当利用中板对I2C总线进行重置以后,同时可以将中板内定时器中断中全局变量的当前计数值清零,以此来说明此时I2C总线已经恢复正常,RMC与中板可以进行正常的通讯,以便服务器完成后续的步骤流程。
相应的,本发明还公开了一种机柜I2C总线死锁处理系统,如图3所示,该系统包括:
触发判断模块31,用于步骤S11:利用中板内的定时器中断检测RMC与中板的I2C总线中断是否被触发;
计数值累加模块32,用于步骤S12:若否,则对定时器中断中全局变量的当前计数值加一;其中,全局变量能够检测I2C总线通讯失败的次数;
I2C总线重置模块33,用于步骤S13:以预设时间间隔重复执行步骤S11,直至当前计数值超过预设阈值,然后对I2C总线进行重置。
优选的,该机柜I2C总线死锁处理系统还包括:
日志记录模块,用于步骤S11:利用中板内的定时器中断检测RMC与中板的I2C总线中断是否被触发的过程之后,若否,则判定I2C总线异常,并将I2C总线的异常信息记录至日志。
优选的,该机柜I2C总线死锁处理系统还包括:
数值清零模块,用于对I2C总线进行重置的过程之后,将当前计数值清零。
优选的,该机柜I2C总线死锁处理系统还包括:
数值重置模块,用于步骤S11:利用中板内的定时器中断检测RMC与中板的I2C总线中断是否被触发的过程之后,若是,则判定I2C总线正常,并将当前计数值清零。
相应的,本发明还公开了一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如前述公开的一种机柜I2C总线死锁处理的步骤。
相应的,本发明还公开了一种机柜I2C总线死锁处理设备,如图4所示,包括:
存储器41,用于存储计算机程序;
处理器42,用于执行计算机程序时实现如前述公开的一种机柜I2C总线死锁处理方法的步骤。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种机柜I2C总线死锁处理方法、系统、介质及设备进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种机柜I2C总线死锁处理方法,其特征在于,包括:
步骤S11:利用中板内的定时器中断检测RMC与所述中板的I2C总线中断是否被触发;
步骤S12:若否,则对所述定时器中断中全局变量的当前计数值加一;其中,所述全局变量能够检测所述I2C总线通讯失败的次数;
步骤S13:以预设时间间隔重复执行步骤S11,直至当前计数值超过预设阈值,然后对所述I2C总线进行重置。
2.根据权利要求1所述的方法,其特征在于,所述预设时间间隔为1s。
3.根据权利要求1所述的方法,其特征在于,所述预设阈值为20s。
4.根据权利要求1所述的方法,其特征在于,所述步骤S11:利用中板内的定时器中断检测RMC与所述中板的I2C总线中断是否被触发的过程之后,还包括:
若否,则判定所述I2C总线异常,并将所述I2C总线的异常信息记录至日志。
5.根据权利要求1所述的方法,其特征在于,所述对所述I2C总线进行重置的过程之后,还包括:
将当前计数值清零。
6.根据权利要求1至5任一项所述的方法,其特征在于,所述步骤S11:利用中板内的定时器中断检测RMC与所述中板的I2C总线中断是否被触发的过程之后,还包括:
若是,则判定所述I2C总线正常,并将当前计数值清零。
7.一种机柜I2C总线死锁处理系统,其特征在于,包括:
触发判断模块,用于步骤S11:利用中板内的定时器中断检测RMC与所述中板的I2C总线中断是否被触发;
计数值累加模块,用于步骤S12:若否,则对所述定时器中断中全局变量的当前计数值加一;其中,所述全局变量能够检测所述I2C总线通讯失败的次数;
I2C总线重置模块,用于步骤S13:以预设时间间隔重复执行步骤S11,直至当前计数值超过预设阈值,然后对所述I2C总线进行重置。
8.根据权利要求7所述的系统,其特征在于,还包括:
数值重置模块,用于步骤S11:利用中板内的定时器中断检测RMC与所述中板的I2C总线中断是否被触发的过程之后,若是,则判定所述I2C总线正常,并将当前计数值清零。
9.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至6任一项所述的一种机柜I2C总线死锁处理方法的步骤。
10.一种机柜I2C总线死锁处理设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至6任一项所述的一种机柜I2C总线死锁处理方法的步骤。
CN201810106269.6A 2018-02-02 2018-02-02 一种机柜i2c总线死锁处理方法、系统、介质及设备 Pending CN108459984A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810106269.6A CN108459984A (zh) 2018-02-02 2018-02-02 一种机柜i2c总线死锁处理方法、系统、介质及设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810106269.6A CN108459984A (zh) 2018-02-02 2018-02-02 一种机柜i2c总线死锁处理方法、系统、介质及设备

Publications (1)

Publication Number Publication Date
CN108459984A true CN108459984A (zh) 2018-08-28

Family

ID=63239372

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810106269.6A Pending CN108459984A (zh) 2018-02-02 2018-02-02 一种机柜i2c总线死锁处理方法、系统、介质及设备

Country Status (1)

Country Link
CN (1) CN108459984A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114003445A (zh) * 2021-09-29 2022-02-01 苏州浪潮智能科技有限公司 Bmc的i2c监控功能测试方法、系统、终端及存储介质
CN114647607A (zh) * 2020-12-18 2022-06-21 新唐科技股份有限公司 恢复通信接口中断的方法及通信接口控制器
CN116431549A (zh) * 2023-03-02 2023-07-14 国网江苏省电力有限公司镇江供电分公司 一种i2c总线死锁监测、恢复的方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070028127A1 (en) * 2005-07-26 2007-02-01 Samsung Electronics Co., Ltd. Universal serial bus system, and method of driving the same
CN102521187A (zh) * 2011-11-29 2012-06-27 广东东研网络科技有限公司 一种i2c总线通信死锁解决方法
CN103019871A (zh) * 2012-12-31 2013-04-03 四川迪佳通电子有限公司 一种i2c总线的防死锁系统及其防死锁方法
CN103530197A (zh) * 2013-10-29 2014-01-22 浙江宇视科技有限公司 一种检测及解决Linux系统死锁的方法
CN106294230A (zh) * 2016-08-10 2017-01-04 浪潮电子信息产业股份有限公司 一种扩展rmc与中板通讯二级命令的方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070028127A1 (en) * 2005-07-26 2007-02-01 Samsung Electronics Co., Ltd. Universal serial bus system, and method of driving the same
CN102521187A (zh) * 2011-11-29 2012-06-27 广东东研网络科技有限公司 一种i2c总线通信死锁解决方法
CN103019871A (zh) * 2012-12-31 2013-04-03 四川迪佳通电子有限公司 一种i2c总线的防死锁系统及其防死锁方法
CN103530197A (zh) * 2013-10-29 2014-01-22 浙江宇视科技有限公司 一种检测及解决Linux系统死锁的方法
CN106294230A (zh) * 2016-08-10 2017-01-04 浪潮电子信息产业股份有限公司 一种扩展rmc与中板通讯二级命令的方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114647607A (zh) * 2020-12-18 2022-06-21 新唐科技股份有限公司 恢复通信接口中断的方法及通信接口控制器
CN114003445A (zh) * 2021-09-29 2022-02-01 苏州浪潮智能科技有限公司 Bmc的i2c监控功能测试方法、系统、终端及存储介质
CN114003445B (zh) * 2021-09-29 2023-12-26 苏州浪潮智能科技有限公司 Bmc的i2c监控功能测试方法、系统、终端及存储介质
CN116431549A (zh) * 2023-03-02 2023-07-14 国网江苏省电力有限公司镇江供电分公司 一种i2c总线死锁监测、恢复的方法

Similar Documents

Publication Publication Date Title
CN102761439B (zh) Pon接入系统中基于看门狗的异常检测记录装置及方法
CN108459984A (zh) 一种机柜i2c总线死锁处理方法、系统、介质及设备
CN104813622A (zh) 数据收集-转发装置
CN104753710A (zh) 双wan口网络设备的主备切换系统及方法
CN101753357A (zh) 一种网络服务器集中监控系统和方法
CN110515802A (zh) 一种服务器开机故障的监测方法、系统及相关组件
CN103135732B (zh) 服务器机柜系统
CN101860442A (zh) 一种交换机、电源装置及实现掉电远端报警的方法
CN102880527A (zh) 一种基板管理控制器的数据恢复方法
US20160328010A1 (en) Shutdown of computing devices
CN107247647A (zh) 一种存储系统中bbu工作状态检测方法及系统
CN105425932A (zh) 一种整机柜服务器电源的管理方法及系统
JP6138216B2 (ja) 電池キャビネット管理方法、装置及び電池管理システム
CN115686935A (zh) 数据备份方法、计算机设备及存储介质
CN104734904A (zh) 旁路设备的自动测试方法及系统
CN102045230A (zh) 一种以太环网链路保护倒换的方法及装置
CN103760838A (zh) 基于环境参数的服务器集群自动保护系统
CN202042898U (zh) 一种网络设备的程控旁路保护电路
CN105119765B (zh) 一种智能处理故障体系架构
CN202261334U (zh) 环网链路冗余控制系统
CN104679710A (zh) 一种面向半导体生产线搬运系统软件故障快速恢复方法
CN203289491U (zh) 一种故障节点可自动修复的集群存储系统
CN116823587A (zh) 一种图形处理器控制方法、装置、电子设备及存储介质
CN205123764U (zh) 具备光电隔离及防止rs485通讯总线占死故障功能的电力仪表
CN104423528A (zh) 数据中心电源调配方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20180828