CN108449564B - 一种支持视频解码芯片自适应视频源分辨率的方法及系统 - Google Patents

一种支持视频解码芯片自适应视频源分辨率的方法及系统 Download PDF

Info

Publication number
CN108449564B
CN108449564B CN201710084319.0A CN201710084319A CN108449564B CN 108449564 B CN108449564 B CN 108449564B CN 201710084319 A CN201710084319 A CN 201710084319A CN 108449564 B CN108449564 B CN 108449564B
Authority
CN
China
Prior art keywords
resolution information
video
decoding chip
sequence parameter
standard
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710084319.0A
Other languages
English (en)
Other versions
CN108449564A (zh
Inventor
刘宝臣
韩杰
杨春晖
王艳辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hainan Shilian Communication Technology Co.,Ltd.
Original Assignee
Visionvera Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Visionvera Information Technology Co Ltd filed Critical Visionvera Information Technology Co Ltd
Priority to CN201710084319.0A priority Critical patent/CN108449564B/zh
Publication of CN108449564A publication Critical patent/CN108449564A/zh
Application granted granted Critical
Publication of CN108449564B publication Critical patent/CN108449564B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Graphics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

本发明实施例涉及视频技术领域,提供了一种支持视频解码芯片自适应视频源分辨率的方法及系统,上述方法包括:轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值,查找预先建立的映射表,得到对应分辨率信息;将上述对应分辨率信息与储存的当前分辨率信息比较;若上述对应分辨率信息与上述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,得到对应的配置参数;按照上述配置参数配置上述视频解码芯片的寄存器,并更新上述储存的当前分辨率信息为上述对应分辨率信息。本发明实施例解决了输入视频源信号分辨率改变时,视频解码芯片无法正确的输出视频信号的问题,实现了视频解码芯片自适应视频源的分辨率的技术效果。

Description

一种支持视频解码芯片自适应视频源分辨率的方法及系统
技术领域
本发明涉及视频技术领域,特别是涉及一种支持视频解码芯片自适应视频源分辨率的方法及系统。
背景技术
对于不同的输入视频信号,尤其是输入视频的模拟信号,采用视频解码芯片将其转化为对应的视频的数字信号的过程中,因为输出的视频数字信号需要遵循统一的标准,因此需要有统一的控制参数;同时不同的输入视频的模拟信号在转化过程中的各种控制参数不同,例如保证输入信号与输出线号同步的锁相环反馈分配参数、水平同步信号输出宽度参数等,这些控制参数储存在视频解码芯片的寄存器中,因此需要对视频解码芯片的寄存器进行预先配置,预先设定储存的控制参数。
发明人经过研究发现,现有的视频解码芯片在将输入的视频模拟信号转化为视频数字信号的过程中,只能事先针对某一种分辨率信息配置视频解码芯片的寄存器,当输入的视频源信号分辨率改变时,则无法正确的输出视频信号,出现图像偏移甚至黑屏的现象,因此存在视频解码芯片自适应视频源分辨率的需求,但现有技术中没有相应的解决办法。
发明内容
鉴于上述问题,提出了本发明实施例以便提供一种克服上述当输入视频源信号分辨率改变时,视频解码芯片无法正确的输出视频信号的问题或者至少部分地解决上述问题的一种支持视频解码芯片自适应视频源分辨率的方法及系统。
为了解决上述问题,本发明实施例公开了一种支持视频解码芯片自适应视频源分辨率的方法,所述方法包括:
轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值;
根据所述两个时序参数值,以及预先建立的映射表,得到对应分辨率信息;
将所述对应分辨率信息与储存的当前分辨率信息比较;
若所述对应分辨率信息与所述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据所述对应分辨率信息得到对应的配置参数;
按照所述配置参数配置所述视频解码芯片的寄存器用于视频源信号的解码;
更新所述储存的当前分辨率信息为所述对应分辨率信息。
优选地,所述根据所述两个时序参数值,以及预先建立的映射表,得到对应分辨率信息的步骤包括:
查找预先建立的时序参数值与分辨率信息映射表,根据所述两个时序参数值得到对应分辨率信息。
进一步地,所述时序参数值与分辨率信息映射表的建立方法包括:
分别接入各种已知分辨率信息的视频源;
针对每一已知分辨率信息的视频源,在所述指定地址读取对应的两个时序参数值;
根据每一已知分辨率信息与对应的两个时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
进一步地,所述时序参数值与分辨率信息映射表的建立方法包括:
根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率;
针对每一标准分辨率信息,根据所述视频解码芯片的工作时钟信号频率,与上述标准水平同步信号频率、标准垂直同步信号频率,计算得到每一标准分辨率信息对应的两个标准时序参数值;
根据每一标准分辨率信息与对应的两个标准时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
优选地,所述根据所述两个时序参数值,以及预先建立的映射表,得到对应分辨率信息的步骤包括:
根据所述两个时序参数值与所述视频解码芯片的工作时钟信号频率,计算得到视频输入信号的水平同步信号频率和垂直同步信号频率;
查找预先建立的同步信号频率与分辨率信息映射表,根据所述水平同步信号频率和垂直同步信号频率得到对应分辨率信息。
进一步地,所述同步信号频率与分辨率信息映射表的建立方法包括:
根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率;
根据每一标准分辨率信息与对应的标准水平同步信号频率、标准垂直同步信号频率的映射关系,建立同步信号频率与分辨率信息映射表。
优选地,所述轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值的步骤包括:
通过I2C总线,轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值。
进一步地,所述通过I2C总线,轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值的步骤包括:
通过I2C总线,轮询视频解码芯片TVP7002的寄存器,在第一组指定地址[0x37:0x38]读取第一时序参数值,在第二组指定地址[0x39:0x3A]读取第二时序参数值;所述第一时序参数值为所述TVP7002芯片工作时钟信号频率与视频输入信号的水平同步信号频率的比值;所述第二时序参数值为所述视频输入信号的水平同步信号频率与垂直同步信号频率的比值。
优选地,所述按照所述配置参数配置所述视频解码芯片的寄存器用于解码的步骤包括:
按照所述配置参数通过I2C总线对所述视频解码芯片的寄存器进行写入操作用于视频源信号的解码。
另一方面,本发明实施例公开了一种支持视频解码芯片自适应视频源分辨率的系统,所述系统包括:
轮询读取模块,用于轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值;
分辨率信息获取模块,用于根据所述两个时序参数值,以及预先建立的映射表,得到对应分辨率信息;
分辨率信息比较模块,用于将所述对应分辨率信息与储存的当前分辨率信息比较;
配置参数获取模块,用于若所述对应分辨率信息与所述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据所述对应分辨率信息得到对应的配置参数;
配置模块,用于按照所述配置参数配置所述视频解码芯片的寄存器用于视频源信号的解码;
分辨率信息更新模块,用于更新所述储存的当前分辨率信息为所述对应分辨率信息。
优选地,所述分辨率信息获取模块包括:
第一分辨率信息获取模块,用于查找预先建立的时序参数值与分辨率信息映射表,根据所述两个时序参数值得到对应分辨率信息。
进一步地,所述时序参数值与分辨率信息映射表的建立方法包括:
分别接入各种已知分辨率信息的视频源;
针对每一已知分辨率信息的视频源,在所述指定地址读取对应的两个时序参数值;
根据每一已知分辨率信息与对应的两个时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
进一步地,所述时序参数值与分辨率信息映射表的建立方法包括:
根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率;
针对每一标准分辨率信息,根据所述视频解码芯片的工作时钟信号频率,与上述标准水平同步信号频率、标准垂直同步信号频率,计算得到每一标准分辨率信息对应的两个标准时序参数值;
根据每一标准分辨率信息与对应的两个标准时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
优选地,所述分辨率信息获取模块包括:
第二同步信号频率计算模块,用于根据所述两个时序参数值与所述视频解码芯片的工作时钟信号频率,计算得到视频输入信号的水平同步信号频率和垂直同步信号频率;
第二分辨率信息获取模块,用于查找预先建立的同步信号频率与分辨率信息映射表,根据所述水平同步信号频率和垂直同步信号频率得到对应分辨率信息。
进一步地,所述同步信号频率与分辨率信息映射表的建立方法包括:
根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率;
根据每一标准分辨率信息与对应的标准水平同步信号频率、标准垂直同步信号频率的映射关系,建立同步信号频率与分辨率信息映射表。
优选地,所述轮询读取模块包括:
总线轮询读取模块,用于通过I2C总线,轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值。
进一步地,所述总线轮询读取模块包括:
TVP7002总线轮询读取模块,通过I2C总线,轮询视频解码芯片TVP7002的寄存器,在第一组指定地址[0x37:0x38]读取第一时序参数值,在第二组指定地址[0x39:0x3A]读取第二时序参数值;所述第一时序参数值为所述TVP7002芯片工作时钟信号频率与视频输入信号的水平同步信号频率的比值;所述第二时序参数值为所述视频输入信号的水平同步信号频率与垂直同步信号频率的比值。
优选地,所述配置模块包括:
总线配置模块,用于按照所述配置参数通过I2C总线对所述视频解码芯片的寄存器进行写入操作用于视频源信号的解码。
本发明实施例包括以下优点:
本发明实施例通过轮询视频解码芯片,进一步得到输入视频信号的分辨率信息;在视频信号的分辨率信息改变时,查找预先建立的分辨率信息与配置参数映射表,获得对应的配置参数并配置上述视频解码芯片的寄存器;本发明实施例能够针对输入视频信号分辨率的改变,适应性的调整视频解码芯片的配置参数,匹配输入视频信号的时序,解决了输入视频源信号分辨率改变时,视频解码芯片无法正确的输出视频信号的问题,实现了视频解码芯片自适应视频源的分辨率的技术效果。
附图说明
图1是本发明实施例的一种技术构思的示意图;
图2是本发明实施例的一种技术构思的示意图;
图3是本发明实施例一的一种支持视频解码芯片自适应视频源分辨率的方法的流程示意图;
图4是本发明实施例二的一种支持视频解码芯片自适应视频源分辨率的方法的流程示意图;
图5是本发明实施例三的一种支持视频解码芯片自适应视频源分辨率的方法的流程示意图;
图6是本发明实施例四的一种支持视频解码芯片自适应视频源分辨率的系统的结构框图;
图7是本发明实施例五的一种支持视频解码芯片自适应视频源分辨率的系统的结构框图;
图8是本发明实施例六的一种支持视频解码芯片自适应视频源分辨率的系统的结构框图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。虽然附图中显示了本公开的示例性实施例,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施例所限制。相反,提供这些实施例是为了能够更透彻地理解本公开,并且能够将本公开的范围完整的传达给本领域的技术人员。
参照图1与图2所示,示出了本发明实施例的技术构思之一。
参照图1所示,本发明实施例通过接入各种已知分辨率信息的视频源,读取视频解码芯片的状态寄存器中的时序参数值,根据上述各种分辨率信息与对应的时序参数值之间的映射关系,建立时序参数值与分辨率信息映射表。进一步地,参照视频标准手册,获取各标准分辨率信息对应的时序信息;根据上述各标准分辨率信息及上述对应的时序信息,从视频解码芯片的技术手册中查找相应的寄存器配置方案,建立分辨率信息与配置参数映射表。如此,本发明实施例的前置准备已经完成。
参照图2所示,本发明实施例通过读取视频解码芯片寄存器中的时序参数值,通过查找上述时序参数值与分辨率信息映射表,获得对应的分辨率信息,并判断输入信号的分辨率信息是否改变;如果输入信号的分辨率信息没有改变,则继续轮训,沿用之前的寄存器配置方案;如果输入信号的分辨率信息改变,则根据上述对应的分辨率信息,通过查找上述分辨率信息与配置参数映射表,重新配置寄存器。
实施例一:
参照图3,其示出了本发明的一种支持视频解码芯片自适应视频源分辨率的方法的流程示意图,具体可以包括步骤301-306:
步骤301:轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值。
在本发明实施例中,通过轮询上述视频解码芯片的寄存器,在上述指定地址读取对应的两个时序参数值。上述轮训视频解码芯片的寄存器可以采用每隔设定时间或者按照固定频率来轮询上述视频解码芯片的寄存器的方式。针对于不同的工作情况,需要对上述固定频率或设定时间进行调整。例如假设上述固定频率相对于工作中视频输入信号的分辨率发生变化的频率过快,可能导致硬件资源的浪费;若上述固定频率相对于工作中视频输入信号的分辨率发生变化的频率过快,可能导致来不及针对视频输入信号中分辨率信息的变化来配置相应的寄存器,无法正确输出视频信号的问题。
针对于不同的视频解码芯片,上述指定地址与时序参数值可能不同,总之,只要是能够表征视频输入信号的水平同步信号频率和垂直同步信号频率,或者借由已知的视频解码芯片参数计算得到对应的视频输入信号的水平同步信号频率和垂直同步信号频率,或者以其他可以预知的手段得到,这样的至少两个参数值就是对应的的两个时序参数值。
在本发明实施例的一种实施方式中,上述两个时序参数值为上述视频解码芯片对视频源进行处理得到,并储存在上述视频解码芯片的存储器中。一般地,视频解码芯片对视频源的视频输入信号进行处理,得到部分视频信号的参数,储存于上述视频解码芯片的寄存器中,一般属性为可读取,而不可写入。
本发明实施例的一种实施方式中,对于TI(德州仪器)的TVP7002芯片,采用I2C(Inter-Integrated Circuit,集成电路总线)总线,则在第一组指定地址[0x37:0x38]读取第一时序参数值,在第二组指定地址[0x39:0x3A]读取第二时序参数值;上述第一时序参数值为上述TVP7002芯片工作时钟信号频率与视频输入信号的水平同步信号频率的比值;上述第二时序参数值为上述视频输入信号的水平同步信号频率与垂直同步信号频率的比值。
步骤302:根据上述两个时序参数值,以及预先建立的映射表,得到对应分辨率信息。
在本发明实施例中,根据上述两个时序参数值,以及预先建立的映射表,得到对应的分辨率信息。
在本发明实施例的一种实施方式中,根据上述两个时序参数值,在预先建立的时序参数值与分辨率信息映射表中,查找对应的分辨率信息,其中,每一对时序参数对应一个分辨率信息。
在本发明实施例的另一种实施方式中,根据上述两个时序参数值,以及上述视频解码芯片的工作时钟信号频率,计算得到视频输入信号的一对同步信号频率,即水平同步信号频率和垂直同步信号频率;在预先建立的同步信号频率与分辨率信息映射表中查找对应的分辨率信息,其中,每一对同步信号频率对应一个分辨率信息。
一般地,上述分辨率信息为例如1024×768i@60Hz这样的形式,可以看做一种显示标准,其中i表示隔行扫描,为最常用的扫描类型,一般隐去,为1024×768@60Hz。对于上述1024×768@60Hz的分辨率信息,其空间分辨率信息为1024×768,即横向1024个像素点,纵向768个像素点,也可以说扫描列数为1024列,扫描行数为768行;其时间分辨率信息为60Hz,即垂直扫描频率或刷新频率为60Hz,即一秒60次。另外,对于类似1280×720p@60Hz,而言,其中p表示逐行扫描,为另一种扫描类型。
至于上述视频解码芯片的工作时钟信号频率,为上述视频解码芯片的固有参数;在一些视频解码芯片中,存在多种工作模式,不同工作模式对应不同的工作时钟信号频率。总之,上述视频解码芯片的工作时钟信号频率是可以提前获取的,例如可以从上述视频解码芯片对应的工作手册,或者对应的其它技术资料中获取,比如对于上面提到的TVP7002芯片而言,它的工作时钟信号频率为27MHz。
步骤303:将所述对应分辨率信息与储存的当前分辨率信息比较。
在本发明实施例中,将上述对应分辨率信息与储存的当前分辨率信息比较,以此来判断视频输入信号的分辨率信息有没有发生变化。可以理解的是,上述对应分辨率信息为上述通过一对时序参数查找相应的映射表得到的分辨率信息,当然也可以是通过其他方式直接获知的,只要是当前的视频输入信号的分辨率信息即可;而上述当前的分辨率信息为相比于当前的最后一次视频输入信号的分辨率信息发生变化后的分辨率信息。若上述对应分辨率信息与储存的当前分辨率信息相同,则无操作,上述视频解码芯片的寄存器无需重新配置;若上述对应分辨率信息与储存的当前分辨率信息不同,则执行步骤304。
在本发明实施例的实施方式中,若上述对应分辨率信息为800×600@72Hz,而对应的分辨率信息为800×600@72Hz,则上述对应分辨率信息与储存的当前分辨率信息相同;若上述对应分辨率信息为800×600@72Hz,而对应的分辨率信息为800×600@75Hz,则上述对应分辨率信息与储存的当前分辨率信息不同;若上述对应分辨率信息为800×600@75Hz,而对应的分辨率信息为1024×768@75Hz,则上述对应分辨率信息与储存的当前分辨率信息不同。
步骤304:若所述对应分辨率信息与所述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据所述对应分辨率信息得到对应的配置参数。
在本发明实施例中,若上述对应分辨率信息与上述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据上述对应分辨率信息得到对应的配置参数。
如表1所示,在本发明实施例的一种实施方式中,针对TVP7002芯片,1024x768@60Hz的分辨率信息对应的寄存器的配置参数表为:
Figure BDA0001226896700000101
Figure BDA0001226896700000111
表1
上述表1中,第一列表示各种控制参数的名称,第二列为上述各种控制参数在I2C总线中的寄存器地址,第三列为上述各种控制参数针对上述分辨率信息的值,其中“0x”表示十六进制,例如“0x6A”表示16进制下的“6A”,为二进制下的“0110 1010”;又如“0x12”表示16进制下的“12”,为二进制下的“0001 0010”。例如,上表中“HPLL_DIVIDER_MSB”表示混合式锁相环反馈分配高位值,用于控制输入与输出信号的同步性,在I2C总线中的寄存器地址为“0x01”,针对1024x768@60Hz的分辨率信息的赋值为“0x54”,二进制表示为“01010100”。
上述针对视频解码芯片的寄存器的配置参数表可以由各视频解码芯片的芯片手册中得到,针对不同分辨率,有其相应的时序要求,在芯片手册中有一系列的控制寄存器及其配置的推荐值,也可以由长时间的积累通过实验得到,也可以由其它方式得到。
步骤305:按照所述配置参数配置所述视频解码芯片的寄存器用于视频源信号的解码。
在本发明实施例中,按照上述配置参数配置上述视频解码芯片的寄存器用于视频源信号的解码。在本发明实施例的一种实施方式中,例如针对TVP7002芯片,1024x768@60Hz的分辨率信息对应的寄存器的配置参数,将在I2C总线中的寄存器地址为“0x01”的控制参数“HPLL_DIVIDER_MSB”赋值为“0x54”,也就是将混合式锁相环反馈分配高位值赋值为二进制表示的“0101 0100”;将在I2C总线中的寄存器地址为“0x07”的控制参数“HSYNC_OUT_WIDTH”赋值为“0x20”,也就是表征水平同步信号输出宽度的控制参数赋值为二进制表示的“0010 0000”。
步骤306:更新所述储存的当前分辨率信息为所述对应分辨率信息。
在本发明实施例中,更新上述储存的当前分辨率信息为上述对应分辨率信息,因为输入视频信号的分辨率信息已经改变,而且根据改变的分辨率信息重新配置了上述视频解码芯片的寄存器;因此储存改变后的分辨率信息,也就是说将上述对应分辨率信息作为新的储存的当前分辨率信息,判断之后输入的视频信号的分辨率信息是否改变,即是否需要再次配置上述视频解码芯片的寄存器。
在本发明实施例的一种实施方式中,之前储存的对应分辨率信息为1024x768@60Hz,而上述对应分辨率信息为800×600@72Hz,则在重新配置上述视频解码芯片的寄存器之后,将800×600@72Hz进行储存,作为新的当前分辨率信息。
在本发明实施例的另一种实施方式中,之前储存的对应分辨率信息为800×600@72Hz,而上述对应分辨率信息为800×600@60Hz,则在重新配置上述视频解码芯片的寄存器之后,将800×600@60Hz进行储存,作为新的当前分辨率信息。
本发明实施例通过轮询视频解码芯片,进一步得到输入视频信号的分辨率信息;在视频信号的分辨率信息改变时,查找预先建立的分辨率信息与配置参数映射表,获得对应的配置参数并配置上述视频解码芯片的寄存器;本发明实施例能够针对输入视频信号分辨率的改变,适应性的调整视频解码芯片的配置参数,解决了输入视频源信号分辨率改变时,视频解码芯片无法正确的输出视频信号的问题,实现了视频解码芯片自适应视频源的分辨率的技术效果。
实施例二:
参照图4,其示出了本发明的另一种支持视频解码芯片自适应视频源分辨率的方法的流程示意图,具体可以包括步骤401-406:
步骤401:通过I2C总线,轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值。
在本发明实施例中,通过I2C总线,轮询上述视频解码芯片的寄存器,在上述指定地址读取对应的两个时序参数值。
在本发明实施例中,上述两个时序参数值为上述视频解码芯片对视频源进行处理得到,并储存在上述视频解码芯片的存储器中。一般地,视频解码芯片对视频源的视频输入信号进行处理,得到部分视频信号的参数,储存于上述视频解码芯片的寄存器中,一般属性为可读取,而不可写入。
I2C总线是一种两线式串行总线,通过串行数据(SDA)线和串行时钟(SCL)线在连接到总线的器件间传递信息,每个器件都有一个唯一的I2C总线地址,是微电子通信控制领域广泛采用的一种总线标准,具有接口线少,控制方式简单,器件封装形式小,通信速率较高等优点。
优选地,所述通过I2C总线,轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值的步骤包括:
通过I2C总线,轮询视频解码芯片TVP7002的寄存器,在第一组指定地址[0x37:0x38]读取第一时序参数值,在第二组指定地址[0x39:0x3A]读取第二时序参数值;所述第一时序参数值为所述TVP7002芯片工作时钟信号频率与视频输入信号的水平同步信号频率的比值;所述第二时序参数值为所述视频输入信号的水平同步信号频率与垂直同步信号频率的比值。
步骤402:查找预先建立的时序参数值与分辨率信息映射表,根据所述两个时序参数值得到对应分辨率信息。
在本发明实施例中,查找预先建立的时序参数值与分辨率信息映射表,根据上述两个时序参数值得到对应分辨率信息。
在本发明实施例的一种实施方式中,上述预先建立的时序参数值与分辨率信息映射表可以如表2所示:
R1 R2 分辨率
400 1125 1920×1080@60Hz
360 1250 1600×1200@60Hz
448 805 1280×768@75Hz
393 809 1280×768@85Hz
558 806 1024×768@60Hz
713 632 800×600@60Hz
…… …… ……
表2
若针对一对时序参数值,第一时序参数值为400,第二时序参数值为1125,则根据上述预先建立的时序参数值与分辨率信息映射表,可以查找到对应的分辨率信息为1920×1080@60Hz;若针对一对时序参数值,第一时序参数值为392,第二时序参数值为800,则根据上述预先建立的时序参数值与分辨率信息映射表,可以查找到与上述一对时序参数值(392,800)最相近的一对时序参数值(393,809),查找到对应的分辨率信息为1280×768@85Hz。
步骤403:将所述对应分辨率信息与储存的当前分辨率信息比较。
在本发明实施例中,将上述对应分辨率信息与储存的当前分辨率信息比较。若上述对应分辨率信息与储存的当前分辨率信息相同,则无操作,上述视频解码芯片的寄存器无需重新配置;若上述对应分辨率信息与储存的当前分辨率信息不同,则执行步骤404。
步骤404:若所述对应分辨率信息与所述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据所述对应分辨率信息得到对应的配置参数。
在本发明实施例中,若上述对应分辨率信息与上述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据上述对应分辨率信息得到对应的配置参数。
步骤405:按照所述配置参数通过I2C总线对所述视频解码芯片的寄存器进行写入操作用于视频源信号的解码。
在本发明实施例中,按照上述配置参数通过I2C总线对上述视频解码芯片的寄存器进行写入操作用于视频源信号的解码。在本发明实施例的一种实施方式中,例如针对TVP7002芯片,1024x768@60Hz的分辨率信息对应的寄存器的配置参数,将在I2C总线中的寄存器地址为“0x01”的控制参数“HPLL_DIVIDER_MSB”赋值为“0x54”,也就是将混合式锁相环反馈分配高位值赋值为二进制表示的“0101 0100”;将在I2C总线中的寄存器地址为“0x07”的控制参数“HSYNC_OUT_WIDTH”赋值为“0x20”,也就是表征水平同步信号输出宽度的控制参数赋值为二进制表示的“0010 0000”。
步骤406:更新所述储存的当前分辨率信息为所述对应分辨率信息。
优选地,所述时序参数值与分辨率信息映射表的建立方法,具体可以包括S40211-S40213:
S40211:分别接入各种已知分辨率信息的视频源。
在本发明实施例中,分别接入各种已知分辨率信息的视频源,通过上述视频解码芯片进行处理。例如接入640×480@60Hz的VGA(Video Graphics Array,视频图形阵列)视频源、1600×1200@60Hz的UXGA(Ultra eXtended Graphics Array,极速扩展图形阵列)视频源。
S40212:针对每一已知分辨率信息的视频源,在所述指定地址读取对应的两个时序参数值。
在本发明实施例中,针对每一已知分辨率信息的视频源,在上述指定地址读取对应的两个时序参数值。针对上述每一已知分辨率信息的视频源,视频解码芯片进行读取处理后,将获取的时序参数值储存于指定地址。例如接入640×480@60Hz的VGA视频源,在上述指定地址读取到的两个时序参数值为(858,525);又例如接入1600×1200@60Hz的UXGA视频源,在上述指定地址读取到的两个时序参数值为(360,1250)。
S40213:根据每一已知分辨率信息与对应的两个时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
在本发明实施例中,根据每一已知分辨率信息与对应的两个时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
例如,根据上述S40212的结果,建立(360,1250)与1600×1200@60Hz的映射关系,以及(858,525)与640×480@60Hz的映射关系,根据多个这样的映射关系,可以建立时序参数值与分辨率信息映射表。
优选地,所述时序参数值与分辨率信息映射表的建立方法,具体可以包括S40221-S40223:
S40221:根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率。
在本发明实施例中,根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率。
例如,根据VESA(Video Electronics Standards Association,视频电子标准协会)标准,若针对1280×768@75Hz的标准分辨率信息,其对应的标准水平同步信号频率为60.289kHz,其对应的标准垂直同步信号频率为74.893Hz;若针对800×600@60Hz,其对应的标准水平同步信号频率为37.879kHz,其对应的标准垂直同步信号频率为60.317Hz。
S40222:针对每一标准分辨率信息,根据所述视频解码芯片的工作时钟信号频率,与上述标准水平同步信号频率、标准垂直同步信号频率,计算得到每一标准分辨率信息对应的两个标准时序参数值。
在本发明实施例中,针对每一标准分辨率信息,根据上述视频解码芯片的工作时钟信号频率,与上述标准水平同步信号频率、标准垂直同步信号频率,计算得到每一标准分辨率信息对应的两个标准时序参数值。
在本发明实施例中,以上述工作时钟信号频率与上述标准水平同步信号频率的比值为第一时序参数,以上述标准水平同步信号频率与标准垂直同步信号频率的比值为第二时序参数,若采用TVP7002芯片,则可以提前获知其工作时钟信号频率为27MHz,针对上述1280×768@75Hz的标准分辨率信息,标准水平同步信号频率60.289kHz、标准垂直同步信号频率74.893Hz,则对应的第一时序参数为27M/60.289k,对应的第二时序参数为60.289k/74.893,取整得到对应的第一时序参数为448,对应的第二时序参数为805;同理针对800×600@60Hz,其对应的标准水平同步信号频率为37.879kHz,其对应的标准垂直同步信号频率为60.317Hz,计算得到对应的第一时序参数为713,对应的第二时序参数为632。
S40223:根据每一标准分辨率信息与对应的两个标准时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
在本发明实施例中,根据每一标准分辨率信息与对应的两个标准时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
例如,根据上述S40222的计算结果,建立(448,805)与1280×768@75Hz的映射关系,以及(713,328)与800×600@60Hz的映射关系,根据多个这样的映射关系,可以建立时序参数值与分辨率信息映射表。
本发明实施例与实施例一类似步骤原理相似,在此不再详述。
本发明实施例通过I2C总线轮询视频解码芯片,获得对应的两个时序参数值;通过查找预先建立的时序参数值与分辨率信息映射表,得到输入视频信号的分辨率信息;在视频信号的分辨率信息改变时,查找预先建立的分辨率信息与配置参数映射表,获得对应的配置参数并通过I2C总线配置上述视频解码芯片的寄存器;本发明实施例能够针对输入视频信号分辨率的改变,适应性的调整视频解码芯片的配置参数,解决了输入视频源信号分辨率改变时,视频解码芯片无法正确的输出视频信号的问题,实现了视频解码芯片自适应视频源的分辨率的技术效果;采用I2C总线对上述视频解码芯片的寄存器进行读写操作,具有接口线少,控制方式简单,器件封装形式小,通信速率较高等优点。
本发明实施例的优选方式中,采用TVP7002芯片作为视频解码芯片,能够支持多种视频源格式,适应性广。
本发明实施例的优选方式中,通过接入已知分辨率信息的视频源的方式,建立时序参数值与分辨率信息映射表,能够更具针对性与实用性。
本发明实施例的优选方式中,通过视频标准与视频解码芯片的技术手册,建立时序参数值与分辨率信息映射表,能够节省时间与投入。
实施例三:
参照图5,其示出了本发明的另一种支持视频解码芯片自适应视频源分辨率的方法的流程示意图,具体可以包括步骤501-507:
步骤501:轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值。
步骤502:根据所述两个时序参数值与所述视频解码芯片的工作时钟信号频率,计算得到视频输入信号的水平同步信号频率和垂直同步信号频率。
在本发明实施例中,根据上述两个时序参数值与上述视频解码芯片的工作时钟信号频率,计算得到视频输入信号的水平同步信号频率和垂直同步信号频率。例如对于上述TVP7002芯片而言,已知两个时序参数值(448,805),与上述TVP7002芯片的工作时钟信号频率27MHz,可以通过27MHz/448得到对应的视频输入信号的水平同步信号频率60.3kHz,通过60.3kHz/805得到对应的视频输入信号的垂直同步信号频率74.9Hz。同理,对于已知两个时序参数值(713,632),与上述TVP7002芯片的工作时钟信号频率27MHz,得到对应的视频输入信号的水平同步信号频率37.9kHz,对应的视频输入信号的垂直同步信号频率60.0Hz。
步骤503:查找预先建立的同步信号频率与分辨率信息映射表,根据所述水平同步信号频率和垂直同步信号频率得到对应分辨率信息。
在本发明实施例中,查找预先建立的同步信号频率与分辨率信息映射表,根据上述水平同步信号频率和垂直同步信号频率得到对应分辨率信息。
例如表3所示的同步信号频率与分辨率信息映射表,例如根据上述水平同步信号频率37.9kHz,垂直同步信号频率60.0Hz,查找到对应的分辨率信息为800×600@60Hz;根据上述水平同步信号频率60.3kHz,垂直同步信号频率74.9Hz,查找到对应的分辨率信息为1280×768@75Hz。
水平同步信号频率(kHz) 垂直同步信号频率(Hz) 分辨率
60.289 74.893 1280×768@75Hz
37.879 60.317 800×600@60Hz
…… …… ……
表3
步骤504:将所述对应分辨率信息与储存的当前分辨率信息比较。
步骤505:若所述对应分辨率信息与所述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据所述对应分辨率信息得到对应的配置参数。
步骤506:按照所述配置参数配置所述视频解码芯片的寄存器用于视频源信号的解码。
步骤507:更新所述储存的当前分辨率信息为所述对应分辨率信息。
优选地,所述同步信号频率与分辨率信息映射表的建立方法,具体可以包括S50301-S50302:
S50301:根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率。
本发明实施例中,根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率。例如,根据VESA标准,针对800×600@60Hz的标准分辨率信息,其对应的标准水平同步信号频率为37.879kHz、标准垂直同步信号频率为60.317Hz。
S50302:根据每一标准分辨率信息与对应的标准水平同步信号频率、标准垂直同步信号频率的映射关系,建立同步信号频率与分辨率信息映射表。
本发明实施例中,根据每一标准分辨率信息与对应的标准水平同步信号频率、标准垂直同步信号频率的映射关系,建立同步信号频率与分辨率信息映射表。例如根据多个类似(37.879kHz,60.317Hz)与800×600@60Hz的映射关系,建立同步信号频率与分辨率信息映射表。
本发明实施例与实施例一、二类似步骤原理相似,在此不再详述。
本发明实施例通过轮询视频解码芯片,获得对应的两个时序参数值,结合上述视频解码芯片的工作时钟信号频率,得到视频输入信号的水平同步信号频率与垂直同步信号频率;查找预先建立的同步信号频率与分辨率信息映射表,进一步得到输入视频信号的分辨率信息;在视频信号的分辨率信息改变时,查找预先建立的分辨率信息与配置参数映射表,获得对应的配置参数并配置上述视频解码芯片的寄存器;本发明实施例能够针对输入视频信号分辨率的改变,适应性的调整视频解码芯片的配置参数,解决了输入视频源信号分辨率改变时,视频解码芯片无法正确的输出视频信号的问题,实现了视频解码芯片自适应视频源的分辨率的技术效果。
本发明实施例的优选方式中,通过视频标准与视频解码芯片的技术手册,建立同步信号频率与分辨率信息映射表,能够节省时间与投入。
需要说明的是,对于方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明实施例并不受所描述的动作顺序的限制,因为依据本发明实施例,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作并不一定是本发明实施例所必须的。
实施例四:
参照图6,其示出了本发明的另一种支持视频解码芯片自适应视频源分辨率的系统的结构框图,具体可以包括:
轮询读取模块601,用于轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值;
分辨率信息获取模块602,用于根据所述两个时序参数值,以及预先建立的映射表,得到对应分辨率信息;
分辨率信息比较模块603,用于将所述对应分辨率信息与储存的当前分辨率信息比较;
配置参数获取模块604,用于若所述对应分辨率信息与所述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据所述对应分辨率信息得到对应的配置参数;
配置模块605,用于按照所述配置参数配置所述视频解码芯片的寄存器用于视频源信号的解码;
分辨率信息更新模块606,用于更新所述储存的当前分辨率信息为所述对应分辨率信息。
本发明实施例通过轮询视频解码芯片,进一步得到输入视频信号的分辨率信息;在视频信号的分辨率信息改变时,查找预先建立的分辨率信息与配置参数映射表,获得对应的配置参数并配置上述视频解码芯片的寄存器;本发明实施例能够针对输入视频信号分辨率的改变,适应性的调整视频解码芯片的配置参数,解决了输入视频源信号分辨率改变时,视频解码芯片无法正确的输出视频信号的问题,实现了视频解码芯片自适应视频源的分辨率的技术效果。
实施例五:
参照图7,其示出了本发明的另一种支持视频解码芯片自适应视频源分辨率的系统的结构框图,具体可以包括:
总线轮询读取模块60101,用于通过I2C总线,轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值;
优选地,所述总线轮询读取模块60101包括:
TVP7002总线轮询读取模块,通过I2C总线,轮询视频解码芯片TVP7002的寄存器,在第一组指定地址[0x37:0x38]读取第一时序参数值,在第二组指定地址[0x39:0x3A]读取第二时序参数值;所述第一时序参数值为所述TVP7002芯片工作时钟信号频率与视频输入信号的水平同步信号频率的比值;所述第二时序参数值为所述视频输入信号的水平同步信号频率与垂直同步信号频率的比值。
第一分辨率信息获取模块60201,用于查找预先建立的时序参数值与分辨率信息映射表,根据所述两个时序参数值得到对应分辨率信息;
分辨率信息比较模块603,用于将所述对应分辨率信息与储存的当前分辨率信息比较;
配置参数获取模块604,用于若所述对应分辨率信息与所述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据所述对应分辨率信息得到对应的配置参数;
总线配置模块60501,用于按照所述配置参数通过I2C总线对所述视频解码芯片的寄存器进行写入操作用于视频源信号的解码;
分辨率信息更新模块606,用于更新所述储存的当前分辨率信息为所述对应分辨率信息。
优选地,所述时序参数值与分辨率信息映射表的建立方法,具体可以包括:
分别接入各种已知分辨率信息的视频源;
针对每一已知分辨率信息的视频源,在所述指定地址读取对应的两个时序参数值;
根据每一已知分辨率信息与对应的两个时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
优选地,所述时序参数值与分辨率信息映射表的建立方法,具体可以包括:
根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率;
针对每一标准分辨率信息,根据所述视频解码芯片的工作时钟信号频率,与上述标准水平同步信号频率、标准垂直同步信号频率,计算得到每一标准分辨率信息对应的两个标准时序参数值;
根据每一标准分辨率信息与对应的两个标准时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
本发明实施例通过I2C总线轮询视频解码芯片,获得对应的两个时序参数值;通过查找预先建立的时序参数值与分辨率信息映射表,得到输入视频信号的分辨率信息;在视频信号的分辨率信息改变时,查找预先建立的分辨率信息与配置参数映射表,获得对应的配置参数并通过I2C总线配置上述视频解码芯片的寄存器;本发明实施例能够针对输入视频信号分辨率的改变,适应性的调整视频解码芯片的配置参数,解决了输入视频源信号分辨率改变时,视频解码芯片无法正确的输出视频信号的问题,实现了视频解码芯片自适应视频源的分辨率的技术效果;采用I2C总线对上述视频解码芯片的寄存器进行读写操作,具有接口线少,控制方式简单,器件封装形式小,通信速率较高等优点。
本发明实施例的优选方式中,采用TVP7002芯片作为视频解码芯片,能够支持多种视频源格式,适应性广。
本发明实施例的优选方式中,通过接入已知分辨率信息的视频源的方式,建立时序参数值与分辨率信息映射表,能够更具针对性与实用性。
本发明实施例的优选方式中,通过视频标准与视频解码芯片的技术手册,建立时序参数值与分辨率信息映射表,能够节省时间与投入。
实施例六:
参照图8,其示出了本发明的另一种支持视频解码芯片自适应视频源分辨率的系统的结构框图,具体可以包括:
轮询读取模块601,用于轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值;
第二同步信号频率计算模块60202,用于根据所述两个时序参数值与所述视频解码芯片的工作时钟信号频率,计算得到视频输入信号的水平同步信号频率和垂直同步信号频率;
第二分辨率信息获取模块60203,用于查找预先建立的同步信号频率与分辨率信息映射表,根据所述水平同步信号频率和垂直同步信号频率得到对应分辨率信息;
分辨率信息比较模块603,用于将所述对应分辨率信息与储存的当前分辨率信息比较;
配置参数获取模块604,用于若所述对应分辨率信息与所述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据所述对应分辨率信息得到对应的配置参数;
配置模块605,用于按照所述配置参数配置所述视频解码芯片的寄存器用于视频源信号的解码;
分辨率信息更新模块606,用于更新所述储存的当前分辨率信息为所述对应分辨率信息。
优选地,所述同步信号频率与分辨率信息映射表的建立方法包括:
根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率;
根据每一标准分辨率信息与对应的标准水平同步信号频率、标准垂直同步信号频率的映射关系,建立同步信号频率与分辨率信息映射表。
本发明实施例通过轮询视频解码芯片,获得对应的两个时序参数值,结合上述视频解码芯片的工作时钟信号频率,得到视频输入信号的水平同步信号频率与垂直同步信号频率;查找预先建立的同步信号频率与分辨率信息映射表,进一步得到输入视频信号的分辨率信息;在视频信号的分辨率信息改变时,查找预先建立的分辨率信息与配置参数映射表,获得对应的配置参数并配置上述视频解码芯片的寄存器;本发明实施例能够针对输入视频信号分辨率的改变,适应性的调整视频解码芯片的配置参数,解决了输入视频源信号分辨率改变时,视频解码芯片无法正确的输出视频信号的问题,实现了视频解码芯片自适应视频源的分辨率的技术效果。
本发明实施例的优选方式中,通过视频标准与视频解码芯片的技术手册,建立同步信号频率与分辨率信息映射表,能够节省时间与投入。
对于装置实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域内的技术人员应明白,本发明实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本发明实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明实施例是参照根据本发明实施例的方法、终端设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上对本发明所提供的一种支持视频解码芯片自适应视频源分辨率的方法及系统,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种支持视频解码芯片自适应视频源分辨率的方法,其特征在于,所述方法包括:
轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值;
根据所述两个时序参数值,以及预先建立的映射表,得到对应分辨率信息;
将所述对应分辨率信息与储存的当前分辨率信息比较;
若所述对应分辨率信息与所述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据所述对应分辨率信息得到对应的配置参数;
按照所述配置参数配置所述视频解码芯片的寄存器用于视频源信号的解码;
更新所述储存的当前分辨率信息为所述对应分辨率信息;
其中,所述两个时序参数值包括第一时序参数值和第二时序参数值,所述第一时序参数值为芯片工作时钟信号频率与视频输入信号的水平同步信号频率的比值,所述第二时序参数值为所述视频输入信号的水平同步信号频率与垂直同步信号频率的比值。
2.根据权利要求1所述的方法,其特征在于,所述根据所述两个时序参数值,以及预先建立的映射表,得到对应分辨率信息的步骤包括:
查找预先建立的时序参数值与分辨率信息映射表,根据所述两个时序参数值得到对应分辨率信息。
3.根据权利要求1所述的方法,其特征在于,所述根据所述两个时序参数值,以及预先建立的映射表,得到对应分辨率信息的步骤包括:
根据所述两个时序参数值与所述视频解码芯片的工作时钟信号频率,计算得到视频输入信号的水平同步信号频率和垂直同步信号频率;
查找预先建立的同步信号频率与分辨率信息映射表,根据所述水平同步信号频率和垂直同步信号频率得到对应分辨率信息。
4.根据权利要求1所述的方法,其特征在于,所述轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值的步骤包括:
通过I2C总线,轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值。
5.根据权利要求1所述的方法,其特征在于,所述按照所述配置参数配置所述视频解码芯片的寄存器用于解码的步骤包括:
按照所述配置参数通过I2C总线对所述视频解码芯片的寄存器进行写入操作用于视频源信号的解码。
6.根据权利要求2所述的方法,其特征在于,所述时序参数值与分辨率信息映射表的建立方法包括:
分别接入各种已知分辨率信息的视频源;
针对每一已知分辨率信息的视频源,在所述指定地址读取对应的两个时序参数值;
根据每一已知分辨率信息与对应的两个时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
7.根据权利要求2所述的方法,其特征在于,所述时序参数值与分辨率信息映射表的建立方法包括:
根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率;
针对每一标准分辨率信息,根据所述视频解码芯片的工作时钟信号频率,与上述标准水平同步信号频率、标准垂直同步信号频率,计算得到每一标准分辨率信息对应的两个标准时序参数值;
根据每一标准分辨率信息与对应的两个标准时序参数值的映射关系,建立时序参数值与分辨率信息映射表。
8.根据权利要求3所述的方法,其特征在于,所述同步信号频率与分辨率信息映射表的建立方法包括:
根据视频标准,针对每一标准分辨率信息,查找到对应的标准水平同步信号频率、标准垂直同步信号频率;
根据每一标准分辨率信息与对应的标准水平同步信号频率、标准垂直同步信号频率的映射关系,建立同步信号频率与分辨率信息映射表。
9.根据权利要求4所述的方法,其特征在于,所述通过I2C总线,轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值的步骤包括:
通过I2C总线,轮询视频解码芯片TVP7002的寄存器,在第一组指定地址[0x37:0x38]读取第一时序参数值,在第二组指定地址[0x39:0x3A]读取第二时序参数值;所述第一时序参数值为所述TVP7002芯片工作时钟信号频率与视频输入信号的水平同步信号频率的比值;所述第二时序参数值为所述视频输入信号的水平同步信号频率与垂直同步信号频率的比值。
10.一种支持视频解码芯片自适应视频源分辨率的系统,其特征在于,所述系统包括:
轮询读取模块,用于轮询视频解码芯片的寄存器,在指定地址读取对应的两个时序参数值;
分辨率信息获取模块,用于根据所述两个时序参数值,以及预先建立的映射表,得到对应分辨率信息;
分辨率信息比较模块,用于将所述对应分辨率信息与储存的当前分辨率信息比较;
配置参数获取模块,用于若所述对应分辨率信息与所述当前分辨率信息不同,则查找预先建立的分辨率信息与配置参数映射表,根据所述对应分辨率信息得到对应的配置参数;
配置模块,用于按照所述配置参数配置所述视频解码芯片的寄存器用于视频源信号的解码;
分辨率信息更新模块,用于更新所述储存的当前分辨率信息为所述对应分辨率信息;
其中,所述两个时序参数值包括第一时序参数值和第二时序参数值,所述第一时序参数值为芯片工作时钟信号频率与视频输入信号的水平同步信号频率的比值,所述第二时序参数值为所述视频输入信号的水平同步信号频率与垂直同步信号频率的比值。
CN201710084319.0A 2017-02-16 2017-02-16 一种支持视频解码芯片自适应视频源分辨率的方法及系统 Active CN108449564B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710084319.0A CN108449564B (zh) 2017-02-16 2017-02-16 一种支持视频解码芯片自适应视频源分辨率的方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710084319.0A CN108449564B (zh) 2017-02-16 2017-02-16 一种支持视频解码芯片自适应视频源分辨率的方法及系统

Publications (2)

Publication Number Publication Date
CN108449564A CN108449564A (zh) 2018-08-24
CN108449564B true CN108449564B (zh) 2020-03-06

Family

ID=63190726

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710084319.0A Active CN108449564B (zh) 2017-02-16 2017-02-16 一种支持视频解码芯片自适应视频源分辨率的方法及系统

Country Status (1)

Country Link
CN (1) CN108449564B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111556321A (zh) * 2020-04-24 2020-08-18 西安万像电子科技有限公司 视频解码方法、装置和系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1314632A (zh) * 2000-03-20 2001-09-26 明碁电脑股份有限公司 依据像素时钟频率判别解析度的数字显示装置及其方法
CN1641562A (zh) * 2004-01-14 2005-07-20 威达电股份有限公司 检测显示装置分辨率的方法及装置
CN102025990A (zh) * 2010-11-04 2011-04-20 曙光信息产业(北京)有限公司 一种众核环境下视频编解码动态多分辨率自适应并行方法
CN102300116A (zh) * 2011-08-22 2011-12-28 北京安天电子设备有限公司 视频分辨率的快速检测方法及装置
CN102740070A (zh) * 2011-04-04 2012-10-17 Nxp股份有限公司 两种模式之间可切换的视频解码
CN102761736A (zh) * 2011-04-29 2012-10-31 腾讯科技(深圳)有限公司 视频解码方法和装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2002366985A1 (en) * 2001-12-26 2003-07-30 Yeda Research And Development Co.Ltd. A system and method for increasing space or time resolution in video
US9451284B2 (en) * 2011-10-10 2016-09-20 Qualcomm Incorporated Efficient signaling of reference picture sets
CN104219539B (zh) * 2014-09-29 2018-10-30 公安部第一研究所 一种基于td-lte信道检测的视频编码与传输的方法
WO2016172395A1 (en) * 2015-04-21 2016-10-27 Arris Enterprises Llc Scalable video coding system with parameter signaling

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1314632A (zh) * 2000-03-20 2001-09-26 明碁电脑股份有限公司 依据像素时钟频率判别解析度的数字显示装置及其方法
CN1641562A (zh) * 2004-01-14 2005-07-20 威达电股份有限公司 检测显示装置分辨率的方法及装置
CN102025990A (zh) * 2010-11-04 2011-04-20 曙光信息产业(北京)有限公司 一种众核环境下视频编解码动态多分辨率自适应并行方法
CN102740070A (zh) * 2011-04-04 2012-10-17 Nxp股份有限公司 两种模式之间可切换的视频解码
CN102761736A (zh) * 2011-04-29 2012-10-31 腾讯科技(深圳)有限公司 视频解码方法和装置
CN102300116A (zh) * 2011-08-22 2011-12-28 北京安天电子设备有限公司 视频分辨率的快速检测方法及装置

Also Published As

Publication number Publication date
CN108449564A (zh) 2018-08-24

Similar Documents

Publication Publication Date Title
US20190096343A1 (en) Liquid crystal display, display panel and reference voltage control method and device
CN105630465B (zh) 应用于终端的显示屏参数设置方法及终端
US10127701B2 (en) Image processing apparatus and control method thereof
US7627799B2 (en) Panel driving circuit that generates panel test pattern and panel test method thereof
CN101202021B (zh) 显示装置
US5602565A (en) Method and apparatus for displaying video image
CN111354323A (zh) 显示面板的亮度控制方法及显示设备
US9691316B2 (en) Display device capable of clock synchronization recovery
KR102525544B1 (ko) 표시 장치 및 이의 구동 방법
US20160232872A1 (en) METHOD AND APPARATUS FOR DISPLAYING COMPOSITION SCREEN IMAGE BY COMPOSING SCREEN IMAGES OF OPERATING SYSTEMS (OSs)
US5068731A (en) Video image enlargement and reduction system and method
CN111757180B (zh) 视频显示控制设备、视频显示系统、视频显示方法及装置
CN108449564B (zh) 一种支持视频解码芯片自适应视频源分辨率的方法及系统
TWI503807B (zh) 運用於影像顯示的時序控制器及其控制方法
US20160335752A1 (en) Image signal providing apparatus and image signal providing method
US20200258476A1 (en) Timing controller, display apparatus, and operation method thereof
CN110992862B (zh) 对电子设备执行显示控制的方法、主处理器和显示面板
US20160104414A1 (en) Display device and method of driving the same
KR100790984B1 (ko) Dot 클럭 신호의 주파수에 관계없이 일정한 주파수의시스템 클럭 신호를 생성하는 디스플레이용 구동 집적회로및 시스템 클럭 신호 생성 방법
CN112954432B (zh) 视频数据处理方法、装置、系统及可读存储介质
CN104079855A (zh) 一种数字视频设备及hdmi接口edid数据读取方法
US20050086398A1 (en) Method of changing EDID of motherboard
JPH1155569A (ja) 表示制御回路
US20080174601A1 (en) Video Control for Providing Multiple Screen Resolutions Using Modified Timing Signal
US20070038878A1 (en) Generator of a signal with an adjustable waveform

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 100000 Dongcheng District, Beijing, Qinglong Hutong 1, 1103 house of Ge Hua building.

Applicant after: Video Link Power Information Technology Co., Ltd.

Address before: 100000 Beijing Dongcheng District gogoa building A1103-1113

Applicant before: BEIJING VISIONVERA INTERNATIONAL INFORMATION TECHNOLOGY CO., LTD.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20201230

Address after: 571924 building C07, Zone C, Hainan Ecological Software Park, hi tech Industrial Demonstration Zone, old town, Haikou City, Hainan Province

Patentee after: Hainan Shilian Communication Technology Co.,Ltd.

Address before: 100000 Dongcheng District, Beijing, Qinglong Hutong 1, 1103 house of Ge Hua building.

Patentee before: VISIONVERA INFORMATION TECHNOLOGY Co.,Ltd.

TR01 Transfer of patent right