CN108449292A - 盲均衡方法、系统、计算机设备及可读存储介质 - Google Patents
盲均衡方法、系统、计算机设备及可读存储介质 Download PDFInfo
- Publication number
- CN108449292A CN108449292A CN201810166813.6A CN201810166813A CN108449292A CN 108449292 A CN108449292 A CN 108449292A CN 201810166813 A CN201810166813 A CN 201810166813A CN 108449292 A CN108449292 A CN 108449292A
- Authority
- CN
- China
- Prior art keywords
- submodel
- processing
- post
- multichannel
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
- H04L25/03082—Theoretical aspects of adaptive time domain methods
- H04L25/03089—Theory of blind algorithms, recursive or not
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
- H04L25/03057—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
- H04L25/03057—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
- H04L25/0307—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure using blind adaptation
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
本发明涉及一种盲均衡方法。所述方法包括:获取依次迭代的多级预处理子模型;获取依次迭代的多级后处理子模型;利用所述依次迭代的多级预处理子模型对所述多路并行的输入信号进行处理,以得到多路预处理数据;对所述多路预处理数据进行均衡滤波处理,以得到多路均衡数据;利用所述依次迭代的多级后处理子模型对所述多路均衡数据进行处理,以得到多路输出信号。本发明还涉及一种盲均衡系统、计算机设备及可读存储介质。上述盲均衡方法、系统、计算机设备及可读存储介质,系统在处理多路并行的输入信号时,通过各预处理子模型和各后处理子模型的处理,处理速度较快,但是所需要的硬件配置要求较低。
Description
技术领域
本发明涉及无线通信领域,特别涉及一种自适应盲均衡方法、系统、计算机设备及可读存储介质。
背景技术
随着通信技术的持续不断的发展,人民对信息的诉求日益提高。为了能够进一步提高太赫兹通信技术速率,接收端解调器需要并行处理多路信号。而高速的多路并行信号在实际的通信解调器中,会造成码间前后的拖尾的叠加,造成码间串扰,这就需要均衡技术来消除这些码间串扰,尽力恢复原始的信号。因此,在接收端解调器中设计并行处理多路信号的均衡器可以消除信道之间的干扰。
为了保证通信的高速率性,均衡器并行处理多路信号的过程也必须快速。但是,高速率的均衡器对硬件配置的要求很高,导致通信设备的成本较高。
发明内容
基于此,有必要针对高速率的均衡器对硬件配置的要求很高,导致通信设备的成本较高的问题,提供一种自适应盲均衡方法、系统、计算机设备及可读存储介质。
一种盲均衡方法,用于对多路并行的输入信号进行均衡处理,所述方法包括:
获取依次迭代的多级预处理子模型;
获取依次迭代的多级后处理子模型;
利用所述依次迭代的多级预处理子模型对所述多路并行的输入信号进行处理,以得到多路预处理数据;其中,各所述预处理子模型用于对所述多路并行的输入数据按照预设顺序进行重新排列;
对所述多路预处理数据进行均衡滤波处理,以得到多路均衡数据;
利用所述依次迭代的多级后处理子模型对所述多路均衡数据进行处理,以得到多路输出信号;其中,各所述预处理子模型用于对所述多路均衡数据的排列进行还原。
在其中一个实施例中,所述预处理子模型包括预处理子矩阵;所述后处理子模型包括后处理子矩阵。
在其中一个实施例中,所述利用所述依次迭代的多级预处理子模型对所述多路并行的输入信号进行处理,以得到多路预处理数据的步骤为:
多路并行的输入信号与第一级所述预处理子模型中的预处理子矩阵进行卷积计算,其余所述预处理子模型中的预处理子矩阵分别与其上一级所述预处理子模型的输出数据进行卷积计算,最后一级所述预处理子模型输出所述多路预处理数据。
所述利用所述依次迭代的多级后处理子模型对所述多路均衡数据进行处理,以得到多路输出信号的步骤包括:
第一级所述后处理子模型的后处理子矩阵与所述多路均衡数据进行卷积计算,其余所述后处理子模型中的后处理子矩阵分别与其上一级所述后处理子模型的输出数据进行卷积计算,由最后一级所述后处理子模型的输出所述多路输出信号。
在其中一个实施例中,所述对所述多路预处理数据进行均衡滤波处理,以得到多路均衡数据的步骤包括:
所述多路预处理数据与初始均衡矩阵进行乘法运算,得到所述多路均衡数据。
在其中一个实施例中,所述利用所述依次迭代的多级后处理子模型对所述多路均衡数据进行处理,以得到多路输出信号的步骤之后包括:
对所述多路并行的输入信号进行延迟处理,得到多路延迟数据;
根据所述多路输出信号,计算误差系数;
根据多路延迟数据和所述误差系数计算自适应系数;
根据所述自适应系数调整所述初始均衡矩阵,得到更新均衡矩阵;
以所述更新均衡矩阵替换所述初始均衡矩阵对下一组多路并行的输入信号进行处理。
在其中一个实施例中,所述依次迭代的多级后处理子模型的后处理子矩阵构成后处理矩阵;
所述根据所述自适应系数调整所述初始均衡矩阵,得到更新均衡矩阵的步骤包括:
对所述后处理矩阵进行转置运算,得到系数矩阵;
根据所述自适应系数与所述系数矩阵计算所述更新均衡矩阵。
在其中一个实施例中,所述获取依次迭代的多级预处理子模型的步骤为:
根据所述多路并行的输入信号的路数获取依次迭代的多级预处理子模型;
获取依次迭代的多级后处理子模型的步骤为:
根据所述多路并行的输入信号的路数获取依次迭代的多级后处理子模型。
一种盲均衡系统,用于对多路并行的输入信号进行均衡处理,所述系统包括:
获取模块,用于获取依次迭代的多级预处理子模型;获取依次迭代的多级后处理子模型;
预处理模块,用于利用所述依次迭代的多级预处理子模型对所述多路并行的输入信号进行处理,以得到多路预处理数据;其中,各所述预处理子模型用于对所述多路并行的输入数据按照预设顺序进行重新排列;
均衡模块,用于对所述多路预处理数据进行均衡滤波处理,以得到多路均衡数据;
后处理模块,用于利用所述依次迭代的多级后处理子模型对所述多路均衡数据进行处理,以得到多路输出信号;其中,各所述预处理子模型用于对所述多路均衡数据的排列进行还原。
一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现上述任一项实施例所述方法的步骤。
一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现上述任一项实施例所述的方法的步骤。
上述盲均衡方法、系统、计算机设备及可读存储介质,利用所述依次迭代的多级预处理子模型对所述多路并行的输入数据进行分步处理。由于任一预处理子模型计算强度较小,因此运算速度较快。与其它处理方法相比,相同的运算速度下,所需要的硬件配置会比较低。同理,利用所述依次迭代的多级后处理子模型对所述多路均衡数据进行分步处理。由于任一后处理子模型运算速度较快,对多路均衡数据的处理速度较快。与其它处理方法相比,相同的运算速度下,所需要的硬件配置会比较低。因此,均衡器的系统在处理多路并行的输入信号时,通过各预处理子模型和各后处理子模型的处理,处理速度较快,但是所需要的硬件配置要求较低。这样可以使得均衡器的硬件配置不必要求过高,使通信设备保持较低的硬件成本,便可以实现快速的信号处理,从而实现高速通信。
附图说明
图1为第一实施例的盲均衡方法的示意图;
图2为第二实施例的盲均衡方法的流程示意图;
图3为后加子矩阵Q2的示意图;
图4为后加子矩阵Q4的示意图;
图5为预加子矩阵P2的示意图;
图6为预加子矩阵P4的示意图;
图7为第三实施例的盲均衡方法的流程示意图;
图8为应用图7所示的实施例的盲均衡方法的均衡器的示意图;
图9为多路并行输入信号均衡前星座图;
图10为多路并行输入信号均衡后星座图;
图11为一实施例的盲均衡系统的示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。
由于接收端解调器需要并行处理多路信号时,可在接收端解调器中设计并行处理多路信号的均衡器来消除信道之间的干扰。但因实际的信道是时变的,且器件的非线性影响是未知的。因此,可在均衡器上采用盲均衡算法,来抵消来自信道的干扰,使接收端能够收到无码间干扰的信号。以下就详细介绍本实施方式中的盲均衡方法。
图1为第一实施例的盲均衡方法的示意图。一种盲均衡方法,用于对多路并行的输入信号进行均衡处理。本实施例中,系统中预设了预处理模型、均衡模型和后处理模型。预处理模型用于对多路并行的输入信号按照预设顺序进行重新排列,可以按照各输入信号的数据类型进行分类,即预处理模型为均衡模型提供分类的输入数据,以提高均衡模型的运算速度。本实施例中,预处理模型包括预处理矩阵。即预处理模型为对多路并行的输入信号进行矩阵变换。
均衡模型用于对预处理模型的输出数据进行滤波处理。均衡模型包括初始均衡矩阵。均衡模型用于对预处理模型的输出数据进行矩阵变换。
后处理模型用于对均衡模型的多路输出数据的排列进行还原,使其排列方式与多路并行的输入信号的排列方式一致,保证均衡器各信道的输出信号正确。本实施例中,后处理模型是后处理矩阵。同样地,后处理模型是对均衡模型的输出数据进行矩阵变换。
本实施例中,假设输入信号是8路并行输入信号。一路输入信号为:
xn=a(n)+jb(n) (1)
上式中,a(n)和b(n)均属于{±1,±3,...},均衡器长度为N,接收到的送入均衡器的信息矢量为X(n)=[xn,xn-1,...,xn-N+1,]T,
本实施例中,盲均衡方法可以应用于均衡器中。盲均衡方法包括:
步骤S120,获取依次迭代的多级预处理子模型。
具体地,均衡器系统(以下简称系统)将预处理模型分解为依次迭代的多级预处理子模型。各预处理子模型用于对其多路输入数据进行重新排列。对于任一预处理子模型,其模型强度小于预处理模型,其运算速度比预处理模型快,所需要的硬件配置会比预处理模型要求低。本实施例中,预处理子模型包括预处理子矩阵。
步骤S130,利用依次迭代的多级预处理子模型对多路并行的输入信号进行处理,以得到多路预处理数据。
具体地,各预处理子模型用于对多路并行的输入信号按照预设顺序进行重新排列。一个预处理子模型的输出数据作为后一个预处理子模型的输入数据。即各预处理子模型对多路并行的输入信号进行迭代运算,最终得到多路预处理数据。对于任一预处理子模型,具体是该预处理子模型的输入数据矩阵与该预处理子矩阵的乘法运算。
步骤S140,对多路预处理数据进行均衡滤波处理,以得到多路均衡数据。
具体地,均衡算法包括初始均衡矩阵HL。对于第一组多路并行数据而言,均衡算法中,具体是多路预处理数据与初始均衡矩阵进行乘法运算。即将多路预处理数据进行滤波处理,消除各信道之间的干扰,得到多路均衡数据。
步骤S150,获取依次迭代的多级后处理子模型。
具体地,与分解预处理模型类似,各后处理子模型用于对其多路输入数据的排列进行还原。对于任一后处理子模型,其模型强度小于后处理模型,处理速度依然较快,但其所需要的硬件配置会比后处理模型低。后处理子模型包括后处理子矩阵。
步骤S160,利用依次迭代的多级后处理子模型对多路均衡数据进行处理,以得到多路输出信号。
具体地,各预处理子模型用于对多路均衡数据的排列进行还原。一个后处理子模型的输出数据作为后一个后处理子模型的输入数据。即各后处理子模型对多路并行的输入信号进行迭代运算,最终得到多路后处理数据。对于任一后处理子模型,具体是该后处理子模型的输入数据矩阵与该后处理子矩阵的乘法运算。
上述盲均衡方法、系统、计算机设备及可读存储介质,利用依次迭代的多级预处理子模型对多路并行的输入数据进行分步处理。由于任一预处理子模型计算强度较小,因此运算速度较快。与预处理模型相比,相同的运算速度下,所需要的硬件配置会比较低。同理,利用依次迭代的多级后处理子模型对多路均衡数据进行分步处理。由于任一后处理子模型运算速度较快,对多路均衡数据的处理速度较快。与后处理模型相比,相同的运算速度下,所需要的硬件配置会比较低。因此,均衡器的系统在处理多路并行的输入信号时,通过各预处理子模型的处理,处理速度较快,但是所需要的硬件配置要求较低;对于各后处理子模型,则具有相同的效果,这样可以使得均衡器的硬件配置不必要求过高,使通信设备保持较低的硬件成本,便可以实现快速的信号处理,从而实现高速通信。
需要说明的是,上述步骤S150不局限于在步骤S140之后,比如也可以在步骤S120之后,只要在步骤S160之前即可。
图2为第二实施例的盲均衡方法的流程示意图。图3为后加子矩阵Q2的示意图。图4为后加子矩阵Q4的表达式示意图。图5为预加子矩阵P2的表达式示意图。图6为预加子矩阵P4的表达式示意图。
获取依次迭代的多级预处理子模型的步骤,即步骤S120包括:
步骤S121,根据多路并行的输入信号的路数获取依次迭代的多级预处理子模型。
具体地,如前述,预处理模型包括预处理矩阵。预处理子模型包括预处理子矩阵。将预处理矩阵分解为多级预处理子矩阵。预处理子矩阵可以是预处理子模型中的运算系数。预处理子模型即为对输入数据按照预处理子矩阵进行矩阵变换。例如,设预处理矩阵为QTAT,其中Q为系统预设的后加矩阵,A为系统预设的重排矩阵。按照路数8可以将后加矩阵分为两级后加子矩阵,分别为:和例如,Q2和Q4的表达式如图3和图4所示。那么,相应地,将预处理矩阵分解的两级预处理子矩阵分别为和
利用依次迭代的多级预处理子模型对多路并行的输入信号进行处理,以得到多路预处理数据的步骤,即步骤S130为:
步骤S131,多路并行的输入信号与第一级预处理子模型中的预处理子矩阵进行卷积计算,其余预处理子模型中的预处理子矩阵分别与其上一级预处理子模型的输出数据进行卷积计算,最后一级预处理子模型输出多路预处理数据。
具体地,8路输入信号X(n)构成矩阵X8。多路并行的输入信号同时先后经过预处理子算法的处理。即X8先与卷积运算得到第一级预处理数据第一级预处理数据再与进行卷积运算,得到预处理数据其中表示卷积运算。由上可知,8路并行输入信号进行了两级迭代的短卷积运算,即将预处理算法分解为两级迭代短卷积运算对8路输入信号进行处理。
进一步地,假设初始均衡矩阵为H8,将多路预处理数据与初始均衡矩阵进行乘法运算后得到的多路均衡数据为
获取依次迭代的多级后处理子模型的步骤,即步骤S150为:
步骤S151,根据多路并行的输入信号的路数获取依次迭代的多级后处理子模型。
具体地,如前述,后处理模型包括后处理矩阵。后处理子模型包括后处理子矩阵。将后处理矩阵分解为多级后处理子矩阵。后处理子矩阵可以是后处理子模型中的运算系数。后处理子模型即为对输入数据按照后处理子矩阵进行矩阵变换。例如,设后处理矩阵为PT,其中P为系统预设的后加矩阵。按照路数8可以将后加矩阵分为两级后加子矩阵,分别为:P2和P4。例如,P2和P4的表达式如图5和图6所示。相应地,两级后处理子矩阵中,第一级后处理子矩阵为第二级后处理子矩阵为
利用依次迭代的多级后处理子模型对多路均衡数据进行处理,以得到多路输出信号的步骤,即步骤S160为:
步骤S161,第一级后处理子模型的后处理子矩阵与多路均衡数据进行卷积计算,其余后处理子模型中的后处理子矩阵分别与其上一级后处理子模型的输出数据进行卷积计算,由最后一级后处理子模型的输出多路输出信号。
具体地,上述多路均衡数据同时先后经过后处理子模型的处理。即多路均衡数据先与卷积运算得到第一级后处理数据第一级后处理数据再与进行卷积运算,得到多路输出信号由上可知,8路并行均衡数据进行了两级迭代的短卷积运算,即将后处理模型分解为两级迭代短卷积运算对8路均衡数据进行处理。设多路输出信号为Y8,则
这样,系统采用了短卷积的方法。因为短卷积是研究利用较少的乘法器处理,算法强度缩减。也就是在增加加法器等弱运算的条件下,减少乘法运算,因此对均衡器硬件要求不高,并且还能保持较高地运算速度。
需要说明的是,根据路数将预处理矩阵分解的预处理子矩阵的级数不限于两级,也可以根据需求分解为多级,比如三级。同理,后处理矩阵也可以分解的多级,比如三级。
图7为第三实施例的盲均衡方法的流程示意图。如图7所示,利用依次迭代的多级后处理子模型对多路均衡数据进行处理,以得到多路输出信号的步骤,即步骤S160之后包括:
步骤S171,对多路并行的输入信号进行延迟处理,得到多路延迟数据。
具体地,系统预设了延迟系数。系统根据延迟系数对多路并行的输入信号进行延迟,假设多路延迟数据为X*(n)。
步骤S172,根据多路并行的输出信号与多路输出信号,计算误差系数。
具体地,系统根据步骤S160或步骤S161中得到的多路输出信号。假设第一组多路输出信号为Y(n),均衡器的一组自适应系数为:
W(n)=[w0(n),w1(n),...,wN-1(n)]T (3)
则
Y(n)=WT(n)X(n) (4)
根据多路输出信号Y(n),误差系数为:
e(n)=Y(n)(RC 2-|y(n)|2) (5)
上式中RC是调制常数。
步骤S173,根据多路延迟数据和误差系数计算自适应系数。
具体地,基于随机梯度法的自适应系数的更新方程为:
W(n+1)=W(n)+ue(n)X*(n) (6)
上式中,W(n+1)为X(n)的下一组并行输入信号的自适应系数,u为自适应更新步长参数。u可以为经验参数,比如u=4×10-4。即,本实施例中,随着多组并行输入信号的输入,自适应系数也在不断更新。
本实施例中,令n=k,设多路并行输入信号的路数为L,A是弛豫超前系数,自适应系数更新的方程表示为:
通过弛豫超前变化中的求和近似,式(7)可以近似为如下形式:
而多路并行输入信号经过延时D,式(7)可以改成如下形式:
本实施例中,取N=16,L=8,A=1/4,则式(8)为:
式(10)中,将各项展开为:
即式(10)中的自适应更新系数可以展开为式(11)求解。
步骤S174,根据自适应系数调整初始均衡矩阵,得到更新均衡矩阵。
具体地,首先系统对后处理矩阵PT进行转置运算,得到系数矩阵P。即系数矩阵就是预加矩阵。其次,根据自适应系数与系数矩阵计算更新均衡矩阵。即对自适应系数W(n+1)与系数矩阵P进行乘法运算,得到更新均衡矩阵。
步骤S175,以更新均衡矩阵替换初始均衡矩阵对下一组多路并行的输入信号进行处理。
具体地,用HL+1代替HL。即下一组多路并行输入信号的均衡矩阵为HL+1。如此持续地对源源不断的输入信号进行处理。
经过以上的处理流程,实现了自适应均衡器。自适应均衡器抵消来自信道的不确定性,避免了均衡器的有限长度的截断和定时采样时刻的偏差造成码间前后的拖尾的叠加,从而避免了造成码间串扰,尽力地恢复原始的信号。
图8为应用图7所示的实施例的盲均衡方法的均衡器的示意图。本实施例中,均衡器包括预处理模块210、均衡处理模块220、后处理模块230、延时模块240、误差计算模块250、自适应系数更新模块260和均衡矩阵处理模块270。
预处理模块210用于执行上述步骤S130。均衡处理模块220用于执行上述步骤S140。后处理模块230用于执行步骤S160。延时模块240用于执行步骤S171。误差计算模块250用于执行步骤S172。自适应系数更新模块260用于执行步骤S173。均衡矩阵处理模块270用于执行步骤S174。
图9为多路并行输入信号均衡前星座图,即为多路并行输入信号未应用盲均衡方法处理前的星座图。图10为多路并行输入信号均衡后星座图,即为多路并行输入信号应用盲均衡方法处理后的星座图。对比图9和图10,可以看出,经过自适应均衡器,多路输出信号比多路并行输入信号的信噪比较大。误码率较小。
一种计算机设备,包括存储器和处理器,存储器存储有计算机程序,其特征在于,处理器执行计算机程序时实现上述任一项实施例的方法的步骤。
一种计算机可读存储介质,其上存储有计算机程序,其特征在于,计算机程序被处理器执行时实现上述任一项实施例的方法的步骤。
图11为一实施例的盲均衡系统的示意图。一种盲均衡系统,用于对多路并行的输入信号进行均衡处理,系统包括:
获取模块110,用于获取依次迭代的多级预处理子模型;获取依次迭代的多级后处理子模型;
预处理模块120,用于利用依次迭代的多级预处理子模型对多路并行的输入信号进行处理,以得到多路预处理数据;其中,各预处理子模型用于对多路并行的输入数据按照预设顺序进行重新排列;
均衡模块130,用于对多路预处理数据进行均衡滤波处理,以得到多路均衡数据;
后处理模块140,用于利用依次迭代的多级后处理子模型对多路均衡数据进行处理,以得到多路输出信号;其中,各预处理子模型用于对多路均衡数据的排列进行还原。
上述自适应盲均衡系统,利用依次迭代的多级预处理子模型对多路并行的输入数据进行分步处理。由于任一预处理子模型计算强度较小,因此运算速度较快。与预处理模型相比,相同的运算速度下,所需要的硬件配置会比较低。同理,利用依次迭代的多级后处理子模型对多路均衡数据进行分步处理。由于任一后处理子模型运算速度较快,对多路均衡数据的处理速度较快。与后处理模型相比,相同的运算速度下,所需要的硬件配置会比较低。因此,均衡器的系统在处理多路并行的输入信号时,通过各预处理子模型的处理,处理速度较快,但是所需要的硬件配置要求较低;对于各后处理子模型,则具有相同的效果,这样可以使得均衡器的硬件配置不必要求过高,使通信设备保持较低的硬件成本,便可以实现快速的信号处理,从而实现高速通信。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种盲均衡方法,其特征在于,用于对多路并行的输入信号进行均衡处理,所述方法包括:
获取依次迭代的多级预处理子模型;
获取依次迭代的多级后处理子模型;
利用所述依次迭代的多级预处理子模型对所述多路并行的输入信号进行处理,以得到多路预处理数据;其中,各所述预处理子模型用于对所述多路并行的输入数据按照预设顺序进行重新排列;
对所述多路预处理数据进行均衡滤波处理,以得到多路均衡数据;
利用所述依次迭代的多级后处理子模型对所述多路均衡数据进行处理,以得到多路输出信号;其中,各所述预处理子模型用于对所述多路均衡数据的排列进行还原。
2.根据权利要求1所述的方法,其特征在于,所述预处理子模型包括预处理子矩阵;所述后处理子模型包括后处理子矩阵。
3.根据权利要求2所述的方法,其特征在于,所述利用所述依次迭代的多级预处理子模型对所述多路并行的输入信号进行处理,以得到多路预处理数据的步骤为:
多路并行的输入信号与第一级所述预处理子模型中的预处理子矩阵进行卷积计算,其余所述预处理子模型中的预处理子矩阵分别与其上一级所述预处理子模型的输出数据进行卷积计算,最后一级所述预处理子模型输出所述多路预处理数据;
所述利用所述依次迭代的多级后处理子模型对所述多路均衡数据进行处理,以得到多路输出信号的步骤包括:
第一级所述后处理子模型的后处理子矩阵与所述多路均衡数据进行卷积计算,其余所述后处理子模型中的后处理子矩阵分别与其上一级所述后处理子模型的输出数据进行卷积计算,由最后一级所述后处理子模型的输出所述多路输出信号。
4.根据权利要求2所述的方法,其特征在于,所述对所述多路预处理数据进行均衡滤波处理,以得到多路均衡数据的步骤包括:
所述多路预处理数据与初始均衡矩阵进行乘法运算,得到所述多路均衡数据。
5.根据权利要求4所述的方法,其特征在于,所述利用所述依次迭代的多级后处理子模型对所述多路均衡数据进行处理,以得到多路输出信号的步骤之后包括:
对所述多路并行的输入信号进行延迟处理,得到多路延迟数据;
根据所述多路输出信号,计算误差系数;
根据多路延迟数据和所述误差系数计算自适应系数;
根据所述自适应系数调整所述初始均衡矩阵,得到更新均衡矩阵;
以所述更新均衡矩阵替换所述初始均衡矩阵对下一组多路并行的输入信号进行处理。
6.根据权利要求5所述的方法,其特征在于,所述依次迭代的多级后处理子模型的后处理子矩阵构成后处理矩阵;
所述根据所述自适应系数调整所述初始均衡矩阵,得到更新均衡矩阵的步骤包括:
对所述后处理矩阵进行转置运算,得到系数矩阵;
根据所述自适应系数与所述系数矩阵计算所述更新均衡矩阵。
7.根据权利要求1所述的方法,其特征在于,所述获取依次迭代的多级预处理子模型的步骤为:
根据所述多路并行的输入信号的路数获取依次迭代的多级预处理子模型;
获取依次迭代的多级后处理子模型的步骤为:
根据所述多路并行的输入信号的路数获取依次迭代的多级后处理子模型。
8.一种盲均衡系统,其特征在于,用于对多路并行的输入信号进行均衡处理,所述系统包括:
获取模块,用于获取依次迭代的多级预处理子模型;获取依次迭代的多级后处理子模型;
预处理模块,用于利用所述依次迭代的多级预处理子模型对所述多路并行的输入信号进行处理,以得到多路预处理数据;其中,各所述预处理子模型用于对所述多路并行的输入数据按照预设顺序进行重新排列;
均衡模块,用于对所述多路预处理数据进行均衡滤波处理,以得到多路均衡数据;
后处理模块,用于利用所述依次迭代的多级后处理子模型对所述多路均衡数据进行处理,以得到多路输出信号;其中,各所述预处理子模型用于对所述多路均衡数据的排列进行还原。
9.一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至7中任一项所述方法的步骤。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至7中任一项所述的方法的步骤。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810166813.6A CN108449292A (zh) | 2018-02-28 | 2018-02-28 | 盲均衡方法、系统、计算机设备及可读存储介质 |
PCT/CN2018/080824 WO2019165657A1 (zh) | 2018-02-28 | 2018-03-28 | 盲均衡方法、系统、计算机设备及可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810166813.6A CN108449292A (zh) | 2018-02-28 | 2018-02-28 | 盲均衡方法、系统、计算机设备及可读存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108449292A true CN108449292A (zh) | 2018-08-24 |
Family
ID=63192793
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810166813.6A Pending CN108449292A (zh) | 2018-02-28 | 2018-02-28 | 盲均衡方法、系统、计算机设备及可读存储介质 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN108449292A (zh) |
WO (1) | WO2019165657A1 (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1096746A2 (en) * | 1999-11-01 | 2001-05-02 | Texas Instruments Incorporated | Error estimation function to update a blind equalizer |
CN101771637A (zh) * | 2010-01-08 | 2010-07-07 | 南京邮电大学 | 一种对抗非高斯噪声的盲均衡方法 |
CN106254286A (zh) * | 2016-09-29 | 2016-12-21 | 上海航天测控通信研究所 | 高速并行处理的自适应盲均衡方法及装置 |
-
2018
- 2018-02-28 CN CN201810166813.6A patent/CN108449292A/zh active Pending
- 2018-03-28 WO PCT/CN2018/080824 patent/WO2019165657A1/zh active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1096746A2 (en) * | 1999-11-01 | 2001-05-02 | Texas Instruments Incorporated | Error estimation function to update a blind equalizer |
CN101771637A (zh) * | 2010-01-08 | 2010-07-07 | 南京邮电大学 | 一种对抗非高斯噪声的盲均衡方法 |
CN106254286A (zh) * | 2016-09-29 | 2016-12-21 | 上海航天测控通信研究所 | 高速并行处理的自适应盲均衡方法及装置 |
Non-Patent Citations (1)
Title |
---|
林长星等: "《太赫兹通信中的一种高速并行均衡算法及其FPGA实现》", 《强激光与粒子束》 * |
Also Published As
Publication number | Publication date |
---|---|
WO2019165657A1 (zh) | 2019-09-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI762462B (zh) | 用於設定類比前端dc增益之系統及方法 | |
CN104298649B (zh) | 一种低复杂度的快速并行矩阵求逆方法 | |
CN109510668B (zh) | 相干光通信中基于准前馈控制的自适应均衡器及方法 | |
CN114024806B (zh) | 融合星载滤波器特征的时域均衡方法、系统及存储介质 | |
CN113271271B (zh) | 自适应均衡器的步长调节方法、装置、信号接收机、系统 | |
AU2020311281B2 (en) | Adaptive hopping equalizer | |
US8566073B2 (en) | Simulation device and simulation method | |
CN106357335B (zh) | 一种信号时延调整方法及装置 | |
CN108449292A (zh) | 盲均衡方法、系统、计算机设备及可读存储介质 | |
Wang et al. | Inertial accelerated SGD algorithms for solving large-scale lower-rank tensor CP decomposition problems | |
Ney et al. | Unsupervised ANN-based equalizer and its trainable FPGA implementation | |
CN108476186B (zh) | 恢复减低复杂度ds-cdma系统中的原始信号的方法 | |
Tan et al. | Convergence rates of theta-method for NSDDEs under non-globally Lipschitz continuous coefficients | |
JP2017200163A (ja) | Qに基づくゼロ強制適応制御 | |
Raghunath et al. | Parallel adaptive decision feedback equalizers | |
CN105635008B (zh) | 一种自适应均衡方法、装置及自适应均衡器 | |
Omar et al. | Variational Bayesian blind and semiblind channel estimation | |
CN103139118A (zh) | 幅度估计方法及针对数据链传输的干扰消除方法和装置 | |
Castella et al. | A new optimization method for reference-based quadratic contrast functions in a deflation scenario | |
US20050216542A1 (en) | Transform domain adaptive filter, equalizer and wireless communication device using the same, and decision feedback equalization method | |
Lawal et al. | Semi-blind Mutually Referenced Equalizers for a Nonlinear Signal Estimation | |
CN107005307A (zh) | 一种设置均衡装置的方法及均衡装置 | |
Günther et al. | Mapping of MIMO receiver algorithms onto application-specific multi-core platforms | |
CN118316501B (zh) | 一种多入多出发送信号的检测系统、方法、装置及介质 | |
EP4207697A1 (en) | Signal compensation processing method and apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20180824 |
|
RJ01 | Rejection of invention patent application after publication |