CN108009113B - 一种双主控系统中调试串口的实现方法 - Google Patents

一种双主控系统中调试串口的实现方法 Download PDF

Info

Publication number
CN108009113B
CN108009113B CN201711218418.XA CN201711218418A CN108009113B CN 108009113 B CN108009113 B CN 108009113B CN 201711218418 A CN201711218418 A CN 201711218418A CN 108009113 B CN108009113 B CN 108009113B
Authority
CN
China
Prior art keywords
control board
main control
board
serial port
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711218418.XA
Other languages
English (en)
Other versions
CN108009113A (zh
Inventor
赵玺君
王娟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anhui Wantong Post And Telecommunications Co ltd
Original Assignee
Anhui Wantong Post And Telecommunications Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anhui Wantong Post And Telecommunications Co ltd filed Critical Anhui Wantong Post And Telecommunications Co ltd
Priority to CN201711218418.XA priority Critical patent/CN108009113B/zh
Publication of CN108009113A publication Critical patent/CN108009113A/zh
Application granted granted Critical
Publication of CN108009113B publication Critical patent/CN108009113B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Mathematical Physics (AREA)
  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本发明公开了一种双主控系统中调试串口的实现方法,系统由主控板A和主控板A’、至少一块接口板、背板组成,所述主控板A和主控板A’互为相对主用和备用,所述的主控板A和主控板A’设置至少一组串行总线,主控板与接口板在背板上通过插座进行互联,本发明中,配置主控通过板件总线可随时访问调试主控,因此能够确保调试主控串口可在各接口板以及本板处理器串口之间随意切换,实际可操作性与旧有设计并无差异,但使得双主控系统面板调试串口数目减少了一半。

Description

一种双主控系统中调试串口的实现方法
技术领域
本发明涉及电路设计领域,尤其是通信设备上主控板与接口板之间的串口信号传递与处理流程的方法。
背景技术
分布式系统通信设备上,一台设备上存在多个插卡槽位,槽位分为主控槽位、接口板槽位等,不同的槽位通过背板互相连接,整个系统由主控板来进行管理。通常主控板面板上会提供调试串口,来对主控板本身以及接口板等进行调试。典型的系统架构如附图1所示,系统主要由主控板、背板、接口板三个部分组成,主控板通常一到两块,接口板多块。当系统中有两块主控板时,一块做主用,一块做备用。简洁起见,如图1所示主控板一、主控板二、背板和一块接口板。
对于主控板一,定义主控板一为主用,面板对外提供两个控制串口CON1(101)和CON2(102),CON1接口(101)直接连接单板的处理器模块一(103),做为系统的控制接口,CON2接口(102)做为辅助的串口。接口板一处理器模块三的串口以及主控板处理器模块一的第二个串口通过EPLD-1寄存器(104)选择1路送到主控板一的CON2接口。
对于主控板二,定义主控板一为备用,面板对外提供两个控制串口CON1和CON2,CON1接口直接连接单板的处理器模块二,做为系统的控制接口,CON2接口做为辅助的串口。接口板一处理器模块三的串口以及主控板处理器模块二的第二个串口通过EPLD-2寄存器选择1路送到主控板二的CON2接口。
对于接口板一,来自主控板一或主控板二的串口信号接入EPLD-3寄存器(105)中,EPLD-3寄存器(105)始终选择来自主用主控的1路串口信号接入处理器模块106。
对于主控板一和主控板二,背板需提供2路串口到接口板一。
当需要调试主控板一或主控板二时,直接将CON1与调试机相连进行调试;
当需要调试接口板一时,先通过CON1配置EPLD-1寄存器,选择对应接口板一的串口信号接至CON2接口,再将CON2与调试机相连进行调试;
需要切换至其他接口板串口时,仍然通过CON1配置EPLD-1寄存器来进行切换。
这种做法存在三个不足的地方:
第一,对于有两块主控的系统,备用主控两个调试串口是闲置的,不参与对接口板的调试,这样系统面板上的四个调试串口实际只使用了两个,是对资源的浪费。
第二,接口板上只需要来自主用主控的串口信号,但是由于随时可能进行主备倒换,备用主控的串口也不得不引入接口板中,这样会占用接口板连接器的管脚数量。
第三,接口板的EPLD也需要增加逻辑判断来选择主用主控的串口接入到处理器模块中,这样会占用EPLD的逻辑资源。
发明内容
本发明提供了一种双主控系统中调试串口的实现方法,解决通信设备上主控板面板调试串口资源浪费的问题。
一种双主控系统中调试串口的实现方法,系统由主控板A和主控板A’、至少一块接口板、背板组成,所述主控板A和主控板A’互为相对主用和备用,所述的主控板A和主控板A’设置至少一组串行总线,所述的串行总线可以为现有主控板之间的总线或人工定义一串总线,用与两块主控间的相互访问。所述主控板A和主控板A’均只有一个调试串口出面板,所述主控板A和主控板A’上的的EPLD默认选择本板处理器模块提供的串口接至CON1做为调试串口,相对备用主控板的串口通过主用主控板串口配置寄存器来选择连接至任一接口板,主控板与接口板在背板上通过插座进行互联。
进一步地,所述的主控板A和主控板A’送往接口板的串口信号分别经过主控板A中可控制驱动器A和主控板A’中的可控制驱动器A’在背板上合并为一路。
进一步地,所述的可控制驱动器A和可控制驱动器A’,用于选通EPLD至背板的串口信号;默认可控制驱动器A和可控制驱动器A’关闭,输出为高阻态,可避免出现从主控板发送至接口板的串口信号出现二驱一的状况,比如74LVC16244等器件即可实现该功能,并且成本很低。
本发明通过在主控板上增加一个可控制驱动器并且合理的利用两个主控之间的总线来实现简化系统调试串口的目的。一种双主控系统中调试串口的实现方法,主控板A和主控板B互为相对主用和备用,主控板A和主控板B上设置一个调试串口,主控板A和主控板B上的串口用作本板调试用,备用主控板的串口通过主用主控板串口配置寄存器来选择连接至任一接口板。
这样每块主控板节约了一个调试串口,充分利用了备用主控上闲置的串口;同时背板仅需提供1路串口到接口板,接口板也不需要通过EPLD来选择使用哪路串口,节约了接口板连接器的管脚数量和EPLD逻辑资源。
有益效果
本发明通过在主控板内增加一个可控制驱动器并且合理利用两块主控之间已有的总线。通过两块主控板间的总线,主用主控可以配置备用主控的EPLD寄存器,实现备用主控串口切换到任一接口板串口。背板上两路串口直接合并为一路,主控板通过控制驱动器开关来确保仅有1路串口经背板连接到接口板上。对于具有双主控的通讯设备,采用本发明,能够节约主控板面板空间,对于接口板的连接器管脚和EPLD逻辑也具有简化作用,可以有效的节约系统成本。
附图说明
图1是现有调试串口系统框图;
图2是本发明的实施例1中调试串口系统框图;
图3是本发明的实施例1中相对调试串口系统框图;
图4是本发明的实施例2中调试串口系统框图;
图5是本发明的实施例2中相对调试串口系统框图。
具体实施方式
下面结合附图不同的调试需求对本发明做进一步说明:
定义:调试串口需要连接至接口板的主控命名为调试主控,配置调试主控EPLD寄存器的主控命名为配置主控。设定主用主控作为配置主控,备用主控作为调试主控。
实施例1:
本实施例系统组成,一种双主控系统中调试串口的实现方法,系统由主控板A和主控板A’、一块接口板、背板组成。
1)主控板A为配置主控,主控板A’调试主控,如图2所示:
当主控板A’的串口CON1202需要连至接口板A串口时,通过主控板A的串口CON1201经板间总线207访问主控板A’的EPLD-2204,配置EPLD-2204寄存器选择接口板A串口,并打开主控板A’的可控制驱动器A’206,该组串口信号经背板连接至接口板处理器模块B208。此时主控板A可控制驱动器A205关闭并输出高阻态,使得主控板A的串口信号并不会对主控板A’和接口板A之间的串口通道造成影响。
2)主控板A为调试主控,主控板A’配置主控,如图3所示:
当主控板A的串口CON1201需要连至接口板A串口时,通过主控板A’的串口CON1202经板间总线207访问主控板A的EPLD-1203,配置EPLD-1203寄存器选择接口板A串口,并打开主控板A的可控制驱动器A205,该组串口信号经背板连接至接口板A处理器模块B208。此时主控板A’驱动器A’206关闭并输出高阻态,使得主控板A’的串口信号并不会对主控板A和接口板A之间的串口通道造成影响。
实施例2
本实施例系统组成,一种双主控系统中调试串口的实现方法,系统由主控板A和主控板A’、接口板A、接口板B背板组成。
1)主控板A为配置主控,主控板A’调试主控,如图4所示:
当主控板A’的串口CON1202需要连至接口板A串口时,通过主控板A的串口CON1201经板间总线207访问主控板A’的EPLD-2204,配置EPLD-2204寄存器选择接口板A串口,并打开主控板A’的可控制驱动器A’206,该组串口信号经背板连接至接口板处理器模块B208。此时主控板A可控制驱动器A205关闭并输出高阻态,使得主控板A的串口信号并不会对主控板A’和接口板A之间的串口通道造成影响。
当主控板A’的串口CON1202需要连至接口板B串口时,通过主控板A的串口CON1201经板间总线207访问主控板A’的EPLD-2204,配置EPLD-2204寄存器选择接口板B串口,并打开主控板A’的可控制驱动器A’206,该组串口信号经背板连接至接口板处理器模块B’209。此时主控板A可控制驱动器A205关闭并输出高阻态,使得主控板A的串口信号并不会对主控板A’和接口板B之间的串口通道造成影响。
2)主控板A为调试主控,主控板A’配置主控,如图5所示:
当主控板A的串口CON1201需要连至接口板A串口时,通过主控板A’的串口CON1202经板间总线207访问主控板A的EPLD-1203,配置EPLD-1203寄存器选择接口板A串口,并打开主控板A的可控制驱动器A205,该组串口信号经背板连接至接口板A处理器模块B208。此时主控板A’驱动器A’206关闭并输出高阻态,使得主控板A’的串口信号并不会对主控板A和接口板A之间的串口通道造成影响。
当主控板A的串口CON1201需要连至接口板B串口时,通过主控板A’的串口CON1202经板间总线207访问主控板A的EPLD-1203,配置EPLD-1203寄存器选择接口板B串口,并打开主控板A的可控制驱动器A205,该组串口信号经背板连接至接口板B处理器模块B’209。此时主控板A’驱动器A’206关闭并输出高阻态,使得主控板A’的串口信号并不会对主控板A和接口板B之间的串口通道造成影响。
本发明中,配置主控通过板件总线可随时访问调试主控,因此能够确保调试主控串口可在各接口板以及本板处理器串口之间随意切换,实际可操作性与旧有设计并无差异,但使得双主控系统面板调试串口数目减少了一半。
以上所述的实施例仅仅是对本发明的优选实施方式进行描述,并非对本发明的范围进行限定,在不脱离本发明设计精神的前提下,本领域普通技术人员对本发明的技术方案作出的各种变形和改进,均应落入本发明的保护范围内。

Claims (4)

1.一种双主控系统中调试串口的实现方法,系统由主控板A和主控板A、至少一块接口板、背板组成,其特征在于,所述主控板A和主控板A互为相对主用和备用,所述的主控板A和主控板A之间设置至少一组串行总线,所述主控板A和主控板A均只有一个调试串口出面板,所述主控板A和主控板A上的的EPLD默认选择本板处理器模块提供的串口接至CON1做为调试串口,相对备用主控板的串口通过主用主控板串口配置寄存器来选择连接至任一接口板;
主控板与接口板在背板上通过插座进行互联,背板上两路串口直接合并为一路,主控板通过控制驱动器开关来确保仅有1路串口经背板连接到接口板上。
2.根据权利要求1所述的一种双主控系统中调试串口的实现方法,其特征在于,所述的主控板A和主控板A送往接口板的串口信号分别经过主控板A中可控制驱动器A和主控板A中的可控制驱动器A在背板上合并为一路。
3.根据权利要求2所述的一种双主控系统中调试串口的实现方法,其特征在于,所述的可控制驱动器A和可控制驱动器A,用于选通EPLD至背板的串口信号;默认可控制驱动器A和可控制驱动器A为关闭,输出为高阻态。
4.根据权利要求1所述的一种双主控系统中调试串口的实现方法,其特征在于,所述的串行总线可以为现有主控板之间的总线或人工定义一组总线,用于 两块主控间的相互访问。
CN201711218418.XA 2017-11-28 2017-11-28 一种双主控系统中调试串口的实现方法 Active CN108009113B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711218418.XA CN108009113B (zh) 2017-11-28 2017-11-28 一种双主控系统中调试串口的实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711218418.XA CN108009113B (zh) 2017-11-28 2017-11-28 一种双主控系统中调试串口的实现方法

Publications (2)

Publication Number Publication Date
CN108009113A CN108009113A (zh) 2018-05-08
CN108009113B true CN108009113B (zh) 2020-10-09

Family

ID=62054388

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711218418.XA Active CN108009113B (zh) 2017-11-28 2017-11-28 一种双主控系统中调试串口的实现方法

Country Status (1)

Country Link
CN (1) CN108009113B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111262735B (zh) * 2020-01-15 2023-04-07 Ut斯达康通讯有限公司 一种网络管理切换装置及方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1753376A (zh) * 2005-10-27 2006-03-29 杭州华为三康技术有限公司 双主控网络设备及其主备切换方法
CN1874252A (zh) * 2005-06-01 2006-12-06 华为技术有限公司 一种进行单板调试串口映射的系统
CN103257924A (zh) * 2013-04-26 2013-08-21 杭州华三通信技术有限公司 Gdb代理调试方法和装置
CN104301145A (zh) * 2014-10-20 2015-01-21 杭州华三通信技术有限公司 网络设备及用于网络设备的控制串口配置方法
EP3029884A1 (en) * 2013-07-29 2016-06-08 ZTE Corporation Commissioning method, master control board, and service board

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1874252A (zh) * 2005-06-01 2006-12-06 华为技术有限公司 一种进行单板调试串口映射的系统
CN1753376A (zh) * 2005-10-27 2006-03-29 杭州华为三康技术有限公司 双主控网络设备及其主备切换方法
CN103257924A (zh) * 2013-04-26 2013-08-21 杭州华三通信技术有限公司 Gdb代理调试方法和装置
EP3029884A1 (en) * 2013-07-29 2016-06-08 ZTE Corporation Commissioning method, master control board, and service board
CN104301145A (zh) * 2014-10-20 2015-01-21 杭州华三通信技术有限公司 网络设备及用于网络设备的控制串口配置方法

Also Published As

Publication number Publication date
CN108009113A (zh) 2018-05-08

Similar Documents

Publication Publication Date Title
CN108255755B (zh) 基于fpga的pcie通用多功能通信接口模块
CN105279133A (zh) 基于SoC在线重构的VPX并行DSP信号处理板卡
CN108496158B (zh) 终端、调试系统和调试方法
CN109446145B (zh) 一种服务器主板i2c通道扩展芯片、电路及控制方法
US20080120058A1 (en) Multi-cpu mobile terminal and multi-cpu test system and method
CN109542817B (zh) 一种通用电子对抗设备控制架构
CN102724093A (zh) 一种atca机框及其ipmb连接方法
CN115794702A (zh) 接口转接装置、服务器系统和接口切换方法
CN108009113B (zh) 一种双主控系统中调试串口的实现方法
WO2024139211A1 (zh) 信号控制电路和信号控制方法
CN107241141B (zh) 一种驱动芯片、光模块、光模块的切换方法及pon设备
US11650950B2 (en) Control system, switch, and method for controlling execution device
CN112069106A (zh) 一种基于fpga的多路服务器peci链路控制系统
CN114020669B (zh) 一种基于cpld的i2c链路系统及服务器
CN215376304U (zh) 一种板卡
US6192437B1 (en) Transmission apparatus with control circuit/relay within each card providing connection to related card output depending on related slot ID/ redundancy/non-redundancy, working/protection signals
CN209980238U (zh) 兼容扩展装置及电子设备
CN109408151B (zh) 一种现场可编程门阵列配置模式自动切换装置和切换方法
CN107423246B (zh) 插槽自适应的pxi模块和pxi系统
US7200510B2 (en) Measurement control apparatus including interface circuits
CN117234992B (zh) 一种具有多个异步接口的自动检测通信装置及方法
CN117762193B (zh) 一种可变时钟结构电路
CN209728109U (zh) 在线测试系统及其交换板
CN102694719A (zh) 微型电信计算架构系统、载板集线器模块及pci-e交换器的端口配置方法
CN113741274A (zh) 一种spi扩展电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant