CN107908247A - 一种实现双gpu转接的装置及方法 - Google Patents

一种实现双gpu转接的装置及方法 Download PDF

Info

Publication number
CN107908247A
CN107908247A CN201711137910.4A CN201711137910A CN107908247A CN 107908247 A CN107908247 A CN 107908247A CN 201711137910 A CN201711137910 A CN 201711137910A CN 107908247 A CN107908247 A CN 107908247A
Authority
CN
China
Prior art keywords
cpu0
signals
road
riser cards
port3
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201711137910.4A
Other languages
English (en)
Inventor
游正
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201711137910.4A priority Critical patent/CN107908247A/zh
Publication of CN107908247A publication Critical patent/CN107908247A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/184Mounting of motherboards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/185Mounting of expansion boards

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)

Abstract

本发明提供的一种实现双GPU转接的装置,所述的装置包括:X24 Riser卡,用来从主板获取16路CPU0 PORT2信号和8路CPU0 PORT3信号,并将16路CPU0 PORT2信号传送给第一GPU,将8路CPU0 PORT3信号传送给X8 Riser卡;X8 Riser卡,用来将从主板获取8路CPU0 PORT3信号和从X24 Riser卡获取的8路CPU0 PORT3信号合并为完整的16路CPU0 PORT3信号,并将16路CPU0 PORT3信号传送给第二GPU。本发明通过X24 Riser卡和X8 Riser卡,实现了基于5280M5主板的单CPU挂载双GPU的配置,从而减小5280M5 2GPU配置的成本。本发明还提供的一种实现双GPU转接的方法。

Description

一种实现双GPU转接的装置及方法
技术领域
本发明涉及服务器技术领域,具体的说是一种实现双GPU转接的装置及方法。
背景技术
随着互联网行业的发展,互联网企业对服务器的计算能力要求也越来越高。现在GPU由于其优秀的计算能力,已经应用于对计算能力要求较高的场所,互联网企业需求的服务器中也对GPU的配置要求也来越高。
在双路服务器NF5280M5中,为了增加服务器的计算能力,需要增加GPU的数量,具体方案为:由CPU0接出的X24 PCIE SLOT1插入一张GPU标卡,并在由CPU1接出的X24 PCIESLOT1上插入一张GPU标卡,以此来满足两张GPU的需求。
上述方案中,需要主板搭载两个CPU,分别占用两个CPU的X16 PCIE SLOT,会影响主板的其他应用,并且需要使用两个CPU才能实现需求的两张GPU配置,会带来成本的提高,不能满足单CPU双GPU的配置。
发明内容
为了解决上述问题,提供了一种实现双GPU转接的装置及方法,通过X24Riser卡和X8Riser卡,能够实现基于5280M5主板的单CPU挂载双GPU的配置,从而减小5280M52GPU配置的成本。
本发明实施例提供了一种实现双GPU转接的装置,所述的装置包括:
X24 Riser卡,用来从主板获取16路CPU0 PORT2信号和8路CPU0 PORT3信号,并将16路CPU0 PORT2信号传送给第一GPU,将8路CPU0 PORT3信号传送给X8 Riser卡;
X8 Riser卡,用来将从主板获取8路CPU0 PORT3信号和从X24 Riser卡获取的8路CPU0 PORT3信号合并为完整的16路CPU0 PORT3信号,并将16路CPU0 PORT3信号传送给第二GPU。
进一步的,所述的X24 Riser卡通过X24 PCIE金手指与主板PCIE SLOT1连接,将主板上CPU0 PORT2 X16 PCIE Lane以及CPU0 PORT3 X8 PCIE Lane接到X24 Riser卡上。
进一步的,所述的X8 Riser卡通过X8 PCIE金手指与主板PCIE SLOT2连接,将主板上CPU0 PORT3 X8 PCIE Lane接到X8 Riser卡上。
进一步的,所述的X24 Riser卡和X8 Riser卡上均设有X8 Slimline接口,并通过线缆传输CPU0 PORT3 X8 PCIE Lane。
进一步的,所述的X24Riser卡和X8Riser卡分别通过一个PCIE SL0T X16与其对应的GPU连接。
本发明实施例还提供了一种实现双GPU转接的方法,所述的方法包括:
S1:将X24 Riser卡与主板连接,获取16路CPU0 PORT2信号和8路CPU0PORT3信号;
S2:将X8 Riser卡与主板连接,获取8路CPU0 PORT3信号;
S3:将X8 Riser卡与X24 Riser卡连接,获取另外8路CPU0 PORT3信号;
S4:为X24 Riser卡和X8 Riser卡分别外接一个GPU。
进一步的,步骤S1的具体实现过程为:将X24 Riser卡上的X24 PCIE金手指与主板PCIE SLOT1连接,并将获取的16路CPU0 PORT2信号与X24 Riser卡上的PCIE SL0T X16连接。
进一步的,步骤S2的具体实现过程为:将X8 Riser卡上的X8 PCIE金手指与主板PCIE SLOT2连接,并将获取的8路CPU0 PORT3信号与X8 Riser卡上的PCIE SL0T X16其中八路接口连接。
进一步的,步骤S3的具体实现过程为:将X8 Riser卡上的X8 Slimline接口与X24Riser卡上的X8 Slimline接口连接,并将获取的另外8路CPU0PORT3信号与X8 Riser卡上的PCIE SL0T X16剩余的八路接口连接。
发明内容中提供的效果仅仅是实施例的效果,而不是发明所有的全部效果,上述技术方案中的一个技术方案具有如下优点或有益效果:
通过X24 Riser卡和X8 Riser卡,将16路CPU0 PORT2信号和16路CPU0PORT3信号从主板取出后,分别利用X24 Riser卡和X8 Riser卡传送到对应的GPU,能够实现基于5280M5主板的单CPU挂载双GPU的配置,从而减小5280M5 2GPU配置的成本。
附图说明
图1是本发明装置一种实施例的原理图;
图2是本发明方法的流程图。
具体实施方式
为能清楚说明本方案的技术特点,下面通过具体实施方式,并结合其附图,对本发明进行详细阐述。下文的公开提供了许多不同的实施例或例子用来实现本发明的不同结构。为了简化本发明的公开,下文中对特定例子的部件和设置进行描述。此外,本发明可以在不同例子中重复参考数字和/或字母。这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施例和/或设置之间的关系。应当注意,在附图中所图示的部件不一定按比例绘制。本发明省略了对公知组件和处理技术及工艺的描述以避免不必要地限制本发明。
如图1所示,本发明提供了一种实现双GPU转接的装置,所述的装置包括X24 Riser卡和X8 Riser卡。
所述的X24 Riser卡用来从主板获取16路CPU0 PORT2信号和8路CPU0PORT3信号,并将16路CPU0 PORT2信号传送给第一GPU,将8路CPU0 PORT3信号传送给X8 Riser卡。其中的8路CPU0 PORT3信号为0-7路。
所述的X24 Riser卡通过X24 PCIE金手指与主板PCIE SLOT1连接,将主板上CPU0PORT2 X16 PCIE Lane以及CPU0 PORT3 X8 PCIE Lane接到X24 Riser卡上。
X24 Riser卡上的PERESET信号、P12V、P3V3、P3V3_AUX等信号及POWER从主板上获取;该卡上还有X16 PCIE SLOT,用于连接GPU标卡。
所述的X8 Riser卡,用来将从主板获取8路CPU0 PORT3信号和从X24Riser卡获取的8路CPU0 PORT3信号合并为完整的16路CPU0 PORT3信号,并将16路CPU0 PORT3信号传送给第二GPU。其中,从主板获取8路CPU0 PORT3信号为8-15路,从X24 Riser卡获取的8路CPU0PORT3信号为0-7路。
所述的X8 Riser卡通过X8 PCIE金手指与主板PCIE SLOT2连接,将主板上CPU0PORT3 X8 PCIE Lane接到X8 Riser卡上。
X8 Riser卡上的PERESET信号、P12V、P3V3、P3V3_AUX等信号从主板上获取;该卡上还有X16 PCIE SLOT,用于连接GPU标卡。
所述的X24 Riser卡和X8 Riser卡上均设有X8 Slimline接口,并通过线缆传输CPU0 PORT3 X8 PCIE Lane。
X24 Riser包含以下信号:
1、CPU0 PORT2的X16 PCIE Lane。
2、CPU0 PORT3的X8 PCIE Lane。
3、PCIE金手指提供的PERESET等控制信号。
4、PCIE金手指提供的P12V、P3V3、P3V3_AUX等POWER。
X8 Riser卡包含以下信号:
1、CPU0 PORT3的X8 PCIE Lane。
2、X8 SLIMLINE引出的CPU0 PORT3 X8 PCIE Lane。
3、PCIE金手指提供的PERESET等控制信号。
4、PCIE金手指提供的P12V、P3V3、P3V3_AUX等POWER。
X24 Riser卡和X8 Riser卡之间的连接信号:
X8 Slimline接口通过Cable对接,传送X8 PCIE信号。
如图2所示,本发明实施例还提供了一种实现双GPU转接的方法,所述的方法包括:
S1:将X24 Riser卡与主板连接,获取16路CPU0 PORT2信号和8路CPU0PORT3信号。具体实现过程为:将X24 Riser卡上的X24 PCIE金手指与主板PCIE SLOT1连接,并将获取的16路CPU0 PORT2信号与X24 Riser卡上的PCIESL0T X16连接。
S2:将X8 Riser卡与主板连接,获取8路CPU0 PORT3信号。具体实现过程为:将X8Riser卡上的X8 PCIE金手指与主板PCIE SLOT2连接,并将获取的8路CPU0 PORT3信号与X8Riser卡上的PCIE SL0T X16其中八路接口连接。
S3:将X8 Riser卡与X24 Riser卡连接,获取另外8路CPU0 PORT3信号,具体实现过程为:
1)将X24 Riser卡上获取8路CPU0 PORT3信号与X24 Riser卡上的X8Slimline接口连接。
2)将X8 Riser卡上的X8 Slimline接口与X24 Riser卡上的X8 Slimline接口连接,并将获取的另外8路CPU0 PORT3信号与X8 Riser卡上的PCIE SL0TX16剩余的八路接口连接。
S4:为X24 Riser卡和X8 Riser卡分别外接一个GPU。X24 Riser卡和X8 Riser卡用于外接GPU的接口均为PCIE SL0T X16。
尽管说明书及附图和实施例对本发明创造已进行了详细的说明,但是,本领域技术人员应当理解,仍然可以对本发明创造进行修改或者等同替换;而一切不脱离本发明创造的精神和范围的技术方案及其改进,其均涵盖在本发明创造专利的保护范围当中。

Claims (9)

1.一种实现双GPU转接的装置,其特征是:所述的装置包括:
X24 Riser卡,用来从主板获取16路CPU0 PORT2信号和8路CPU0 PORT3信号,并将16路CPU0 PORT2信号传送给第一GPU,将8路CPU0 PORT3信号传送给X8 Riser卡;
X8 Riser卡,用来将从主板获取8路CPU0 PORT3信号和从X24 Riser卡获取的8路CPU0PORT3信号合并为完整的16路CPU0 PORT3信号,并将16路CPU0 PORT3信号传送给第二GPU。
2.根据权利要求1所述的一种实现双GPU转接的装置,其特征是:所述的X24 Riser卡通过X24 PCIE金手指与主板PCIE SLOT1连接,将主板上CPU0 PORT2 X16 PCIE Lane以及CPU0PORT3 X8 PCIE Lane接到X24 Riser卡上。
3.根据权利要求2所述的一种实现双GPU转接的装置,其特征是:所述的X8 Riser卡通过X8 PCIE金手指与主板PCIE SLOT2连接,将主板上CPU0 PORT3 X8 PCIE Lane接到X8Riser卡上。
4.根据权利要求3所述的一种实现双GPU转接的装置,其特征是:所述的X24 Riser卡和X8 Riser卡上均设有X8 Slimline接口,并通过线缆传输CPU0 PORT3 X8 PCIE Lane。
5.根据权利要求4所述的一种实现双GPU转接的装置,其特征是:所述的X24 Riser卡和X8 Riser卡分别通过一个PCIE SL0T X16与其对应的GPU连接。
6.一种实现双GPU转接的方法,其特征是:所述的方法包括:
S1:将X24 Riser卡与主板连接,获取16路CPU0 PORT2信号和8路CPU0 PORT3信号;
S2:将X8 Riser卡与主板连接,获取8路CPU0 PORT3信号;
S3:将X8 Riser卡与X24 Riser卡连接,获取另外8路CPU0 PORT3信号;
S4:为X24 Riser卡和X8 Riser卡分别外接一个GPU。
7.根据权利要求6所述的一种实现双GPU转接的方法,其特征是:步骤S1的具体实现过程为:将X24 Riser卡上的X24 PCIE金手指与主板PCIE SLOT1连接,并将获取的16路CPU0PORT2信号与X24 Riser卡上的PCIE SL0T X16连接。
8.根据权利要求7所述的一种实现双GPU转接的方法,其特征是:步骤S2的具体实现过程为:将X8 Riser卡上的X8 PCIE金手指与主板PCIE SLOT2连接,并将获取的8路CPU0PORT3信号与X8 Riser卡上的PCIE SL0T X16其中八路接口连接。
9.根据权利要求8所述的一种实现双GPU转接的方法,其特征是:步骤S3的具体实现过程为:将X8 Riser卡上的X8 Slimline接口与X24 Riser卡上的X8 Slimline接口连接,并将获取的另外8路CPU0 PORT3信号与X8 Riser卡上的PCIE SL0T X16剩余的八路接口连接。
CN201711137910.4A 2017-11-16 2017-11-16 一种实现双gpu转接的装置及方法 Pending CN107908247A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711137910.4A CN107908247A (zh) 2017-11-16 2017-11-16 一种实现双gpu转接的装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711137910.4A CN107908247A (zh) 2017-11-16 2017-11-16 一种实现双gpu转接的装置及方法

Publications (1)

Publication Number Publication Date
CN107908247A true CN107908247A (zh) 2018-04-13

Family

ID=61844409

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711137910.4A Pending CN107908247A (zh) 2017-11-16 2017-11-16 一种实现双gpu转接的装置及方法

Country Status (1)

Country Link
CN (1) CN107908247A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108763124A (zh) * 2018-05-23 2018-11-06 郑州云海信息技术有限公司 一种PCIE Riser卡

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102520769A (zh) * 2011-12-31 2012-06-27 曙光信息产业股份有限公司 服务器
CN203930612U (zh) * 2014-07-03 2014-11-05 浪潮电子信息产业股份有限公司 一种多功能pcie io转接板
CN105094243A (zh) * 2015-07-21 2015-11-25 浪潮电子信息产业股份有限公司 一种gpu节点以及服务器系统
CN105094242A (zh) * 2015-07-21 2015-11-25 浪潮电子信息产业股份有限公司 一种支持8个gpu卡的gpu节点以及服务器系统
CN206249150U (zh) * 2016-09-29 2017-06-13 浙江宇视科技有限公司 一种存储服务器
CN206557754U (zh) * 2017-03-13 2017-10-13 郑州云海信息技术有限公司 一种PCIe x16双GPU的Riser卡

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102520769A (zh) * 2011-12-31 2012-06-27 曙光信息产业股份有限公司 服务器
CN203930612U (zh) * 2014-07-03 2014-11-05 浪潮电子信息产业股份有限公司 一种多功能pcie io转接板
CN105094243A (zh) * 2015-07-21 2015-11-25 浪潮电子信息产业股份有限公司 一种gpu节点以及服务器系统
CN105094242A (zh) * 2015-07-21 2015-11-25 浪潮电子信息产业股份有限公司 一种支持8个gpu卡的gpu节点以及服务器系统
CN206249150U (zh) * 2016-09-29 2017-06-13 浙江宇视科技有限公司 一种存储服务器
CN206557754U (zh) * 2017-03-13 2017-10-13 郑州云海信息技术有限公司 一种PCIe x16双GPU的Riser卡

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108763124A (zh) * 2018-05-23 2018-11-06 郑州云海信息技术有限公司 一种PCIE Riser卡
CN108763124B (zh) * 2018-05-23 2021-10-01 郑州云海信息技术有限公司 一种PCIE Riser卡

Similar Documents

Publication Publication Date Title
DE112013002639T5 (de) Optimierter Verbindungstrainings- und Managementmechanismus
CN202564744U (zh) 高速外设组件互连接口与usb3.0装置之间的桥接器
CN108959154A (zh) 一种pcie扩展卡和pcie扩展系统
CN105446318A (zh) 适用于运载火箭飞控系统的便携式测控设备
CN211956463U (zh) 一种基于飞腾处理器的i/o桥片
CN107577628A (zh) 一种支持ocpa标准接口的转接卡及转接方法
US20130124772A1 (en) Graphics processing
DE102021107336A1 (de) VORRICHTUNGEN, SYSTEME, UND VERFAHREN FÜR PCIe ENDPUNKT INTERRUPT
CN103164375A (zh) 通过pci总线与计算机进行通信的多通道数模转换装置
CN107908247A (zh) 一种实现双gpu转接的装置及方法
CN203787060U (zh) 一种具有多vga输出接口的显示屏测试装置
CN203133695U (zh) 一种基于ast2300 控制芯片的bmc卡
CN1955943A (zh) 高速外围部件互连总线接口测试治具
CN106951116B (zh) 一种列车触摸屏控制器
CN104077200A (zh) 一种脱离于主机的cpci模块独立测试装置
CN106908136A (zh) 一种分布式光纤振动传感系统的信号采集处理电路
CN203894747U (zh) 一种实现pci-e信号互连的转接卡
CN206193755U (zh) 一种实现国产处理器启动时快速显示的结构
CN206363303U (zh) 一种基于vpx结构的cpu模块
CN107707362A (zh) 一种支持100g网络的转接卡、结构及方法
CN102176589A (zh) Usb-8串口rs422集线器
CN105868153A (zh) 一种基于atca总线的pci-e扩展方式
CN107942175A (zh) 一种数据采集器自动测试系统
CN103970686A (zh) Gpu扩展卡及扩展方法
CN204166443U (zh) Crotex-A8内核嵌入式计算机主板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20180413