CN107769737A - 一种运算放大器校准方法及电路 - Google Patents

一种运算放大器校准方法及电路 Download PDF

Info

Publication number
CN107769737A
CN107769737A CN201710971607.8A CN201710971607A CN107769737A CN 107769737 A CN107769737 A CN 107769737A CN 201710971607 A CN201710971607 A CN 201710971607A CN 107769737 A CN107769737 A CN 107769737A
Authority
CN
China
Prior art keywords
signal
operational amplifier
differential pair
pair transistors
comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710971607.8A
Other languages
English (en)
Inventor
黄硕
荀本鹏
由德强
文学
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Core Electronic Technology Co Ltd
Original Assignee
Shanghai Core Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Core Electronic Technology Co Ltd filed Critical Shanghai Core Electronic Technology Co Ltd
Priority to CN201710971607.8A priority Critical patent/CN107769737A/zh
Publication of CN107769737A publication Critical patent/CN107769737A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/34Negative-feedback-circuit arrangements with or without positive feedback
    • H03F1/342Negative-feedback-circuit arrangements with or without positive feedback in field-effect transistor amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45376Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using junction FET transistors as the active amplifying circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

本发明提供了一种运算放大器校准方法及电路,其中方法包括运算放大器获取输入第一信号和第二信号,并进行放大处理得到对应的输出第三信号和第四信号;滤波电路将运算放大器输出的第三信号和第四信号进行滤波处理,并输入至比较器;比较器根据接收的滤波处理后的第三信号和第四信号生成反馈调整信号,并反馈至所述运算放大器;运算放大器根据接收的反馈调整信号与运算放大器中的预设信号进行均衡处理,控制运算放大器输出的第三信号和第四信号。系统包括运算放大器、比较器、滤波电路。本发明通过采用比较器构成反馈回路以调整运算放大器输入差分对晶体管衬底电压,实现消除运算放大器失调电压的目的。

Description

一种运算放大器校准方法及电路
技术领域
本发明涉及运算放大器参数校准技术领域,尤指一种运算放大器校准方法及电路。
背景技术
运算放大器的失调电压是指运放两个输入端为零时,输出会有一定数值,它被等效为一个与运放反向输入端串联的电压源。运算放大器的失调电压是由于制造工艺导致的输入对管不对称产生的,并且会随着温度的变化而改变。
在通讯接收机系统中,接收到的信号通常较小,需要经过很高的增益放大到便于测量的幅度。运算放大器失调电压会被高增益运算放大器本身放大,使得其输出端饱和,导致运算放大器不能正常工作。因此运算放大器失调电压校准在高增益系统中是非常关键的。
最经典的方法是在放大器与放大器之间加隔直电容,参见图8,此种方法在有低频信号时,需要非常大的隔直电容,而且,如果本级增益较大时,隔直电容不能解决本级由失调引起的输出端饱和的问题。另一种方法是采用数字校准技术,参见图9,此种方法是把运算放大器输出端失调经过模数转换器量化后反馈到主运算放大器,经过反馈收敛到一个较小的值。此种方法首先需要一个完整的放大、采样、量化系统,增加了实现的复杂度,同时需要额外的数字逻辑来保证该系统的负反馈稳定性,而且该反馈系统的最终校准效果受限于模数转换器的量化精度和反馈MOS管数目控制精度,不能得到一个很好的失调消除效果。
针对上述情况,本申请提供了一种解决以上技术问题的技术方案。
发明内容
本发明的目的是提供一种运算放大器校准方法及电路,通过采用比较器构成反馈回路以调整运算放大器输入差分对晶体管衬底电压,实现消除运算放大器失调电压。
本发明提供的技术方案如下:
一种运算放大器校准方法,包括:步骤S100运算放大器获取输入第一信号和第二信号,并进行放大处理得到对应的输出第三信号和第四信号;步骤S200滤波电路将所述运算放大器输出的所述第三信号和所述第四信号进行滤波处理,并输入至比较器;步骤S300所述比较器根据接收的滤波处理后的所述第三信号和所述第四信号生成反馈调整信号,并反馈至所述运算放大器;步骤S400所述运算放大器根据接收的所述反馈调整信号与所述运算放大器中的预设信号进行均衡处理,控制所述运算放大器输出的所述第三信号和所述第四信号。
在本发明中,采用比较器构成反馈回路以调整运算放大器输入差分对晶体管衬底电压,从而消除运算放大器失调电压。
优选的,步骤S300包括:步骤S310所述比较器将接收的滤波处理后的所述第三信号和所述第四信号进行比较;步骤S320当所述第三信号大于所述第四信号时,比较器输出第一电平信号;步骤S330当所述第三信号小于等于所述第四信号时,比较器输出第二电平信号;步骤S340所述比较器根据所述第一电平信号和所述第二电平信号生成所述反馈调整信号,并反馈至所述运算放大器。
优选的,步骤S400包括:步骤S410所述运算放大器接收的所述反馈调整信号反馈至所述运算放大器中的第一差分对晶体管M2的衬底;步骤S420所述运算放大器中的预设信号连接至所述运算放大器中的第一差分对晶体管M1的衬底;步骤S430所述运算放大器将所述第一差分对晶体管M1和M2的衬底进行均衡处理,控制所述运算放大器输出的所述第三信号和所述第四信号。
本发明还提供了一种运算放大器校准电路,其应用前述的运算放大器校准方法,所述电路包括:运算放大器、比较器、滤波电路;所述运算放大器用于获取输入端第一信号和第二信号,并进行放大处理得到对应的输出端第三信号和第四信号;所述滤波电路用于将所述运算放大器输出端输出的第三信号和第四信号进行滤波处理,并输入至所述比较器;所述比较器用于根据接收的滤波处理后的所述第三信号和所述第四信号生成反馈调整信号,并反馈至所述运算放大器;所述运算放大器还用于根据接收的所述反馈调整信号与所述运算放大器中的预设信号进行均衡处理,控制所述运算放大器输出端输出的所述第三信号和所述第四信号。
在本发明中,采用比较器构成反馈回路以调整运算放大器输入差分对晶体管衬底电压,从而消除运算放大器失调电压。
优选的,所述比较器还用于将接收的滤波处理后的所述第三信号和所述第四信号进行比较;所述比较器还用于当所述第三信号大于所述第四信号时,输出第一电平信号;所述比较器还用于当所述第三信号小于等于所述第四信号时,输出第二电平信号;所述比较器还用于根据所述第一电平信号和所述第二电平信号生成所述反馈调整信号,并反馈至所述运算放大器。
优选的,所述运算放大器包括:第一差分对晶体管M1和M2、动态负载;所述运算放大器输入端第一信号与所述第一差分对晶体管M2的栅极电连接;所述第一差分对晶体管M2的漏极与所述动态负载电连接;滤波处理后的所述反馈调整信号与所述第一差分对晶体管M2的衬底端电连接;所述运算放大器输入端第二信号与所述第一差分对晶体管M1的栅极电连接;所述第一差分对晶体管M1的漏极与所述动态负载电连接;所述运算放大器中的预设信号与所述第一差分对晶体管M1的衬底端电连接;所述动态负载分别与所述运算放大器输出端第三信号和第四信号电连接。
优选的,所述动态负载包括:第二差分对晶体管M3和M4;所述第二差分对晶体管M4的漏极与所述第一差分对晶体管M2的漏极共同与所述运算放大器输出端第三信号电连接;所述第二差分对晶体管M3的漏极与所述第一差分对晶体管M1的漏极共同与所述运算放大器输出端第四信号电连接。
优选的,所述动态负载还包括:第二差分对晶体管M3和M4、第三差分对晶体管M5和M6;所述第二差分对晶体管M4的漏极与所述第一差分对晶体管M2的漏极共同与所述第三差分对晶体管M6的栅极电连接;所述第三差分对晶体管M6的漏极与所述运算放大器输出端第四信号电连接;所述第二差分对晶体管M3的漏极与所述第一差分对晶体管M1的漏极共同与所述第三差分对晶体管M5的栅极电连接;所述第三差分对晶体管M5的漏极与所述运算放大器输出端第三信号电连接。
优选的,所述滤波电路包括:三组RC滤波;第一组RC滤波用于将所述运算放大器输出端第三信号进行滤波处理,并输入至所述比较器同向输入端;第二组RC滤波用于将所述运算放大器输出端第四信号进行滤波处理,并输入至所述比较器反向输入端;第三组RC滤波用于将所述反馈调整信号进行滤波处理,并反馈至所述运算放大器的第一差分对晶体管M2的衬底端。
在本发明中,比较器反馈回路是并联在信号通路上的,不会影响正常的信号传输。
通过本发明提供的一种运算放大器校准方法及电路,能够带来以下至少一种有益效果:
1、在本发明中,采用比较器构成反馈回路以调整运算放大器输入差分对晶体管衬底电压,从而消除运算放大器失调电压。
2、在本发明中,比较器反馈回路是并联在信号通路上的,不会影响正常的信号传输。
3、在本发明中,采用负反馈来抑制运算放大器输出失调电压,可以自适应不同芯片的工艺偏差。
4、在本发明中,采用负反馈来抑制运算放大器输出失调电压,可以自适应由于温漂引起的输入失调电压的变化。
5、在本发明中,运算放大器输出失调电压经过很高的环路增益抑制过后会使得失调电压校准有很高的精度。
6、本发明结构简单,易于实现。
附图说明
下面将以明确易懂的方式,结合附图说明优选实施方式,对一种运算放大器校准方法及电路的上述特性、技术特征、优点及其实现方式予以进一步说明。
图1是本发明的一种运算放大器校准方法的一个实施例的流程图;
图2是本发明的一种运算放大器校准方法的另一实施例的流程图;
图3是本发明的一种运算放大器校准电路的一个实施例的结构示意图;
图4是本发明的一种运算放大器校准电路的另一实施例的结构示意图;
图5是本发明的一种运算放大器校准电路的另一实施例的结构示意图;
图6是本发明的一种运算放大器校准电路的另一实施例的结构示意图;
图7是本发明的一种运算放大器校准电路的另一实施例的结构示意图;
图8是运算放大器失调电压校准电路的一个结构示意图;
图9是运算放大器失调电压校准电路的另一结构示意图。
具体实施方式
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对照附图说明本发明的具体实施方式。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图,并获得其他的实施方式。
为使图面简洁,各图中只示意性地表示出了与本发明相关的部分,它们并不代表其作为产品的实际结构。另外,以使图面简洁便于理解,在有些图中具有相同结构或功能的部件,仅示意性地绘示了其中的一个,或仅标出了其中的一个。在本文中,“一个”不仅表示“仅此一个”,也可以表示“多于一个”的情形。
本发明提供了一种运算放大器校准方法的一个实施例,参见图1,在本实施例中包括:步骤S100运算放大器获取输入第一信号和第二信号,并进行放大处理得到对应的输出第三信号和第四信号;步骤S200滤波电路将所述运算放大器输出的所述第三信号和所述第四信号进行滤波处理,并输入至比较器;步骤S300所述比较器根据接收的滤波处理后的所述第三信号和所述第四信号生成反馈调整信号,并反馈至所述运算放大器;步骤S400所述运算放大器根据接收的所述反馈调整信号与所述运算放大器中的预设信号进行均衡处理,控制所述运算放大器输出的所述第三信号和所述第四信号。
具体的,在本实施例中,运算放大器的输入失调电压等效于在输入端串联一个电压源,步骤S100中运算放大器输入端第一信号和第二信号包含输入差分信号以及运算放大器的输入失调电压,输入差分信号以及运算放大器的输入失调电压经过运算放大器放大后,形成第三信号和第四信号,第三信号和第四信号包含输出差分信号和运算放大器的输出失调电压;步骤S200中第三信号和第四信号经过滤波电路滤波后,去除了其中的输出差分信号,而保留其中的运算放大器的输出失调电压,并输入至比较器;步骤S300中比较器根据滤波后的第三信号和第四信号,即运算放大器的输出失调电压生成的反馈调整信号为具有一定占空比的方波信号,并且经过滤波后会得到一个接近稳定的电平值,该值在经过足够长的建立时间过后,为方波信号的平均电压值,这个平均电压值被反馈至运算放大器;步骤S400中通过负反馈回路对平均电压值的不断调整,当平均电压值上升到接近参考电压时,整个反馈回路形成稳定态,运算放大器输出失调电压接近于零。
在本发明中,采用比较器构成反馈回路以调整运算放大器输入差分对晶体管衬底电压,从而消除运算放大器失调电压。
在以上实施例的基础上,本发明还提供一个实施例,参照图2,步骤S300包括:步骤S310所述比较器将接收的滤波处理后的所述第三信号和所述第四信号进行比较;步骤S320当所述第三信号大于所述第四信号时,比较器输出第一电平信号;步骤S330当所述第三信号小于等于所述第四信号时,比较器输出第二电平信号;步骤S340所述比较器根据所述第一电平信号和所述第二电平信号生成所述反馈调整信号,并反馈至所述运算放大器。
具体的,在本实施例中,步骤S310中比较器比较滤波后的第三信号和第四信号,即运算放大器的输出失调电压;步骤S320中当第三信号大于第四信号时,即运算放大器的失调电压负输出大于失调电压正输出时,比较器输出第一电平信号即逻辑电平1;步骤S330中当第三信号小于等于第四信号时,即运算放大器的失调电压负输出小于等于失调电压正输出时,比较器输出第二电平信号即逻辑电平0;步骤S340中比较器根据第一电平信号和第二电平信号生成反馈调整信号,即比较器输出的逻辑电平1和逻辑电平0构成了具有一定占空比的方波信号,并且经过滤波后会得到一个接近稳定的电平值,该值在经过足够长的建立时间过后,为方波信号的平均电压值,这个平均电压值被反馈至运算放大器。
在以上实施例的基础上,本发明还提供一个实施例,参照图2,步骤S400包括:步骤S410所述运算放大器接收的所述反馈调整信号反馈至所述运算放大器中的第一差分对晶体管M2的衬底;步骤S420所述运算放大器中的预设信号连接至所述运算放大器中的第一差分对晶体管M1的衬底;步骤S430所述运算放大器将所述第一差分对晶体管M1和M2的衬底进行均衡处理,控制所述运算放大器输出的所述第三信号和所述第四信号。
具体的,在本实施例中,步骤S410中平均电压值用作运算放大器其中一个输入差分对晶体管的衬底电压;步骤S420中参考电压用作另一个输入差分对晶体管的衬底电压;步骤S430中当平均电压值上升到接近参考电压时,整个反馈回路形成稳定态,运算放大器输出失调电压接近于零。
在以上实施例的基础上,本发明还提供一个实施例,参照图1-2所示,包括:步骤S100运算放大器获取输入第一信号和第二信号,并进行放大处理得到对应的输出第三信号和第四信号;步骤S200滤波电路将所述运算放大器输出的所述第三信号和所述第四信号进行滤波处理,并输入至比较器;步骤S310所述比较器将接收的滤波处理后的所述第三信号和所述第四信号进行比较;步骤S320当所述第三信号大于所述第四信号时,比较器输出第一电平信号;步骤S330当所述第三信号小于等于所述第四信号时,比较器输出第二电平信号;步骤S340所述比较器根据所述第一电平信号和所述第二电平信号生成所述反馈调整信号,并反馈至所述运算放大器;步骤S400包括:步骤S410所述运算放大器接收的所述反馈调整信号反馈至所述运算放大器中的第一差分对晶体管M2的衬底;步骤S420所述运算放大器中的预设信号连接至所述运算放大器中的第一差分对晶体管M1的衬底;步骤S430所述运算放大器将所述第一差分对晶体管M1和M2的衬底进行均衡处理,控制所述运算放大器输出的所述第三信号和所述第四信号。
具体的,在本实施例中,输入差分信号以及运算放大器的输入失调电压经过运算放大器放大后,形成输出差分信号和运算放大器的输出失调电压;经过滤波电路滤波后,运算放大器的输出失调电压输入至比较器;当运算放大器的失调电压负输出大于失调电压正输出时,比较器输出逻辑电平1;当运算放大器的失调电压负输出小于等于失调电压正输出时,比较器输出逻辑电平0;在初始时,由于运算放大器输出失调电压较大,在较长的时间内,比较器输出端都保持逻辑电平1;比较器输出的逻辑电平1和逻辑电平0构成了具有一定占空比的方波信号,并且经过滤波后会得到一个接近稳定的电平值,该值在经过足够长的建立时间过后,为方波信号的平均电压值;平均电压值用作运算放大器其中一个输入差分对晶体管的衬底电压,参考电压用作另一个输入差分对晶体管的衬底电压,从而反馈回路形成负反馈,当平均电压值上升到接近参考电压时,整个反馈回路形成稳定态,运算放大器输出失调电压接近于零。
本发明还提供了一种运算放大器校准电路的一个实施例,参照图3,包括:运算放大器、比较器、滤波电路;所述运算放大器用于获取输入端第一信号和第二信号,并进行放大处理得到对应的输出端第三信号和第四信号;所述滤波电路用于将所述运算放大器输出端输出的第三信号和第四信号进行滤波处理,并输入至所述比较器;所述比较器用于将接收的滤波处理后的所述第三信号和所述第四信号进行比较;所述比较器还用于当所述第三信号大于所述第四信号时,输出第一电平信号;所述比较器还用于当所述第三信号小于等于所述第四信号时,输出第二电平信号;所述比较器还用于根据所述第一电平信号和所述第二电平信号生成所述反馈调整信号,并反馈至所述运算放大器;所述运算放大器还用于根据接收的所述反馈调整信号与所述运算放大器中的预设信号进行均衡处理,控制所述运算放大器输出端输出的所述第三信号和所述第四信号。
具体的,在本实施例中,输入差分信号以及运算放大器的输入失调电压经过运算放大器放大后,形成输出差分信号和运算放大器的输出失调电压;经过滤波电路滤波后,运算放大器的输出失调电压输入至比较器;当运算放大器的失调电压负输出大于失调电压正输出时,比较器输出逻辑电平1;当运算放大器的失调电压负输出小于等于失调电压正输出时,比较器输出逻辑电平0;比较器输出的逻辑电平1和逻辑电平0构成了具有一定占空比的方波信号,并且经过滤波后为方波信号的平均电压值;平均电压值用作运算放大器其中一个输入差分对晶体管的衬底电压,参考电压用作另一个输入差分对晶体管的衬底电压,通过负反馈回路对平均电压值的不断调整,消除运算放大器的输出失调电压。
在本发明中,采用比较器构成反馈回路以调整运算放大器输入差分对晶体管衬底电压,从而消除运算放大器失调电压。
在以上实施例的基础上,本发明还提供一个实施例,参照图4和图5,所述运算放大器包括:第一差分对晶体管M1和M2、动态负载;所述运算放大器输入端第一信号与所述第一差分对晶体管M2的栅极电连接;所述第一差分对晶体管M2的漏极与所述动态负载电连接;滤波处理后的所述反馈调整信号与所述第一差分对晶体管M2的衬底端电连接;所述运算放大器输入端第二信号与所述第一差分对晶体管M1的栅极电连接;所述第一差分对晶体管M1的漏极与所述动态负载电连接;所述运算放大器中的预设信号与所述第一差分对晶体管M1的衬底端电连接;所述动态负载分别与所述运算放大器输出端第三信号和第四信号电连接;所述滤波电路包括:三组RC滤波;第一组RC滤波用于将所述运算放大器输出端第三信号进行滤波处理,并输入至所述比较器同向输入端;第二组RC滤波用于将所述运算放大器输出端第四信号进行滤波处理,并输入至所述比较器反向输入端;第三组RC滤波用于将所述反馈调整信号进行滤波处理,并反馈至所述运算放大器的第一差分对晶体管M2的衬底端。
具体的,在本实施例中,等效到运输放大器输入端有一个失调电压Vos,输入失调电压经过运算放大器放大后,在输出端形成一个gm1*ro1*Vos的失调电压,其中gm1为运算放大器输入差分对晶体管M1的跨导,ro1为运算放大器输入差分对晶体管M1的输出阻抗;运输放大器输出失调电压经过低通滤波后连接到比较器输入端;比较器判断输出失调电压的正负,若Von大于Vop,输出为逻辑电平1;反之,若Von小于等于Vop,输出为逻辑电平0;在初始时,由于运算放大器输出失调电压较大,在较长的时间内,比较器输出端都保持逻辑电平1。比较器使得运算放大器输出失调电压变成一定占空比的方波信号Vcomp;当比较器输出方波信号Vcomp经过低通滤波后,会得到一个接近稳定的电平值Vbp;该值在经过足够长的建立时间过后,等于方波信号的平均电压值;电平Vbp反馈连接到运算放大器输入端差分对M2的衬底端,参考电压Vref连接到运算放大器输入端差分对M1的衬底端,从而反馈回路形成负反馈;建立过程如图5所示;因为Vcomp为逻辑电平1,经过低通滤波后得到的Vbp随时间增加而上升,当Vbp上升到接近Vref时,整个反馈回路形成稳定态,运算放大器输出失调电压接近于0。
本发明实施例中的提供的方法可以应用于单级、两级或更高级运算放大器中。提高低通滤波的性能或者提高比较器输入时钟可以显著提高本发明对运算放大器输出失调电压的抑制效果。
在以上实施例的基础上,本发明还提供一个实施例,参照图6,所述动态负载包括:第二差分对晶体管M3和M4;所述第二差分对晶体管M4的漏极与所述第一差分对晶体管M2的漏极共同与所述运算放大器输出端第三信号电连接;所述第二差分对晶体管M3的漏极与所述第一差分对晶体管M1的漏极共同与所述运算放大器输出端第四信号电连接。
具体的,在本实施例中,为一个单级运算放大器。该运算放;大器为全差分结构,左右是对称的;M1和M2为输入差分对晶体管,该处产生极点Von和Vop;M3和M4为负载;R1和R2为全差分运算放大器共模反馈电阻,用来确定输出端共模电压;当M1和M2为P型晶体管时,M3和M4为N型晶体管;反之,当M1和M2为N型晶体管时,M3和M4为P型晶体管。
在以上实施例的基础上,本发明还提供一个实施例,参照图7,所述动态负载还包括:第二差分对晶体管M3和M4、第三差分对晶体管M5和M6;所述第二差分对晶体管M4的漏极与所述第一差分对晶体管M2的漏极共同与所述第三差分对晶体管M6的栅极电连接;所述第三差分对晶体管M6的漏极与所述运算放大器输出端第四信号电连接;所述第二差分对晶体管M3的漏极与所述第一差分对晶体管M1的漏极共同与所述第三差分对晶体管M5的栅极电连接;所述第三差分对晶体管M5的漏极与所述运算放大器输出端第三信号电连接。
具体的,在本实施例中,为一个两级运算放大器。该运算放大器为全差分结构,左右是对称的;M1和M2为输入差分对晶体管,该处产生第一级极点Von1和Vop1;M5和M6为第二级放大晶体管,该处产生第二级极点Von和Vop;M3和M4为第一级的负载,等效于第二级的理想电流源;R1和R2为全差分运算放大器共模反馈电阻,用来确定输出端共模电压。
应当说明的是,上述实施例均可根据需要自由组合。以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (9)

1.一种运算放大器校准方法,其特征在于,包括:
步骤S100运算放大器获取输入第一信号和第二信号,并进行放大处理得到对应的输出第三信号和第四信号;
步骤S200滤波电路将所述运算放大器输出的所述第三信号和所述第四信号进行滤波处理,并输入至比较器;
步骤S300所述比较器根据接收的滤波处理后的所述第三信号和所述第四信号生成反馈调整信号,并反馈至所述运算放大器;
步骤S400所述运算放大器根据接收的所述反馈调整信号与所述运算放大器中的预设信号进行均衡处理,控制所述运算放大器输出的所述第三信号和所述第四信号。
2.根据权利要求1所述的运算放大器校准方法,其特征在于,步骤S300包括:
步骤S310所述比较器将接收的滤波处理后的所述第三信号和所述第四信号进行比较;
步骤S320当所述第三信号大于所述第四信号时,比较器输出第一电平信号;
步骤S330当所述第三信号小于等于所述第四信号时,比较器输出第二电平信号;
步骤S340所述比较器根据所述第一电平信号和所述第二电平信号生成所述反馈调整信号,并反馈至所述运算放大器。
3.根据权利要求1所述的运算放大器校准方法,其特征在于,步骤S400包括:
步骤S410所述运算放大器接收的所述反馈调整信号反馈至所述运算放大器中的第一差分对晶体管M2的衬底;
步骤S420所述运算放大器中的预设信号连接至所述运算放大器中的第一差分对晶体管M1的衬底;
步骤S430所述运算放大器将所述第一差分对晶体管M1和M2的衬底进行均衡处理,控制所述运算放大器输出的所述第三信号和所述第四信号。
4.一种应用于权利要求1-3任一所述的运算放大器校准方法的运算放大器校准电路,其特征在于,包括:
运算放大器、比较器、滤波电路;
所述运算放大器用于获取输入端第一信号和第二信号,并进行放大处理得到对应的输出端第三信号和第四信号;
所述滤波电路用于将所述运算放大器输出端输出的第三信号和第四信号进行滤波处理,并输入至所述比较器;
所述比较器用于根据接收的滤波处理后的所述第三信号和所述第四信号生成反馈调整信号,并反馈至所述运算放大器;
所述运算放大器还用于根据接收的所述反馈调整信号与所述运算放大器中的预设信号进行均衡处理,控制所述运算放大器输出端输出的所述第三信号和所述第四信号。
5.根据权利要求4所述的运算放大器校准电路,其特征在于,包括:
所述比较器还用于将接收的滤波处理后的所述第三信号和所述第四信号进行比较;
所述比较器还用于当所述第三信号大于所述第四信号时,输出第一电平信号;
所述比较器还用于当所述第三信号小于等于所述第四信号时,输出第二电平信号;
所述比较器还用于根据所述第一电平信号和所述第二电平信号生成所述反馈调整信号,并反馈至所述运算放大器。
6.根据权利要求4或5任一所述的运算放大器校准电路,其特征在于,所述运算放大器包括:
第一差分对晶体管M1和M2、动态负载;
所述运算放大器输入端第一信号与所述第一差分对晶体管M2的栅极电连接;
所述第一差分对晶体管M2的漏极与所述动态负载电连接;
滤波处理后的所述反馈调整信号与所述第一差分对晶体管M2的衬底端电连接;
所述运算放大器输入端第二信号与所述第一差分对晶体管M1的栅极电连接;
所述第一差分对晶体管M1的漏极与所述动态负载电连接;
所述运算放大器中的预设信号与所述第一差分对晶体管M1的衬底端电连接;
所述动态负载分别与所述运算放大器输出端第三信号和第四信号电连接。
7.根据权利要求6所述的运算放大器校准电路,其特征在于,所述动态负载包括:
第二差分对晶体管M3和M4;
所述第二差分对晶体管M4的漏极与所述第一差分对晶体管M2的漏极共同与所述运算放大器输出端第三信号电连接;
所述第二差分对晶体管M3的漏极与所述第一差分对晶体管M1的漏极共同与所述运算放大器输出端第四信号电连接。
8.根据权利要求6所述的运算放大器校准电路,其特征在于,所述动态负载还包括:
第二差分对晶体管M3和M4、第三差分对晶体管M5和M6;
所述第二差分对晶体管M4的漏极与所述第一差分对晶体管M2的漏极共同与所述第三差分对晶体管M6的栅极电连接;
所述第三差分对晶体管M6的漏极与所述运算放大器输出端第四信号电连接;
所述第二差分对晶体管M3的漏极与所述第一差分对晶体管M1的漏极共同与所述第三差分对晶体管M5的栅极电连接;
所述第三差分对晶体管M5的漏极与所述运算放大器输出端第三信号电连接。
9.根据权利要求6所述的运算放大器校准电路,其特征在于,所述滤波电路包括:
三组RC滤波;
第一组RC滤波用于将所述运算放大器输出端第三信号进行滤波处理,并输入至所述比较器同向输入端;
第二组RC滤波用于将所述运算放大器输出端第四信号进行滤波处理,并输入至所述比较器反向输入端;
第三组RC滤波用于将所述反馈调整信号进行滤波处理,并反馈至所述运算放大器的第一差分对晶体管M2的衬底端。
CN201710971607.8A 2017-10-18 2017-10-18 一种运算放大器校准方法及电路 Pending CN107769737A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710971607.8A CN107769737A (zh) 2017-10-18 2017-10-18 一种运算放大器校准方法及电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710971607.8A CN107769737A (zh) 2017-10-18 2017-10-18 一种运算放大器校准方法及电路

Publications (1)

Publication Number Publication Date
CN107769737A true CN107769737A (zh) 2018-03-06

Family

ID=61268875

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710971607.8A Pending CN107769737A (zh) 2017-10-18 2017-10-18 一种运算放大器校准方法及电路

Country Status (1)

Country Link
CN (1) CN107769737A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023155064A1 (zh) * 2022-02-16 2023-08-24 上海嘉楠捷思信息技术有限公司 运算放大器、调制器和温度传感器
CN116938159A (zh) * 2023-09-19 2023-10-24 微龛(广州)半导体有限公司 差分输入的电路、差分对失配噪声补偿电路及方法

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030141929A1 (en) * 2002-01-31 2003-07-31 Intel Corporation Differential amplifier offset adjustment
US20060125543A1 (en) * 2004-12-11 2006-06-15 Yong-Hsiang Hsieh Device for dc offset cancellation
JP2007243636A (ja) * 2006-03-09 2007-09-20 Seiko Epson Corp 差動増幅回路および差動増幅回路のdcオフセットキャンセル方法
CN101217263A (zh) * 2008-01-17 2008-07-09 埃派克森微电子有限公司 放大器直流失调电压的补偿方法与装置
CN101388651A (zh) * 2007-09-10 2009-03-18 奇景光电股份有限公司 高速数字接口的接收器
CN202488406U (zh) * 2011-12-30 2012-10-10 上海集成电路研发中心有限公司 一种高稳定性可编程增益放大器结构
CN103368515A (zh) * 2012-03-30 2013-10-23 中国科学院微电子研究所 一种巴特沃斯型滤波器
CN104079308A (zh) * 2014-07-13 2014-10-01 复旦大学 一种应用于nfc接收机的载波消除系统电路
CN104639205A (zh) * 2014-12-08 2015-05-20 李青花 一种基于近距离通信的信号增强系统
US20150171805A1 (en) * 2013-12-16 2015-06-18 Hyundai Motor Company Offset correction apparatus for differential amplifier and method thereof
CN206490650U (zh) * 2017-01-11 2017-09-12 厦门优迅高速芯片有限公司 带有直流失调补偿功能的直流恢复电路

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030141929A1 (en) * 2002-01-31 2003-07-31 Intel Corporation Differential amplifier offset adjustment
US20060125543A1 (en) * 2004-12-11 2006-06-15 Yong-Hsiang Hsieh Device for dc offset cancellation
JP2007243636A (ja) * 2006-03-09 2007-09-20 Seiko Epson Corp 差動増幅回路および差動増幅回路のdcオフセットキャンセル方法
CN101388651A (zh) * 2007-09-10 2009-03-18 奇景光电股份有限公司 高速数字接口的接收器
CN101217263A (zh) * 2008-01-17 2008-07-09 埃派克森微电子有限公司 放大器直流失调电压的补偿方法与装置
CN202488406U (zh) * 2011-12-30 2012-10-10 上海集成电路研发中心有限公司 一种高稳定性可编程增益放大器结构
CN103368515A (zh) * 2012-03-30 2013-10-23 中国科学院微电子研究所 一种巴特沃斯型滤波器
US20150171805A1 (en) * 2013-12-16 2015-06-18 Hyundai Motor Company Offset correction apparatus for differential amplifier and method thereof
CN104079308A (zh) * 2014-07-13 2014-10-01 复旦大学 一种应用于nfc接收机的载波消除系统电路
CN104639205A (zh) * 2014-12-08 2015-05-20 李青花 一种基于近距离通信的信号增强系统
CN206490650U (zh) * 2017-01-11 2017-09-12 厦门优迅高速芯片有限公司 带有直流失调补偿功能的直流恢复电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023155064A1 (zh) * 2022-02-16 2023-08-24 上海嘉楠捷思信息技术有限公司 运算放大器、调制器和温度传感器
CN116938159A (zh) * 2023-09-19 2023-10-24 微龛(广州)半导体有限公司 差分输入的电路、差分对失配噪声补偿电路及方法

Similar Documents

Publication Publication Date Title
CN107623498A (zh) 一种运算放大器校准方法及电路
US7683720B1 (en) Folded-cascode amplifier with adjustable continuous time equalizer
CN102790596B (zh) 一种消除直流失调的自动增益控制放大器
US9263995B2 (en) Multi-mode OPAMP-based circuit
CN103107790B (zh) 可编程增益放大器
US7999612B2 (en) Operational amplifier having DC offset cancellation capability
US20080303590A1 (en) Power amplifier with noise shaping function
EP0320471B1 (en) Common mode sensing and control in balanced amplifier chains
CN112986669B (zh) 一种射频功率检测电路
TWI477067B (zh) 差動放大器及其控制方法
CN207166461U (zh) 全差分运算放大器
CN103354443A (zh) 应用于高速全差分运算放大器的连续时间共模反馈电路
CN104579235A (zh) 一种低功耗跨导电容(Gm-C)双二次结构滤波器
US20230198476A1 (en) Amplifier with non-linearity cancellation
CN107769737A (zh) 一种运算放大器校准方法及电路
DE102018106071A1 (de) Verstärkerschaltungsanordnung und Verfahren zum Kalibrieren derselben
US6791415B2 (en) Integrated circuit arrangement with a transconductance amplifier
CN111865339B (zh) 传送器、接收器及混合式收发器
CN108206680A (zh) 可变增益放大器
CN216794946U (zh) 功放电路、播放设备及音频系统
CN104601186A (zh) 一种直流失配消除方法和装置
US7701283B2 (en) Power amplifier with noise shaping
CN111800152B (zh) 一种用于接收机中提取接收信号强度的电路
US20130293304A1 (en) Compensation technique for feedback amplifiers
CN104639077B (zh) 一种无源滤波放大电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20180306