CN107710624A - 在非均匀采样模数转换器中增加采样 - Google Patents
在非均匀采样模数转换器中增加采样 Download PDFInfo
- Publication number
- CN107710624A CN107710624A CN201680035129.3A CN201680035129A CN107710624A CN 107710624 A CN107710624 A CN 107710624A CN 201680035129 A CN201680035129 A CN 201680035129A CN 107710624 A CN107710624 A CN 107710624A
- Authority
- CN
- China
- Prior art keywords
- signal
- analog
- supplement
- amplitude
- supplementary
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0617—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
- H03M1/0634—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale
- H03M1/0636—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale in the amplitude domain
- H03M1/0639—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale in the amplitude domain using dither, e.g. using triangular or sawtooth waveforms
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
- H03M1/1245—Details of sampling arrangements or methods
- H03M1/1265—Non-uniform sampling
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Noise Elimination (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
对所接收的模拟输入信号执行模数转换。生成补充模拟信号。所述补充模拟信号的特征在于足以触发非均匀采样模数转换器中的每个电压阈值的幅度。混合所接收的模拟输入信号和所生成的补充信号。所述非均匀采样模数转换器转换所混合的模拟信号,产生表示混合信号的{幅度,时间}元组序列。对{幅度,时间}元组序列进行插值,以形成表示所述混合信号的时间上周期性的采样序列。从插值序列中去除所述补充信号。
Description
相关申请的跨越引用
本申请请求于2015年9月25日提交、标题为“Increased Sampling In Non-Uniform Sampling Analog-To-Digital Converters(在非均匀采样模数转换器中增加采样)”的美国临时申请No.62/233,241的权益,上述在先申请的全部内容通过引用完整并入本文。
技术领域
本文所公开的技术涉及用于非均匀采样(NUS)模数转换器(ADC)的系统、方法和计算机程序产品。示例性实施例涉及增加数字射频(RF)接收机的NUS ADC中的幅度跨越数。
背景技术
图1呈现常规数字外差式RF接收机100的简化框图。由这样的接收机100接收的无线通信信号90可以被表征为包括三个分量:感兴趣信号92(在图1中被称为“期望信号”)、干扰94和噪声96。感兴趣信号92通常包括已由发射机(未示出)编码、调制并且上变频成RF频带中的载波信号的信息。
传统上,载波信号是频率比基带调制的编码信息高得多的波形,其能够与基带调制的编码信息混合,以作为电磁波跨空间发送信息,或者允许几个不同频率的载波信号通过频分复用而共享共同的物理传输介质。一些类型的RF通信,例如扩频和正交频分复用(OFDM),并不使用常规的正弦载波。
干扰94可能来自一个或多个人造RF源。泛言之,窄带干扰通常来自诸如收音机、电视机和移动电话系统的有意传输;而宽带干扰通常是无意的,并且来自并非有意作为发射机的来源,诸如输电线路。
噪声96是指信号90中的能量的所有其他RF分量,其中RF范围内的接收机本身(例如,来自耦合到RF通路的有噪声的电源)的噪声可能是主分量。
在这样的接收机100中,信号90能够由天线系统110接收。通常,与感兴趣信号92范围外的频率相比,天线系统110被配置成更多地响应于接近载波频率的宽频带,例如,整个商业调频(FM)广播频带,其包括许多单独的FM信道。
信号调节子系统120通常被使用于限制噪声和干扰,这首先是通过应用RF滤波器122来减少在感兴趣信号92的频带之外接收到的噪声96和干扰94。然后,例如通过使用低噪声放大器/可变增益放大器(LNA/VGA)124,可以将经滤波的信号放大。
在信号调节子系统120中减少噪声和干扰之后,常规的外差式接收机100将去除载波,有效地将经调制的编码信号从更易于远距离传输信号传输的RF范围引入到基带。在简单正弦载波信号的情况下,混合器将信号调节子系统120的输出与本地振荡器(LO)130混合,使用混合器140与载波信号相匹配,以去除载波信号。
在诸如常规外差式接收机100的数字接收机中,混合器140的输出仍是模拟信号。模数转换器(ADC)150能够被使用于将来自混合器140的模拟信号转换成数字信号。常规的ADC采样大体上连续的模拟输入信号;在常规外差式接收机100的情况下,其是调节信号90的基带版本加上信号90沿途拾取的任何噪声。常规的ADC按时间均匀采样模拟信号,导致在采样频率的每个整数倍处复制信号能量。
发明内容
本文所公开的技术的实施例提供用于模数转换的系统、方法和计算机程序产品。在这样的方法中,实施例能够接收模拟输入信号并且生成补充模拟信号。所述补充模拟信号的特征可在于足以触发非均匀采样(NUS)模数转换器(ADC)中的每个电压阈值的幅度。混合器能够混合所接收的模拟输入信号和所生成的补充模拟信号。NUS ADC能够转换所混合的模拟信号,产生表示混合信号的{幅度,时间}元组序列。该实施例能够对{幅度,时间}元组序列进行插值,以形成表示混合信号的时间上周期性的采样序列。该实施例能够从插值序列中去除所述补充信号,留下所述输入信号的数字表示。
对于本领域普通技术人员而言,参阅下文对图示的示例实施例的具体描述,这些示例实施例的这些和其他方面、目的、特征和优点将变得更加清楚。
附图说明
图1是描绘常规外差式RF接收机的框图。
图2是描绘非均匀采样(NUS)ADC的框图。
图3呈现由NUS ADC采样的简单接收信号的时域曲线图和频域曲线图。
图4是描绘根据某些示例性实施例的使用补充信号来增加由ADC获得的采样数的NUS ADC的框图。
图5是描绘根据某些示例性实施例的用于增加NUS ADC中的采样数的示例性方法的流程框图。
图6是根据某些示例性实施例的使用1)无补充信号、2)以2MHz为中心的700mVp补充信号,以及3)以32MHz为中心的700mVp补充信号,以1MHz为中心的转换信号的相对功率谱密度的曲线图。
图7是描绘出根据某些示例性实施例的计算机器和模块的框图。
具体实施方式
概述
非均匀采样(NUS)ADC测量输入信号超过特定幅度阈值的时间,由此按幅度均匀采样模拟信号。使用NUS ADC作为转换器150能够改善通信接收机的动态范围。转换过程的准确性是在时间和幅度方面的测量的不确定性的函数。常规的ADC在特定时间测量幅度。非均匀ADC采样幅度并测量时间,并且能够允许单独控制测量的不确定性。此外,测量时间导致不规则的测量顺序。缺乏规则性会减少噪声间接混入信号,否则称为混叠(aliasing)。
参照图2,图示出概念性NUS ADC 200。在图2的NUS ADC中,模拟输入210对应于混合器140的输出。预期的输入电压范围是0VDC至V14以上。通过使用电阻器R,建立均匀间隔的基准电压V0-V14。当输入电压210在0VDC与V14以上的电压之间变化时,所收集的比较器220的输出将指示电压。每当比较器220改变状态时,转变触发块230便能够提示编码转变块240记录哪些比较器输出指示模拟输入电压210超过该比较器220的基准电压。同时,转变触发块230能够提示时间数字转换器块250记录转变的时间,通常精确到10ps或更小。同时,每个幅度260和时间270元组{幅度,时间}表示采样序列中的一个。该采样序列能够被插值以产生插值的采样序列,然后能够由数字信号处理器160来处理这些插值的采样序列以解调转换信号并且从解调信号中解码信息。
当输入信号幅度较低时(导致幅度信息较少),或者当信号在幅度阈值之间缓慢变化时(导致长时间段内没有幅度信息),NUS ADC变差。参照图3,图示出频率为f1的纯音信号302的非均匀采样的示例300。频域曲线图320示出频率为f1的信号302。在时域曲线图310中,在最大幅度312的区域中,采样之间的时间为t1-t0。在最小幅度314的区域中,采样之间的时间为t3-t2。可以看出,t3-t2与t1-t0不同,并且其每个均大于采样之间的平均间隔。这种不均匀性导致采样信号中的信息量减少。
在本文所述的示例性实施例中,已知的本地生成的补充信号连同感兴趣信号一起被引入NUS ADC中。该本地生成的补充信号能够被构造成控制幅度范围以及幅度阈值跨越的速率。由于补充信号是在本地生成,因此在采样过程之后能够从数字信号中去除补充信号。与用于改善采样系统性能的其他方法——诸如两步式转换器——相比,使用本地生成的补充信号相对较少地增加采样系统的复杂性。
在两步法中,每当采样事件之间存在过长间隔时,便会接通第二级NUS ADC。当信号幅度不足或者信号变化速率过慢时,就会出现这种情况。例如,如果信号302被修改成使得峰值到峰值幅度小于两个幅度间隔,则NUS每周期将仅测量两个零跨越(事件)——这对应于“幅度不足”。如果信号被水平拉伸,将会产生与所示相同数目的采样,但点之间的平均时间会减少(变化速率过慢)。两步式NUS ADC方法使单级转换器的复杂性增加一倍以上,但表现出提高性能。补充信号和两步法皆依赖于基础的非均匀采样过程,并且能够同时使用。
在示例性实施例中,设备以及与本文所呈现的技术相关联的任何其他计算机器可以是任何类型的计算机器,诸如但不限于参照图7来更加详细地讨论的那些。另外,与这些计算机器中的任何一个相关联的任何功能、应用或者模块,诸如本文所述的那些或者与本文所呈现的技术相关联的任何其他功能、应用或者模块(脚本、web内容、软件、固件或者硬件)可以是参照图7来更加详细地讨论的模块中的任何一个。本文所讨论的计算机器可以在一个或多个网络中彼此通信以及与其他计算机器或者通信系统通信。网络可以包括任何类型的数据或者通信网络,包括参照图7来讨论的网络技术中的任何一个。
现参照其余附图对示例性实施例予以详述,在这些附图中,相似的数字指示相似的(但不一定相同的)元素。
示例性系统架构
参照图4并且继续参照上下文的先前附图,示出根据某些示例性实施例的描绘使用补充信号来增加所获得的采样数的NUS ADC组件400的框图。在图4的示例中,模拟输入信号420是包括同相分量I422(也被称为复数信号的“实数”分量)以及正交分量Q 424(也被称为复数信号的“虚数”分量)。模拟输入信号420对应于由图1的外差式RF接收机100的混合器140输出的基带调制信号。
I信道(顶部)和Q信道(中部)中的每个处理信道均包括信号调节块,用于I信道的RX IFILTER 432和用于Q信道的RX QFILTER 434。RX IFILTER 432和RX QFILTER 434中的每个均以图1的常规外差式接收机100的RF滤波器122和LNA/VGA 124的方式执行信号调节,以减少输入信号420的噪声和干扰。该阶段是可选的。
每个处理信道,I信道和Q信道,包括产生{幅度,时间}元组序列的NUS数模转换器(DAC)460、INUS ADC 442和QNUS ADC 444,如结合图2的NUS ADC 200所述。待采样和数字处理的模拟输入信号的每个分量包括表示感兴趣信号92、补充信号、干扰信号94和噪声96的分量,其中总功率水平能够变化70dB。
结合图5的流程框图,描述补充信号控制450、NUS DAC 460、混合器472和474以及插值和补充信号去除482和484的作用。
示例性过程
参照图5并且继续参照上下文的先前附图,示出根据某些示例性实施例的用于增加NUS ADC中的采样率的示例性方法的流程框图。在这样的方法中,能够接收模拟输入信号——框510。作为继续示例,考虑类似于图1中所描绘的接收机100并且包括图4的NUS ADC组件400的射频(RF)接收机。接收机100接收信号90,包括噪声96、1MHz中心频率(基带)的感兴趣信号92和干扰94。接收机100调节信号90以降低噪声和干扰功率,并且将经调节的信号下变频到基带,从而产生模拟输入420。虽然本文使用图1的RF接收机100作为继续示例,但并非本技术的所有实施例都需要在RF接收机中使用。
本技术能够生成补充模拟信号,其特征在于足以触发非均匀采样模数转换器中的每个电压阈值的幅度——框520。在继续示例中,NUS ADC 400的补充信号控制450生成2MHz的700mVp音调的数字版本,并且NUS数模转换器(DAC)460将数字补充信号转换成复数补充模拟信号,其具有I分量和Q分量。在继续示例中,选择补充模拟信号的700mVp幅度,以触发INUS ADC 442和QNUS ADC 444中的每个中的比较器,这意味着在每个补充模拟信号周期中将触发每个ADC中的全部比较器。能够选择触发事件之间的时间,以尽可能多地采样关于感兴趣信号92的信息。选择补充模拟信号的波形(例如,纯音、扫频、三角)的结构,以简化插值器中的提取。
关于感兴趣频率选择补充信号能够允许简单滤波以便去除。信号是在本地生成,因此可知,能够允许将其减去。使用三角波补充信号能够允许校准每个比较器的响应。
本技术能够混合所接收的模拟输入信号和所生成的补充模拟信号——框530。在继续示例中,混合器472和474分别混合模拟输入信号420的I分量和Q分量。
非均匀采样模数转换器能够转换混合的模拟信号,产生表示混合模拟信号的{幅度,时间}元组序列——框540。在继续示例中,每个INUS ADC 442和QNUS ADC 444相应地转换混合信号的I分量和Q分量,以分别产生表示模拟输入信号420的I分量和Q分量的I和Q{幅度,时间}元组。
本技术能够分别从时间周期性信号的I分量和Q分量中去除补充信号,以产生时间上周期性的并且表示感兴趣信号92的I分量和Q分量的同相和正交采样序列——框550。去除能够通过基于补充信号的结构、幅度和频率的滤波或减法来进行。在每个插值和补充信号消除块482、484中也能够采用抗混叠滤波器。然后,每个插值和补充信号去除块482、484能够对{幅度,时间}元组序列进行插值以形成表示混合信号的时间上周期性的采样序列,并且能够从插值序列中去除补充信号——框560。在继续示例中,每个插值和补充信号去除块482、484相应地插值I和Q{幅度,时间}元组,以分别产生时间上周期性的并且表示混合信号的同相和正交采样序列。本技术能够输出去除补充信号的插值序列作为模拟输入信号的数字转换——框570。
参照图6并且继续参照上下文的先前附图,示出根据某些示例性实施例的使用1)无补充信号、2)以2MHz为中心的700mVp补充信号以及3)以32MHz为中心的700mVp补充信号,以1MHz为中心的转换信号的相对功率谱密度的曲线图。在图6中,实线表示“无补充信号”的情况。“无补充信号”情况下的信噪比(SNR)约为35dB/Hz。在以2MHz为中心的700mVp补充信号被添加到以1MHz为中心的转换信号的情况下,SNR提高到约60dB/Hz,信号杂散比约为50dB/Hz。在第三种情况下,以32MHz为中心的补充信号给出最佳的SNR(约70dB/Hz)和信号杂散比(约55dB/Hz),同时还在补充信号与感兴趣信号之间产生最佳的频率分隔。
其他示例性实施例
图7描绘出根据某些示例性实施例的计算机器2000和模块2050。计算机器2000可以对应于各种计算机、服务器、移动设备、嵌入式系统或者本文所呈现的计算系统中的任何一个。模块2050可以包括配置成促进计算机器2000执行本文中所呈现的各种方法和处理功能的一个或多个硬件或软件元素。计算机器2000可以包括各种内部或附设组件,诸如处理器2010、系统总线2020、系统存储器2030、存储介质2040、输入/输出接口2060以及用于与网络2080通信的网络接口2070。
计算机器2000可以被实现为常规的计算机系统、嵌入式控制器、膝上型计算机、服务器、移动设备、智能电话、机顶盒、自助终端、车辆信息系统、与电视机相关联的一个或多个处理器、定制机器、任何其他硬件平台或者其任何组合或多重结构。计算机器2000可以是配置成使用经由数据网络或者总线系统互连的多个计算机器来行使功能的分布式系统。
处理器2010可以被配置成执行代码或指令,以执行本文所述的操作和功能,管理请求流和地址映射,并且执行计算和生成命令。处理器2010可以被配置成监视和控制计算机器2000中的组件的操作。处理器2010可以是通用处理器、处理器内核、多处理器、可重构处理器、微控制器、数字信号处理器(“DSP”)、专用集成电路(“ASIC”)、图形处理单元(“GPU”)、现场可编程门阵列(“FPGA”)、可编程逻辑设备(“PLD”)、控制器、状态机、门逻辑、分立式硬件组件、任何其他的处理单元或者其任何组合或多重结构。处理器2010可以是单个处理单元、多个处理单元、单个处理核、多个处理核、专用处理核、协同处理器或者其任何组合。根据某些实施例,处理器2010连同计算机器2000的其他组件可以是在一个或多个其他计算机器内执行的虚拟计算机器。
系统存储器2030可以包括非易失性存储器,诸如只读存储器(“ROM”)、可编程只读存储器(“PROM”)、可擦除可编程只读存储器(“EPROM”)、快闪存储器或者在施加或不施加功率的情况下都能够存储程序指令或数据的任何其他设备。系统存储器2030也可以包括易失性存储器,诸如随机存取存储器(“RAM”)、静态随机存取存储器(“SRAM”)、动态随机存取存储器(“DRAM”)以及同步动态随机存取存储器(“SDRAM”)。也可以使用其他类型的RAM来实现系统存储器2030。系统存储器2030可以使用单个存储器模块或者多个存储器模块来实现。虽然系统存储器2030被描绘为计算机器2000的一部分,但在不脱离主题技术的范围的情况下,本领域技术人员将认识到,系统存储器2030可以与计算机器2000分开。还应领会到,系统传感器2030可以包括诸如存储介质2040的非易失性存储设备或者与其协同操作。
存储介质2040可以包括硬盘、软盘、致密盘只读存储器(“CD-ROM”)、数字多用光盘(“DVD”)、蓝光光盘、磁带、快闪存储器、其他非易失性存储设备、固态驱动器(“SSD”)、任何磁存储设备、任何光存储设备、任何电存储设备、任何半导体存储设备、任何基于物理的存储设备、任何其他数据存储设备或者其任何组合或多重结构。存储介质2040可以存储一个或多个操作系统、应用程序和诸如模块2050的程序模块、数据或者任何其他信息。存储介质2040可以是计算机器2000的一部分或者与其相连。存储介质2040也可以是与计算机器2000通信的一个或多个其他计算机器的一部分,诸如服务器、数据库服务器、云存储、网络附属存储等等。
模块2050可以包括配置成促进计算机器2000执行本文中所呈现的各种方法和处理功能的一个或多个硬件或软件元素。模块2050可以包括作为与系统存储器2030、存储介质2040或二者相关联的软件或硬件存储的一个或多个指令序列。存储介质2040可以由此表示指令或者代码可以存储器其上以供处理器2010执行的机器或者计算机可读介质的示例。机器或者计算机可读介质一般可以指使用于向处理器2010提供指令的任何媒介或介质。这样的与模块2050相关联的机器或者计算机可读介质可以包括计算机软件产品。应领会到,包括模块2050的计算机软件产品也可以与用于经由网络2080将模块2050递送至计算机器2000的一个或多个过程或方法、任何信号承载媒介或者任何其他的通信或递送技术相关联。模块2050也可以包括硬件电路或者用于配置硬件电路的信息,诸如用于FPGA或者其他PLD的微码或者配置信息。
输入/输出(“I/O”)接口2060可以被配置成耦合到一个或多个外部设备,以从一个或多个外部设备接收数据以及向一个或多个外部设备发送数据。这样的外部设备连同各种内部设备也可以被称作外围设备。I/O接口2060可以包括电气和物理连接,用于以可操作的方式将各种外围设备耦合到计算机器2000或者处理器2010。I/O接口2060可以被配置成在外围设备、计算机器2000或者处理器2010之间通信数据、地址以及控制信号。I/O接口2060可以被配置成实现任何标准接口,诸如小型计算机系统接口(“SCSI”)、串行连接式SCSI(“SAS”)、光纤信道、外围组件互连(“PCI”)、PCIExpress(PCIe)、串行总线、并行总线、高级技术附件(“ATA”)、串行ATA(“SATA”)、通用串行总线(“USB”)、Thunderbolt、FireWire、各种视频总线等。I/O接口2060可以被配置成仅实现一个接口或总线技术。替选地,I/O接口2060可以被配置成实现多个接口或总线技术。I/O接口2060可以被配置成系统总线2020的一部分、其全部或者与其协同操作。I/O接口2060可以包括一个或多个缓冲器,用于缓冲一个或多个外部设备、内部设备、计算机器2000或者处理器2010之间的传输。
I/O接口2060可以将计算机器2000耦合到各种输入设备,包括鼠标、触摸屏、扫描仪、电子数字转换器、传感器、接收器、触控板、轨迹球、相机、麦克风、键盘、任何其他定点设备或者其任何组合。I/O接口2060可以将计算机器2000耦合到各种输出设备,包括视频显示器、扬声器、打印机、投影仪、触觉反馈设备、自动控制装置、机器人组件、促动器、电动机、螺线管、阀、泵、发射机、信号发射器、灯等等。
计算机器2000可以在联网环境下操作,使用通过网络接口2070跨网络2080到一个或多个其他系统或者计算机器的逻辑连接。网络2080可以包括广域网(WAN)、局域网(LAN)、内联网、因特网、无线接入网络、有线网络、移动网络、电话网络、光线网络或者其组合。网络2080可以是分组交换、电路交换或者任何拓扑结构,并且可以使用任何通信协议。网络2080内的通信链路可以涉及各种数字或模拟通信介质、诸如光纤电缆、自由空间光、波导管、电导体、无线链路、天线、射频通信等等。
处理器2010可以通过系统总线2020而被连接至计算机器2000的其他元素或者本文所讨论的各种外围设备。应领会到,系统总线2020可以位于处理器2010之内、处理器2010之外或者内外兼备。根据一些实施例,处理器、计算机器2000的其他元素或者本文所讨论的各种外围设备中的任何一个都可以被整合到单个设备中,诸如片上系统(“SOC”)、封装上系统(“SOP”)或者ASIC设备。
在本文所讨论的系统采集有关用户的个人信息或者可以使用个人信息的情况下,用户可以有机会或选择权来控制程序或者功能是否采集用户信息(例如有关用户的社交网络、社交行动或活动、职业、用户偏好或者用户的当前位置的信息)或者控制是否和/或如何从内容服务器接收可能与用户更相关的内容。此外,在存储或者使用某些数据之前,可以通过一个或多个方式对其进行处理,以致删除个人可识别信息。例如,用户的身份可以被处理,以致不会针对用户来确定个人可识别信息,或者用户的地理位置可以被泛化到获得位置信息的位置(诸如城市、邮政编码或者州级),以致用户的特定位置不会被确定。因此,用户可以控制如何采集有关用户的信息并且供内容服务器所用。
实施例可以包括体现本文所描述和图示的功能的计算机程序,其中,计算机程序在包括存储在机器可读媒介中的指令以及执行指令的处理器的计算机系统中来实现。然而,显而易见的是,可能存在许多不同的方式在计算机编程中实现实施例,并且实施例不应被解释为限定成任何一个计算机程序指令集。更进一步,技术程序员将能够基于所附的流程图以及申请文字中的相关描述而编写这样的计算机程序以实现所公开的实施例中的一个实施例。因而,对特定程序代码指令集的公开并不被视为对于充分理解如何作出并且使用实施例而言所必需的。更进一步,本领域技术人员应领会到,本文所述实施例的一个或多个方面可以由可嵌入一个或多个计算系统中的硬件、软件或者其组合来执行。此外,对由计算机正执行的动作的任何引用不应被解释为由单个计算机执行,因为一个以上计算机可以执行该动作。
本文所述的示例实施例能够与执行前文所述方法和处理功能的计算机硬件和软件一起使用。本文所述的系统、方法和程序能够被体现在可编程计算机、计算机可执行软件或者数字电路中。软件能够被存储在计算机可读介质上。例如,计算机可读介质能够包括软盘、RAM、ROM、硬盘、可移动介质、快闪存储器、记忆棒光介质、磁光介质、CD-ROM等。数字电路能够包括集成电路、门阵列、构建块逻辑、现场可编程门阵列(FPGA)等。
在前文呈现的实施例中所述的示例系统、方法和动作是说明性的,并且在替选的实施例中,在不脱离各种实施例的范围和精神的情况下,能够以不同的顺序、并行、完全省略和/或不同示例实施例间组合的方式来执行某些动作,并且/或者能够执行某些附加动作。因此,这些替选的实施例被包括在所附权利要求的范围内,对这些权利要求赋予最广义的理解以便涵盖这样的替选实施例。
虽然上文已具体描述了特定实施例,但该描述仅出于说明目的。因而,应领会到,上述的许多方面并非旨在作为必需或必要的元素,除非另作明确说明。在不脱离所附权利要求中所定义的实施例的精神和范围的情况下,除上述方面之外,本领域普通技术人员还能够对示例实施例的公开方面作出具有本公开的益处的修改以及与其对应的等价组件或动作,对权利要求的范围赋予最广义的理解以便涵盖这样的修改和等价结构。
Claims (24)
1.一种用于模数信号转换的计算机实现的方法,包括:
接收模拟输入信号;
生成补充模拟信号,所述补充模拟信号的特征在于幅度足以触发非均匀采样模数转换器中的至少一个电压阈值;
混合所接收的模拟输入信号和所生成的补充模拟信号;
通过所述非均匀采样模数转换器,转换所混合的模拟信号,产生表示混合信号的{幅度,时间}元组序列;
通过一个或多个计算设备,从所述{幅度,时间}元组序列中去除所述补充信号;
通过所述一个或多个计算设备,对去除所述补充信号的所述{幅度,时间}元组序列进行插值,以形成表示所述混合信号的时间上周期性的采样序列;
通过所述一个或多个计算设备,输出去除补充信号的插值序列作为所述模拟输入信号的数字转换。
2.根据权利要求1所述的方法,其中,所述补充模拟信号是纯音信号、三角音信号和扫频音信号中的一个。
3.根据权利要求1或2所述的方法,其中,
所述模拟输入信号是复数模拟输入信号,以及
针对所述复数模拟输入信号的同相和正交分量中的每个,在并行信道中进行混合、转换和插值。
4.根据权利要求1至3中任一项所述的方法,其中,生成所述补充模拟信号包括:
生成补充数字信号;以及
将所述补充数字信号转换成补充模拟信号。
5.根据权利要求4所述的方法,其中,去除所述补充信号包括:通过滤波或减法处理来去除所述补充信号。
6.根据权利要求1至5中任一项所述的方法,其中,所述补充模拟信号的特征在于幅度足以触发非均匀采样模数转换器中的每个电压阈值。
7.一种射频接收机,包括:
天线子系统,操作用于经由通信信道接收感兴趣模拟信号,所述感兴趣的模拟信号包括经调制的编码信息;
补充模拟信号生成器,操作用于生成补充模拟信号,所述补充模拟信号的特征在于幅度足以触发非均匀采样模数转换器中的至少一个电压阈值;
混合器,操作用于混合所接收的感兴趣模拟信号和所述补充模拟信号;
非均匀采样模数转换器,操作用于:
接收混合信号,
产生表示所述混合信号的非均匀采样的{幅值,时间}元组序列;
通过一个或多个计算设备,从所述{幅度,时间}元组序列中去除所述补充信号;
通过所述一个或多个计算设备,对去除补充信号的所述{幅度,时间}元组序列进行插值,以形成表示所述混合信号的时间上周期性的采样序列;以及
数字信号处理器DSP,操作用于解调插值序列并且从解调序列中解码数字信息。
8.根据权利要求7所述的射频接收机,其中,所述补充模拟信号是纯音信号、三角音信号和扫频音信号中的一个。
9.根据权利要求7或8所述的射频接收机,其中,
所述模拟输入信号是复数模拟输入信号;以及
针对所述复数模拟输入信号的同相和正交分量中的每个,在并行信道中进行混合、转换和插值。
10.根据权利要求7至9中任一项所述的射频接收机,其中,生成所述补充模拟信号包括:
生成补充数字信号;以及
将所述补充数字信号转换成补充模拟信号。
11.根据权利要求10所述的射频接收机,其中,去除所述补充信号包括:通过滤波或减法处理,从插值的{幅度,时间}元组序列中去除所述补充信号。
12.根据权利要求7至11中任一项所述的射频接收机,其中,所述补充模拟信号的特征在于幅度足以触发非均匀采样模数转换器中的每个电压阈值。
13.一种计算机程序产品,包括:
非瞬态计算机可读存储设备,具有嵌于其上的计算机可执行程序指令,所述计算机可执行程序指令当由计算机来执行时使得所述计算机执行模数信号转换,所述计算机可执行程序指令包括:
用于接收模拟输入信号的计算机可执行程序指令;
用于生成补充模拟信号的计算机可执行程序指令,所述补充模拟信号的特征在于幅度足以触发非均匀采样模数转换器中的至少一个电压阈值;
用于混合所接收的模拟输入信号和所生成的补充模拟信号的计算机可执行程序指令;
用于在所述非均匀采样模数转换器中转换所混合的模拟信号、产生表示混合信号的{幅度,时间}元组序列的计算机可执行程序指令;
用于对所述{幅度,时间}元组序列进行插值以形成表示所述混合信号的时间上周期性的采样序列的计算机可执行程序指令;以及
用于从插值序列中去除所述补充信号的计算机可执行程序指令。
14.根据权利要求13所述的计算机程序产品,其中,所述补充模拟信号是纯音信号、三角音信号和扫频音信号中的一个。
15.根据权利要求13或14所述的计算机程序产品,其中,
所述模拟输入信号是复数模拟输入信号;以及
针对所述复数模拟输入信号的同相和正交分量中的每个,在并行信道中进行混合、转换和插值。
16.根据权利要求13至15中任一项所述的计算机程序产品,其中,生成所述补充模拟信号包括:
生成补充数字信号;以及
将所述补充数字信号转换成补充模拟信号。
17.根据权利要求16所述的计算机程序产品,其中,去除所述补充信号包括:通过滤波或减法处理,从插值的{幅度,时间}元组序列中去除所述补充信号。
18.根据权利要求13至17中任一项所述的计算机程序产品,其中,所述补充模拟信号的特征在于幅度足以触发非均匀采样模数转换器中的每个电压阈值。
19.一种用于执行模数转换的系统,包括:
存储设备;以及
处理器,以通信方式耦合到所述存储设备,其中,所述处理器执行存储在所述存储设备中的应用代码指令以使得所述系统:
接收模拟输入信号;
生成补充模拟信号,所述补充模拟信号的特征在于幅度足以触发非均匀采样模数转换器中的至少一个电压阈值;
混合所接收的模拟输入信号和所生成的补充模拟信号;
在所述非均匀采样模数转换器中,转换所混合的模拟信号,产生表示混合信号的{幅度,时间}元组序列;
对所述{幅度,时间}元组序列进行插值,以形成表示所述混合信号的时间上周期性的采样序列;以及
从插值序列中去除所述补充信号。
20.根据权利要求19所述的系统,其中,所述补充模拟信号是纯音信号、三角音信号和扫频音信号中的一个。
21.根据权利要求19或20所述的系统,其中,
所述模拟输入信号是复数模拟输入信号;以及
针对所述复数模拟输入信号的同相和正交分量中的每个,在并行信道中进行混合、转换和插值。
22.根据权利要求19至21中任一项所述的系统,其中,生成所述补充模拟信号包括:
生成补充数字信号;以及
将所述补充数字信号转换成补充模拟信号。
23.根据权利要求22所述的系统,其中,去除所述补充信号包括:通过滤波或减法处理,从插值的{幅度,时间}元组序列中去除所述补充信号。
24.根据权利要求19至23中任一项所述的系统,其中,所述补充模拟信号的特征在于幅度足以触发非均匀采样模数转换器中的每个电压阈值。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201562233241P | 2015-09-25 | 2015-09-25 | |
US62/233,241 | 2015-09-25 | ||
PCT/US2016/053207 WO2017053635A1 (en) | 2015-09-25 | 2016-09-22 | Increased sampling in non-uniform sampling analog-to-digital converters |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107710624A true CN107710624A (zh) | 2018-02-16 |
Family
ID=57043049
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201680035129.3A Pending CN107710624A (zh) | 2015-09-25 | 2016-09-22 | 在非均匀采样模数转换器中增加采样 |
Country Status (3)
Country | Link |
---|---|
EP (1) | EP3353895A1 (zh) |
CN (1) | CN107710624A (zh) |
WO (1) | WO2017053635A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107710623A (zh) * | 2015-09-29 | 2018-02-16 | 谷歌有限责任公司 | 非均匀采样模数转换器中的内插 |
CN115798491A (zh) * | 2023-01-29 | 2023-03-14 | 深圳时识科技有限公司 | 音频特征提取装置、方法、芯片和电子设备 |
CN117871920A (zh) * | 2024-03-13 | 2024-04-12 | 上海知白智能科技有限公司 | 眼图采集方法、装置、系统及存储介质 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1080451A (zh) * | 1992-04-10 | 1994-01-05 | Rca.汤姆森许可公司 | 数字/模拟变换器失真补偿装置 |
US5712635A (en) * | 1993-09-13 | 1998-01-27 | Analog Devices Inc | Digital to analog conversion using nonuniform sample rates |
WO2000044098A1 (en) * | 1999-01-19 | 2000-07-27 | Steensgaard Madsen Jesper | Residue-compensating a / d converter |
CN1468433A (zh) * | 2000-10-02 | 2004-01-14 | Lm��������绰��˾ | 非均匀性取样的限频信号的重建 |
US20040145509A1 (en) * | 2003-01-23 | 2004-07-29 | Ess Technology, Inc. | Analog-to-digital converter |
US7496619B2 (en) * | 2002-06-18 | 2009-02-24 | Vanderbilt University | System and methods of nonuniform data sampling and data reconstruction in shift invariant and wavelet spaces |
CN101558567A (zh) * | 2006-12-13 | 2009-10-14 | 摩托罗拉公司 | 用于使用非均匀采样检测频带中的信号存在的方法和装置 |
CN103534951A (zh) * | 2011-03-03 | 2014-01-22 | 高通股份有限公司 | 使用压控振荡器的非均匀采样技术 |
US8779953B1 (en) * | 2013-07-31 | 2014-07-15 | Google Inc. | Fast test of digital-to-analog converters |
US20140247171A1 (en) * | 2013-03-01 | 2014-09-04 | Texas Instruments Incorporated | Asynchronous sampling using dynamically configurable voltage polling levels |
CN104753536A (zh) * | 2013-12-27 | 2015-07-01 | 瑞萨电子株式会社 | A/d转换器电路和半导体集成电路 |
-
2016
- 2016-09-22 EP EP16774813.6A patent/EP3353895A1/en not_active Withdrawn
- 2016-09-22 CN CN201680035129.3A patent/CN107710624A/zh active Pending
- 2016-09-22 WO PCT/US2016/053207 patent/WO2017053635A1/en active Application Filing
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1080451A (zh) * | 1992-04-10 | 1994-01-05 | Rca.汤姆森许可公司 | 数字/模拟变换器失真补偿装置 |
US5712635A (en) * | 1993-09-13 | 1998-01-27 | Analog Devices Inc | Digital to analog conversion using nonuniform sample rates |
WO2000044098A1 (en) * | 1999-01-19 | 2000-07-27 | Steensgaard Madsen Jesper | Residue-compensating a / d converter |
CN1468433A (zh) * | 2000-10-02 | 2004-01-14 | Lm��������绰��˾ | 非均匀性取样的限频信号的重建 |
US7496619B2 (en) * | 2002-06-18 | 2009-02-24 | Vanderbilt University | System and methods of nonuniform data sampling and data reconstruction in shift invariant and wavelet spaces |
US20040145509A1 (en) * | 2003-01-23 | 2004-07-29 | Ess Technology, Inc. | Analog-to-digital converter |
CN101558567A (zh) * | 2006-12-13 | 2009-10-14 | 摩托罗拉公司 | 用于使用非均匀采样检测频带中的信号存在的方法和装置 |
CN103534951A (zh) * | 2011-03-03 | 2014-01-22 | 高通股份有限公司 | 使用压控振荡器的非均匀采样技术 |
US20140247171A1 (en) * | 2013-03-01 | 2014-09-04 | Texas Instruments Incorporated | Asynchronous sampling using dynamically configurable voltage polling levels |
US8779953B1 (en) * | 2013-07-31 | 2014-07-15 | Google Inc. | Fast test of digital-to-analog converters |
CN104753536A (zh) * | 2013-12-27 | 2015-07-01 | 瑞萨电子株式会社 | A/d转换器电路和半导体集成电路 |
Non-Patent Citations (2)
Title |
---|
BALAZS RENCZES;ISTVAN KOLLAR: "Compensation of Analog-to-Digital Converter Nonlinearities using Dither", 《PERIODICA POLYTECHNICA: ELECTRICAL ENGINEERING AND COMPUTER SCIENCE》 * |
TÜNDE WANG 等: "A Level-Crossing Analog-to-Digital Converter With Triangular Dither", 《IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I: REGULAR PAPERS》 * |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107710623A (zh) * | 2015-09-29 | 2018-02-16 | 谷歌有限责任公司 | 非均匀采样模数转换器中的内插 |
CN115798491A (zh) * | 2023-01-29 | 2023-03-14 | 深圳时识科技有限公司 | 音频特征提取装置、方法、芯片和电子设备 |
CN117871920A (zh) * | 2024-03-13 | 2024-04-12 | 上海知白智能科技有限公司 | 眼图采集方法、装置、系统及存储介质 |
CN117871920B (zh) * | 2024-03-13 | 2024-06-11 | 上海知白智能科技有限公司 | 眼图采集方法、装置、系统及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
WO2017053635A1 (en) | 2017-03-30 |
EP3353895A1 (en) | 2018-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Sun et al. | Wideband spectrum sensing for cognitive radio networks: a survey | |
CN107710624A (zh) | 在非均匀采样模数转换器中增加采样 | |
CN108702568B (zh) | 一种测试音频回路时延的方法及设备 | |
US20140049497A1 (en) | Touch controller with improved diagnostics calibration and communications support | |
CN109831733A (zh) | 音频播放性能的测试方法、装置、设备和存储介质 | |
CN202121588U (zh) | 一种无线电考试防作弊系统 | |
CN106817130A (zh) | 基于有限新息率的脉冲串信号欠采样系统及方法 | |
US9369763B2 (en) | Methods and systems for facilitating media service personalization by way of a capacitive sensing remote control device | |
CN109727301A (zh) | 生成动态壁纸的方法、装置、电子设备及存储介质 | |
CN109493883A (zh) | 一种智能设备及其智能设备的音频时延计算方法和装置 | |
Gibson et al. | An FPGA-based platform for accelerated offline spike sorting | |
US20110109489A1 (en) | Data Converter Having a Passive Filter | |
CN102880347B (zh) | 一种触摸屏设备及其处理方法 | |
CN107452395A (zh) | 一种语音信号回声消除装置及电视机 | |
CN111583941B (zh) | 家电设备录音方法、装置、存储介质和家电设备 | |
CN104901754B (zh) | 一种基于信道化频谱感知的信道监测系统 | |
CN106686519A (zh) | 音频播放设备立体声配对的方法、装置及终端 | |
CN106656226A (zh) | 一种处理窄带干扰的方法及装置 | |
CN110188525A (zh) | 指纹解锁方法及相关设备 | |
Guibene et al. | Joint time-frequency spectrum sensing for cognitive radio | |
CN107710623A (zh) | 非均匀采样模数转换器中的内插 | |
D’Arco et al. | A time base option for arbitrary selection of sample rate in digital storage oscilloscopes | |
CN107210767B (zh) | 具有本地振荡器调制的无线电接收器 | |
CN107147791B (zh) | 一种语音解锁的方法、装置及移动终端 | |
CN107493118B (zh) | 信号获取方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20180216 |
|
WD01 | Invention patent application deemed withdrawn after publication |