CN107623557B - 与射频集成电路进行数字通信的基带集成电路及其设备 - Google Patents

与射频集成电路进行数字通信的基带集成电路及其设备 Download PDF

Info

Publication number
CN107623557B
CN107623557B CN201710554740.3A CN201710554740A CN107623557B CN 107623557 B CN107623557 B CN 107623557B CN 201710554740 A CN201710554740 A CN 201710554740A CN 107623557 B CN107623557 B CN 107623557B
Authority
CN
China
Prior art keywords
signal
frame
reference signal
baseband
sampling
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710554740.3A
Other languages
English (en)
Other versions
CN107623557A (zh
Inventor
李在哲
金烽圭
李俊熙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN107623557A publication Critical patent/CN107623557A/zh
Application granted granted Critical
Publication of CN107623557B publication Critical patent/CN107623557B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/20Repeater circuits; Relay circuits
    • H04L25/24Relay circuits using discharge tubes or semiconductor devices
    • H04L25/242Relay circuits using discharge tubes or semiconductor devices with retiming
    • H04L25/247Relay circuits using discharge tubes or semiconductor devices with retiming for synchronous signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/08Speed or phase control by synchronisation signals the synchronisation signals recurring cyclically
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0087Preprocessing of received signal for synchronisation, e.g. by code conversion, pulse generation or edge detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/027Speed or phase control by the received code signals, the signals containing no special synchronisation information extracting the synchronising or clock signal from the received signal spectrum, e.g. by using a resonant or bandpass circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0225Power saving arrangements in terminal devices using monitoring of external events, e.g. the presence of a signal
    • H04W52/0229Power saving arrangements in terminal devices using monitoring of external events, e.g. the presence of a signal where the received signal is a wanted signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Transceivers (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

一种用于与RFIC进行数字通信的基带IC以及包括该基带IC的设备。用于与RFIC进行数字通信的基带IC包括:数字接口电路,被配置为根据数字接口协议从RFIC接收包括至少一个采样信号的帧信号,从帧信号重构所述至少一个采样信号,并与接收参考信号同步地向基带调制解调器传送所重构的采样信号;以及采样同步管理器,被配置为产生接收参考信号,其中帧信号与发送参考信号同步地从RFIC发送到基带IC。

Description

与射频集成电路进行数字通信的基带集成电路及其设备
相关申请交叉引用
于2016年7月15日提交的题为“Baseband Integrated Circuit for PerformingDigital Communication with Radio Frequency Integrated Circuit and DeviceIncluding the Same”的韩国专利申请No.10-2016- 0090198的全部内容通过引用并入本文。
技术领域
本文描述的一个或多个实施例涉及一种用于与射频集成电路进行数字通信的基带集成电路以及包括这种电路的设备。
背景技术
无线通信设备可以使用射频集成电路(RFIC)和基带调制解调器之间的模拟接口。由于用于满足带宽要求的引脚数量过多,这种类型的接口可能会增加芯片制造成本。
为了克服这些缺点,已经提出了数字接口。然而,数字接口可能会使得系统的发送侧和接收侧之间的延时基于变化的时序因子而波动。此外,作为执行RF频带到基带(BB)同步的结果,无线通信设备的性能可能劣化。
发明内容
根据一个或多个实施例,一种用于与射频集成电路(RFIC)进行数字通信的基带集成电路(IC),包括:数字接口,用于基于数字接口协议从RFIC接收包括至少一个采样信号的帧信号,从所述帧信号重构所述至少一个采样信号,并与接收参考信号同步地向基带调制解调器传送所重构的采样信号;以及采样同步管理器,用于产生所述接收参考信号,其中,基带IC用于与发送参考信号同步地从RFIC接收所述帧信号。
根据一个或多个其他实施例,一种无线通信设备包括:射频集成电路(RFIC);以及基带IC,用于与RFIC进行数字通信,其中所述基带IC包括:数字接口,用于根据数字接口协议从RFIC接收包括至少一个采样信号的帧信号,从所述帧信号重构所述至少一个采样信号,并与接收参考信号同步地向基带调制解调器传送所重构的采样信号;以及采样同步管理器,用于产生所述接收参考信号,其中所述帧信号将与发送参考信号同步地从RFIC发送到基带IC。
根据一个或多个其他实施例,一种用于执行RFIC和基带IC之间的数字通信的方法,所述方法包括:通过基于采样时钟将模拟信号转换为数字信号来产生至少一个采样信号;与发送参考信号同步地将所述至少一个采样信号转换为帧信号;根据数字接口协议将所述帧信号发送到所述基带IC;由所述基带IC接收所述帧信号,并从所述帧信号重构所述至少一个采样信号;以及与接收参考信号同步地向基带调制解调器传送所重构的采样信号。
根据一个或多个其他实施例,一种用于与射频集成电路(RFIC) 进行数字通信的基带集成电路(IC),包括:第一逻辑,用于从帧信号重构至少一个采样信号,并与接收参考信号同步地向基带调制解调器输出所重构的至少一个采样信号;以及第二逻辑,用于产生所述接收参考信号,其中第一逻辑用于与发送参考信号同步地从RFIC接收所述帧信号。
附图说明
通过参考附图详细描述示例性实施例,特征对于本领域技术人员将变得显而易见,在附图中:
图1示出了无线通信设备的实施例;
图2A示出了无线通信设备的另一实施例,图2B示出了无线通信设备的另一实施例;
图3示出了根据一个实施例的RF子系统和BB子系统的操作;
图4示出了根据一个实施例的发送参考信号Sample_Sync1和接收参考信号Sample_Sync2之间的关系;
图5示出了电力管理方法的实施例;
图6示出了RF信号处理电路的实施例;
图7示出了采样同步电路和协议构建器的实施例;
图8示出了发送器和接收器的实施例;
图9示出了协议解析器的实施例;
图10示出了根据另一实施例的RF子系统的操作;
图11示出了根据另一实施例的BB子系统的操作;
图12示出了无线通信设备的另一实施例;
图13示出了无线通信设备的另一实施例;以及
图14示出了无线通信设备的另一实施例。
具体实施方式
图1示出了无线通信设备10,图2A示出了例如可以对应于图1 中的设备的无线通信设备10a的实施例。参考图1和图2A,无线通信设备10或10a包括RF子系统100或100a和基带(BB)子系统200 或200a。RF子系统100或100a通过一个或多个天线105接收RF信号并处理接收到的RF信号。RF子系统100或100a将RF信号转换为数字信号,并使用数字接口将数字信号发送到BB子系统200或200a。 BB子系统200或200a从RF子系统100或100a接收数字信号并处理数字信号。
RF子系统100或100a和BB子系统200或200a通过数字接口彼此通信。RF子系统100或100a和BB子系统200或200a可以被实现为单独的单个IC芯片,并且可以通过一个或多个数据通道290和多个引脚180或280彼此通信。
RF子系统100包括RF信号处理电路110、模数(A/D)转换器 120和数字接口电路130。
BB子系统200包括数字接口电路210和调制解调器270。为了便于描述,可以将RF子系统100的数据接口电路130称为发送侧数字接口电路130,并且可以将BB子系统200的数字接口电路210称为接收侧数字接口电路210。
RF信号处理电路110处理通过一个或多个天线105接收到的RF 信号。RF信号处理电路110可以包括用于放大RF信号的放大器(例如,低噪声放大器(LNA))、用于将RF信号转换为基带信号的下转换器和用于对模拟信号进行滤波的滤波器。滤波器可以是带通滤波器或其他类型的滤波器。
A/D转换器120将模拟信号转换为数字信号。如此,A/D转换器 120可以基于采样时钟对模拟信号进行采样,对采样的信号进行量化,并输出与数字信号相对应的采样信号SSt。
具有多个天线的无线通信设备10可以包括多个A/D转换器120,以将从多个天线105接收到的RF信号分别转换为数字信号。根据一些实施例,A/D转换器120可以包括在RF信号处理电路(在图2A为 110’)中。
发送侧数字接口电路130根据数字接口协议产生包括至少一个采样信号的帧信号FRt,并将帧信号FRt发送到接收侧数字接口电路210。发送侧数字接口电路130通过将从A/D转换器120接收的采样信号 SSt与发送参考信号Sample_Sync1进行同步来产生帧信号FRt。
参考图2A,发送侧数字接口电路130a包括采样同步(sync)电路140、协议构建器150和发送器160。采样同步电路140可以暂时存储从RF信号处理电路110’的A/D转换器120输出的采样信号SSt,并且可以与发送参考信号Sample_Sync1同步地输出一个或多个采样信号 RSt。
协议构建器150接收与发送参考信号Sample_Sync1同步的一个或多个采样信号RSt,并根据预定义的数字接口协议将接收的采样信号转换为帧信号FRt。与发送参考信号Sample_Sync1同步的采样信号 RSt仅在时间方面与采样信号SSt不同,而在其他方面可以相同。
根据一些实施例,帧信号FRt可以包括帧报头和有效载荷数据。帧报头可以包括与有效载荷数据的大小(长度)相对应的信息。有效载荷数据可以是基于多个采样信号RSt产生的数据。帧信号FRt还可以包括循环冗余校验(CRC)数据以获得数据的可靠性。
发送器160可以将帧信号FRt转换为串行信号SDAT以通过一个或多个数据通道290发送到BB系统200a。
接收侧数字接口电路210a从发送侧数字接口电路130a接收与发送参考信号Sample_Sync1同步的帧信号,从帧信号重构至少一个采样信号,并且与接收参考信号同步地向基带调制解调器270传送重构的采样信号。
参考图2A,接收侧数字接口电路210a包括接收器220、协议解析器230、采样同步电路240、采样同步管理器250和电力管理器260。接收器220通过数据通道290从发送侧数字接口电路130a接收串行信号SDAT,并通过将串行信号SDAT转换为并行信号来重构帧信号FRr。例如,由于发送环境,重构的帧信号FRr可以在物理上不同于由发送侧数字接口电路130a产生的帧信号FRt,但是另外从内容的角度来看可以与帧信号FRt相同。
协议解析器230从帧信号FRr重构一个或多个采样信号RSr。
采样同步电路240与接收参考信号Sample_Sync2同步地向基带调制解调器270传送重构的采样信号RSr。例如,由于发送侧数字接口电路130和接收侧数字接口电路210之间的传输路径上的变化的时序因子,重构的采样信号RSr可能具有变化的时序。采样同步电路240 将具有变化时序的采样信号RSr与接收参考信号Sample_Sync2进行同步,并向基带调制解调器270传送同步的采样信号。
调制解调器270接收并处理与接收参考信号Sample_Sync2同步的采样信号SSr。
采样同步管理器250产生发送参考信号Sample_Syncl和接收参考信号Sample_Sync2。发送参考信号Sample_Sync1和接收参考信号 Sample_Sync2具有相同的频率,但不同的相位。例如,接收参考信号 Sample_Sync2可以相对于发送参考信号Sample_Sync1具有恒定的相位差(例如,偏移)。
在图2A的实施例中,采样同步管理器250产生发送参考信号 Sample_Sync1并将其发送到RF子系统100a。例如,采样同步管理器 250可以通过单独的参考信号引脚181和281将发送参考信号 Sample_Sync1发送到RF子系统100a。
当RF子系统100a和BB子系统200a被实现为单独的芯片时,每个芯片可以包括多个引脚180和181或280和281。引脚180、181、 280和281可以包括用于发送和接收串行信号的数据引脚180和280、用于承载电力的电力引脚以及一个或多个保留引脚。一个或多个保留引脚可以用于发送该发送参考信号Sample_Sync1。
根据一些实施例,采样同步管理器250可以实现在RF子系统 100a中。采样同步管理器250可以产生接收参考信号Sample_Sync2并通过参考信号引脚181和281将接收参考信号Sample_Sync2发送到 BB子系统200a。
根据一些实施例,采样同步管理器250可以实现在RF子系统 100a和BB子系统200a中的每一个中。RF子系统100a可以产生发送参考信号Sample_Sync1。BB子系统200a可以产生接收参考信号 Sample_Sync2。即使在这种情况下,发送参考信号Sample_Sync1和接收参考信号Sample_Sync2之间的相位差也可以固定在特定偏移值处。
电力管理器260基于来自采样同步管理器250的帧同步信息 FR_Info来控制接收器220的操作模式。帧同步信息FR_Info可以是指示接收每个帧信号的时间的信息或者能够预测要接收每个帧信号的时间的信息,并且可以是基于接收参考信号Sample_Sync2的信息。
电力管理器260可以基于帧同步信息FR_Info预测要接收发送帧信号的时间。例如,电力管理器260可以预测要接收帧信号的间隔和不接收帧信号的间隔,因为帧信号与发送参考信号Sample_Sync1同步地被接收。
因此,电力管理器260可以基于帧同步信息FR_Info控制操作模式以使接收器220进入掉电模式。这可以例如通过在从完成接收单帧信号的时间到接收后续帧信号之前(或在预测的接收时间之前)的时间的空闲间隔期间禁用接收器220来实现。电力管理器260可以通过在要接收后续帧信号的时间(或预测的接收时间)唤醒接收器220而使接收器220进入活动模式。
图2B示出了无线通信设备10b的另一实施例,其具有与图2A中的无线通信设备10a类似的结构和操作,除以下方面之外。
参考图2B,无线通信设备10b包括以预定周期(例如,以10ms 的间隔)产生起始信号STT的主同步(sync)电路20。起始信号STT 可以被提供给RF子系统100b以及BB子系统200b。
与图2A的RF子系统100a不同,RF子系统100b包括采样同步管理器170。RF子系统100b可以基于起始信号STT唤醒并且可以随后接收并处理RF信号。RF子系统100b的采样同步管理器170可以基于起始信号STT产生发送参考信号Sample_Sync1。类似地,BB子系统200b的采样同步管理器250可以基于起始信号STT产生接收参考信号Sample_Sync2。
即使在这种情况下,发送参考信号Sample_Sync1和接收参考信号 Sample_Sync2之间的相位差也可以固定在特定偏移值处。根据一些实施例,主同步电路20可以实现在BB子系统200b中。
因此,根据一些实施例,采样同步电路140和240分别设置在RF 子系统100的发送侧数字接口电路130的输入级和BB子系统200的接收侧数字接口电路210的输出级中,以消除在发送侧采样同步电路 140和接收侧采样同步电路240之间的发送期间发生的变化的时序因子。
根据一些实施例,即使发送时序由于发送侧采样同步电路140和接收侧采样同步电路240之间的传输路径中的组件而变化,发送参考信号Sample_Sync和接收参考信号Sample_Sync2之间的相位差也是固定的。因此,从发送侧采样同步电路140输出的信号的时间与从接收侧采样同步电路240输出的信号的时间之间的延时可以是固定的。
图3示出了用于解释RF子系统和BB子系统的操作的实施例。图 3中的RF子系统可以是图2A或图2B中的RF子系统100a或100b,并且BB子系统可以是图2A或图2B中的BB子系统200a或200b。在图3的实施例中,调制解调器270可以产生并发送起始信号STT至RF 子系统100。
参考图2A、图2B和图3,BB子系统200的调制解调器270以预定周期向RF子系统100发送起始信号STT。RF信号处理电路110’基于起始信号STT而唤醒,执行引导序列,并接收和处理RF信号。例如,RF信号处理电路110’可以执行诸如对RF信号进行放大、下转换和滤波之类的处理,并且随后可以通过将所得信号转换为数字信号来产生采样信号#0至#9。
可以以预定义采样周期的间隔产生采样信号#0至#9。例如,RF 信号处理电路110’可以通过以采样周期对模拟信号进行采样来产生采样信号#0至#9。
这里,可能发生归因于引导序列的引导延时和归因于RF信号处理电路110′中的信号处理的延时。
RF信号处理电路110’向发送侧数字接口电路130传送采样信号。发送侧数字接口电路130可以从RF信号处理电路110’接收采样信号 #0至#9,并且可以将采样信号暂时存储在缓冲器中。
根据一些实施例,发送侧数字接口电路130还可以包括用于暂时存储采样信号的缓冲器。例如,缓冲器可以是先入先出(FIFO)缓冲器。采样信号#0至#9可以暂时存储在缓冲器中,并且存储的采样信号 #0至#9可以基于发送参考信号Sample_Sync1而输出。
发送侧数字接口电路130可以与发送参考信号Sample_Sync1同步地将存储在缓冲器中的一个或多个采样信号转换为帧信号。发送参考信号Sample_Sync1的周期可以大于采样周期。例如,发送参考信号 Sample_Sync1的周期可以是例如采样周期的大约N倍(其中N是等于或大于2的整数)。在图3的实施例中,发送参考信号Sample_Sync1 的周期是采样周期的大约3倍。
在这种情况下,发送侧数字接口电路130可以从三个采样信号#0 至#2产生单帧信号(例如,帧(#0~#2))。发送侧数字接口电路130 可以产生包括三个采样信号的帧信号,将帧信号转换为串行信号,并将串行信号发送到BB子系统200的接收侧数字接口电路210。
如上所述,每当产生每个采样信号时,RF子系统100可以与发送参考信号Sample_Sync1同步地将采样信号同步发送到BB子系统200,而不是将采样信号异步发送到BB子系统200。因此,可以通过使用发送参考信号Sample_Sync1的该同步来消除可能在RF子系统100的引导序列期间发生的时间变量。
BB子系统200的接收侧数字接口电路210可以接收串行信号,并且执行由RF子系统100的发送侧数字接口电路130执行的过程的逆过程。例如,接收侧数字接口电路210可以将串行信号转换为并行信号,解析帧信号,并且随后重构采样信号#0至#9。
接收侧数字接口电路210与接收参考信号Sample_Sync2同步地向调制解调器270传送重构的采样信号#0至#9。例如,每当产生每个重构的采样信号#0至#9时,接收侧数字接口电路210等待接收参考信号 Sample_Sync2,并与接收参考信号Sample_Sync2同步地向调制解调器 270传送重构的采样信号,而不是立即向调制解调器270传送重构的采样信号#0至#9。
因此,可以通过基于接收参考信号Sample_Sync2的同步来减少或消除在RF子系统100的发送侧数字接口电路130和BB子系统200的接收侧数字接口电路210之间发送信号期间发生的时间变量。因此,发送器100可以使用发送参考信号Sample_Sync1执行同步,并且接收器200可以使用接收参考信号Sample_Sync2执行同步,从而使得采样延时具有固定(恒定)值。
采样延时可以是接收参考信号Sample_Sync2的周期 (Sample_Sync2Period)与偏移之和。该偏移可以是发送参考信号 Sample_Sync1和接收参考信号Sample_Sync2之间的相位差。接收参考信号Sample_Sync2的周期(Sample_Sync2Period)可以例如与发送参考信号Sample_Sync1的周期(Sample_Sync1Period)相同。因此,采样延时也可以具有恒定值,因为偏移和接收参考信号的周期 (Sample_Sync2Period)各自具有恒定值。
图4示出了根据一个实施例的发送参考信号Sample_Sync1和接收参考信号Sample_Sync2之间的关系。参考图3和图4,发送侧数字接口电路(RF数字I/F)130与发送参考信号Sample_Sync1同步地产生“采样A”。在一个实施例中,“采样A”可以是包括至少一个采样信号的信号,并且例如可以是帧信号(例如,图3中的帧(#0~#2))。
由接收侧数字接口电路(BB数字I/F)210接收“采样A”的时间可能由于在“采样A”被发送到接收侧数字接口电路(BB数字I/F)210 的同时发生的传输路径上的逻辑延时而变化。因此,可以通过考虑归因于传输路径上的逻辑延时的变化范围来确定发送参考信号Sample_Sync1与接收参考信号Sample_Sync2之间的偏移。例如,可以将考虑了传输路径上的最大逻辑延时的偏移设置为恒定值。因此,可以确保恒定的采样延时。
图5示出了例如可以由图2A中的电力管理器260执行的电力管理方法的实施例。参考图2A和图5,RF子系统100a的发送侧数字接口电路130a与发送参考信号Sample_Sync1同步地产生并发送帧信号 Frame#0和Frame#1。帧信号Frame#0可以对应于图3的帧信号(Frame(#0~#2)),帧信号Frame#1可以对应于图3的帧信号(Frame (#3~#5))。
因此,按发送参考信号Sample_Sync1的每个周期产生并发送单个帧信号Frame#0或Frame#1。例如,在发送参考信号Sample_Sync1 的第一周期期间产生并发送第一帧信号Frame#0,并且在发送参考信号Sample_Sync1的第二周期期间产生并发送第二帧信号Frame#1。
BB子系统的接收侧数字接口电路210a与发送参考信号 Sample_Sync1同步地依次接收帧信号Frame#0和Frame#1。然而,仅在与发送参考信号Sample_Sync1的单个周期的一部分相对应的间隔内 (而不是在单个周期的整个间隔期间)发送帧信号Frame#0和Frame #1。
结果,在相应帧信号Frame#0和Frame#1之间发生无帧信号发送的空闲间隔。因此,电力管理器260可以在要接收帧信号Frame#0 和Frame#1中的每一个的时间将接收器220切换到活动模式,并且可以在完成相应帧的发送的时间将接收器220切换到掉电模式。例如,电力管理器260可以通过基于帧同步信息FR_Info在完成帧信号的发送的空闲间隔期间使接收器220进入掉电模式并通过在接收后续帧信号的时间之前唤醒接收器220,来控制帧信号的正常接收。
因此,接收器220可以在帧信号和后续帧信号之间的空闲间隔期间掉电,以便降低功耗。因此,如图5所示,唤醒周期中的待机功率低于活动间隔中的功率,并且在掉电间隔内不会发生功耗,从而降低总体功耗。
图6示出了图2A中的RF信号处理电路110’的实施例。参考图 2A和图6,RF信号处理电路110’可以包括放大器111、下转换器113、滤波器115和A/D转换器(ADC)120。放大器111可以是用于对RF 信号进行低噪放大的低噪放大器(LNA)。下转换器113可以通过将 RF信号与具有特定频率的振荡信号LO1进行混合来将RF信号转换为基带(BB)信号。滤波器115可以是但不限于用于对转换为基带信号的模拟信号进行滤波的带通滤波器。A/D转换器120可以基于采样时钟Sample_Clock对模拟信号进行采样,对采样的信号进行量化,并且随后输出作为数字信号的采样信号SSt。
图7示出了图2A中的采样同步电路140和协议构建器150的实施例。参考图2A和图7,采样同步电路140可以包括缓冲器141,用于接收并暂时存储采样信号SSt并且基于发送参考信号Sample_Sunc1 输出所存储的采样信号SSt。缓冲器141可以是例如FIFO缓冲器。缓冲器141可以在每当产生了发送参考信号Sample_Sync1时输出所存储的一个或多个采样信号SSt。
协议构建器150可以包括报头编码器151、循环冗余校验(CRC) 发生器153、帧构建器155和加扰器157。报头编码器151基于至少一个采样信号SSt产生帧报头。帧报头可以包括每个帧信号中的有效载荷数据的大小(长度)信息。CRC发生器153可以基于至少一个采样信号SSt产生CRC码。帧构建器155可以构建包括帧报头、有效载荷数据和CRC码在内的帧信号。加扰器157可以对帧信号加扰。根据一些实施例,可以省略一个或多个组件(例如,CRC发生器153和/或加扰器157)。
图8示出了图2A中的发送器160和接收器220的实施例。参考图2A和图8,发送器160可以包括物理层(PHY)电路161、数据发送器163和选通发送器165。PHY电路161可以将帧信号转换为串行信号并且可以将串行信号提供给数据发送器163。此外,PHY电路 161可以产生要提供给选通发送器165的选通信号DQS。
数据发送器163通过数据通道290将串行信号DQ发送到接收器 220。选通发送器165通过选通信号通道295将选通信号DQS发送到接收器220。
接收器220可以包括PHY电路221、数据接收器223和选通接收器225。数据接收器223通过数据通道290接收串行信号DQ。选通接收器221通过选通信号通道295接收选通信号DQS。
PHY电路221可以将串行信号转换为并行信号并且可以输出帧信号FRs。
在图8的实施例中,可以将选通信号DQS和串行信号发送到接收器220。因此,选通信号通道295和数据通道290可以在RF子系统 100和BB子系统200之间。在一些实施例中,可以省略选通信号通道 295。
图9示出了图2A中的协议解析器230的实施例。参考图2A和图 9,协议解析器230包括解扰器231、报头解码器233、CRC电路235 和帧解码器237。协议解析器230可以执行由图7中的协议构建器150 执行的过程的逆过程。解扰器231对帧信号进行解扰。报头解码器 233可以通过对解扰的帧信号的报头进行解码来获得帧信息(例如,有效载荷数据的长度)。
CRC电路235通过检查帧信号的CRC码来检测是否发生错误。
帧解码器237通过对帧信号进行解码来重构作为有效载荷数据的至少一个采样信号RSr。重构的采样信号RSr可以存储在缓冲器241 中。
缓冲器241可以接收并暂时存储重构的采样信号RSr,并且基于接收参考信号Sample_Sync2输出所存储的采样信号RSr。缓冲器241 可以是例如FIFO缓冲器。缓冲器241可以在每当产生每个接收参考信号Sample_Sync2时向调制解调器270传送所存储的一个或多个采样信号SSr。
图10示出了用于操作RF子系统的方法的实施例。由图1、图2A 或图2B中的RF子系统100、100a或100b执行该操作方法。
参考图10,在操作S110,RF子系统100、100a或100b可以从 BB子系统200或主同步电路(图2B中的20)接收起始信号。在操作 S120,RF子系统100、100a或100b可以基于起始信号而唤醒,并且执行引导序列。在操作S120,引导序列可以包括针对RF子系统100、 100a或100b的操作的参数的设置。
当引导序列完成时,在操作S130,RF子系统100、100a或100b 产生具有预定周期的发送参考信号Sample_Sync1。
在操作S140,RF子系统100、100a或100b通过天线接收RF信号,处理RF信号,并且随后通过基于采样时钟将模拟信号转换为数字信号来产生至少一个采样信号。在操作S150,RF子系统100、100a 或100b与发送参考信号同步地将该至少一个采样信号转换为帧信号。在操作S160,RF子系统100、100a或100b根据数字接口协议向BB 子系统发送帧信号。
根据一些实施例,可以省略图10中的一个或多个操作,可以改变操作的顺序,和/或可以并行执行两个或更多个操作。
图11示出了用于操作BB子系统的方法的实施例。由图1、图2A 或图2B中的BB子系统200、200a或200b执行图11的操作方法。
参考图11,在操作S210,BB子系统200、200a或200b可以从主同步电路(图2B中的20)接收起始信号。根据一些实施例,起始信号可以在BB子系统200、200a或200b内部产生。在操作S220,BB 子系统200、200a或200b基于起始信号产生与发送参考信号 Sample_Sync1具有相同周期的接收参考信号Sample_Sync2。
此外,在操作S230,BB子系统200、200a或200b从RF子系统 100、100a或100b接收帧信号,并且在操作S240,从帧信号重构所述至少一个采样信号。在操作S250,BB子系统200、200a或200b与接收参考信号同步地向基带调制解调器传送重构的采样信号,并且在操作S260,基带调制解调器处理采样信号。
根据一些实施例,可以省略图11中的一个或多个操作,可以改变操作的顺序,和/或可以并行执行两个或更多个操作。
图12示出了无线通信设备300的实施例,其可以包括RF子系统 100和BB子系统200、处理器305、存储器320、总线340和一个或多个天线105。无线通信设备300还可以包括用户接口310和显示设备330。处理器305控制无线通信设备300的总体操作。以上已经描述了RF子系统100和BB子系统200。
存储器320存储无线通信设备300中的各种类型的数据和信息。存储器320可以存储由处理器305进行处理和控制的程序,并且可以暂时存储通过用户接口310输入/输出的信息。此外,存储器320可以存储由RF子系统100接收或发送的数据以及要通过显示设备330显示的数据。
处理器305可以在功能上连接到诸如RF子系统100、BB子系统 200和存储器320之类的组件,以控制这些组件。处理器305可以是例如多核处理器。在一个实施例中,多核处理器可以是具有两个或更多个独立的实质处理器(例如,核)的单个计算组件,其中每个处理器可以读取和执行程序指令。
根据一些实施例,除了用于控制无线通信设备300的总体操作的处理器之外,处理器305还可以包括专用于控制RF子系统100和/或 BB子系统200的处理器。处理器305可以是例如控制器、微控制器、微处理器、微计算机、应用处理器等。处理器305可以实现为硬件、固件或软件或其组合。
用户接口310可以是用于允许无线通信设备300的用户与无线通信设备300交互的设备。例如,用户接口310可以包括各种类型的输入设备,例如按钮、键区、拨盘、触摸屏、音频输入接口、图像/视频输入接口或传感器数据输入接口。显示设备330可以在处理器305的控制下向用户显示图像/视频信号。
图13示出了例如可以是便携式设备的无线通信设备400的实施例。便携式设备可以是例如用户设备、移动电话、智能电话、平板PC、个人数字助理(PDA)、个人导航设备或便携式导航设备(PDN)或物联网(IoT)设备。
无线通信设备400包括RF子系统100、SoC 410、电源460、存储设备420、存储器430、输入/输出(I/O)端口440、扩展卡450和显示器470。在一个实施例中,无线通信设备400可以包括相机模块 480。RF子系统100可以对应于图1、图2A 或图2B 中的RF子系统 100、100a或100b。
SoC 410可以控制元件100、420至480中的至少一个的操作。根据一些实施例,SoC410可以包括BB子系统200和处理器。例如,处理器和BB子系统200可以实现为SoC 410。SoC410中的处理器可以是例如控制器、微控制器、微处理器、微计算机、应用处理器等。处理器可以实现为硬件、固件或软件或其组合。
存储设备420可以是硬盘驱动器或固态驱动器(SSD)。
存储器430可以是易失性存储器或非易失性存储器。
I/O端口440可以接收发送到无线通信设备400的数据,或者将从无线通信设备400输出的数据发送到外部设备。例如,I/O端口440可以包括将诸如计算机鼠标的指示设备连接到无线通信设备400的端口、将打印机连接到无线通信设备400的端口、将通用串行总线(USB) 驱动连接到无线通信设备400的端口等。
扩展卡450可以是安全数字(SD)卡或多媒体卡(MMC)。在一个实施例中,扩展卡450可以是订户标识模块(SIM)卡或通用订户身份模块(USIM)卡。
电源460可以向这些元件100和410至480中的至少一个供应操作电压。
显示器470可以显示从存储设备420、存储器430、I/O端口440 或扩展卡450输出的数据。
相机模块480可以将光图像转换为电图像。从相机模块480输出的电图像可以存储在存储设备420、存储器430或扩展卡450中。另外,从相机模块480输出的电图像可以显示在显示器470上。
图14示出了无线通信设备500的另一实施例,其可以包括图1的 RF子系统100和BB子系统200。无线通信设备500可以是例如便携式设备,例如用户设备、移动电话、智能电话、平板PC、个人数字助理(PDA)、企业数字助理(EDA)、物联网(IoT)设备、移动互联网设备(MID)等。
可以通过由计算机、处理器、控制器或其他信号处理设备执行的代码或指令来执行本文中的方法、处理和/或操作。计算机、处理器、控制器或其他信号处理设备可以是本文中所描述的元件或除了本文中所描述的元件之外的元件。因为详细描述了形成方法(或计算机、处理器、控制器或其他信号处理设备的操作)的基础的算法,所以用于实现方法实施例的操作的代码或指令可以将计算机、处理器、控制器或其他信号处理设备转换为用于执行本文中所描述的方法的专用处理器。
本文描述的实施例的处理器、编码器、滤波器、加扰器、纠错器、接收器、调制解调器、协议构建器、接口、管理器、同步器和其他处理特征可以以逻辑来实现,其例如可以包括硬件、软件或两者。当至少部分地在硬件中实现时,处理器、编码器、滤波器、加扰器、纠错器、接收器、调制解调器、协议构建器、接口、管理器、同步器和其他处理特征可以是例如多种集成电路中的任何一种,其包括但不限于专用集成电路、现场可编程门阵列、逻辑门的组合、片上系统、微处理器或另一类型的处理或控制电路。
当至少部分地在软件中实现时,处理器、编码器、滤波器、加扰器、纠错器、接收器、调制解调器、协议构建器、接口、管理器、同步器和其他处理特征可以包括例如存储器或其他存储设备,用于存储要由例如计算机、处理器、微处理器、控制器或其他信号处理设备执行的代码或指令。计算机、处理器、微处理器、控制器或其他信号处理设备可以是本文中所描述的元件或除了本文中所描述的元件之外的元件。因为详细描述了形成方法(或计算机、处理器、微处理器、控制器或其他信号处理设备的操作)的基础的算法,所以用于实现方法实施例的操作的代码或指令可以将计算机、处理器、控制器或其他信号处理设备转换为用于执行本文中所描述的方法的专用处理器。
根据一些实施例,当数字接口位于无线通信设备的RF芯片和BB 芯片之间时,可以获得恒定的延时。因此,可以防止由于RF芯片和 BB芯片之间的同步的附加任务而可能发生的性能劣化。
根据一些实施例,无线通信设备以低功率操作以降低功耗。
本文已经公开了示例实施例,并且尽管采用了特定术语,但是它们仅用于且将被解释为一般的描述性意义,而不是为了限制的目的。在一些情况下,本领域技术人员应认识到,除非另有明确说明,否则结合特定实施例描述的特征、特性和/或元件可以单独使用或与结合其他实施例描述的特征、特性和/或元件相结合。因此,本领域技术人员将理解,在不脱离如所附权利要求中阐述的本发明的精神和范围的前提下,可以进行形式和细节上的各种改变。

Claims (19)

1.一种用于与射频集成电路RFIC进行数字通信的基带集成电路IC,包括:
数字接口,用于基于数字接口协议从所述RFIC接收包括至少一个采样信号的帧信号,从所述帧信号重构所述至少一个采样信号,并基于接收参考信号与发送参考信号之间的恒定相位差与所述接收参考信号同步地向基带调制解调器传送所重构的采样信号;
采样同步管理器,用于产生所述接收参考信号,其中,所述基带IC用于与所述发送参考信号同步地从所述RFIC接收所述帧信号;
接收器,用于通过连接到所述RFIC的数据通道接收转换为串行信号的帧信号,将帧信号转换为并行信号,并将帧信号输出为并行信号;以及
电力管理器,用于基于帧同步信息使所述接收器掉电,
其中所述恒定相位差是根据所述基带IC与所述RFIC之间的传输路径上的最大逻辑延时而设置的。
2.根据权利要求1所述的基带IC,其中所述接收参考信号具有与所述发送参考信号的周期相同的周期,并且具有相对于所述发送参考信号的所述恒定相位差。
3.根据权利要求2所述的基带IC,其中采样信号与所述发送参考信号同步的时间和所接收的采样信号与所述接收参考信号同步的时间之间的延时是恒定的。
4.根据权利要求3所述的基带IC,其中所述延时对应于所述相位差与所述发送参考信号的单个周期之和。
5.根据权利要求1所述的基带IC,其中所述数字接口包括:
协议解析器,用于通过对从所述接收器输出的帧信号进行解码来重构采样信号;以及
采样同步器,用于与所述接收参考信号同步地向所述基带调制解调器传送所重构的采样信号。
6.根据权利要求5所述的基带IC,其中所述数字接口包括:
电力管理器,用于基于所述采样同步管理器的帧同步信息,在所述接收器完成单个帧信号的接收之后的空闲间隔期间使所述接收器掉电。
7.根据权利要求6所述的基带IC,其中所述电力管理器用于在要接收后续帧信号的时间或预测要接收后续帧信号的时间唤醒所述接收器。
8.根据权利要求5所述的基带IC,其中所述数字接口包括:缓冲器,用于存储所重构的采样信号并基于所述接收参考信号输出所存储的采样信号。
9.根据权利要求5所述的基带IC,其中所述协议解析器包括:
解扰器,用于对所述帧信号进行解扰;
报头解码器,用于对所解扰的帧信号的报头进行解码;
循环冗余校验CRC电路,用于检查所述帧信号的CRC码;以及
帧解码器,用于通过对所述帧信号进行解码来重构采样信号。
10.根据权利要求1所述的基带IC,其中所述采样同步管理器用于产生所述发送参考信号并将所述发送参考信号发送到所述RFIC。
11.根据权利要求10所述的基带IC,其中所述发送参考信号通过单独的引脚发送到所述RFIC。
12.根据权利要求1所述的基带IC,其中:
所述采样同步管理器用于基于以预定周期从主同步电路输出的起始信号来产生所述接收参考信号,以及
所述发送参考信号是由所述RFIC基于所述起始信号产生的。
13.一种无线通信设备,包括:
射频集成电路RFIC;以及
基带IC,用于与所述RFIC进行数字通信,
其中,所述基带IC包括:
数字接口,用于根据数字接口协议从所述RFIC接收包括至少一个采样信号的帧信号,从所述帧信号重构所述至少一个采样信号,并基于接收参考信号与发送参考信号之间的恒定相位差与所述接收参考信号同步地向基带调制解调器传送所重构的采样信号;
采样同步管理器,用于产生所述接收参考信号,其中所述帧信号与所述发送参考信号同步地从所述RFIC发送到基带IC;
接收器,用于通过连接到所述RFIC的数据通道接收转换为串行信号的帧信号,将帧信号转换为并行信号,并将帧信号输出为并行信号;以及
电力管理器,用于基于帧同步信息,在所述接收器完成单个帧信号的接收之后的空闲间隔期间使所述接收器掉电,
其中所述恒定相位差是根据所述基带IC与所述RFIC之间的传输路径上的最大逻辑延时而设置的。
14.根据权利要求13所述的无线通信设备,其中所述接收参考信号具有与所述发送参考信号的周期相同的周期,并且具有相对于所述发送参考信号的所述恒定相位差。
15.根据权利要求14所述的无线通信设备,其中采样信号与所述发送参考信号同步的时间和所接收的采样信号与所述接收参考信号同步的时间之间的延时是恒定的。
16.根据权利要求13所述的无线通信设备,其中所述数字接口包括:
协议解析器,用于通过对从所述接收器输出的帧信号进行解码来重构采样信号;以及
采样同步器,用于与所述接收参考信号同步地向所述基带调制解调器传送所重构的采样信号。
17.根据权利要求16所述的无线通信设备,其中所述数字接口包括:电力管理器,用于基于所述采样同步管理器的帧同步信息,在所述接收器完成单个帧信号的接收之后的空闲间隔期间使所述接收器掉电。
18.一种用于与射频集成电路RFIC进行数字通信的基带集成电路IC,包括:
第一逻辑,用于从帧信号重构至少一个采样信号,并基于接收参考信号与发送参考信号之间的恒定相位差与所述接收参考信号同步地向基带调制解调器输出所重构的至少一个采样信号;以及
第二逻辑,用于产生所述接收参考信号,
其中第一逻辑用于与所述发送参考信号同步地从所述RFIC接收所述帧信号;
接收器,用于通过连接到所述RFIC的数据通道接收转换为串行信号的帧信号,将帧信号转换为并行信号,并将帧信号输出为并行信号;以及
电力管理器,用于基于帧同步信息,在所述接收器完成单个帧信号的接收之后的空闲间隔期间使所述接收器掉电,
其中所述恒定相位差是根据所述基带IC与所述RFIC之间的传输路径上的最大逻辑延时而设置的。
19.根据权利要求18所述的基带IC,其中:
在第一时间和第二时间之间的延时是恒定的,
第一时间对应于所述至少一个采样信号与所述发送参考信号同步的时间,以及
第二时间对应于所述至少一个采样信号与所述接收参考信号同步的时间。
CN201710554740.3A 2016-07-15 2017-07-07 与射频集成电路进行数字通信的基带集成电路及其设备 Active CN107623557B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020160090198A KR102530073B1 (ko) 2016-07-15 2016-07-15 Rf 집적회로와 디지털 통신하는 베이스밴드 집적회로 및 이를 포함하는 장치
KR10-2016-0090198 2016-07-15

Publications (2)

Publication Number Publication Date
CN107623557A CN107623557A (zh) 2018-01-23
CN107623557B true CN107623557B (zh) 2020-05-12

Family

ID=60940762

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710554740.3A Active CN107623557B (zh) 2016-07-15 2017-07-07 与射频集成电路进行数字通信的基带集成电路及其设备

Country Status (3)

Country Link
US (1) US10536260B2 (zh)
KR (1) KR102530073B1 (zh)
CN (1) CN107623557B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11317346B2 (en) * 2019-02-20 2022-04-26 Advanced Semiconductor Engineering, Inc. Communication system
CN114051711B (zh) * 2019-06-18 2023-07-18 雷蛇(亚太)私人有限公司 用于优化在无线人性化接口装置系统中的输入延迟的方法及设备
WO2021133393A1 (en) 2019-12-26 2021-07-01 Intel Corporation Apparatus, system and method of wireless communication by an integrated radio head
WO2023121649A1 (en) * 2021-12-20 2023-06-29 Zeku, Inc. Apparatus and method for on-chip communication of a baseband chip

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102136843A (zh) * 2009-12-30 2011-07-27 硅实验室股份有限公司 具有芯片间发射机的调谐器电路及提供芯片间链路帧的方法
US8331885B1 (en) * 2009-11-23 2012-12-11 Marvell International Ltd. Predictive wake-up of baseband circuitry
CN103650356A (zh) * 2011-04-08 2014-03-19 航空网络公司 用于收发器通信的系统和方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030035316A (ko) 2001-10-31 2003-05-09 엘지전자 주식회사 핫 스왑을 위한 메인 프로세싱 회로 데이터 보드의 구조
US20040204096A1 (en) 2002-03-08 2004-10-14 Koninklijke Philips Electronics N.V. RF and BB subsystems interface
EP1550273A2 (en) 2002-10-02 2005-07-06 Koninklijke Philips Electronics N.V. Low latency radio/baseband interface protocol
US8903348B2 (en) 2003-02-19 2014-12-02 Csr Technology Inc. Serial radio frequency to baseband interface with power control
JP3807406B2 (ja) 2003-09-05 2006-08-09 セイコーエプソン株式会社 データ転送制御装置及び電子機器
US20090164821A1 (en) 2005-10-28 2009-06-25 Nxp B.V. Method and a system for controlling a sleep mode of a device in a wireless communications network or in a mobile point-to-point connection
US20110053536A1 (en) * 2009-09-03 2011-03-03 Provigent Ltd Receiver with re-demodulation
JP5677308B2 (ja) 2009-10-14 2015-02-25 レノボ・イノベーションズ・リミテッド(香港) 無線通信装置およびそのrf−bb間状態制御方法
US8537945B1 (en) 2009-11-23 2013-09-17 Marvell International Ltd. Synchronization of time accurate strobe (TAS) messages
EP2348652B1 (en) 2010-01-26 2016-08-10 ST-Ericsson SA Process and apparatus for reducing EMI in the RF subsystem of a wireless communication system
US8406709B2 (en) * 2011-02-27 2013-03-26 Provigent Ltd. Carrier recovery in re-modulation communication systems
US9008162B2 (en) * 2011-10-17 2015-04-14 Aviat U.S., Inc. Systems and methods for signal frequency division in wireless communication systems
EP2761746B1 (en) * 2011-09-26 2017-12-20 Aviat Networks, Inc. Systems and methods for asynchronous re-modulation with adaptive i/q adjustment
US9319054B2 (en) * 2011-09-27 2016-04-19 Anue Systems, Inc. Systems and methods utilizing randomized clock rates to reduce systematic time-stamp granularity errors in network packet communications
US9380645B2 (en) * 2011-11-30 2016-06-28 Broadcom Corporation Communication pathway supporting an advanced split microwave backhaul architecture
CN102870345B (zh) * 2012-06-30 2015-04-29 华为技术有限公司 多发多收微波设备载波频率的调整方法和设备
US8737551B1 (en) 2012-11-06 2014-05-27 Motorola Mobility Llc Synchronizing receive data over a digital radio frequency (RF) interface
US10142044B2 (en) * 2013-03-20 2018-11-27 Qulsar, Inc. Managed timing engine
WO2017136455A1 (en) * 2016-02-01 2017-08-10 Qualcomm Incorporated Scalable, high-efficiency, high-speed serialized interconnect

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8331885B1 (en) * 2009-11-23 2012-12-11 Marvell International Ltd. Predictive wake-up of baseband circuitry
CN102136843A (zh) * 2009-12-30 2011-07-27 硅实验室股份有限公司 具有芯片间发射机的调谐器电路及提供芯片间链路帧的方法
CN103650356A (zh) * 2011-04-08 2014-03-19 航空网络公司 用于收发器通信的系统和方法

Also Published As

Publication number Publication date
KR20180008196A (ko) 2018-01-24
CN107623557A (zh) 2018-01-23
US10536260B2 (en) 2020-01-14
KR102530073B1 (ko) 2023-05-08
US20180019865A1 (en) 2018-01-18

Similar Documents

Publication Publication Date Title
CN107623557B (zh) 与射频集成电路进行数字通信的基带集成电路及其设备
US10862526B2 (en) Modem and RF chips, application processor including the same and operating method thereof
US20150220472A1 (en) Increasing throughput on multi-wire and multi-lane interfaces
US20190260569A1 (en) High-speed interface apparatus and deskew method thereof
US9160585B2 (en) Data interface synchronization
CN109643298B (zh) 用于同步链路的三倍数据率技术
EP3310012B1 (en) Transmission device, reception device, communication system, signal transmission method, signal reception method, and communication method
KR101790484B1 (ko) 양방향 동기화/제어 워드 라인을 갖는 직렬 시간 분할 멀티플렉싱된 버스
KR20160066029A (ko) 저전력 카메라 제어 인터페이스 버스 및 디바이스들
US10841355B2 (en) Methods and apparatus for streaming media conversion with reduced buffering memories
EP3284229B1 (en) Clock and data recovery for pulse based multi-wire link
US8823432B2 (en) Low power data recovery
US8787512B1 (en) Synchronization of time accurate strobe (TAS) messages
WO2015094289A1 (en) Apparatus for recovering data using blind oversampling
WO2023159415A1 (en) Adaptive low-power signaling to enable link signal error recovery without increased link clock rates
US8816885B2 (en) Data interface alignment
CA2860721A1 (en) Wireless video clock synchronization to enable power saving
US11678224B2 (en) Aggregating multiple data streams on a communication link
US8335663B2 (en) Signal acquisition system and method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant