CN107612848A - 一种调试方法及装置、以及计算机可读存储介质 - Google Patents

一种调试方法及装置、以及计算机可读存储介质 Download PDF

Info

Publication number
CN107612848A
CN107612848A CN201710952210.4A CN201710952210A CN107612848A CN 107612848 A CN107612848 A CN 107612848A CN 201710952210 A CN201710952210 A CN 201710952210A CN 107612848 A CN107612848 A CN 107612848A
Authority
CN
China
Prior art keywords
debugging
message
debugged
chip
enable signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710952210.4A
Other languages
English (en)
Other versions
CN107612848B (zh
Inventor
周伟
方沛昱
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Centec Communications Co Ltd
Original Assignee
Centec Networks Suzhou Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Centec Networks Suzhou Co Ltd filed Critical Centec Networks Suzhou Co Ltd
Priority to CN201710952210.4A priority Critical patent/CN107612848B/zh
Publication of CN107612848A publication Critical patent/CN107612848A/zh
Application granted granted Critical
Publication of CN107612848B publication Critical patent/CN107612848B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本发明公开了一种调试方法,包括:从接收到的传输消息的消息头中提取第一调试使能信号;所述传输消息为待调试数据报文的传输路径中上一芯片发送的消息;其中,所述待调试数据报文在所述上一芯片调试完成后配置在所述传输消息的消息体中,所述第一调试使能信号在所述上一芯片调试完成后配置在所述传输消息的消息头中;若所述第一调试使能信号处于使能状态,对所述待调试数据报文进行调试,以获得调试结果。本发明还同时公开了一种调试装置以及计算机可读存储介质。

Description

一种调试方法及装置、以及计算机可读存储介质
技术领域
本发明涉及以太网交换领域,尤其涉及一种调试方法及装置、以及计算机可读存储介质。
背景技术
在以太网交换网络中,对于以太网交换机中交换芯片的问题调试是芯片厂商提供的重要服务之一。而如何有效的定位交换芯片的问题,是每个芯片厂商都在思考的问题。
众所周知,在定位交换芯片的问题时,调试交换芯片的方式非常有限,现有调试方式是使用芯片厂商提供的固化芯片调试工具。但是,固化的芯片调试工具无法满足系统用户的需求,用户需要更为灵活的调试方式,去窥探报文在芯片中处理的细节,从而指导自己的系统开发。因此,在芯片中增加在线调试工具的调试方式随之诞生。
该在线调试工具可以增强芯片的可视化特性。然而,该在线调试工具通常只考虑单芯片处理的报文调试,无法解决跨芯片处理的报文调试。
发明内容
为解决现有技术存在的问题,本发明实施例期望提供一种调试方法及装置、以及计算机可读存储介质,能够实现数据报文跨芯片的转发处理的在线调试,从而能够准确定位各芯片在转发数据报文的过程中所出现的问题。
本发明实施例的技术方案是这样实现的:
本发明实施例提供了一种调试方法,所述方法包括:
从接收到的传输消息的消息头中提取第一调试使能信号;所述传输消息为待调试数据报文的传输路径中上一芯片发送的消息;其中,所述待调试数据报文在所述上一芯片调试完成后配置在所述传输消息的消息体中,所述第一调试使能信号在所述上一芯片调试完成后配置在所述传输消息的消息头中;
若所述第一调试使能信号处于使能状态,对所述待调试数据报文进行调试,以获得调试结果。
上述方案中,所述从接收到的传输消息的消息头中提取第一调试使能信号之前,所述方法还包括:
判断接收所述传输消息的端口是否为预设端口;
当接收所述传输消息的端口为预设端口时,执行所述从接收到的传输消息的消息头中提取第一调试使能信号的步骤。
上述方案中,所述对所述待调试数据报文进行调试之前,所述方法还包括:
将第二调试使能信号配置为使能状态;所述第二调试使能信号用于在配置为使能状态时,触发对所述待调试数据报文进行调试。
上述方案中,所述第二调试使能信号还用于在对所述待调试数据报文调试完成后,指示所述传输路径中下一芯片对所述待调试数据报文进行调试。
上述方案中,所述对所述待调试数据报文进行调试,以获得调试结果,包括:
将所述待调试数据报文在调试过程中所产生的处理信息进行存储;
读取并分析所述处理信息,以获得调试结果。
本发明实施例提供了一种调试装置,所述装置包括:提取模块和调试模块;其中,
所述提取模块,用于从接收到的传输消息的消息头中提取第一调试使能信号;所述传输消息为待调试数据报文的传输路径中上一芯片发送的消息;其中,所述待调试数据报文在所述上一芯片调试完成后配置在所述传输消息的消息体中,所述第一调试使能信号在所述上一芯片调试完成后配置在所述传输消息的消息头中;
所述调试模块,用于若所述第一调试使能信号处于使能状态,对所述待调试数据报文进行调试,以获得调试结果。
上述方案中,所述装置还包括:
判断模块,用于判断接收所述传输消息的端口是否为预设端口;当接收所述传输消息的端口为预设端口时,触发所述提取模块。
上述方案中,所述装置还包括:
配置模块,用于将第二调试使能信号配置为使能状态;所述第二调试使能信号用于在配置为使能状态时,触发所述调试模块。
上述方案中,所述第二调试使能信号还用于在对所述待调试数据报文调试完成后,指示所述传输路径中下一芯片对所述待调试数据报文进行调试。
上述方案中,所述调试模块包括:存储单元和读取分析单元;其中,
所述存储单元,用于将所述待调试数据报文在调试过程中所产生的处理信息进行存储;
所述读取分析单元,用于读取并分析所述处理信息,以获得调试结果。
本发明实施例提供了一种调试装置,所述装置包括:处理器、以及用于存储能够在处理器上运行的计算机程序的存储器;其中,
所述处理器,用于运行所述计算机程序时,实现上述调试方法。
本发明实施例提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机可执行指令,所述计算机可执行指令的计算机程序被处理器执行时实现上述调试方法。
本发明实施例提供的调试方法及装置,首先,从接收到的传输消息的消息头中提取第一调试使能信号;所述传输消息为待调试数据报文的传输路径中上一芯片发送的消息;其中,所述待调试数据报文在所述上一芯片调试完成后配置在所述传输消息的消息体中,所述第一调试使能信号在所述上一芯片调试完成后配置在所述传输消息的消息头中;然后,若所述第一调试使能信号处于使能状态,对所述待调试数据报文进行调试,以获得调试结果。
可见,本发明实施例中,在待调试数据报文的传输路径中上一个芯片对待调试数据报文进行调试后,通过将所述上一个芯片的第一调试使能信号配置在传输消息的消息头中,并将所述传输消息发送给所述传输路径中当前芯片,使得传输路径中上一个芯片能够将待调试数据报文通知到传输路径中当前芯片。所述当前芯片通过提取接收到的传输消息的消息头中第一调试使能信号,从而能够明确所述待调试数据报文,并对所述待调试数据报文进行调试,进而能够实现数据报文跨芯片的转发处理的在线调试,准确定位各芯片在转发数据报文的过程中所出现的问题。并且,通过对数据报文在转发路径中各芯片内的处理信息进行存储,使得用户可以很简单地获得这些处理信息,从而为用户分析以及定位芯片的问题提供了详细且必要地数据。
附图说明
图1为堆栈式系统形态的设备示意图;
图2为机框式系统形态的设备示意图;
图3为本发明调试方法实施例一的实现流程示意框图;
图4为数据报文跨芯片转发处理的结构示意图;
图5为本发明实施例调试装置组成结构示意图;
图6为图5所示装置中调试模块的细化组成结构示意图;
图7为本发明实施例调试装置硬件组成结构示意图。
具体实施方式
从背景技术的描述可以看出,相关技术中,交换芯片的在线调试工具通常只考虑单芯片处理的报文调试,无法解决跨芯片处理的报文调试。
通常,由于网络设备中交换芯片是个黑盒的硬件实体,因此,设备厂商往往抱怨商用交换芯片难以定位问题。在设备开发阶段中,交换芯片往往会出现一些出乎意料的数据报文转发行为问题;在这些问题面前,开发人员往往无从下手,更多依赖于芯片提供商的技术人员来帮助定位问题。
另外,有一定网络基础的用户如网管在使用网络设备时,同样希望在交换芯片出现问题时,能有更多的调试方式去定位问题。因此,芯片提供商针对该需求,在芯片中增加了在线调试工具,从而增强了芯片的可视化特性。这些在线调试工具以增加芯片内存为代价,用这些物理内存来保存数据报文在芯片内的处理信息。
举个例子来说,在芯片处理流水线(Pipeline)的开始处,通过配置匹配寄存器,过滤并匹配进入芯片的数据报文特征。如果数据报文与匹配寄存器中的配置信息相匹配,则将该数据报文(该数据报文即为待调试数据报文)的调试使能信号isDebuggedPkt置位,该调试使能信号isDebuggedPkt跟随着待调试数据报文进入芯片处理Pipeline上各模块。
相应地,通过在芯片处理Pipeline上各模块中配置寄存器,当数据报文经过各模块时,检查当前数据报文的调试使能信号isDebuggedPkt。如果当前数据报文的调试使能信号isDebuggedPkt置位,则触发相应模块的寄存器存储数据报文在该模块中的处理信息;并在存储结束后,锁住该寄存器,从而使后续进入该芯片的数据报文不会复写并冲掉该数据报文处理调试过程中的处理信息。
这样,待调试数据报文在经过芯片处理Pipeline上各模块时,各模块中的寄存器就存储了待调试数据报文在芯片处理Pipeline上所有的处理信息。如果一个数据报文在该芯片中出现了意想不到的丢弃行为,通过读取并分析这些处理信息,就能够知道数据报文在该芯片上进行处理时丢弃的原因,并定位数据报文处理过程中芯片的异常位置,实现数据报文单芯片处理的报文调试。
从上述描述可以看出,现在大多数在线调试工具都只考虑单芯片处理的报文调试,对于实现跨芯片处理的报文调试有较大的难度。然而,很多芯片厂商为达到单个设备引出更多端口的目的,设计出了如堆栈式和机框式的系统形态。如图1所示的堆栈式系统形态的设备示意图和如图2所示的机框式系统形态的设备示意图,从图1和图2可以看出,这些设备包含有多个交换芯片;尤其像堆栈式系统形态的设备,可能一个数据报文需要经过多个芯片。如果一个数据报文在各芯片上进行处理时出现意想不到的丢弃行为,由于该数据报文需要经过多个芯片;因此,该在线调试工具无法定位数据报文具体丢在哪个芯片上,且无法知道数据报文在芯片上进行处理时丢弃的原因,以及无法定位数据报文处理过程中芯片的异常位置。
因此,从芯片可视化特性来看,交换芯片的在线调试工具仅仅考虑单芯片处理的报文调试是远远不够的,有必要考虑跨芯片处理的报文调试。
针对跨芯片处理的报文调试,某芯片厂商在新一代芯片中增加了数据报文处理调试的可视化特性。通过CPU组包发包,并通过发包的时候在芯片之间进行交互的消息头中增加标志位,各芯片通过捕获该标志位,触发存储相应的处理信息,从而实现跨芯片处理的报文调试。然而,该跨芯片处理的报文调试的方式存在如下缺陷:
该方式只针对各芯片入方向处理引擎(Ingress Pipe)的处理流程,也就是说,该方式无法定位数据报文在流量管理器(Traffic Manager)和出方向处理引擎(EgressPipe)中转发处理过程出现的问题;
该方式是通过CPU发包去触发跨芯片处理的报文调试,也就是说,通过软件触发跨芯片处理的报文调试,缺少芯片硬件支持的在线调试特性;没有针对数据报文跨芯片时,基于芯片硬件实现的调试功能。
基于此,本发明实施例提供的方案,在待调试数据报文的传输路径中上一个芯片对待调试数据报文进行调试后,通过将所述上一个芯片的第一调试使能信号配置在传输消息的消息头中,并将所述传输消息发送给所述传输路径中当前芯片,使得传输路径中上一个芯片能够将待调试数据报文通知到传输路径中当前芯片。所述当前芯片通过提取接收到的传输消息的消息头中第一调试使能信号,从而能够明确所述待调试数据报文,并对所述待调试数据报文进行调试,进而能够实现数据报文跨芯片的转发处理的在线调试,准确定位各芯片在转发数据报文的过程中所出现的问题。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。应当理解,此处所描述的具体实施例仅仅用于解释本发明,并不用于限定本发明。
图3为本发明调试方法实施例一的实现流程示意框图,参照图3所示,本实施例的调试方法包括以下步骤:
步骤101,从接收到的传输消息的消息头中提取第一调试使能信号;所述传输消息为待调试数据报文的传输路径中上一芯片发送的消息;其中,所述待调试数据报文在所述上一芯片调试完成后配置在所述传输消息的消息体中,所述第一调试使能信号在所述上一芯片调试完成后配置在所述传输消息的消息头中;
本实施例的调试方法主要应用在包含有多个芯片的系统形态的设备中,比如堆栈式系统形态的设备以及机框式系统形态的设备。这些系统形态的设备中包含有多个交换芯片,因此,存在数据报文跨芯片的转发处理行为。如果一个数据报文出现意想不到的丢弃行为,通过本发明调试方法就能够定位数据报文具体丢在哪个芯片上,且知道数据报文在芯片上进行处理时丢弃的原因,以及能够定位数据报文处理过程中芯片的异常位置。
由于所述芯片主要是对数据报文进行转发,因此,所述传输路径也可以称之为转发路径。相应地,在数据报文进行跨芯片的转发处理时,转发路径上可以包括两个芯片,也可以包括三个芯片,亦或是更多的芯片协调进行数据报文的转发处理。以下实施例中,为简单介绍本发明调试方案,转发路径上将以两个芯片为例进行详细说明。
具体地,图4为数据报文跨芯片转发处理的结构示意图,参照图4所示,在转发路径上包括两个芯片,分别为第一芯片和第二芯片,所述第二芯片通过中继端口(如图4所示的Trunk Port)与所述第一芯片连接。所述第一芯片和第二芯片上都包括有一条芯片处理Pipeline,每一芯片处理Pipeline上包括Ingress Pipe、Traffic Manager和Egress Pipe;同时,在Ingress Pipe和Egress Pipe上又包括多个模块,且除Ingress Pipe的解析模块和匹配寄存器(如图4所示的CAM)之外的其他模块都设置有用于存储待调试数据报文在芯片内的处理信息的可读寄存器。
以下基于图4,对本发明的方案进行详细说明。
这里,在转发路径中当前芯片即第二芯片从接收到的传输消息的消息头中提取第一调试使能信号之前,还需要配置所述转发路径中上一个芯片即第一芯片发送给所述第二芯片的传输消息;其中,所述传输消息的消息头中配置有所述第一调试使能信号,所述传输消息的消息体中配置有所述第一芯片传输的数据报文。
具体地,首先,所述第一芯片中解析模块对通过所述第一芯片的访问接口(如图4所示的Port)进入至所述第一芯片的数据报文进行解析,得到第一报文解析信息。所述第一报文解析信息可以包括数据报文的目的媒体访问控制(MAC,Media Access Control)地址即物理地址、源MAC地址、虚拟局域网标识、目的互联网协议(IP,Internet Protocol)地址、源IP地址、以及多协议标签交换(MPLS,Multi-Protocol Label Switch)标签等数据报文内容信息在内的所有可解析的数据报文头字段。
所述匹配寄存器中可以包括配置信息,该配置信息可以包括数据部分,该数据部分和第一报文解析信息的结构是相同的,从而可以通过与操作对所述第一报文解析信息与匹配寄存器中的配置信息进行匹配,得到第一匹配结果。
然后,根据所述第一匹配结果,设置相应的第一调试使能信号。所述第一匹配结果可以包括两种情况,第一种情况为匹配成功,第二种情况为匹配不成功;相应地,所述第一调试使能信号也可以包括两种情况,第一种情况为所述第一调试使能信号处于使能状态;第二种情况为所述第一调试使能信号处于不使能状态。
所述第一调试使能信号可以包括1和0两种状态;其中,1表示所述第一调试使能信号处于使能状态,表征需要对数据报文在第一芯片的调试过程中的处理信息进行存储;此时,所述数据报文即为待调试数据报文;0表示所述第一调试使能信号处于不使能状态,表征不需要对数据报文在第一芯片的调试过程中的处理信息进行存储。本实施例中,当第一匹配结果为匹配成功时,所述第一调试使能信号可以标记为1;而当第一匹配结果为匹配不成功时,所述第一调试使能信号可以标记为0。
所述第一调试使能信号跟随着数据报文进入第一芯片处理Pipeline上各模块。
另外,由于所述第一芯片在处理调试时,只锁定特定的数据报文;也就是说,如果待调试数据报文的第一调试使能信号已被置位,后续如果有与所述待调试数据报文相同的数据报文进入至所述第一芯片时,不对后续进入至所述第一芯片的相同数据报文的第一调试使能信号进行置位,直至待调试数据报文的处理调试完成。
因此,可以设置第一状态标志位来表示待调试数据报文在所述第一芯片内是否处在处理调试过程中,该第一状态标志位包括1和0两种状态;其中,1表示所述待调试数据报文在所述第一芯片内处在处理调试过程中,0表示所述待调试数据报文在所述第一芯片内已处理调试结束。本实施例中,所述第一状态标志位默认为0,当待调试数据报文的第一调试使能信号标记为1时,所述第一状态标志位随之置位为1;置位为1后存储至锁寄存器,直至所述待调试数据报文在所述第一芯片内的处理调试过程结束,并清除所述第一芯片内各模块的处理信息,所述第一状态标志位才恢复为0。
接着,所述第一芯片内各模块会检测所述第一调试使能信号,当所述第一调试使能信号为1时,触发所述第一芯片内各模块的寄存器存储所述待调试数据报文在各模块上的处理信息。
最后,在触发所述第一芯片内各模块的寄存器存储所述待调试数据报文在各模块上的处理信息后,所述第一芯片需要将所述待调试数据报文通过Trunk Port发送给所述第二芯片,同时还需要将所述待调试数据报文的第一调试使能信号发送给所述第二芯片,供所述第二芯片识别需要调试的数据报文。
由于芯片和芯片往往是通过消息头来传递交互消息,并且无论是堆栈式系统形态的设备还是机框式系统形态的设备,在进行数据报文跨芯片转发处理时,都是通过该消息头来实现信息交互。因此,可通过该消息头来承载待调试数据报文的第一调试使能信号,从而将需要调试的数据报文通知转发路径上的各芯片,进而使得各芯片能够针对相应的数据报文触发调试功能。
具体地,在所述第一芯片处理Pipeline的最后,配置所述第一芯片发送给所述第二芯片的传输消息;其中,所述传输消息的消息头中配置有所述第一调试使能信号,所述传输消息的消息体中配置有所述第一芯片已调试完成的待调试数据报文。
所述Trunk Port为所述第二芯片的物理端口,所述第二芯片通过所述物理端口与所述第一芯片连接。所述第二芯片可能包括多个Trunk Port,并且也可能包括多个Port,这些端口可以同时接收不同的数据报文,因此,所述第二芯片相对于不同数据报文,可能同时扮演着发起调试的芯片和转发路径上的芯片这两个角色。例如,对于在Port中接收到的数据报文A,经过与匹配寄存器的配置信息进行匹配且匹配成功后,所述第二芯片相对于数据报文A扮演着发起调试的芯片角色;对于从Trunk Port1中接收到的数据报文B,提取的传输消息的消息头中调试使能信号为1,所述第二芯片相对于数据报文B扮演着第一条转发路径上的芯片角色;对于从Trunk Port2中接收到的数据报文C,提取的传输消息的消息头中调试使能信号为1,所述第二芯片相对于数据报文C扮演着第二条转发路径上的芯片角色。
此时,如果所述第二芯片同时对数据报文A、数据报文B和数据报文C进行调试,会使得所述第二芯片的调试失败。因此,所述第二芯片可以设置一个调试端口,并且为了实现数据报文跨芯片转发处理的调试,所述调试端口为Trunk Port。所述第一芯片虽然对各端口的传输消息进行接收,但是只可能对所述调试端口接收到的传输消息中待调试数据报文进行调试。因此,所述调试端口可以作为所述第二芯片调试数据报文的匹配条件;具体地,判断接收所述传输消息的端口是否为预设端口(例如,所述预设端口可以为Trunk Port1);当接收所述传输消息的端口为预设端口时,才会触发所述第二芯片的调试动作。
步骤102,若所述第一调试使能信号处于使能状态,对所述待调试数据报文进行调试,以获得调试结果。
这里,所述第二芯片可以将所述第一调试使能信号和接收所述传输消息的端口作为匹配条件,所述第二芯片的匹配寄存器将第一调试使能信号和接收所述传输消息的端口与预设的配置信息进行匹配,得到第二匹配结果。例如,若所述第一调试使能信号处于使能状态,且接收所述传输消息的端口为预设端口,此时,第二匹配结果为匹配成功;否则,第二匹配结果为匹配失败。
当所述第二匹配结果为匹配成功时,所述第二芯片将第二调试使能信号配置为使能状态;相应地,当所述第二匹配结果为匹配失败时,所述第二芯片将第二调试使能信号配置为不使能状态;所述第二调试使能信号用于在配置为使能状态时,触发对所述待调试数据报文进行调试。例如,当所述第二调试使能信号为1时,所述第二芯片将待调试数据报文在调试过程中所产生的处理信息进行存储;当所述第二调试使能信号为0时,所述第二芯片不对数据报文进行调试。
进一步地,若待调试数据报文的转发路径上包括至少三个芯片,所述第二调试使能信号还用于在当前芯片对所述待调试数据报文调试完成后,指示所述传输路径中下一芯片对所述待调试数据报文进行调试。例如,当待调试数据报文的转发路径上包括三个芯片时,在第二芯片对所述待调试数据报文调试完成后,将所述第二调试使能信号配置在传输消息的消息头中,以将所述第二调试使能信号发送给第三芯片。从而将需要调试的数据报文通知到第三芯片,进而实现数据报文跨芯片的转发处理的在线调试,准确定位各芯片在转发数据报文的过程中所出现的问题。
应当说明的是,在实际应用中,为了节省内存空间,所述第一调试使能信号也可以触发所述第二芯片对所述待调试数据报文进行调试;相应地,所述第二调试使能信号可以用所述第一调试使能信号替代。具体地,若所述第二匹配结果为匹配成功,所述第一调试使能信号跟随着待调试数据报文进入至第二芯片处理Pipeline上各模块。相应地,所述第二芯片处理Pipeline上各模块根据所述第一调试使能信号,将待调试数据报文的处理信息存储至各模块的可读寄存器中;若所述第二匹配结果为匹配失败,则将所述第一调试使能信号清零。
在一实施例中,还可以设置第二状态标志位来表示待调试数据报文在所述第二芯片内是否处在处理调试过程中,该第二状态标志位包括1和0两种状态;其中,1表示所述待调试数据报文在所述第二芯片内处在处理调试过程中,0表示所述待调试数据报文在所述第二芯片内已处理调试结束。本实施例中,所述第二状态标志位默认为0,若所述第二匹配结果为匹配成功,所述第二状态标志位随之置位为1;置位为1后存储至锁寄存器,直至所述待调试数据报文在所述第二芯片内的处理调试过程结束,并清除所述第二芯片内各模块的处理信息,所述第二状态标志位才恢复为0。
在所述待调试数据报文进行跨芯片转发处理的调试完成后,通过读取并分析所述第一芯片和第二芯片内各模块上的可读寄存器的处理信息,获得调试结果;从而可以实现数据报文跨芯片的转发处理的在线调试,并准确定位各芯片在转发数据报文的过程中所出现的问题。
为实现本发明实施例的方法,本发明实施例还提供了一种调试装置,用于实现上述调试方法的具体细节,达到相同的效果。
图5为本发明实施例调试装置组成结构示意图,参照图5所示,本实施例的调试装置包括:提取模块21和调试模块22;其中,
所述提取模块21,用于从接收到的传输消息的消息头中提取第一调试使能信号;所述传输消息为待调试数据报文的传输路径中上一芯片发送的消息;其中,所述待调试数据报文在所述上一芯片调试完成后配置在所述传输消息的消息体中,所述第一调试使能信号在所述上一芯片调试完成后配置在所述传输消息的消息头中;
所述调试模块22,用于若所述第一调试使能信号处于使能状态,对所述待调试数据报文进行调试,以获得调试结果。
可选地,所述装置还包括:
判断模块23,用于判断接收所述传输消息的端口是否为预设端口;当接收所述传输消息的端口为预设端口时,触发所述提取模块21。
可选地,所述装置还包括:
配置模块24,用于将第二调试使能信号配置为使能状态;所述第二调试使能信号用于在配置为使能状态时,触发所述调试模块22。
可选地,所述第二调试使能信号还用于在对所述待调试数据报文调试完成后,指示所述传输路径中下一芯片对所述待调试数据报文进行调试。
可选地,图6为图5所示装置中调试模块的细化组成结构示意图,参照图6所示,所述调试模块22包括:存储单元221和读取分析单元222;其中,
所述存储单元221,用于将所述待调试数据报文在调试过程中所产生的处理信息进行存储;
所述读取分析单元222,用于读取并分析所述处理信息,以获得调试结果。
在实际应用中,提取模块21、调试模块22、判断模块23、配置模块24、以及存储单元221和读取分析单元222均可由位于调试装置中的处理器结合通信接口实现。
上述实施例提供的调试装置在进行调试时,仅以上述各程序模块的划分进行举例说明,实际应用中,可以根据需要而将上述处理分配由不同的程序模块完成,即将装置的内部结构划分成不同的程序模块,以完成以上描述的全部或者部分处理。另外,上述实施例提供的调试装置与调试方法实施例属于同一构思,其具体实现过程详见方法实施例,这里不再赘述。
为实现本发明实施例的方法,本发明实施例还提供了一种调试装置,用于实现上述调试方法的具体细节,达到相同的效果。
图7为本发明实施例调试装置硬件组成结构示意图,参照图7所示,本实施例的调试装置包括:处理器31、用于存储能够在处理器31上运行的计算机程序的存储器32、以及通信接口33;其中,
所述通信接口33,能够与外界进行通信;
所述处理器31用于运行所述计算机程序时,执行:
从接收到的传输消息的消息头中提取第一调试使能信号;所述传输消息为待调试数据报文的传输路径中上一芯片发送的消息;其中,所述待调试数据报文在所述上一芯片调试完成后配置在所述传输消息的消息体中,所述第一调试使能信号在所述上一芯片调试完成后配置在所述传输消息的消息头中;
若所述第一调试使能信号处于使能状态,对所述待调试数据报文进行调试,以获得调试结果。
可选地,所述处理器31用于运行所述计算机程序时,执行:
从接收到的传输消息的消息头中提取第一调试使能信号之前,判断接收所述传输消息的端口是否为预设端口;
当接收所述传输消息的端口为预设端口时,执行所述从接收到的传输消息的消息头中提取第一调试使能信号的步骤。
可选地,所述处理器31用于运行所述计算机程序时,执行:
对所述待调试数据报文进行调试之前,将第二调试使能信号配置为使能状态;所述第二调试使能信号用于在配置为使能状态时,触发对所述待调试数据报文进行调试。
可选地,所述第二调试使能信号还用于在对所述待调试数据报文调试完成后,指示所述传输路径中下一芯片对所述待调试数据报文进行调试。
可选地,所述处理器31用于运行所述计算机程序时,执行:
将所述待调试数据报文在调试过程中所产生的处理信息进行存储;
读取并分析所述处理信息,以获得调试结果。
本发明实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质存储有可执行程序,所述可执行程序被处理器31执行时实现以下步骤:
从接收到的传输消息的消息头中提取第一调试使能信号;所述传输消息为待调试数据报文的传输路径中上一芯片发送的消息;其中,所述待调试数据报文在所述上一芯片调试完成后配置在所述传输消息的消息体中,所述第一调试使能信号在所述上一芯片调试完成后配置在所述传输消息的消息头中;
若所述第一调试使能信号处于使能状态,对所述待调试数据报文进行调试,以获得调试结果。
可选地,所述可执行程序被处理器31执行时,以实现以下步骤:
判断接收所述传输消息的端口是否为预设端口;
当接收所述传输消息的端口为预设端口时,执行所述从接收到的传输消息的消息头中提取第一调试使能信号的步骤。
可选地,所述可执行程序被处理器31执行时,以实现以下步骤:
将第二调试使能信号配置为使能状态;所述第二调试使能信号用于在配置为使能状态时,触发对所述待调试数据报文进行调试。
可选地,所述第二调试使能信号还用于在对所述待调试数据报文调试完成后,指示所述传输路径中下一芯片对所述待调试数据报文进行调试。
可选地,所述可执行程序被处理器31执行时,以具体实现对所述待调试数据报文进行调试,以获得调试结果的步骤:
将所述待调试数据报文在调试过程中所产生的处理信息进行存储;
读取并分析所述处理信息,以获得调试结果。
以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。凡在本发明的精神和范围之内所作的任何修改、等同替换和改进等,均包含在本发明的保护范围之内。

Claims (12)

1.一种调试方法,其特征在于,所述方法包括:
从接收到的传输消息的消息头中提取第一调试使能信号;所述传输消息为待调试数据报文的传输路径中上一芯片发送的消息;其中,所述待调试数据报文在所述上一芯片调试完成后配置在所述传输消息的消息体中,所述第一调试使能信号在所述上一芯片调试完成后配置在所述传输消息的消息头中;
若所述第一调试使能信号处于使能状态,对所述待调试数据报文进行调试,以获得调试结果。
2.根据权利要求1所述的方法,其特征在于,所述从接收到的传输消息的消息头中提取第一调试使能信号之前,所述方法还包括:
判断接收所述传输消息的端口是否为预设端口;
当接收所述传输消息的端口为预设端口时,执行所述从接收到的传输消息的消息头中提取第一调试使能信号的步骤。
3.根据权利要求1所述的方法,其特征在于,所述对所述待调试数据报文进行调试之前,所述方法还包括:
将第二调试使能信号配置为使能状态;所述第二调试使能信号用于在配置为使能状态时,触发对所述待调试数据报文进行调试。
4.根据权利要求3所述的方法,其特征在于,所述第二调试使能信号还用于在对所述待调试数据报文调试完成后,指示所述传输路径中下一芯片对所述待调试数据报文进行调试。
5.根据权利要求1所述的方法,其特征在于,所述对所述待调试数据报文进行调试,以获得调试结果,包括:
将所述待调试数据报文在调试过程中所产生的处理信息进行存储;
读取并分析所述处理信息,以获得调试结果。
6.一种调试装置,其特征在于,所述装置包括:提取模块和调试模块;其中,
所述提取模块,用于从接收到的传输消息的消息头中提取第一调试使能信号;所述传输消息为待调试数据报文的传输路径中上一芯片发送的消息;其中,所述待调试数据报文在所述上一芯片调试完成后配置在所述传输消息的消息体中,所述第一调试使能信号在所述上一芯片调试完成后配置在所述传输消息的消息头中;
所述调试模块,用于若所述第一调试使能信号处于使能状态,对所述待调试数据报文进行调试,以获得调试结果。
7.根据权利要求6所述的装置,其特征在于,所述装置还包括:
判断模块,用于判断接收所述传输消息的端口是否为预设端口;当接收所述传输消息的端口为预设端口时,触发所述提取模块。
8.根据权利要求6所述的装置,其特征在于,所述装置还包括:
配置模块,用于将第二调试使能信号配置为使能状态;所述第二调试使能信号用于在配置为使能状态时,触发所述调试模块。
9.根据权利要求8所述的装置,其特征在于,所述第二调试使能信号还用于在对所述待调试数据报文调试完成后,指示所述传输路径中下一芯片对所述待调试数据报文进行调试。
10.根据权利要求6所述的装置,其特征在于,所述调试模块包括:存储单元和读取分析单元;其中,
所述存储单元,用于将所述待调试数据报文在调试过程中所产生的处理信息进行存储;
所述读取分析单元,用于读取并分析所述处理信息,以获得调试结果。
11.一种调试装置,其特征在于,所述装置包括:处理器、以及用于存储能够在处理器上运行的计算机程序的存储器;其中,
所述处理器,用于运行所述计算机程序时,执行权利要求1至5任一项所述方法的步骤。
12.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机可执行指令,所述计算机可执行指令的计算机程序被处理器执行时实现权利要求1至5任一项所述的调试方法。
CN201710952210.4A 2017-10-13 2017-10-13 一种调试方法及装置、以及计算机可读存储介质 Active CN107612848B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710952210.4A CN107612848B (zh) 2017-10-13 2017-10-13 一种调试方法及装置、以及计算机可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710952210.4A CN107612848B (zh) 2017-10-13 2017-10-13 一种调试方法及装置、以及计算机可读存储介质

Publications (2)

Publication Number Publication Date
CN107612848A true CN107612848A (zh) 2018-01-19
CN107612848B CN107612848B (zh) 2021-04-09

Family

ID=61077609

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710952210.4A Active CN107612848B (zh) 2017-10-13 2017-10-13 一种调试方法及装置、以及计算机可读存储介质

Country Status (1)

Country Link
CN (1) CN107612848B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111880507A (zh) * 2020-05-25 2020-11-03 南方电网科学研究院有限责任公司 一种交流故障穿越特性在线调试方法、装置及存储介质
CN111897249A (zh) * 2020-05-25 2020-11-06 南方电网科学研究院有限责任公司 一种直流控制系统参数在线调试方法、装置及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104158716A (zh) * 2013-05-13 2014-11-19 中兴通讯股份有限公司 报文的处理方法和级联芯片
CN104506463A (zh) * 2015-01-04 2015-04-08 盛科网络(苏州)有限公司 提供交换机报文芯片在线流程调试信息的方法及装置
US20170249146A1 (en) * 2016-02-29 2017-08-31 Qualcomm Incorporated Bandwidth reduction for instruction tracing

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104158716A (zh) * 2013-05-13 2014-11-19 中兴通讯股份有限公司 报文的处理方法和级联芯片
CN104506463A (zh) * 2015-01-04 2015-04-08 盛科网络(苏州)有限公司 提供交换机报文芯片在线流程调试信息的方法及装置
US20170249146A1 (en) * 2016-02-29 2017-08-31 Qualcomm Incorporated Bandwidth reduction for instruction tracing

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111880507A (zh) * 2020-05-25 2020-11-03 南方电网科学研究院有限责任公司 一种交流故障穿越特性在线调试方法、装置及存储介质
CN111897249A (zh) * 2020-05-25 2020-11-06 南方电网科学研究院有限责任公司 一种直流控制系统参数在线调试方法、装置及存储介质
CN111880507B (zh) * 2020-05-25 2021-07-30 南方电网科学研究院有限责任公司 一种交流故障穿越特性在线调试方法、装置及存储介质
CN111897249B (zh) * 2020-05-25 2021-09-03 南方电网科学研究院有限责任公司 一种直流控制系统参数在线调试方法、装置及存储介质

Also Published As

Publication number Publication date
CN107612848B (zh) 2021-04-09

Similar Documents

Publication Publication Date Title
US9306819B2 (en) Controller driven OAM for split architecture network
US9929924B2 (en) SDN controller logic-inference network troubleshooter (SDN-LINT) tool
US10999129B2 (en) Fault detection method, apparatus, and system in NFV system
US9699064B2 (en) Method and an apparatus for network state re-construction in software defined networking
US10404605B2 (en) Packet processing method, device and computer storage medium
US9680720B1 (en) Operations, administration, and maintenance (OAM) engine
US20130010605A1 (en) Generic Monitoring Packet Handling Mechanism for OpenFlow 1.1
US10778545B2 (en) Network verification system
CN109005082A (zh) 一种利用crc校验字段捕获以太网报文的方法及装置
EP4025967A1 (en) Method for debugging the parser in programmable routers
CN107612848A (zh) 一种调试方法及装置、以及计算机可读存储介质
CN110971540B (zh) 一种数据信息的传输方法、装置、交换机及控制器
EP3767900A1 (en) Method for discovering forwarding path, and related device thereof
CN102263700B (zh) 一种报文收发方法、装置和系统
CN111478821B (zh) 一种网络性能测试方法和系统
CN103532763B (zh) 一种故障定位方法及装置
CN114765633A (zh) 基于列车实时以太网协议的网络报文解析方法及装置
CN108111327B (zh) 网络操作管理维护方法和装置
CN106529226B (zh) 数据跟踪方法和装置
US20240007548A1 (en) Parsing using null header node
CN117478458A (zh) 一种报文处理方法、装置及网络设备
WO2023104292A1 (en) System and method for accurate traffic monitoring on multi-pipeline switches
Student et al. Real-Time Monitoring of the QUIC Protocol

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: Unit 13 / 16, 4th floor, building B, Xinghan 5, Suzhou Industrial Park, Suzhou, Jiangsu 215021

Patentee after: Suzhou Shengke Communication Co.,Ltd.

Address before: Unit 13 / 16, 4th floor, building B, Xinghan 5, Suzhou Industrial Park, Suzhou, Jiangsu 215021

Patentee before: CENTEC NETWORKS (SU ZHOU) Co.,Ltd.