CN104158716A - 报文的处理方法和级联芯片 - Google Patents
报文的处理方法和级联芯片 Download PDFInfo
- Publication number
- CN104158716A CN104158716A CN201310176754.8A CN201310176754A CN104158716A CN 104158716 A CN104158716 A CN 104158716A CN 201310176754 A CN201310176754 A CN 201310176754A CN 104158716 A CN104158716 A CN 104158716A
- Authority
- CN
- China
- Prior art keywords
- chip
- message
- cascade
- processing
- identification information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012545 processing Methods 0.000 title claims abstract description 80
- 238000000034 method Methods 0.000 title claims abstract description 45
- 230000008569 process Effects 0.000 claims abstract description 16
- 238000007781 pre-processing Methods 0.000 claims description 11
- 230000005540 biological transmission Effects 0.000 claims description 9
- 238000005538 encapsulation Methods 0.000 claims description 5
- 230000002829 reductive effect Effects 0.000 abstract description 10
- 238000012827 research and development Methods 0.000 abstract description 10
- 238000005516 engineering process Methods 0.000 abstract description 8
- 238000011161 development Methods 0.000 description 14
- 230000018109 developmental process Effects 0.000 description 14
- 238000013461 design Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 238000003672 processing method Methods 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005111 flow chemistry technique Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 230000000670 limiting effect Effects 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 230000036961 partial effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/64—Hybrid switching systems
- H04L12/6418—Hybrid transport
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
本发明公开了一种报文的处理方法和级联芯片,其中,该方法包括:级联芯片中前端芯片对需要其后端的芯片进行业务处理的报文添加标识信息,并将已添加标识信息的报文发送给下一级联芯片;下一级联芯片根据标识信息对接收到的该报文进行处理。通过本发明,解决了相关技术中业务的不断增长导致处理芯片研发成本高的问题,降低了芯片研发的复杂度和研发成本。
Description
技术领域
本发明涉及通信领域,具体而言,涉及一种报文的处理方法和级联芯片。
背景技术
随着互联网技术的发展,因特网协议(Internet Protocol,简称为IP)网络的新的应用场景不断出现,各类新型业务被开发和部署,用户数目呈爆炸式增长,对带宽的需求越来越大。上述这些发展对网络设备的转发性能和业务功能提出了极高的要求。
在相关技术中对报文消息进行处理时,是将报文消息在一个具备处理多种业务功能能力的处理芯片上进行处理的。在转发性能不足或者新业务出现之后,必须对上述的处理芯片进行更新。由于需要向下兼容,升级后的处理芯片不仅要具备处理之前的处理芯片的所有业务功能的能力,还要能够支持新的业务功能。由于要对整个处理芯片进行重新设计,在增加新的业务的同时还要满足一定的转发性能,研发的成本必然较高,设计的复杂度也会提高;在研发完成后,处理芯片在应用时必须对整个处理芯片进行更新,进一步提高了更新处理芯片的成本。
并且,业务的需求总是在不断地增长的,新的业务也在不断的出现。在业务需求不足或每当有新业务出现时都要对整个处理芯片进行重新研发设计,并使用新设计的处理芯片替换旧的处理芯片,势必导致旧的处理芯片的实际使用期限大大缩短,造成浪费。此外,设计周期的延长也导致应用新业务的时间被延长了,从而制约了新业务的快速应用和发展。
针对相关技术中业务的不断增长导致处理芯片的研发成本高的问题,目前尚未提出有效的解决方案。
发明内容
本发明实施例提供了一种报文的处理方法和级联芯片,以至少解决相关技术中由于业务的不断增长导致处理芯片的研发成本高的问题。
根据本发明的一个方面,提供了一种报文的处理方法,包括:级联芯片中前端芯片对需要其后端的芯片进行业务处理的报文添加标识信息,并将已添加标识信息的报文发送给下一级联芯片;下一级联芯片根据标识信息对接收到的该报文进行处理。
优选地,前端芯片对需要其后端的芯片处理的报文添加标识信息包括:前端芯片对需要其后端的芯片处理的报文添加一个预处理报文头,其中,预处理报文头中包括标识信息。
优选地,预处理报文头中还包括以下至少之一:源端口信息、目的端口信息、转发域信息、出口封装信息。
优选地,下一级联芯片根据标识信息对接收到的该报文进行处理包括:下一级联芯片在确定接收到的报文中包括标识信息的情况下,对该报文进行业务处理,并将处理完毕的该报文转发;以及在确定接收到的报文中不包括标识信息的情况下,将该报文透传。
优选地,下一级联芯片对该报文进行业务处理包括:下一级联芯片根据该报文中源端口信息对该报文进行业务处理。
优选地,下一级联芯片将该报文透传包括:下一级联芯片对该报文不进行业务处理,只按照该报文中目的端口信息将该报文直接转发。
根据本发明的另一方面,提供了一种级联芯片,其中,级联芯片中的前端芯片包括:添加模块,用于对需要其后端的芯片进行业务处理的报文添加标识信息;以及发送模块,用于将已添加标识信息的报文发送给下一级联芯片;下一级联芯片包括:接收模块,用于接收报文;以及处理模块,用于根据接收到的报文中的标识信息对该报文进行处理。
优选地,级联芯片中的每个芯片具有级联接口属性,其中,级联接口属性用于确定该芯片前端和/或后端是否存在级联的其他芯片。
优选地,级联接口属性包括:入口级联标识和出口级联标识;或者,入口级联标识、入口级联标识的长度信息、出口级联标识以及出口级联标识的长度信息。
优选地,下一级联芯片中的处理模块包括:业务处理单元,用于在确定接收模块接收到的报文中包括标识信息的情况下,对该报文进行业务处理,并将处理完毕的该报文转发;以及透传单元,用于在确定接收模块接收到的报文中不包括标识信息的情况下,将该报文透传。
通过本发明,采用级联芯片中前端芯片对需要后端芯片进行业务处理的报文添加标识信息,并将已添加标识信息的报文发送给下一级联芯片;该下一级联芯片根据标识信息对接收到的该报文进行处理的方式,解决了业务的不断增长导致处理芯片的研发成本高的问题,降低了芯片研发的复杂度和研发成本。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的报文的处理方法的流程图;
图2是根据本发明实施例的级联芯片的结构框图;
图3是根据本发明优选实施例的级联芯片的结构框图;
图4是根据本发明优选实施例的芯片间级联的结构示意图;
图5是根据本发明优选实施例的芯片间级联协作的优选方法的流程图。
具体实施方式
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本发明。
还需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
本发明实施例提供了一种报文的处理方法,图1是根据本发明实施例的报文的处理方法的流程图,如图1所示,包括如下的步骤:
步骤S102,级联芯片中前端芯片对需要其后端的芯片进行业务处理的报文添加标识信息,并将已添加该标识信息的报文发送给下一级联芯片;
步骤S104,下一级联芯片根据该标识信息对接收到的该报文进行处理。
通过上述步骤,将报文中需要处理的不同的业务功能分别在级联芯片的相应的芯片中处理,使得对芯片进行研发或者更新时,只需要针对处理相应业务功能的芯片进行研发或者更新,解决了相关技术中业务的不断增长导致处理芯片的研发成本高的问题,相对于相关技术中需要对处理综合业务功能的整个芯片进行研发和更新,降低了研发过程中的复杂度,也减小了研发成本。
较优地,在步骤S102中,前端芯片可以对需要其后端的芯片处理的报文添加一个预处理报文头,其中,预处理报文头中包括上述标识信息。该预处理报文头可以是对报文原有的报文头的扩展,通过这种方式,提升了该方法的可操作性和兼容性。
较优地,预处理报文头中还可以包括以下至少之一:源端口信息、目的端口信息、转发域信息、出口封装信息。该方法简单实用、可操作性强。
在一个优选的实施例中,在步骤S104中,下一级联芯片在确定接收到的报文中包括上述需要其后端的芯片进行业务处理的报文的标识信息的情况下,对该报文进行业务处理,并将处理完毕的该报文转发;以及在确定接收到的报文中不包括所述标识信息的情况下,将该报文透传。对于已经处理完毕的报文,不需要再经过后端的芯片处理,则后端的芯片将该报文转发给下一出口。
在实施过程中,下一级芯片对报文是进行处理转发还是透传,都是依据标识信息。也就是说,透传与不透传的要求都由标识信息来指明。透传是指不需要下一级芯片处理而直接从指定端口将报文送出去,并非不携带标识信息就透传。下一级芯片收到的报文是否包括标识信息,可以由级联端口的属性决定。如果属性表明该端口过来的报文不携带标识信息,则芯片按照正常以太网处理。
例如,下一级联芯片在确定接收到的报文中包括上述需要其后端的芯片进行业务处理的报文的标识信息的情况下,可以根据该报文中源端口信息对该报文进行业务处理。下一级联芯片在确定接收到的报文中不包括该标识信息的情况下,对该报文不进行业务处理,只按照该报文中目的端口信息将该报文直接转发。这里的目的端口信息可以位于预处理报文头中。
本发明实施例还提供了一种级联芯片,该芯片可以用实现上述报文的处理方法。图2是根据本发明实施例的级联芯片的结构框图,如图2所示,该级联芯片包括前端芯片22和下一级联芯片24。其中,前端芯片22包括:添加模块222和发送模块224,添加模块222耦合至发送模块224,用于对需要其后端的芯片进行业务处理的报文添加标识信息,发送模块224耦合至下一级联芯片24,用于将已添加该标识信息的报文发送给下一级联芯片24;下一级联芯片24包括:接收模块242和处理模块244,接收模块242耦合至上述发送模块224,用于接收上述报文,处理模块244耦合至接收模块242,用于根据接收到的报文中的该标识信息对该报文进行处理。
通过前端芯片22和下一级联芯片24联合对业务处理的方式,将报文中需要处理的不同的业务功能分别在级联芯片的相应的芯片中处理,使得对芯片进行研发或者更新时,只需要针对处理相应业务功能的芯片进行研发或者更新,解决了相关技术中业务的不断增长导致处理芯片的研发成本高的问题,相对于相关技术中需要对处理综合业务功能的整个芯片进行研发和更新,降低了研发过程中的复杂度,也减小了研发成本。
在实施过程中,前端芯片22中的发送模块224可以根据发送端口的属性决定是否采用不同的封装(例如,是否要携带/剥离/替换上述标识信息),下一级联芯片24中的接收模块242也可以根据接收端口的属性决定是否按照该标识信息格式解析报文。
较优地,级联芯片中的每个芯片具有级联接口属性,其中,级联接口属性用于确定该芯片前端和/或后端是否存在级联的其他芯片。
较优地,级联接口属性包括:入口级联标识和出口级联标识;或者,入口级联标识、入口级联标识的长度信息、出口级联标识以及出口级联标识的长度信息。其中,通过级联接口属性中的入口级联标识的长度信息和出口级联标识的长度信息可以对不同长度的级联标识信息进行处理,提升了系统的灵活性。
图3是根据本发明优选实施例的级联芯片的结构框图,如图3所示,下一级联芯片中的处理模块244包括:业务处理单元2442,用于在确定接收模块242接收到的报文中包括上述标识信息的情况下,对该报文进行业务处理,并将处理完毕的该报文转发;以及透传单元2444,用于在确定接收模块242接收到的报文中不包括上述标识信息的情况下,将该报文透传。
需要说明的是,装置实施例中描述的信息处理装置对应于上述的方法实施例,其具体的实现过程在方法实施例中已经进行过详细说明,在此不再赘述。
下面将结合优选的实施例对其实现过程进行详细描述。
本优选实施例提供了一种芯片间级联协作的方法,用于级联的芯片系统中,图4是根据本发明优选实施例的芯片间级联的结构示意图,如图4所示,该系统中的芯片通过级联的方式进行连接,其中,m表示芯片1的收包端口数,n表示芯片1的发包端口数或芯片2的收包端口数,k表示芯片2的发包端口数。需要说明的是,图中仅示出了级联的多个芯片中的两个芯片级联的示意,并未示出前端芯片(即第一个级联的芯片)和末端芯片(即最后一个级联的芯片),其中芯片2称为芯片1的下一级联芯片,类似的,芯片1称为芯片2的上一级联芯片。
本优选实施例的技术方案包括如下步骤:
步骤1,定义一个报文头(相当于上述预处理报文头),此处称为preHeader,用于当前芯片通告信息给下一级联芯片。
优选地,preHeader中,包含bypass标记,用于指示下一级联芯片是否处理该报文。当前一级芯片将报文处理完毕,只需要当前芯片透传时,前一级芯片将bypass标记置位;当报文依然需要当前芯片进一步处理时,在前一级芯片中bypass标记需要清零。
优选地,preHeader中,包含源端口信息,此处缩写为srcPort。源端口可以根据业务需要,设置为前端芯片的入接口号,也可以根据业务需要设置为经过映射转换后的接口号。
优选地,preHeader中,包含出接口信息,此处缩写为destPort。当报文处理完毕,不需要其后端的芯片进一步处理时,前端芯片需要将报文的最终出接口号填入destPort。
优选地,preHeader中,可以根据需要,携带其他信息,如转发域信息、出口封装信息等。
步骤2,通过配置(或者自动识别)属性,芯片接口感知自身在整个处理流程中的位置,以识别所接受报文的和所发送的报文类型是否带有preHeader。例如,为芯片的接口增加in_preHeade属性和out_preHeader属性。当芯片位置不为前端芯片时,可根据业务需求开启相应接口的in_preHeader属性。当芯片出口进一步连接芯片时,可根据业务需要开启out_preHeader属性。
优选地,如果各级芯片的preHeader长度不一致,可以在接口属性中增加in_preHeader_size和out_preHeader_size属性,分别对应收到的preHeader长度和发出的preHeader长度。该方法可以进一步提高芯片的灵活性,便于兼容和升级。
优选地,入接口和出接口的preHeader属性,可以扩展至芯片全局属性。
步骤3,当芯片接收到报文时,根据入接口查询in_preHeader属性,如果in_preHeader属性开启,则认为报文携带preHeader,芯片进一步根据preHeader信息做下一步处理。当芯片处理完毕报文,将报文发出时,判断出接口的out_preHeader属性,如果out_preHeader属性开启,则在报文前端添加preHeader头,并填入相应信息,从接口发出。
优选地,芯片接收到报文时,根据收包接口查找in_preHeader属性。如果in_preHeader属性未开启,则认为报文为芯片默认处理格式报文,走默认流程处理。
优选地,芯片接收到报文时,根据收包接口查找in_preHeader属性。如果in_preHeader属性开启,则判断preHeader中bypass标记。如果bypass标记置位,则剥除preHeader,将报文直接转发至到达目的接口的出接口,目的接口由preHeader中的destPort指定;如果bypass标记未开启,则剥除preHeader,认为剩余的报文为默认处理格式报文,以preHeader中的srcPort为源端口信息,走默认处理流程。
优选地,芯片在将报文发送出出接口时,根据出接口号查找出接口out_preHeader属性,如果out_preHeader属性开启,则封装preHeader头。如果需要其后端的芯片进一步处理报文,则将bypass清零;否则,bypass置位,同时填入srcPort、destPort等交互信息。
通过上述优选实施例,级联的多块芯片可以共同组成一个报文处理系统,芯片间可以无障碍的协作,并且每块芯片只需要支持部分功能。这样,后续设计的芯片,也只需要提供新增业务功能或者替换不能满足业务需求的芯片即可,大大降低了设计难度和成本。同时,由于该方法使得芯片业务负担减轻,可以更加容易的提高转发性能。这种级联方法,使得设计报文处理系统时芯片的选型自由度加大,可以在原系统上增加新的芯片即可完成设备升级,能够进一步降低设备商的研发难度和开发成本,即满足业务灵活性需求,又能实现低成本和高性能目标。
根据上述优选实施例和优选实施方式,提供了一种芯片间级联协作的优选方法,图5是根据本发明优选实施例的芯片间级联协作的优选方法的流程图,如图5所述,所述方法包括如下步骤:
步骤S502,芯片接收到报文;
步骤S504,判断收包的接口是否为preHeaher模式,在判断为是的情况下执行步骤S406,否则执行步骤S510;
步骤S506,取preHeader头,设置源端口为preHeader中的srcPort,并将preHeader从报文中删除;
步骤S508,判断preHeader中的bypass标识是否为零,在判断为是的情况下执行步骤S510,否则执行步骤S512;
步骤S510,执行默认报文处理流程,之后执行步骤S514;
步骤S512,根据preHeader中的destPort(即出接口信息)查询出接口,之后执行步骤S514;
步骤S514,判断出接口是否为preHeader模式,在判断为是的情况下执行步骤S516,否则执行步骤S518;
步骤S516,添加preHeader,并根据处理结果设置preHeader头信息;
步骤S518,发送报文。
综上所述,根据本发明的上述实施例、优选实施例和优选方法,芯片可以多级级联,能够对系统功能进行裁剪,也保证了复杂业务与简单业务之间互不干涉,协调了功能的完备性、复杂性与性能、成本之间相互矛盾,解决了由于业务的不断增长导致处理芯片研发成本高的问题。
并且,上述实施例、优选实施例和优选方法中的实施例或者实施例的某些特征及其结合分别能够实现以下有益效果:
1.如果不开启preHeader属性,则与原芯片流程完全相同,有良好的兼容性。
2.通过芯片级联方法,芯片设计无需在一块芯片上实现所有业务功能,只需要将业务功能划分到不同的芯片上,降低了芯片设计的难度。
3.当新的业务出现时,只需将新功能在相关的新芯片上实现,有益于快速响应需求。
4.同一个转发系统,可以由多种芯片组合而成,增加了设备商的芯片选型余地。各个芯片之间的耦合关系小,可以按照需求增加或者减少芯片。在出现新业务时,无需更换所有芯片,只需要级联一块新的芯片即可以实现设备平滑升级,缩短了开发周期,降低了开发风险和成本。当应用场景不需要某些业务功能时,可以减去该业务芯片,降低了设备成本。
5.将业务分担到多块芯片,有益于提高芯片的转发性能。
6.当系统中主芯片可支持端口密度小时,可以通过在前端扩展大密度端口芯片进行有效扩展。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种报文的处理方法,其特征在于包括:
级联芯片中前端芯片对需要其后端的芯片进行业务处理的报文添加标识信息,并将已添加所述标识信息的报文发送给下一级联芯片;
所述下一级联芯片根据所述标识信息对接收到的该报文进行处理。
2.根据权利要求1所述的方法,其特征在于,所述前端芯片对需要其后端的芯片处理的报文添加所述标识信息包括:
所述前端芯片对需要其后端的芯片处理的报文添加一个预处理报文头,其中,所述预处理报文头中包括所述标识信息。
3.根据权利要求2所述的方法,其特征在于,所述预处理报文头中还包括以下至少之一:
源端口信息、目的端口信息、转发域信息、出口封装信息。
4.根据权利要求1所述的方法,其特征在于,所述下一级联芯片根据所述标识信息对接收到的该报文进行处理包括:
所述下一级联芯片在确定接收到的报文中包括所述标识信息的情况下,对该报文进行业务处理,并将处理完毕的该报文转发;以及在确定接收到的报文中不包括所述标识信息的情况下,将该报文透传。
5.根据权利要求4所述的方法,其特征在于,所述下一级联芯片对该报文进行业务处理包括:
所述下一级联芯片根据该报文中源端口信息对该报文进行业务处理。
6.根据权利要求4所述的方法,其特征在于,所述下一级联芯片将该报文透传包括:
所述下一级联芯片对该报文不进行业务处理,只按照该报文中目的端口信息将该报文直接转发。
7.一种级联芯片,其特征在于,
所述级联芯片中的前端芯片包括:添加模块,用于对需要其后端的芯片进行业务处理的报文添加标识信息;以及发送模块,用于将已添加所述标识信息的报文发送给下一级联芯片;
所述下一级联芯片包括:接收模块,用于接收所述报文;以及处理模块,用于根据接收到的所述报文中的所述标识信息对该报文进行处理。
8.根据权利要求7所述的级联芯片,其特征在于,
所述级联芯片中的每个芯片具有级联接口属性,其中,所述级联接口属性用于确定该芯片前端和/或后端是否存在级联的其他芯片。
9.根据权利要求8所述的级联芯片,其特征在于,所述级联接口属性包括:
入口级联标识和出口级联标识;或者,
入口级联标识、所述入口级联标识的长度信息、出口级联标识以及所述出口级联标识的长度信息。
10.根据权利要求7所述的级联芯片,其特征在于,所述下一级联芯片中的所述处理模块包括:
业务处理单元,用于在确定所述接收模块接收到的报文中包括所述标识信息的情况下,对该报文进行业务处理,并将处理完毕的该报文转发;以及
透传单元,用于在确定所述接收模块接收到的报文中不包括所述标识信息的情况下,将该报文透传。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310176754.8A CN104158716A (zh) | 2013-05-13 | 2013-05-13 | 报文的处理方法和级联芯片 |
PCT/CN2014/075494 WO2014183525A1 (zh) | 2013-05-13 | 2014-04-16 | 报文的处理方法和级联芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310176754.8A CN104158716A (zh) | 2013-05-13 | 2013-05-13 | 报文的处理方法和级联芯片 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104158716A true CN104158716A (zh) | 2014-11-19 |
Family
ID=51884125
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310176754.8A Pending CN104158716A (zh) | 2013-05-13 | 2013-05-13 | 报文的处理方法和级联芯片 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN104158716A (zh) |
WO (1) | WO2014183525A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107612848A (zh) * | 2017-10-13 | 2018-01-19 | 盛科网络(苏州)有限公司 | 一种调试方法及装置、以及计算机可读存储介质 |
CN109617767A (zh) * | 2019-02-22 | 2019-04-12 | 盛科网络(苏州)有限公司 | 一种在芯片中报文环回处理的实时调试方法及装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101237404A (zh) * | 2008-03-11 | 2008-08-06 | 华为技术有限公司 | 报文转发方法和装置 |
CN102281192A (zh) * | 2011-07-19 | 2011-12-14 | 中兴通讯股份有限公司 | 交换网络芯片的信元处理方法及装置 |
CN102624727A (zh) * | 2012-03-07 | 2012-08-01 | 福建星网锐捷网络有限公司 | 接口配置方法及装置、主控中央处理器及网络设备 |
CN102970105A (zh) * | 2012-11-09 | 2013-03-13 | 深圳市晟碟半导体有限公司 | 一种led芯片级联信号的传输方法及传输系统 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100397844C (zh) * | 2005-01-04 | 2008-06-25 | 华为技术有限公司 | 透传虚拟局域网数据的方法 |
CN102035668B (zh) * | 2009-09-29 | 2014-02-26 | 中兴通讯股份有限公司南京分公司 | 一种交换芯片管理方法和系统 |
CN102480652B (zh) * | 2010-11-29 | 2014-09-10 | 中兴通讯股份有限公司 | 映射业务流的方法和ont |
-
2013
- 2013-05-13 CN CN201310176754.8A patent/CN104158716A/zh active Pending
-
2014
- 2014-04-16 WO PCT/CN2014/075494 patent/WO2014183525A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101237404A (zh) * | 2008-03-11 | 2008-08-06 | 华为技术有限公司 | 报文转发方法和装置 |
CN102281192A (zh) * | 2011-07-19 | 2011-12-14 | 中兴通讯股份有限公司 | 交换网络芯片的信元处理方法及装置 |
CN102624727A (zh) * | 2012-03-07 | 2012-08-01 | 福建星网锐捷网络有限公司 | 接口配置方法及装置、主控中央处理器及网络设备 |
CN102970105A (zh) * | 2012-11-09 | 2013-03-13 | 深圳市晟碟半导体有限公司 | 一种led芯片级联信号的传输方法及传输系统 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107612848A (zh) * | 2017-10-13 | 2018-01-19 | 盛科网络(苏州)有限公司 | 一种调试方法及装置、以及计算机可读存储介质 |
CN107612848B (zh) * | 2017-10-13 | 2021-04-09 | 盛科网络(苏州)有限公司 | 一种调试方法及装置、以及计算机可读存储介质 |
CN109617767A (zh) * | 2019-02-22 | 2019-04-12 | 盛科网络(苏州)有限公司 | 一种在芯片中报文环回处理的实时调试方法及装置 |
CN109617767B (zh) * | 2019-02-22 | 2022-09-23 | 苏州盛科通信股份有限公司 | 一种在芯片中报文环回处理的实时调试方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2014183525A1 (zh) | 2014-11-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111050361B (zh) | 一种报文传送方法、装置及系统 | |
EP2509344B1 (en) | Method for transmitting and receiving multimedia information and terminal thereof | |
CN111565113B (zh) | 用于sdn控制器的灵活以太网网络拓扑抽象方法及系统 | |
CN113132229B (zh) | 段标识的确定方法和设备 | |
CN110730478B (zh) | 切片关联方法、装置、端到端切片编排器及存储介质 | |
CN105684382A (zh) | 报文的控制方法、交换机及控制器 | |
CN104067581B (zh) | 多网关装置、复用线路通信系统以及复用线路通信方法 | |
EP4044529A1 (en) | Detnet data packet processing method and apparatus | |
EP4131870A1 (en) | Service processing method and apparatus, and device and storage medium | |
CN111294235A (zh) | 数据处理方法、装置、网关及可读存储介质 | |
CN115002016B (zh) | 报文处理系统、方法、设备和存储介质 | |
CN106888078A (zh) | 前传网络的数据传输方法及装置 | |
CN114640557A (zh) | 网关以及云网络系统 | |
CN104283916B (zh) | 一种应用于hfc网络的数据报文传输方法及装置 | |
CN104158716A (zh) | 报文的处理方法和级联芯片 | |
CN107567065B (zh) | 基于无线自组织网络的数据透明传输方法和系统 | |
CN102263700A (zh) | 一种报文收发方法、装置和系统 | |
CN117082054A (zh) | 一种数据传输方法、装置、系统和介质 | |
CN115695523B (zh) | 一种数据传输控制方法、装置、电子设备及存储介质 | |
CN114980359B (zh) | 数据转发方法、装置、设备、系统及存储介质 | |
CN116418865A (zh) | 网络数据的控制方法、装置和存储介质及电子设备 | |
CN109728874B (zh) | 一种比特块处理方法及节点 | |
CN103401789A (zh) | 一种lsp报文的传输方法和设备 | |
CN103269319A (zh) | 一种数据传输方法、设备及系统 | |
CN117478591A (zh) | 一种报文处理方法、网络设备及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20141119 |
|
RJ01 | Rejection of invention patent application after publication |