CN107544189A - 一种阵列基板、显示面板和显示装置 - Google Patents

一种阵列基板、显示面板和显示装置 Download PDF

Info

Publication number
CN107544189A
CN107544189A CN201710986156.5A CN201710986156A CN107544189A CN 107544189 A CN107544189 A CN 107544189A CN 201710986156 A CN201710986156 A CN 201710986156A CN 107544189 A CN107544189 A CN 107544189A
Authority
CN
China
Prior art keywords
data wire
data
load
array base
base palte
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710986156.5A
Other languages
English (en)
Other versions
CN107544189B (zh
Inventor
翟应腾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Tianma Microelectronics Co Ltd
Original Assignee
Shanghai Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Tianma Microelectronics Co Ltd filed Critical Shanghai Tianma Microelectronics Co Ltd
Priority to CN201710986156.5A priority Critical patent/CN107544189B/zh
Publication of CN107544189A publication Critical patent/CN107544189A/zh
Application granted granted Critical
Publication of CN107544189B publication Critical patent/CN107544189B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明实施例提供一种阵列基板、显示面板和显示装置,该阵列基板包括多条数据线,第一部分的线长度相等的数据线属于同一数据线组,每条数据线的第二部分包括负载调节部分,每条数据线的负载调节部分的负载结构包括第一结构、第二结构和第三结构中的一种,至少一条数据线的负载结构与其余数据线的负载结构不同,通过上述设计,使任意两条数据线对应的负载的差距减小,使得显示面板在显示图像时,该任意两条数据线对应的区域显示的图像均匀性的差别较小,使得显示面板显示的图像受到的影响较小,从而提高显示面板的显示效果。

Description

一种阵列基板、显示面板和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板、显示面板和显示装置。
背景技术
在显示面板中,当不同的数据线对应的负载不相同时,在显示面板显示图像时,会使显示的图像受到影响,例如,在异形显示面板中,各条数据线对应的负载可能会不同,当其中两条数据线对应的负载不相同时,在显示面板显示图像时,该两条数据线对应区域显示的图像的均匀性存在差别,从而使得显示的图像受到影响。
发明内容
本发明实施例提供一种阵列基板、显示面板和显示装置,用于解决现有技术中,在各条数据线对应的负载不相同时,不同区域显示的图像的均匀性存在差别,使显示的图像受到影响的问题。
第一方面,本发明实施例提供一种阵列基板,所述阵列基板包括显示区域和围绕所述显示区域的非显示区域;
所述阵列基板还包括:多条数据线,每条所述数据线均包括第一部分和第二部分,所述第一部分位于所述显示区域,所述第二部分位于所述非显示区域;
所述第二部分包括负载调节部分,所述每条数据线的负载调节部分的负载结构包括第一结构、第二结构和第三结构中的一种;
所述第一结构为多晶硅材料制成的走线,所述第二结构为金属材料制成的走线,所述第三结构为多晶硅材料制成的走线与金属电极板形成的负载电容;
至少一条数据线的负载结构与其余数据线的负载结构不同;
所述多条数据线包括多个数据线组,每个所述数据线组中包括至少一条所述数据线,同一所述数据线组中的所述数据线的第一部分的线长度相等,不同所述数据线组中的所述数据线的第一部分的线长度不相等。
第二方面,本发明实施例提供了一种显示面板,包括上述的阵列基板。
第三方面,本发明实施例提供了一种显示装置,包括上述的显示面板。
上述技术方案中的任一个技术方案具有如下有益效果:
在本发明实施例中,显示面板中包括多条数据线,多条数据线包括多个数据线组,每个数据线组中包括至少一条数据线,同一数据线组中的所述数据线的第一部分的线长度相等,不同数据线组中的数据线的第一部分的线长度不相等,每条数据线包括位于显示区域的第一部分和位于非显示区域的第二部分,并且第二部分包括负载调节部分,每条数据的负载调节部分包括第一结构、第二结构和第三结构中的一种,其中,第一结构为多晶硅材料制成的走线,第二结构为金属材料制成的走线,第三结构为多晶硅材料制成的走线与金属电极板形成的负载电容,并且,至少一条数据线的负载与其余数据线的负载结构不同。由于数据线的第一部分的线长度越长时,该数据线的第一部分的负载越大,为了使不同的数据线对应的负载基本相等,以改善显示面板的显示效果,在本发明实施例中,第一部分的线长度较长的数据线,其第二部分的负载调节部分可以对应负载较小的负载结构,第一部分的线长度较短的数据线,其第二部分的负载调节部分可以对应负载较大的负载结构,通过上述设计可以使任意两条数据线对应的负载的差距减小,使得显示面板在显示图像时,该任意两条数据线对应的区域显示的图像均匀性的差别较小,使得显示面板显示的图像受到的影响较小,从而提高显示面板的显示效果,同时,由于不同的负载结构对应的负载大小不同,当不同的数据线采用不同的负载结构时,例如,第一部分的线长度较长的数据线,其对应的负载结构可以为第二结构,第一部分线长度居中的数据线,其对应的负载结构可以为第一结构,第一部分线长度较短的数据线,其对应的负载结构可以为第三结构,通过上述设计可以使所有的数据线的第二部分的线长度都较短,有利于实现显示面板的窄边框化。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种阵列基板的俯视示意图;
图2为图1中虚线框内的一种放大示意图;
图3为本发明实施例提供的另一种阵列基板的俯视示意图;
图4为图1中虚线框内的另一种放大示意图;
图5为图1中虚线框内的另一种放大示意图;
图6为图1中虚线框内的另一种放大示意图;
图7为图2中沿AA’方向上的一种截面图;
图8为图1中虚线框内的另一种放大示意图;
图9为图8中沿BB’方向上的一种截面示意图;
图10为图8中沿CC’方向上的一种截面示意图;
图11为图8中沿DD’方向上的一种截面示意图;
图12为图8中沿BB’方向上的另一种截面示意图;
图13为本发明实施例提供一种显示面板的结构示意图;
图14为本发明实施例提供一种显示装置的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
需要注意的是,本发明实施例所描述的“上”、“下”、“左”、“右”等方位词是以附图所示的角度来进行描述的,不应理解为对本发明实施例的限定。此外在上下文中,还需要理解的是,当提到一个元件被形成在另一个元件“上”或“下”时,其不仅能够直接形成在另一个元件“上”或者“下”,也可以通过中间元件间接形成在另一元件“上”或者“下”。
需要说明的是,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
图1(仅示意了包括5条数据线的情况,且仅示意了该阵列基板为圆形的情况)为本发明实施例提供的一种阵列基板的俯视示意图,图2为图1中虚线框内的一种放大示意图,如图1和图2所示,阵列基板包括显示区域1和围绕显示区域1的非显示区域2;阵列基板还包括:多条数据线3,每条数据线3均包括第一部分31和第二部分32,第一部分31位于显示区域1,第二部分32位于非显示区域2;第二部分32包括负载调节部分4,每条数据线3的负载调节部分4的负载结构包括第一结构41、第二结构42和第三结构43中的一种;第一结构41为多晶硅材料制成的走线,第二结构42为金属材料制成的走线,第三结构43为多晶硅材料制成的走线432与金属电极板431形成的负载电容;至少一条数据线3的负载结构与其余数据线3的负载结构不同;多条数据线3包括多个数据线组,每个数据线组中包括至少一条数据线3,同一数据线组中的数据线3的第一部分31的线长度相等,不同数据线组中的数据线3的第一部分31的线长度不相等。
具体的,如图1和图2所示,阵列基板上包括:数据线301、数据线302、数据线303、数据线304和数据线305,数据线303的第一部分31的线长度最长,其自己为一数据线组,数据线302和数据线304的第一部分31的线长度相等,因此数据线302和数据线304为一数据线组,数据线301和数据线305的第一部分31的线长度相同,因此数据线301和数据线305为一数据线组,由于数据线303的第一部分31的线长度最长,因此其第一部分31对应的负载最大,数据线302和数据线304的第一部分31的线长度相对于数据线303来说短一些,但是相对数据线301和数据线305的第一部分31的线长度长一些,因此数据线302和数据线304的第一部分31对应的负载居中,数据线301和数据线305的第一部分31对应的负载最小,因此可以在数据线303的第二部分32的负载调节部分4设置的负载大小最小,在数据线302和数据线304的第二部分32的负载调节部分4设置的负载大小居中,在数据线301和数据线305的第二部分32的负载调节部分4设置的负载大小最大,通过上述设计可以使数据线301、数据线302、数据线303、数据线304和数据线305对应的负载差距减小,使得显示面板在显示图像时,该任意两条数据线对应的区域显示的图像均匀性的差别较小,使得显示面板显示的图像受到的影响较小,从而提高显示面板的显示效果。
示例性地,如图1和图2所示,对于具有相同形状的走线以及具有相同形状走线与电极板形成的电容器,由于在单位长度内,金属材料制成的走线的负载最小,多晶硅材料制成的走线的负载居中,多晶硅材料制成的走线432和金属电极板431形成的负载既包括走线负载又包括电容负载,因此其对应的负载最大,因此为了使数据线301、数据线302、数据线303、数据线304和数据线305对应的负载差距减小,且各数据线3的第二部分32的线长度不至于过长,可以在数据线303的第二部分32中设置由第二结构42构成的负载调节部分4,在数据线302和数据线304的第二部分32设置由第一结构41构成的负载调节部分4,在数据线301和数据线305的第二部分32设置由第三结构43构成的负载调节部分4,在将各数据线3设计成上述结构后,可以降低各数据线3对应的负载的差距,使得显示面板在显示图像时具有较好的显示效果,而如果各数据线均采用同一负载结构进行调节,比如采用的负载结构为单位长度具有的负载较小的负载结构,如金属材料形成的走线,则各数据线的第二部分的走线的线长度差异同各数据线的第一部分的线长度的差异具有一定的对应关系,且第二部分中线长度最长的走线与线长度最短的走线在线长度上具有较大差异,如各第二部分的负载结构的线长度之间的最大差值与各第一部分中线长度之间的最大差值相同,导致显示面板的边框较宽;又比如,采用的负载结构为单位长度具有的负载较大的负载结构,如走线与电极板形成的走线与电容器一体的负载结构,在调节具有较小负载差异的相邻数据线之间的负载差异时,其精确度较差,不利于实现显示效果的均一性。相比于不同线长的数据线采用同一负载结构的情况,不同线长的数据线3的第二部分32对应不同的负载结构,可以方便的调节不同数据线3对应的负载的大小,使得各数据线3对应的负载的差距减小,并且不会使各数据线3的第二部分32的线长度过长,即不会使各数据线3的第二部分32在其第二部分32延伸方向上的长度过长,从而有利于显示面板实现窄边框化。
需要注意的是,在本发明实施例中,还可以在数据线303的第二部分32设计由第二结构42构成的负载调节部分4,在数据线301、数据线302、数据线304和数据线305的第二部分32设计由第一结构41构成的负载调节部分4,其中,数据线301和数据线305的第一结构41构成的负载调节部分4的负载大于数据线302和数据线304的第一结构41构成的负载调节部分4的负载;或者,还可以在数据线303的第二部分32设计由第一结构41构成的负载调节部分4,在数据线301、数据线302、数据线304和数据线305的第二部分32设计由第三结构43构成的负载调节部分4,其中,数据线301和数据线305的第三结构43构成的负载调节部分4的负载大于数据线302和数据线304的第三结构43构成的负载调节部分4的负载;再或者,还可以在数据线303的第二部分32设计由第二结构41构成的负载调节部分4,在数据线301、数据线302、数据线304和数据线305的第二部分32设计由第三结构43构成的负载调节部分4,其中,数据线301和数据线305的第三结构43构成的负载调节部分4的负载大于数据线302和数据线304的第三结构43构成的负载调节部分4的负载,当然还包括其他的设置方式,在此不再一一赘述,但是采用不同负载结构来调节负载,使各条数据线对应的负载的差距减小的方式均属于本发明实施例的保护范围。
在本发明实施例中,负载包括走线构成的电阻负载和电容负载,例如,第一结构对应的负载包括多晶硅材料制成的走线构成的电阻负载,第二结构对应的负载包括金属材料制成的走线构成的电阻负载,第三结构既包括多晶硅材料制成的走线构成的电阻负载,还包括多晶硅材料制成的走线和金属电极板构成的电容负载,其中多晶硅材料制成的走线作为电容器的另一电极。需要说明的是,为了进一步细化负载结构在负载大小上的过渡,负载结构还可以包括金属材料制成的走线与金属电极板构成的走线与电容器一体结构,其中走线作为电容器的另一电极,对于单位长度的负载结构来说,此负载结构的负载大小可介于第一结构与第三结构之间。
可选地,如图1和图2所示,各条数据线3的负载大体相等。
具体的,如图1和图2所示,数据线301、数据线302、数据线303、数据线304和数据线305的负载均包括第一部分31对应的负载和第二部分32对应的负载,第二部分32对应的负载包括负载调节部分4对应的负载,各条数据线3的负载大体相等是指数据线301、数据线302、数据线303、数据线304和数据线305各自对应的第一部分31对应的负载和第二部分32对应的负载之和大体相等,当各条数据线3的负载大体相等时,可以使显示面板在显示图像时,任意两条数据线3对应的区域显示的图像均匀性基本相同,从而进一步减小显示面板显示图像时受到的影响,提高显示面板的显示效果。
图3(仅示意了包括5条数据线的情况,且仅示意了该阵列基板为六边形的情况)为本发明实施例提供的另一种阵列基板的俯视示意图,图3的设计方式与图1的设计方式相同,关于图3的设计方式可参考图1,在此不再详细赘述,需要注意的是,本发明实施例中的阵列基板还可以设计成其他形状,但是需要满足如图1所示的设计方式,阵列基板具体的形状在此不作具体限定。
可选地,图4为图1中虚线框内的另一种放大示意图,如图4所示,负载结构包括第一结构41和第二结构42,具有第一结构41的数据线3为第一数据线,具有第二结构42的数据线3为第二数据线,第一数据线的第一部分31长度小于第二数据线的第一部分31的长度。
具体的,如图1和图4所示,在单位长度下,第二结构42对应的负载小于第一结构41对应的负载,当负载结构包括第一结构41和第二结构42时,由于数据线303的第一部分31的线长度最长,因此,为了使数据线3的负载相等或大体相等,可以在数据线303的第二部分32的负载调节部分4中设置的负载结构为第二结构42,即数据线303为第一数据线,数据线301、数据线302、数据线304和数据线305的第二部分32的负载调节部分4中设置的负载结构为第一结构41,即数据线301、数据线302、数据线304和数据线305为第二数据线,其中,数据线302和数据线304的第一部分31的线长度相对于数据线301和数据线305的第一部分31线长度长些,因此,数据线302和数据线304的第二部分32的负载调节部分4中设置的第一结构41的负载要小于数据线301和数据线305的第二部分32的负载调节部分4中设置的第一结构41的负载,通过上述设计可以减小各数据线3之间的负载差距,使显示面板在显示图像时,任意两条数据线3对应的区域显示的图像均匀性差距减小,从而减小显示面板显示图像时受到的影响,提高显示面板的显示效果,并且,上述设计可以使各数据线3对应的负载的差距减小,并且不会使各数据线3的第二部分32过长,从而有利于显示面板实现窄边框化,同时,由于第一结构41为多晶硅材料制成的走线,因此第一结构41可以与薄膜晶体管中的有源层(由硅材料制成)采用一道工艺制成,第二结构42为金属材料制成的,因此第二结构42可以与第一部分31采用一道工艺制成,从而可以不增加显示面板的制作工艺数目,降低显示面板的工艺制作难度。
需要注意的是,如图1所示,第一数据线也可以包括数据线302、数据线303和数据线304,第二数据线包括数据线301和数据线305,其中,数据线302和数据线304的第二部分32的负载调节部分4设置的第二结构42对应的负载大于数据线303的第二部分32的负载调节部分4设置的第二结构42对应的负载。
可选地,图5为图1中虚线框内的另一种放大示意图,如图5所示,负载结构包括第一结构41和第三结构43,具有第一结构41的数据线3为第一数据线,具有第三结构43的数据线3为第三数据线,第三数据线的第一部分31长度小于第一数据线的第一部分31的长度。
具体的,如图1和图5所示,在单位长度下,第一结构41对应的负载小于第三结构43对应的负载,当负载结构包括第一结构41和第三结构43时,由于数据线303的第一部分31的线长度最长,因此,为了使数据线3的负载相等或大体相等,可以在数据线303的第二部分32的负载调节部分4中设置的负载结构为第一结构41,即数据线303为第一数据线,数据线301、数据线302、数据线304和数据线305的第二部分32的负载调节部分4中设置的负载结构为第三结构43,即数据线301、数据线302、数据线304和数据线305为第三数据线,其中,数据线302和数据线304的第一部分31的线长度相对于数据线301和数据线305的第一部分31线长度长些,因此,数据线302和数据线304的第二部分32的负载调节部分4中设置的第三结构43的负载要小于数据线301和数据线305的第二部分32的负载调节部分4中设置的第三结构43的负载,通过上述设计可以减小各数据线3之间的负载差距,使显示面板在显示图像时,任意两条数据线3对应的区域显示的图像均匀性差距减小,从而减小显示面板显示图像时受到的影响,提高显示面板的显示效果,并且,上述设计可以使各数据线3对应的负载的差距减小,并且不会使各数据线3的第二部分32过长,从而有利于显示面板实现窄边框化,同时,相对于第二结构42,第一结构41和第三结构43的负载较大,因此可以利用较短的走线长度就可以对数据线3的负载进行调节,使各数据线3的负载相等或大体相等,从而进一步有利于实现显示面板的窄边框化,并且由于第三结构43为多晶硅材料制成的走线432和金属电极板431构成的,因此多晶硅材料制成的走线432可以与薄膜晶体管中的有源层(由硅材料制成)采用一道工艺制成,金属电极板431可以与薄膜晶体管中的源漏金属层或栅极层采用一道工艺制成,第一结构41为多晶硅材料制成的,因此第一结构41可以与薄膜晶体管中的有源层采用一道工艺制成,从而可以不增加显示面板的制作工艺数目,降低显示面板的工艺制作难度。
需要注意的是,如图1所示,第一数据线也可以包括数据线302、数据线303和数据线304,第三数据线包括数据线301和数据线305,其中,数据线302和数据线304的第二部分32的负载调节部分4设置的第一结构41对应的负载大于数据线303的第二部分32的负载调节部分4设置的第一结构41对应的负载。
可选地,如图2所示,负载结构包括第一结构41、第二结构42和第三结构43,具有第一结构41的数据线3为第一数据线,具有第二结构42的数据线3为第二数据线,具有第三结构43的数据线3为第三数据线,第一数据线的第一部分31长度小于第二数据线的第一部分31的长度,并且,第三数据线的第一部分31长度小于第一数据线的第一部分31的长度。
具体的,如图1和图2所示,在单位长度下,第二结构42对应的负载小于第一结构41对应的负载,第一结构41对应的负载小于第三结构43对应的负载,当负载结构包括第一结构41、第二结构42和第三结构43时,由于数据线303的第一部分31的线长度最长,数据线302和数据线304的第一部分31的线长度居中,数据线301和数据线305的第一部分31的线长度最短,因此,为了使数据线3的负载相等或大体相等,可以在数据线303的第二部分32的负载调节部分4中设置的负载结构为第二结构42,即数据线303为第一数据线,可以在数据线302和数据线304的第二部分32的负载调节部分4中设置的负载结构为第一结构41,即数据线302和数据线304为第二数据线,可以在数据线301和数据线305的第二部分32的负载调节部分4中设置的负载结构为第三结构43,即数据线301和数据线305为第三数据线,通过上述设计可以减小各数据线3之间的负载差距,使显示面板在显示图像时,任意两条数据线3对应的区域显示的图像均匀性差距减小,从而减小显示面板显示图像时受到的影响,提高显示面板的显示效果,并且,上述设计可以使各数据线3对应的负载的差距减小,并且不会使各数据线3的第二部分32过长,从而有利于显示面板实现窄边框化,并且,由于不同的负载结构对应的负载大小不同,当不同的数据线采用不同的负载结构时,例如,第一部分的线长度较长的数据线,其对应的负载结构可以为第二结构,第一部分线长度居中的数据线,其对应的负载结构可以为第一结构,第一部分线长度较短的数据线,其对应的负载结构可以为第三结构,通过上述设计可以使所有的数据线的第二部分的线长度都较短,有利于实现显示面板的窄边框化,并且可以针对不同线长度的数据线的负载进行更加细化的调整,使显示面板的显示效果提升的更加明显。
可选地,如图1所示,同一数据线组中的数据线3采用相同的负载结构。
具体的,如图1所示,由于同一数据线组中的数据线3的第一部分31的线长度相同,因此,同一数据线组中的数据线3的第一部分31对应的负载相等,为了使同一数据线组中的数据线3对应的负载更容易相等,以及使数据线3的设计相对简单,可以使同一数据线组中的数据线3采用相同的负载结构,例如,数据线301和数据线305为同一数据线组,数据线301和数据线305的第二部分32采用的负载结构可以都为第三结构43。
可选地,图6(仅示意了数据线302、数据线303和数据线304采用第一结构的情况)为图1中虚线框内的另一种放大示意图,如图6所示,对于采用相同负载结构的不同数据线组,第一部分31的线长度最长的数据线3对应的数据线组中,负载调节部分4的走线呈直线形状;其他数据线组中的数据线3的负载调节部分4的走线均为蛇形走线结构,蛇形走线结构的弯折次数越多,负载调节部分对应的线长度越长,且其所在的数据线的第一部分的长度越短。
具体的,如图6所示,数据线303为一数据线组,数据线302和数据线304为另一数据线组,其中,数据线302和数据线304的第一部分31的线长度相同,数据线303的第一部分31的线长度大于数据线302和数据线304的第一部分31的线长度,且数据线302、数据线303和数据线304采用相同的负载结构,以都采用第一结构41为负载结构为例,由于数据线303的第一部分31的线长度大于数据线302和数据线304的第一部分31的线长度,因此,数据线303的第一部分31对应的负载大于数据线302和数据线304的第一部分31对应的负载,为了使数据线302、数据线303和数据线304对应的负载大体相等,数据线302和数据线304的第二部分32对应负载要大于数据线303的第二部分32对应的负载,因此,需要将数据线302和数据线304的第二部分32中的第一结构41的线长度设置成比数据线303的第二部分32中的第一结构41的线长度要长,并且为了有利于实现显示面板的窄边框化,可以将数据线303对应的第一结构41设置成直线形状,将数据线302和数据线304对应的第一结构41设置成蛇形走线结构,并且根据实际需要设置蛇形走线结构的弯折次数(可参考图4中的数据线301和数据线302,以及数据线304和数据线305),以使数据线302和数据线304对应负载与数据线303对应的负载大体相等,需要注意的是,随着负载结构中的走线的线长度越来越大,走线可以按照如下规律设置:走线的线长度越长,则走线的弯折次数越多,从而有利于实现窄边框化。
可选地,图7为图2中沿AA’方向上的一种截面图,如图2和图7所示,数据线3的第二部分32还包括两个走线部分,负载调节部分4与两个走线部分串联,且位于两个走线部分之间;对于负载结构为第三结构43的负载调节部分4,在垂直于阵列基板的方向上,多晶硅材料制成的走线432所在膜层、金属电极板431和数据线3所在膜层相互绝缘设置,多晶硅材料制成的走线432在阵列基板上的正投影位于其对应的金属电极板431在阵列基板上的正投影内,数据线3的第二部分32中的负载调节部分4的两端分别通过过孔51与两个走线部分电连接;对于负载结构为第一结构41的负载调节部分4,数据线3的第二部分32中的负载调节部分4的两端分别通过过孔与两个走线部分电连接;对于负载结构为第二结构42的负载调节部分4,数据线3的第二部分32中的负载调节部分4的两端分别与两个走线部分直接电连接。
具体的,如图2和图7所示,阵列基板还包括衬底基板5,数据线3的第二部分中的走线部分位于衬底基板5上,第一结构41的多晶硅材料制成的走线、第二结构42的金属材料制成的走线,第三结构43的多晶硅材料制成的走线432都位于数据线3远离衬底基板5的一侧,第三结构43的金属电极板431位于第三结构43的多晶硅材料制成的走线432远离衬底基板5的一侧,其中,数据线303在传输数据信号时,其传输路径为第二部分32的走线部分→第二结构42→第二部分32的走线部分→第一部分31,数据线304在传输数据信号时,其传输路径为第二部分32的走线部分→第一结构41→第二部分32的走线部分→第一部分31,数据线305在传输数据信号时,其传输路径为第二部分32的走线部分→第三结构43中的多晶硅材料制成的走线432→第二部分32的走线部分→第一部分31,由于数据线305的第二部分32有多晶硅材料制成的走线432和金属电极板431构成,且在垂直于阵列基板的方向上,多晶硅材料制成的走线432在阵列基板上的正投影位于其对应的金属电极板431在阵列基板上的正投影内,因此,在数据信号在流经第三结构43中的多晶硅材料制成的走线432时,多晶硅材料制成的走线432和金属电极板431可以形成负载电容,从而增大第三部分43的负载。
如图2和图7所示,在采用上述设计后,由于不同的材料构成的结构位于不同层,因此可以使第一结构41、第二结构42和第三结构43的工艺制作难度降低,并且由于上述设计可以降低各数据线3之间的负载差距,因此,显示面板在显示图像时,可以使任意两条数据线对应的区域显示的图像均匀性的差别降低,使得显示面板显示的图像受到的影响较小,从而提高显示面板的显示效果,同时,由于上述设计中,由于不同长度的数据线3采用不同的负载调节部分4,例如,第一部分31的线长度较长的数据线3,其对应的负载结构可以为第二结构42,第一部分31线长度居中的数据线3,其对应的负载结构可以为第一结构41,第一部分31线长度较短的数据线3,其对应的负载结构可以为第三结构43,通过上述设计可以使所有的数据线3的第二部分32的线长度都较短,因此,不会使各数据线3的第二部分32的线长度过长,从而有利于显示面板实现窄边框化。
可选地,图8为图1中虚线框内的另一种放大示意图,如图8所示,阵列基板还包括:多个薄膜晶体管6,多个薄膜晶体管6位于显示区域1,多条数据线3的第一部分31分别与对应的薄膜晶体管6电连接,薄膜晶体管6包括:栅极层61、有源层62、源极63和漏极64,如图9所示,图9为图8中沿BB’方向上的一种截面示意图,其中,对于负载结构为第三结构43的负载调节部分4,金属电极板431与栅极层61同层设置,且材料相同,多晶硅材料制成的走线432与有源层62同层设置,且材料相同,数据线3的第一部分31,以及第二部分32中的两个走线部分与源极63和漏极64同层设置,且材料相同。
具体的,如图8和图9所示,阵列基板还包括衬底基板5,薄膜晶体管6位于衬底基板5上,薄膜晶体管6包括位于衬底基板5上的有源层62、位于有源层62远离衬底基板一侧的栅极层61、位于栅极层61远离衬底基板一侧的源极63和漏极64,源极63和漏极64位于同一膜层,其中,有源层62和栅极层61之间设置有绝缘层,栅极层61和源极63、漏极64之间设置有绝缘层,源极63和漏极64分别通过贯穿该绝缘层的过孔与有源层62电连接。
如图8和图9所示,以液晶显示面板为例,薄膜晶体管6的源极63与数据线305的第一部分31的走线电连接,薄膜晶体管6的漏极54与像素电极(未示出)电连接,薄膜晶体管6的栅极层61与开关信号线(未示出)电连接,在开关信号线提供开关信号后,源极63和漏极64之间导通,可以为像素电极充电,使像素电极和公共电极(未示出)之间形成电场,驱动液晶显示面板中的液晶发生转动,从而使显示面板显示图像。需要说明的是,本发明实施例提供的阵列基板也可以用于有机发光显示面板中,本领域技术人员可以根据本发明实施例提供的阵列基板的描述,得出其在有机发光显示面板中的设置方式,在有机发光显示面板中的阵列基板的设置方式在此不再详细赘述。
如图8和图9所示,对于负载结构为第三结构43的负载调节部分4,金属电极板431与栅极层61同层设置,且材料相同,多晶硅材料制成的走线432与有源层62同层设置,且材料相同,数据线3的第一部分31,以及第二部分32中的两个走线部分与源极63和漏极64同层设置,且材料相同,在采用上述设计后,在形成金属电极板431时,可以与栅极层61采用一道工艺形成,在形成多晶硅材料制成的走线432时,可以与有源层62采用一道工艺形成,在形成数据线3的第一部分31,以及第二部分32中的两个走线部分时,可以与源极63、漏极64采用一道工艺形成,从而使显示面板的制作工艺相对简单,并且不会增加显示面板的厚度。
可选地,图10为图8中沿CC’方向上的一种截面示意图。如图1和图10所示,对于负载结构为第一结构41的负载调节部分4,多晶硅材料制成的走线与有源层62同层设置,且材料相同,数据线3的第一部分31,以及第二部分32中的两个走线部分与源极63和漏极64同层设置,且材料相同。
具体的,如图1和图10所示,数据线304的负载调节部分4为第一结构41,且多晶硅材料制成的走线与有源层62同层设置,且材料相同,由于有源层62也是由多晶硅材料制成的,因此第一结构41可以与有源层62采用一道工艺制成,并且,数据线3的第一部分31,以及第二部分32中的两个走线部分与源极63和漏极64同层设置,且材料相同,因此,数据线304的第一部分31,以及第二部分32中的两个走线部分与源极63、漏极64可以采用一道工艺制成,从而使显示面板的制作工艺相对简单,并且不会增加显示面板的厚度。
可选地,图11为图8中沿DD’方向上的一种截面示意图,如图1和图11所示,对于负载结构为第二结构42的负载调节部分4,数据线3的第一部分31和第二部分32与源极63和漏极64同层设置,且材料相同。
具体的,如图1和图11所示,数据线303的负载调节部分4为第二结构42,数据线303的第一部分31和第二部分32与源极63、漏极64同层设置,且材料相同,因此,数据线303的第一部分31和第二部分32与源极63、漏极64可以采用一道工艺制成,从而使显示面板的制作工艺相对简单,并且不会增加显示面板的厚度。
需要注意的是,在采用如图8至图11所示的设计后,可以降低数据线301、数据线302、数据线303、数据线304和数据线305之间的负载差距,使显示面板在显示图像时,任意两条数据线3对应的区域显示的图像均匀性差距减小,从而减小显示面板显示图像时受到的影响,提高显示面板的显示效果,并且,不会使各数据线3的第二部分32过长,从而有利于显示面板实现窄边框化。
可选地,图12为图8中沿BB’方向上的另一种截面示意图,如图1和图12所示,负载结构还包括第四结构44,第四结构44为薄膜晶体管6,薄膜晶体管6包括栅极层61、有源层62、源极63和漏极64;有源层62的材料为多晶硅,薄膜晶体管6的源极63和漏极64分别与走线部分电连接,栅极层61与固定电位7电连接,在该固定电位的控制下,该薄膜晶体管可保持常开状态,即该薄膜晶体管的源极63与漏极64之间一直保持导通状态,比如第四结构中的薄膜晶体管为P型薄膜晶体管,则为栅极层61提供的固定电位可为恒定低电位;负载结构采用第四结构44的数据线组中,数据线的第一部分31的线长度越短,其对应的第二部分32的薄膜晶体管6的有源层62的线长度越长。
具体的,如图1和图12所示,下面以作为第四结构44的薄膜晶体管6进行说明,数据线305和数据线301的第一部分31的线长度最短,以数据线305为例,由于数据线305的第一部分31的线长度最短,因此,需要给数据线305的第二部分32设置的负载部分的负载最大,当薄膜晶体管的栅极层61与固定电位7电连接后,源极63和漏极64时刻处于导通状态,数据线305中的数据信号在流经有源层62时,由于有源层62是由多晶硅材料制作的,因此,栅极层61和有源层62可以形成较大的负载,由于负载较大,因此,可以使数据线305的第二部分32对应的负载增大很多,进而降低数据线305与其他数据线组中的数据线3对应的负载的差距,从而提高显示面板显示图像时的效果,并且由于将薄膜晶体管6占据的面积较小,因此将薄膜晶体管6作为负载调节部分可以更有利于实现显示面板的窄边框化。
并且,当其他数据线组中的数据线3也采用如数据线305中的第四结构44作为负载结构时,由于有源层62的线长度越长,则栅极层61和有源层62构成的负载越大,为了使不同数据线3对应的负载大体相等,因此数据线3的第一部分31的线长度越短,其对应的第二部分32的薄膜晶体管6的有源层62的线长度越长,当采用上述设计后,可以使不同数据线3对应的负载大体相等,进而降低不同数据线3对应的负载差距,并且由于第四结构44为薄膜晶体管6,因此,不同的数据线3可以复用显示面板中原有的薄膜晶体管6作为第四结构44,进而不需要在显示面板中增加额外的负载结构,从而降低了显示面板的制作成本,并且使显示面板的制作工艺相对简单。
可选地,如图1和图12所示,对于采用第四结构44的不同数据线组,第一部分31的线长度最长的数据线3对应的数据线组中,薄膜晶体管6的有源层呈直线形状;其他数据线组中的薄膜晶体管6的有源层62均为蛇形走线结构,蛇形走线结构的弯折次数越多,有源层62的线长度越长,且其对应的数据线3的第一部分31的长度越短。
具体的,如图1和图12所示,在采用第四结构44的数据线中,由于第一部分31的线长度越短的数据线,其第二部分32需要增加的负载越大,以保证各数据线3对应的负载大体相等,并且为了使薄膜晶体管6大小符合显示面板的需要,对于第二部分32需要增加较少的负载的数据线3,薄膜晶体管6中的有源层62可以采用直线形状,对于第二部分32需要增加较多的负载的数据线3,薄膜晶体管6中的有源层62可以采用蛇形走线结构,例如,如图1所示,数据线303的第一部分31的线长度最长,因此数据线303的第二部分32中的有源层62可以采用直线形状,数据线302和数据线304的第二部分32的线长度居中,因此数据线302和数据线304的第二部分32中的有源层62可以采用蛇形走线结构,数据线301和数据线305的第二部分32的线长度最短,因此数据线301和数据线305的第二部分32中的有源层62可以采用蛇形走线结构,但是数据线301和数据线305对应的蛇形走线结构的弯折次数大于数据线302和数据线304对应的蛇形走线结构的弯折次数,通过上述设计,可以使各数据线3对应的负载大体相等,从而改善显示面板显示图像时的显示效果,并且有利于节省显示面板的制作成本。
可选地,如图12所示,在垂直于阵列基板的方向上,薄膜晶体管6的有源层62所在膜层、栅极层61所在膜层和数据线3所在膜层相互绝缘设置,薄膜晶体管6的源极63和漏极64与数据线3同层设置且材料相同,源极63和漏极64分别通过过孔与有源层62电连接。
示例性的,如图1和图12所示,以数据线305为例,薄膜晶体管6的有源层62所在膜层、栅极层61所在膜层和数据线3所在膜层相互绝缘设置可以保证薄膜晶体管6的正常工作,源极63和漏极64分别通过过孔与有源层62电连接,数据线305中的数据信号可以流经薄膜晶体管6,通过薄膜晶体管6调节数据线305的负载,薄膜晶体管6的源极63和漏极64与数据线305同层设置且材料相同,可以使源极63、漏极64和数据线305采用一道工艺制成,并且可以不增加显示面板的厚度。
可选地,如图2所示,对于负载结构为第三结构43的负载调节部分4和对于负载结构为第一结构41的负载调节部分4,多晶硅材料为重掺杂多晶硅。
具体的,当多晶硅材料为重掺杂多晶硅时,由于重掺杂多晶硅制成的走线的负载较大,因此可以降低需要增加较多负载的数据线3的第二部分32的线长度,有利于显示显示面板的窄边框化。
可选地,如图1所示,多条数据线3沿数据线3的第一部分31延伸方向对称排布,距离对称轴越远的数据线3的第一部分31的长度越短。
具体的,如图1所示,当显示面板为圆形时,为了使显示面板显示图像的面积足够大,需要使多条数据线3沿数据线3的第一部分31延伸方向对称排布,且距离对称轴越远的数据线3的第一部分31的长度越短,当采用上述设计后,显示区域1可以占据较多的面积,从而有利于实现显示面板的窄边框化。
图13为本发明实施例提供一种显示面板的结构示意图,如图13所示,该显示面板包括上述的阵列基板100,关于阵列基板100的原理,在上述有详细说明,在此不再详细赘述。
图14为本发明实施例提供一种显示装置的结构示意图,如图14所示,该显示装置包括上述的显示面板200,关于显示面板200的原理,在上述有详细说明,在此不再详细赘述。
需要说明的是,本发明实施例中所涉及的显示装置可以包括但不限于个人计算机(Personal Computer,PC)、个人数字助理(Personal Digital Assistant,PDA)、无线手持设备、平板电脑(Tablet Computer)、手机、MP3播放器、MP4播放器、智能手表、车载显示等。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (16)

1.一种阵列基板,其特征在于,所述阵列基板包括显示区域和围绕所述显示区域的非显示区域;
所述阵列基板还包括:多条数据线,每条所述数据线均包括第一部分和第二部分,所述第一部分位于所述显示区域,所述第二部分位于所述非显示区域;
所述第二部分包括负载调节部分,所述每条数据线的负载调节部分的负载结构包括第一结构、第二结构和第三结构中的一种;
所述第一结构为多晶硅材料制成的走线,所述第二结构为金属材料制成的走线,所述第三结构为多晶硅材料制成的走线与金属电极板形成的负载电容;
至少一条数据线的负载结构与其余数据线的负载结构不同;
所述多条数据线包括多个数据线组,每个所述数据线组中包括至少一条所述数据线,同一所述数据线组中的所述数据线的第一部分的线长度相等,不同所述数据线组中的所述数据线的第一部分的线长度不相等。
2.如权利要求1所述的阵列基板,其特征在于,
各条所述数据线的负载大体相等。
3.如权利要求1所述的阵列基板,其特征在于,
所述负载结构包括第一结构和第二结构,具有所述第一结构的所述数据线为第一数据线,具有所述第二结构的所述数据线为第二数据线,所述第一数据线的第一部分长度小于所述第二数据线的第一部分的长度。
4.如权利要求1所述的阵列基板,其特征在于,
所述负载结构包括第一结构和第三结构,具有所述第一结构的所述数据线为第一数据线,具有所述第三结构的所述数据线为第三数据线,所述第三数据线的第一部分长度小于所述第一数据线的第一部分的长度。
5.如权利要求1所述的阵列基板,其特征在于,
所述负载结构包括第一结构、第二结构和第三结构,具有所述第一结构的所述数据线为第一数据线,具有所述第二结构的所述数据线为第二数据线,具有所述第三结构的所述数据线为第三数据线,所述第一数据线的第一部分长度小于所述第二数据线的第一部分的长度,并且,所述第三数据线的第一部分长度小于所述第一数据线的第一部分的长度。
6.如权利要求1所述的阵列基板,其特征在于,
同一所述数据线组中的数据线采用相同的所述负载结构。
7.如权利要求6所述的阵列基板,其特征在于,
对于采用相同负载结构的不同数据线组,所述第一部分的线长度最长的数据线对应的数据线组中,所述负载调节部分的走线呈直线形状;其他所述数据线组中的所述数据线的负载调节部分的走线均为蛇形走线结构,蛇形走线结构的弯折次数越多,所述负载调节部分对应的线长度越长,且其所在的所述数据线的第一部分的长度越短。
8.如权利要求1所述的阵列基板,其特征在于,所述数据线的第二部分还包括两个走线部分,所述负载调节部分与两个所述走线部分串联,且位于两个所述走线部分之间;
对于负载结构为所述第三结构的所述负载调节部分,在垂直于所述阵列基板的方向上,所述多晶硅材料制成的走线所在膜层、所述金属电极板和所述数据线所在膜层相互绝缘设置,所述多晶硅材料制成的走线在所述阵列基板上的正投影位于其对应的金属电极板在所述阵列基板上的正投影内,所述数据线的第二部分中的所述负载调节部分的两端分别通过过孔与所述两个走线部分电连接;
对于负载结构为所述第一结构的所述负载调节部分,所述数据线的第二部分中的所述负载调节部分的两端分别通过过孔与所述两个走线部分电连接;
对于负载结构为所述第二结构的所述负载调节部分,所述数据线的第二部分中的所述负载调节部分的两端分别与所述两个走线部分直接电连接。
9.如权利要求8所述的阵列基板,其特征在于,所述阵列基板还包括:
多个薄膜晶体管,所述多个薄膜晶体管位于所述显示区域,所述多条数据线的第一部分分别与对应的薄膜晶体管电连接;
所述薄膜晶体管包括:栅极层、有源层、源极和漏极;
对于负载结构为所述第三结构的所述负载调节部分,所述金属电极板与所述栅极层同层设置,且材料相同,所述多晶硅材料制成的走线与所述有源层同层设置,且材料相同,所述数据线的第一部分,以及第二部分中的两个走线部分与所述源极和所述漏极同层设置,且材料相同;
对于负载结构为所述第一结构的所述负载调节部分,所述多晶硅材料制成的走线与所述有源层同层设置,且材料相同,所述数据线的第一部分,以及第二部分中的两个走线部分与所述源极和所述漏极同层设置,且材料相同;
对于负载结构为所述第二结构的所述负载调节部分,所述数据线的第一部分和第二部分与所述源极和所述漏极同层设置,且材料相同。
10.如权利要求8所述的阵列基板,其特征在于,所述负载结构还包括第四结构,所述第四结构为薄膜晶体管,所述薄膜晶体管包括栅极层、有源层、源极和漏极;所述有源层的材料为多晶硅,所述薄膜晶体管的源极和漏极分别与所述走线部分电连接,所述栅极层与固定电位电连接;所述负载结构采用所述第四结构的所述数据线组中,所述数据线的第一部分的线长度越短,其对应的第二部分的所述薄膜晶体管的有源层的线长度越长。
11.如权利要求10所述的阵列基板,其特征在于,
对于采用所述第四结构的不同数据线组,所述第一部分的线长度最长的数据线对应的数据线组中,所述薄膜晶体管的有源层呈直线形状;其他所述数据线组中的所述薄膜晶体管的有源层均为蛇形走线结构,蛇形走线结构的弯折次数越多,有源层的线长度越长,且其对应的所述数据线的第一部分的长度越短。
12.如权利要求10所述的阵列基板,其特征在于,在垂直于所述阵列基板的方向上,所述薄膜晶体管的有源层所在膜层、所述栅极层所在膜层和所述数据线所在膜层相互绝缘设置,所述薄膜晶体管的源极和漏极与所述数据线同层设置且材料相同,所述源极和漏极分别通过过孔与所述有源层电连接。
13.如权利要求1所述的阵列基板,其特征在于,对于负载结构为所述第三结构的所述负载调节部分和对于负载结构为所述第一结构的所述负载调节部分,所述多晶硅材料为重掺杂多晶硅。
14.如权利要求1所述的阵列基板,其特征在于,所述多条数据线沿所述数据线的第一部分延伸方向对称排布,距离对称轴越远的所述数据线的第一部分的长度越短。
15.一种显示面板,其特征在于,包括如权利要求1至14中任一项所述的阵列基板。
16.一种显示装置,其特征在于,包括如权利要求15所述的显示面板。
CN201710986156.5A 2017-10-20 2017-10-20 一种阵列基板、显示面板和显示装置 Active CN107544189B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710986156.5A CN107544189B (zh) 2017-10-20 2017-10-20 一种阵列基板、显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710986156.5A CN107544189B (zh) 2017-10-20 2017-10-20 一种阵列基板、显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN107544189A true CN107544189A (zh) 2018-01-05
CN107544189B CN107544189B (zh) 2020-05-15

Family

ID=60968181

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710986156.5A Active CN107544189B (zh) 2017-10-20 2017-10-20 一种阵列基板、显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN107544189B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108181743A (zh) * 2018-01-15 2018-06-19 昆山龙腾光电有限公司 一种显示装置及其布线负载的调节方法
CN109541883A (zh) * 2019-01-08 2019-03-29 京东方科技集团股份有限公司 掩膜版、基于掩膜版的拼接曝光方法
CN109728005A (zh) * 2019-02-13 2019-05-07 厦门天马微电子有限公司 一种阵列基板、显示面板以及显示装置
CN110265411A (zh) * 2019-06-26 2019-09-20 厦门天马微电子有限公司 一种显示面板及显示装置
CN110335547A (zh) * 2019-01-08 2019-10-15 友达光电股份有限公司 显示面板
CN111108432A (zh) * 2018-02-11 2020-05-05 华为技术有限公司 一种显示屏及终端设备
WO2023004539A1 (zh) * 2021-07-26 2023-02-02 京东方科技集团股份有限公司 显示基板及显示装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070216845A1 (en) * 2006-03-16 2007-09-20 Chia-Te Liao Uniform impedance conducting lines for a liquid crystal display
KR20110074378A (ko) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 액정표시장치
CN103309107A (zh) * 2013-05-13 2013-09-18 深圳市华星光电技术有限公司 阵列基板的扇出线结构及显示面板
CN205353532U (zh) * 2015-12-31 2016-06-29 上海中航光电子有限公司 阵列基板和显示面板
CN106448587A (zh) * 2016-10-08 2017-02-22 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
CN106711180A (zh) * 2016-12-29 2017-05-24 上海天马有机发光显示技术有限公司 显示面板、显示装置及显示面板制作方法
CN106847199A (zh) * 2015-11-26 2017-06-13 乐金显示有限公司 显示装置及其制造方法
CN106991990A (zh) * 2017-05-27 2017-07-28 上海天马有机发光显示技术有限公司 显示面板及显示装置
CN107221536A (zh) * 2017-05-25 2017-09-29 上海天马微电子有限公司 阵列基板、异形显示器及显示装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070216845A1 (en) * 2006-03-16 2007-09-20 Chia-Te Liao Uniform impedance conducting lines for a liquid crystal display
KR20110074378A (ko) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 액정표시장치
CN103309107A (zh) * 2013-05-13 2013-09-18 深圳市华星光电技术有限公司 阵列基板的扇出线结构及显示面板
CN106847199A (zh) * 2015-11-26 2017-06-13 乐金显示有限公司 显示装置及其制造方法
CN205353532U (zh) * 2015-12-31 2016-06-29 上海中航光电子有限公司 阵列基板和显示面板
CN106448587A (zh) * 2016-10-08 2017-02-22 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
CN106711180A (zh) * 2016-12-29 2017-05-24 上海天马有机发光显示技术有限公司 显示面板、显示装置及显示面板制作方法
CN107221536A (zh) * 2017-05-25 2017-09-29 上海天马微电子有限公司 阵列基板、异形显示器及显示装置
CN106991990A (zh) * 2017-05-27 2017-07-28 上海天马有机发光显示技术有限公司 显示面板及显示装置

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108181743A (zh) * 2018-01-15 2018-06-19 昆山龙腾光电有限公司 一种显示装置及其布线负载的调节方法
CN108181743B (zh) * 2018-01-15 2020-09-29 昆山龙腾光电股份有限公司 一种显示装置及其布线负载的调节方法
CN111108432A (zh) * 2018-02-11 2020-05-05 华为技术有限公司 一种显示屏及终端设备
CN109541883A (zh) * 2019-01-08 2019-03-29 京东方科技集团股份有限公司 掩膜版、基于掩膜版的拼接曝光方法
CN110335547A (zh) * 2019-01-08 2019-10-15 友达光电股份有限公司 显示面板
CN110335547B (zh) * 2019-01-08 2022-03-01 友达光电股份有限公司 显示面板
CN109541883B (zh) * 2019-01-08 2022-06-14 京东方科技集团股份有限公司 掩膜版、基于掩膜版的拼接曝光方法
CN109728005A (zh) * 2019-02-13 2019-05-07 厦门天马微电子有限公司 一种阵列基板、显示面板以及显示装置
CN110265411A (zh) * 2019-06-26 2019-09-20 厦门天马微电子有限公司 一种显示面板及显示装置
CN110265411B (zh) * 2019-06-26 2021-10-08 厦门天马微电子有限公司 一种显示面板及显示装置
WO2023004539A1 (zh) * 2021-07-26 2023-02-02 京东方科技集团股份有限公司 显示基板及显示装置

Also Published As

Publication number Publication date
CN107544189B (zh) 2020-05-15

Similar Documents

Publication Publication Date Title
CN107544189A (zh) 一种阵列基板、显示面板和显示装置
CN110515247B (zh) 一种显示面板和显示装置
US10636505B2 (en) Display panel and display device
CN107742481B (zh) 一种异形显示面板及显示装置
CN103713436B (zh) 一种柔性基板和显示装置
CN106950772B (zh) 阵列基板、显示面板和显示装置
CN206619595U (zh) 显示面板
CN108957890B (zh) 显示面板和显示装置
CN109524445A (zh) 一种显示面板及显示装置
CN109326631A (zh) 显示面板和显示装置
CN108711395A (zh) 显示装置
TW201213945A (en) Liquid crystal display
CN110176465A (zh) 一种显示面板及显示装置
KR20090123738A (ko) 표시판 및 이를 포함하는 액정 표시 장치 및 그 제조 방법
KR20080009897A (ko) 액정 표시 장치
CN106527005B (zh) 像素结构的制造方法
US20210215983A1 (en) Array substrate, display panel, and display device
CN107978293A (zh) 一种曲面显示面板及曲面显示面板的制作方法
CN107870488A (zh) 一种显示面板及显示装置
CN104914639A (zh) 一种tft基板及显示装置
TW200826297A (en) Thin film transistor array substrate and pixel structure
TW202009902A (zh) 半導體基板及驅動方法
CN108054174A (zh) 一种阵列基板、显示面板和显示装置
CN106886112A (zh) 阵列基板、显示面板和显示装置
KR20070020742A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant