CN107516500B - Goa电路的驱动方法及驱动装置 - Google Patents
Goa电路的驱动方法及驱动装置 Download PDFInfo
- Publication number
- CN107516500B CN107516500B CN201710901806.1A CN201710901806A CN107516500B CN 107516500 B CN107516500 B CN 107516500B CN 201710901806 A CN201710901806 A CN 201710901806A CN 107516500 B CN107516500 B CN 107516500B
- Authority
- CN
- China
- Prior art keywords
- voltage source
- level
- ckn
- goa circuit
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 25
- 230000007704 transition Effects 0.000 claims abstract description 66
- 238000003079 width control Methods 0.000 claims abstract description 30
- 238000006243 chemical reaction Methods 0.000 claims description 11
- 230000001052 transient effect Effects 0.000 claims description 3
- 230000000694 effects Effects 0.000 abstract description 9
- 239000004973 liquid crystal related substance Substances 0.000 description 12
- 230000000630 rising effect Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 5
- 239000010409 thin film Substances 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供一种GOA电路的驱动方法及GOA电路的驱动装置。该方法将电平移位芯片接入一高电压源、一低电压源、以及一小于所述高电压源且大于所述低电压源的过渡电压源,且通过时序控制器提供一脉冲宽度控制信号,使得电平移位芯片转换得到的目标时钟信号的高电平等于所述高电压源,低电平等于所述低电压源,且目标时钟信号从高电平往低电平或低电平往高电平切换时,均先切换至过渡电压源,并在过渡电压源停留第一时长,再从过渡电压源切换至低电压源或高电压源,同时通过脉冲宽度控制信号控制所述第一时长的大小,能够降低GOA电路的功耗和馈通效应,且不受时钟信号的占空比的限制。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种GOA电路的驱动方法及驱动装置。
背景技术
主动矩阵式液晶显示器(Active Matrix Liquid Crystal Display,AMLCD)是目前最常用的显示装置,所述主动矩阵式液晶显示器包含多个像素,每个像素具有一个薄膜晶体管(Thin Film Transistor,TFT),该TFT的栅极连接至沿水平方向延伸的扫描线,该TFT的源极连接至沿垂直方向延伸的数据线,而该TFT的漏极连接至对应的像素电极。如果在水平方向的某一扫描线上施加足够的正电压,则会使得连接在该条扫描线上的所有TFT打开,将数据线上所加载的数据信号电压写入像素电极中,从而显示画面。
一种类型的主动矩阵式液晶显示器的液晶显示面板采用GOA架构(Gate Drive OnArray),即将栅极驱动器(Gate Drive IC)整合在薄膜晶体管阵列(Array)基板上,以实现逐行扫描对液晶显示面板进行驱动。相比于传统的将集成电路(Integrated Circuit,IC)制作在液晶显示面板外的驱动方法,采用GOA架构可减少制程工序,降低成本,提高液晶显示面板的集成度,并有利于实现面板的超窄边框及薄型化。
但采用GOA架构,需要在液晶显示面板的外部电路驱动板上增设一电平移位芯片(Level Shift IC),所述电平移位芯片用于对时序控制器(TCON)输出的时钟信号等控制信号进行电平转换并将转换后的时钟信号提供给GOA电路,以驱动GOA电路工作。请参阅图1,现有的GOA电路的驱动装置通常包括:一时序控制器100、与所述时序控制器100电性连接的电平移位芯片200,所述时序控制器100用于产生和发送时钟信号CKV,所述电平移位芯片200接入高电压源VGH和低电压源VGL,用于将时序控制器100发送来的时钟信号的高电平和低电平的电压分别转换至高电压源VGH和低电压源VGL,再将经过转换后的时钟信号CKV’提供给GOA电路,以驱动GOA电路工作,例如图2所示,时序控制器100输出的时钟信号CKV的高电平和低电平分别为3.3V和0V,经过电平移位芯片200的电平转换后的时钟信号CKV的高电平和低电平分别为33V和-10V,时钟信号转换前后的脉冲周期及脉冲宽度均不变。
如图2所示,传统的电平移位芯片200转换后的时钟信号CKV’的仅具有高电平(33V)和低电平(-10V)两种状态,而随着液晶显示面板的尺寸越来越大,解析度越来越高,对应的GOA级数也越来越多,此时继续使用仅具有高电平和低电平两种状态时钟信号CKV’会导致GOA电路的功耗非常大,馈通(feedthrough)效应也非常明显。如图3所示,为了降低GOA电路的功耗,现有技术提出了一种电荷共享(Charge sharing)技术,该技术通过将处于高电平的一条时钟信号CKV1’与处于低电平的另一条时钟信号CKV7’短接,使得时钟信号CKV1’和CKV7’均增加一过渡电平状态,当时钟信号在高电平与低电平之间切换时,会先切换到过渡电平然后再切换到高电平或低电平,但这种方法必须满足CKV1’的上升沿和CKV7’的下降沿同时产生且CKV1’的下降沿和CKV7’上升沿也同时产生的条件,也即这种方法只能用于占空比为50%的时钟信号,而对于占空比不等于50%的时钟信号则不适用,局限性明显。
发明内容
本发明的目的在于提供一种GOA电路的驱动方法,能够降低GOA电路的功耗和馈通效应,且不受时钟信号的占空比的限制。
本发明的目的还在于提供一种GOA电路的驱动装置,能够降低GOA电路的功耗和馈通效应,且不受时钟信号的占空比的限制。
为实现上述目的,本发明提供一种GOA电路的驱动方法,包括如下步骤:
步骤S1、提供一GOA电路的驱动装置,所述GOA电路的驱动装置包括:时序控制器、以及与所述时序控制器电性连接的电平移位芯片,所述电平移位芯片与GOA电路电性连接;
所述电平移位芯片接入高电压源、低电压源、以及过渡电压源,所述过渡电压源小于所述高电压源且大于所述低电压源;
步骤S2、所述时序控制器向所述电平移位芯片提供n条初始时钟信号以及脉冲宽度控制信号,n为大于或等于4的正整数;
步骤S3、所述电平移位芯片根据所述脉冲宽度控制信号对该n条初始时钟信号进行电平转换,获得n条目标时钟信号,并将所述n条目标时钟信号提供给GOA电路;
所述n条目标时钟信号的高电平等于所述高电压源,低电平等于所述低电压源,所述n条目标时钟信号从高电平往低电平切换时,需先从高电压源切换至过渡电压源,并在过渡电压源停留第一时长,再从过渡电压源切换至低电压源,所述n条目标时钟信号从低电平往高电平切换时,需先从低电压源切换至过渡电压源,并在过渡电压源停留第一时长,再从过渡电压源切换至高电压源;
所述第一时长的大小根据所述脉冲宽度控制信号确定。
所述第一时长的大小等于所述脉冲宽度控制信号的脉冲宽度。
所述步骤S1中提供的GOA电路的驱动装置还包括与所述电平移位芯片电性连接的电源管理芯片,所述电平移位芯片从所述电源管理芯片获得高电压源、低电压源、以及过渡电压源。
所述时序控制器与电平移位芯片通过I2C总线电性连接。
所述n条初始时钟信号的占空比小于或等于50%。
本发明还提供一种GOA电路的驱动装置,包括:时序控制器、以及与所述时序控制器电性连接的电平移位芯片,所述电平移位芯片与GOA电路电性连接;
所述电平移位芯片接入高电压源、低电压源、以及过渡电压源,所述过渡电压源小于所述高电压源且大于所述低电压源;
所述时序控制器用于向所述电平移位芯片提供n条初始时钟信号以及脉冲宽度控制信号,n为大于或等于4的正整数;
所述电平移位芯片用于根据所述脉冲宽度控制信号对该n条初始时钟信号进行电平转换,获得n条目标时钟信号,并将所述n条目标时钟信号提供给GOA电路;
所述n条目标时钟信号的高电平等于所述高电压源,低电平等于所述低电压源,所述n条目标时钟信号从高电平往低电平切换时,需先从高电压源切换至过渡电压源,并在过渡电压源停留第一时长,再从过渡电压源切换至低电压源,所述n条目标时钟信号从低电平往高电平切换时,需先从低电压源切换至过渡电压源,并在过渡电压源停留第一时长,再从过渡电压源切换至高电压源;
所述脉冲宽度控制信号用于控制第一时长的大小。
所述第一时长的大小等于所述脉冲宽度控制信号的脉冲宽度。
所述GOA电路的驱动装置还包括与所述电平移位芯片电性连接的电源管理芯片,所述电平移位芯片从所述电源管理芯片获得高电压源、低电压源、以及过渡电压源。
所述时序控制器与电平移位芯片通过I2C总线电性连接。
所述n条初始时钟信号的占空比小于或等于50%。
本发明的有益效果:本发明提供一种GOA电路的驱动方法,该方法将电平移位芯片接入一高电压源、一低电压源、以及一小于所述高电压源且大于所述低电压源的过渡电压源,且通过时序控制器提供一脉冲宽度控制信号,使得电平移位芯片转换得到的目标时钟信号的高电平等于所述高电压源,低电平等于所述低电压源,且目标时钟信号从高电平往低电平或低电平往高电平切换时,均先切换至过渡电压源,并在过渡电压源停留第一时长,再从过渡电压源切换至低电压源或高电压源,同时通过脉冲宽度控制信号控制所述第一时长的大小,能够降低GOA电路的功耗和馈通效应,且不受时钟信号的占空比的限制。本发明还提供一种GOA电路的驱动装置,能够降低GOA电路的功耗和馈通效应,且不受时钟信号的占空比的限制。
附图说明
为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
附图中,
图1为现有的GOA电路的驱动装置的示意图;
图2为现有的GOA电路的驱动装置的时序图;
图3为现有的采用电荷共享技术的GOA电路的驱动装置的时序图;
图4为本发明的GOA电路的驱动装置的示意图;
图5为本发明的GOA电路的驱动装置的时序图;
图6为本发明的GOA电路的驱动方法的流程图。
具体实施方式
为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
请参阅图6,本发明提供一种GOA电路的驱动方法,包括如下步骤:
步骤S1、请参阅图4,提供一GOA电路的驱动装置,包括:时序控制器1、以及与所述时序控制器1电性连接的电平移位芯片2,所述电平移位芯片2与GOA电路电性连接;
所述电平移位芯片2接入高电压源VGH、低电压源VGL、以及过渡电压源VAA,所述过渡电压源VAA小于所述高电压源VGH且大于所述低电压源VGL。
具体地,所述GOA电路的驱动装置还包括与所述电平移位芯片2电性连接的电源管理芯片3,所述电平移位芯片2从所述电源管理芯片3获得高电压源VGH、低电压源VGL、以及过渡电压源VAA。
优选地,所述高电压源VGH、低电压源VGL、以及过渡电压源VAA分别为33V、-10V、及15V。
优选地,所述时序控制器1与电平移位芯片2通过I2C总线电性连接。
步骤S2、所述时序控制器1向所述电平移位芯片2提供n条初始时钟信号Ck1~Ckn以及脉冲宽度控制信号Tset,n为大于或等于4的正整数。
具体地,如图5所示,在本发明的一个实施例中,所述时序控制器1向所述电平移位芯片2提供4条初始时钟信号,分别为第一初始时钟信号CK1、第二初始时钟信号CK2、第三初始时钟信号CK3和第四初始时钟信号CK4,所述第一初始时钟信号CK1、第二初始时钟信号CK2、第三初始时钟信号CK3和第四初始时钟信号CK4按照第一至第四的顺序依次产生。
优选地,所述第一初始时钟信号CK1、第二初始时钟信号CK2、第三初始时钟信号CK3和第四初始时钟信号CK4的高电平均为3.3V,低电平均为0V,所述4条初始时钟信号Ck1~Ck4的占空比小于或等于50%。
步骤S3、所述电平移位芯片2根据脉冲宽度控制信号Tset对该n条初始时钟信号Ck1~Ckn进行电平转换,获得n条目标时钟信号CK1’~CKn’,并将所述n条目标时钟信号CK1’~CKn’提供给GOA电路;
所述n条目标时钟信号CK1’~CKn’的高电平等于所述高电压源VGH,低电平等于所述低电压源VGL,所述n条目标时钟信号CK1’~CKn’从高电平往低电平切换时,需先从高电压源VGH切换至过渡电压源VAA,并在过渡电压源VAA停留第一时长,再从过渡电压源VAA切换至低电压源VGL,所述n条目标时钟信号CK1’~CKn’从低电平往高电平切换时,需先从低电压源VGL切换至过渡电压源VAA,并在过渡电压源VAA停留第一时长,再从过渡电压源VAA切换至高电压源VGH;
所述第一时长的大小根据所述脉冲宽度控制信号Tset确定。
优选地,所述第一时长的大小等于所述脉冲宽度控制信号(Tset)的脉冲宽度。
具体地,如上述实施例所述,经过电平转换之后,所述第一初始时钟信号CK1、第二初始时钟信号CK2、第三初始时钟信号CK3和第四初始时钟信号CK4分别变为第一目标时钟信号CK1’、第二目标时钟信号CK2’、第三目标时钟信号CK3’和第四目标时钟信号CK4’,所述第一至第四目标时钟信号CK1’~CK4’的在从高电平往低电平切换或从低电平往高电平切换时,均会先切换至过渡电压源VAA,再从过渡电压源VAA切换至低电平或高电平,所述第一至第四目标时钟信号CK1’~CK4’的从高电平往过渡电压源VAA切换的下降沿分别对应所述第一至第四初始时钟信号CK1~CK4的下降沿,所述第一至第四目标时钟信号CK1’~CK4’的从低电平往过渡电压源切换的上升沿分别对应所述第一至第四初始时钟信号CK1~CK4的上升沿。
进一步地,以所述高电压源VGH、低电压源VGL、以及过渡电压源VAA分别为33V、-10V、及15V为例,根据GOA电路的功耗公式可知,经过本发明的电平移位方法处理后,GOA电路的功耗P=(33I+10I)+(15I+10I)-(33-15)I=50I,I为驱动电流,而现有技术中GOA电路的功耗P=(33I+10I)+(33I+10I)=86I,同时经过本发明的电平移位方法处理后,GOA电路的馈通电压ΔV=(15+10)Cgs/(Cgs+Cst+Clc)=25Cgs/(Cgs+Cst+Clc),其中Cgs、Cst和Clc分别为液晶显示器驱动薄膜晶体管的栅源电容、液晶显示器的存储电容、和液晶显示器的液晶电容,而现有技术中GOA电路的功耗ΔV=(33+10)Cgs/(Cgs+Cst+Clc)=45Cgs/(Cgs+Cst+Clc),可见通过本发明的处理后GOA电路的功耗和馈通电压均下降了41.8%。
从而本发明能够大幅降低GOA电路的功耗和馈通电压,且本发明通过在电平移位芯片中接入过渡电压源VAA的方式在时钟信号中产生一过渡电压源,相比于现有的电荷共享技术,不需要短接时钟信号,也就不受时钟信号的占空比限制,适用范围更广,更可以通过调整脉冲宽度控制信号Tset的信号参数来调整时钟信号在过渡电压源VAA停留的时长,提升时钟信号调试的灵活性。
请参阅图4,本发明提供一种GOA电路的驱动装置,包括:时序控制器1、以及与所述时序控制器1电性连接的电平移位芯片2;
所述电平移位芯片2接入高电压源VGH、低电压源VGL、以及过渡电压源VAA,所述过渡电压源VAA小于所述高电压源VGH且大于所述低电压源VGL。
具体地,所述GOA电路的驱动装置还包括与所述电平移位芯片2电性连接的电源管理芯片3,所述电平移位芯片2从所述电源管理芯片3获得高电压源VGH、低电压源VGL、以及过渡电压源VAA。
优选地,所述高电压源VGH、低电压源VGL、以及过渡电压源VAA分别为33V、-10V、及15V。
优选地,所述时序控制器1与电平移位芯片2通过I2C总线电性连接。
具体地,所述时序控制器1用于向所述电平移位芯片2提供n条初始时钟信号Ck1~Ckn以及脉冲宽度控制信号Tset,n为大于或等于4的正整数。
进一步地,如图5所示,在本发明的一个实施例中,所述时序控制器1向所述电平移位芯片2提供4条初始时钟信号,分别为第一初始时钟信号CK1、第二初始时钟信号CK2、第三初始时钟信号CK3和第四初始时钟信号CK4,所述第一初始时钟信号CK1、第二初始时钟信号CK2、第三初始时钟信号CK3和第四初始时钟信号CK4按照第一至第四的顺序依次产生。
具体地,所述电平移位芯片2用于根据所述脉冲宽度控制信号Tset对该n条初始时钟信号Ck1~Ckn进行电平转换,获得n条目标时钟信号CK1’~CKn’,并将所述n条目标时钟信号CK1’~CKn’提供给GOA电路;
所述n条目标时钟信号CK1’~CKn’的高电平等于所述高电压源VGH,低电平等于所述低电压源VGL,所述n条目标时钟信号CK1’~CKn’从高电平往低电平切换时,需先从高电压源VGH切换至过渡电压源VAA,并在过渡电压源VAA停留第一时长,再从过渡电压源VAA切换至低电压源VGL,所述n条目标时钟信号CK1’~CKn’从低电平往高电平切换时,需先从低电压源VGL切换至过渡电压源VAA,并在过渡电压源VAA停留预设的时长,再从过渡电压源VAA切换至高电压源VGH。
具体地,所述脉冲宽度控制信号Tset用于控制所述n条目标时钟信号CK1’~CKn’在过渡电压源VAA停留的时长。优选地,所述第一时长的大小等于所述脉冲宽度控制信号Tset的脉冲宽度。
具体地,如上述实施例所述,经过电平转换之后,所述第一初始时钟信号CK1、第二初始时钟信号CK2、第三初始时钟信号CK3和第四初始时钟信号CK4分别变为第一目标时钟信号CK1’、第二目标时钟信号CK2’、第三目标时钟信号CK3’和第四目标时钟信号CK4’,所述第一至第四目标时钟信号CK1’~CK4’的在从高电平往低电平切换或从低电平往高电平切换时,均会先切换至过渡电压源VAA,再从过渡电压源VAA切换至低电平或高电平,所述第一至第四目标时钟信号CK1’~CK4’的从高电平往过渡电压源VAA切换的下降沿分别对应所述第一至第四初始时钟信号CK1~CK4的下降沿,所述第一至第四目标时钟信号CK1’~CK4’的从低电平往过渡电压源切换的上升沿分别对应所述第一至第四初始时钟信号CK1~CK4的上升沿。
进一步地,以所述高电压源VGH、低电压源VGL、以及过渡电压源VAA分别为33V、-10V、及15V为例,根据GOA电路的功耗公式可知,经过本发明的电平移位方法处理后,GOA电路的功耗P=(33I+10I)+(15I+10I)-(33-15)I=50I,I为驱动电流,而现有技术中GOA电路的功耗P=(33I+10I)+(33I+10I)=86I,同时经过本发明的电平移位方法处理后,GOA电路的馈通电压ΔV=(15+10)Cgs/(Cgs+Cst+Clc)=25Cgs/(Cgs+Cst+Clc),其中Cgs、Cst和Clc分别为液晶显示器驱动薄膜晶体管的栅源电容、液晶显示器的存储电容、和液晶显示器的液晶电容,而现有技术中GOA电路的功耗ΔV=(33+10)Cgs/(Cgs+Cst+Clc)=45Cgs/(Cgs+Cst+Clc),可见通过本发明的处理后GOA电路的功耗和馈通电压均下降了41.8%。
从而本发明能够大幅降低GOA电路的功耗和馈通电压,且本发明的通过在电平移位芯片中直接接入过渡电压源VAA的方式在时钟信号中产生一过渡电压源,相比于现有的电荷共享技术,不需要短接时钟信号,也就不受时钟信号的占空比限制,适用范围更广,更可以通过调整脉冲宽度控制信号Tset的信号参数来调整时钟信号在过渡电压源VAA停留的时长,提升时钟信号调试的灵活性。
综上所述,本发明提供一种GOA电路的驱动方法,该方法将电平移位芯片接入一高电压源、一低电压源、以及一小于所述高电压源且大于所述低电压源的过渡电压源,且通过时序控制器提供一脉冲宽度控制信号,使得电平移位芯片转换得到的目标时钟信号的高电平等于所述高电压源,低电平等于所述低电压源,且目标时钟信号从高电平往低电平或低电平往高电平切换时,均先切换至过渡电压源,并在过渡电压源停留第一时长,再从过渡电压源切换至低电压源或高电压源,同时通过脉冲宽度控制信号控制所述第一时长的大小,能够降低GOA电路的功耗和馈通效应,且不受时钟信号的占空比的限制。本发明还提供一种GOA电路的驱动装置,能够降低GOA电路的功耗和馈通效应,且不受时钟信号的占空比的限制。
以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。
Claims (10)
1.一种GOA电路的驱动方法,其特征在于,包括如下步骤:
步骤S1、提供一GOA电路的驱动装置,包括:时序控制器(1)、以及与所述时序控制器(1)电性连接的电平移位芯片(2),所述电平移位芯片(2)与GOA电路电性连接;
所述电平移位芯片(2)接入高电压源(VGH)、低电压源(VGL)、以及过渡电压源(VAA),所述过渡电压源(VAA)小于所述高电压源(VGH)且大于所述低电压源(VGL);
步骤S2、所述时序控制器(1)向所述电平移位芯片(2)提供n条初始时钟信号(Ck1~Ckn)以及脉冲宽度控制信号(Tset),n为大于或等于4的正整数;
步骤S3、所述电平移位芯片(2)根据所述脉冲宽度控制信号(Tset)对该n条初始时钟信号(Ck1~Ckn)进行电平转换,获得n条目标时钟信号(CK1’~CKn’),并将所述n条目标时钟信号(CK1’~CKn’)提供给GOA电路;
所述n条目标时钟信号(CK1’~CKn’)的高电平等于所述高电压源(VGH),低电平等于所述低电压源(VGL),所述n条目标时钟信号(CK1’~CKn’)从高电平往低电平切换时,需先从高电压源(VGH)切换至过渡电压源(VAA),并在过渡电压源(VAA)停留第一时长,再从过渡电压源(VAA)切换至低电压源(VGL),所述n条目标时钟信号(CK1’~CKn’)从低电平往高电平切换时,需先从低电压源(VGL)切换至过渡电压源(VAA),并在过渡电压源(VAA)停留第一时长,再从过渡电压源(VAA)切换至高电压源(VGH);
所述第一时长的大小根据所述脉冲宽度控制信号(Tset)确定。
2.如权利要求1所述的GOA电路的驱动方法,其特征在于,所述第一时长的大小等于所述脉冲宽度控制信号(Tset)的脉冲宽度。
3.如权利要求1所述的GOA电路的驱动方法,其特征在于,所述步骤S1中提供的GOA电路的驱动装置还包括与所述电平移位芯片(2)电性连接的电源管理芯片(3),所述电平移位芯片(2)从所述电源管理芯片(3)获得高电压源(VGH)、低电压源(VGL)、以及过渡电压源(VAA)。
4.如权利要求1所述的GOA电路的驱动方法,其特征在于,所述时序控制器(1)与电平移位芯片(2)通过I2C总线电性连接。
5.如权利要求1所述的GOA电路的驱动方法,其特征在于,所述n条初始时钟信号(Ck1~Ckn)的占空比小于或等于50%。
6.一种GOA电路的驱动装置,其特征在于,包括:时序控制器(1)、以及与所述时序控制器(1)电性连接的电平移位芯片(2),所述电平移位芯片(2)与GOA电路电性连接;
所述电平移位芯片(2)接入高电压源(VGH)、低电压源(VGL)、以及过渡电压源(VAA),所述过渡电压源(VAA)小于所述高电压源(VGH)且大于所述低电压源(VGL);
所述时序控制器(1)用于向所述电平移位芯片(2)提供n条初始时钟信号(Ck1~Ckn)以及脉冲宽度控制信号(Tset),n为大于或等于4的正整数;
所述电平移位芯片(2)用于根据所述脉冲宽度控制信号(Tset)对该n条初始时钟信号(Ck1~Ckn)进行电平转换,获得n条目标时钟信号(CK1’~CKn’),并将所述n条目标时钟信号(CK1’~CKn’)提供给GOA电路;
所述n条目标时钟信号(CK1’~CKn’)的高电平等于所述高电压源(VGH),低电平等于所述低电压源(VGL),所述n条目标时钟信号(CK1’~CKn’)从高电平往低电平切换时,需先从高电压源(VGH)切换至过渡电压源(VAA),并在过渡电压源(VAA)停留第一时长,再从过渡电压源(VAA)切换至低电压源(VGL),所述n条目标时钟信号(CK1’~CKn’)从低电平往高电平切换时,需先从低电压源(VGL)切换至过渡电压源(VAA),并在过渡电压源(VAA)停留第一时长,再从过渡电压源(VAA)切换至高电压源(VGH);
所述脉冲宽度控制信号(Tset)用于控制第一时长的大小。
7.如权利要求6所述的GOA电路的驱动装置,其特征在于,所述第一时长的大小等于所述脉冲宽度控制信号(Tset)的脉冲宽度。
8.如权利要求6所述的GOA电路的驱动装置,其特征在于,所述GOA电路的驱动装置还包括与所述电平移位芯片(2)电性连接的电源管理芯片(3),所述电平移位芯片(2)从所述电源管理芯片(3)获得高电压源(VGH)、低电压源(VGL)、以及过渡电压源(VAA)。
9.如权利要求6所述的GOA电路的驱动装置,其特征在于,所述时序控制器(1)与电平移位芯片(2)通过I2C总线电性连接。
10.如权利要求6所述的GOA电路的驱动装置,其特征在于,所述n条初始时钟信号(Ck1~Ckn)的占空比小于或等于50%。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710901806.1A CN107516500B (zh) | 2017-09-28 | 2017-09-28 | Goa电路的驱动方法及驱动装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710901806.1A CN107516500B (zh) | 2017-09-28 | 2017-09-28 | Goa电路的驱动方法及驱动装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107516500A CN107516500A (zh) | 2017-12-26 |
CN107516500B true CN107516500B (zh) | 2019-12-10 |
Family
ID=60726792
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710901806.1A Active CN107516500B (zh) | 2017-09-28 | 2017-09-28 | Goa电路的驱动方法及驱动装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107516500B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108154859B (zh) * | 2018-01-16 | 2020-09-08 | 深圳市华星光电技术有限公司 | 一种阵列基板及显示装置 |
CN108492791B (zh) * | 2018-03-26 | 2019-10-11 | 京东方科技集团股份有限公司 | 一种显示驱动电路及其控制方法、显示装置 |
CN108986757B (zh) * | 2018-07-17 | 2019-12-24 | 深圳市华星光电技术有限公司 | Goa电路的驱动方法及goa电路的驱动装置 |
CN110085156A (zh) * | 2019-04-12 | 2019-08-02 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板驱动电路及驱动方法 |
CN110969978A (zh) * | 2019-12-23 | 2020-04-07 | Tcl华星光电技术有限公司 | 驱动电路 |
CN113077745B (zh) * | 2021-03-23 | 2022-08-02 | Tcl华星光电技术有限公司 | 栅极驱动电路、显示面板以及移动终端 |
WO2023155164A1 (zh) | 2022-02-18 | 2023-08-24 | 京东方科技集团股份有限公司 | 一种显示装置及其驱动方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101950520B (zh) * | 2010-08-25 | 2012-12-26 | 友达光电股份有限公司 | 电平移位器、时钟输出信号的产生方法及其平面显示装置 |
TWI440003B (zh) * | 2010-12-09 | 2014-06-01 | Chunghwa Picture Tubes Ltd | 液晶面板之時序控制器及其時序控制方法 |
CN104680991B (zh) * | 2015-03-03 | 2017-03-08 | 深圳市华星光电技术有限公司 | 用于goa架构液晶面板的电平移位电路及电平移位方法 |
CN104966503B (zh) * | 2015-07-24 | 2017-11-10 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及其驱动方法、电平移位器 |
-
2017
- 2017-09-28 CN CN201710901806.1A patent/CN107516500B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN107516500A (zh) | 2017-12-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107516500B (zh) | Goa电路的驱动方法及驱动装置 | |
US10997936B2 (en) | Shift register unit, gate drive circuit and display device | |
US10741139B2 (en) | Goa circuit | |
US10950323B2 (en) | Shift register unit, control method thereof, gate driving device, display device | |
US9293093B2 (en) | Gate driver in which each stage thereof drives multiple gate lines and display apparatus having the same | |
US7310402B2 (en) | Gate line drivers for active matrix displays | |
US11227524B2 (en) | Shift register unit and driving method thereof, gate driving circuit and driving method thereof, and display device | |
US9613585B2 (en) | Display device and method for driving the same | |
US8749469B2 (en) | Display device for reducing parasitic capacitance with a dummy scan line | |
US7764761B2 (en) | Shift register apparatus and method thereof | |
US9607541B2 (en) | Liquid crystal display device and method for driving same | |
US8325126B2 (en) | Liquid crystal display with reduced image flicker and driving method thereof | |
US10074333B2 (en) | Display device and method for driving same | |
US20120068994A1 (en) | Display device | |
US9786243B2 (en) | Gate driving circuit and display apparatus including the same | |
CN108319049B (zh) | 液晶显示器及液晶显示器驱动方法 | |
US9953603B2 (en) | Display device and method for driving same | |
US11482184B2 (en) | Row drive circuit of array substrate and display device | |
US20090085849A1 (en) | Fast Overdriving Method of LCD Panel | |
CN108986757B (zh) | Goa电路的驱动方法及goa电路的驱动装置 | |
CN101320177A (zh) | 液晶显示面板及其黑画面插入方法 | |
CN109300448B (zh) | 电平转换模块及信号转换方法 | |
CN219610000U (zh) | 一种新型gip驱动电路 | |
CN116631347A (zh) | 一种新型gip驱动电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder | ||
CP01 | Change in the name or title of a patent holder |
Address after: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province Patentee after: TCL China Star Optoelectronics Technology Co.,Ltd. Address before: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd. |