CN107507589A - 一种放电控制电路及控制亚像素放电的方法、显示装置 - Google Patents
一种放电控制电路及控制亚像素放电的方法、显示装置 Download PDFInfo
- Publication number
- CN107507589A CN107507589A CN201710762726.2A CN201710762726A CN107507589A CN 107507589 A CN107507589 A CN 107507589A CN 201710762726 A CN201710762726 A CN 201710762726A CN 107507589 A CN107507589 A CN 107507589A
- Authority
- CN
- China
- Prior art keywords
- module
- pix
- voltage
- sub
- enable signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/13306—Circuit arrangements or driving methods for the control of single liquid crystal cells
Landscapes
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明实施例提供一种放电控制电路及控制亚像素放电的方法、显示装置,涉及显示技术领域,能够在显示屏由息屏状态切换至点亮状态时,降低该显示屏出现闪屏的现象的几率。该放电控制电路包括放大模块、整流模块、显示状态确定模块、使能信号生成模块以及放电驱动模块。放大模块采集像素电极上的电压并放大;整流模块将放大模块输出的交流电压转换成直流电压;显示状态确定模块根据供电电压端输出的电压,确定出亚像素的显示状态;使能信号生成模块根据亚像素的显示状态以及整流模块输出的电压,在亚像素处于息屏状态时输出使能信号;放电驱动模块根据使能信号,将扫描信号端的电压输出至栅线。该放电控制电路用于控制亚像素进行放电。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种放电控制电路及控制亚像素放电的方法、显示装置。
背景技术
TFT-LCD(Thin Film Transistor Liquid Crystal Display,薄膜晶体管-液晶显示器)作为一种平板显示装置,因其具有体积小、功耗低、无辐射以及制作成本相对较低等特点,而越来越多地被应用于高性能显示领域当中。
其中,上述显示装置例如手机,在人们日常生活中具有很高的使用频率。在使用过程中,显示装置会多次处于息屏或点亮的状态。现有技术中,由息屏状态切换至点亮状态时,显示屏幕会出现闪屏现象。这是因为在息屏状态下,显示屏内部的电荷没有得到释放,而残留于该显示屏内。上述未释放的电荷会对显示装置内的液晶分子进行直流驱动,在一段时间后会使得液晶分子的两极积累电荷,而产生直流偏置,当再次点亮屏幕后,正常的交流驱动电压会与上述直流偏置叠加,从而使得极性反转过程中,相邻两帧数据电压的电压差不同,导致屏幕出现闪烁现象。
发明内容
本发明的实施例提供一种放电控制电路及控制亚像素放电的方法、显示装置,能够在显示屏由息屏状态切换至点亮状态时,降低该显示屏出现闪屏的现象的几率。
为达到上述目的,本发明的实施例采用如下技术方案:
本发明实施例的一方面,提供一种放电控制电路,用于控制亚像素进行放电,所述放电控制电路包括放大模块、整流模块、显示状态确定模块、使能信号生成模块以及放电驱动模块;所述放大模块连接所述亚像素的像素电极;所述放大模块用于采集所述像素电极上的电压,并放大;所述整流模块连接所述放大模块;所述整流模块用于将所述放大模块输出的交流电压转换成直流电压;所述显示状态确定模块连接供电电压端;所述显示状态确定模块用于根据所述供电电压端输出的电压,确定出所述亚像素的显示状态为点亮状态还是息屏状态;所述使能信号生成模块连接所述整流模块、所述显示状态确定模块;所述使能信号生成模块用于根据所述亚像素的显示状态以及所述整流模块输出的电压,在所述亚像素处于息屏状态时输出使能信号;所述放电驱动模块连接所述使能信号生成模块、用于界定所述亚像素的栅线以及扫描信号端;所述放电驱动模块用于根据所述使能信号,将所述扫描信号端的电压输出至所述栅线,对所述栅线进行选通。
优选的,所述放大模块包括至少一个第一反向器和至少一个第二反向器;所述第一反向器的输入端与所述亚像素的像素电极相连接,输出端与所述第二反向器的输入端相连接;所述第一反向器用于采集所述像素电极上的正向电压,并放大;所述第二反向器的输出端与所述整流模块相连接;所述第二反向器用于采集所述像素电极上的负向电压,并放大。
优选的,所述整流模块包括第一二极管、第二二极管以及第三反相器;所述第一二极管的阳极与所述第三反相器的输入端相连接,阴极连接所述放大模块;所述第二二极管的阳极连接所述放大模块,阴极与所述第三反向器的输出端相连接;所述第三反相器的输出端连接所述使能信号生成模块。
优选的,所述显示状态确定模块还连接基准电压端;
所述显示状态确定模块包括第一比较器,所述第一比较器的同相输入端连接所述供电电压端,反相输入端连接所述基准电压端,所述第一比较器的输出端与所述使能信号生成模块相连接。
优选的,在所述整流模块包括第二二极管以及第三反相器的情况下,所述使能信号生成模块包括第二比较器;所述第二比较器的同相输入端连接所述第二二极管的阴极和所述第三反相器的输出端,所述第二比较器的反相输入端连接所述第一比较器的输出端,所述第二比较器的输出端与所述放电驱动模块相连接。
优选的,所述放大驱动模块包括开关晶体管;所述开关晶体管的栅极连接所述使能信号生成模块,第一极连接所述扫描信号端,第二极和用于界定所述亚像素的栅线相连接。
本发明实施例的另一方面,提供一种显示装置包括显示面板,所述显示装置还包括如上所述的任意一种放电控制电路,所述放电控制电路设置于所述显示面板的非显示区域。
优选的,所述显示面板包括多个呈矩阵形式排列的亚像素;每一行亚像素通过同一条栅线与所述放电控制电路相连接。
本发明实施例的又一方面,提供一种采用如上所述的任意一种放电控制电路控制亚像素进行放电的方法,所述方法包括:显示状态确定模块根据供电电压端输出的电压,确定出亚像素的显示状态为点亮状态还是息屏状态;且当所述显示状态确定模块确定出亚像素的显示状态为息屏状态时,所述方法包括:放大模块采集所述亚像素中像素电极上的电压,并放大;整流模块将所述放大模块输出的交流电压转换成直流电压;使能信号生成模块根据所述整流模块输出的电压,输出使能信号;放电驱动模块根据所述使能信号,将扫描信号端的电压输出至用于界定所述亚像素的栅线,对所述栅线进行选通。
优选的,执行显示状态确定模块根据供电电压端输出的电压,确定出亚像素的显示状态为点亮状态还是息屏状态的步骤,且当显示状态确定模块确定出亚像素的显示状态为点亮状态时,所述方法包括:所述使能信号生成模块控制所述放电驱动模块关闭。
本发明的实施例提供一种放电控制电路及控制亚像素放电的方法、显示装置。由上述可知,该放电控制电路中,通过显示状态确定模块可以对于该放电控制电路相连接的亚像素的显示状态进行判断,当该亚像素处于息屏状态时,可以通过使能信号生成模块根据经过放大模块、整流模块处理后的信号,向放电驱动模块输出使能信号,从而可以在该使能信号的控制下,使得放电驱动模块将扫描信号端输出的电压输出至用于界定上述亚像素的栅线上,以使得栅线被选通,该亚像素内与该栅线相连接的薄膜晶体管导通,该亚像素内的像素电极上累计的电荷可以通过数据线得到释放。这样一来,在该亚像素进入点亮状态之前,其内部累计的电荷得到了释放,从而可以降低上述闪屏现象出现的几率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种放电控制模块的结构示意图;
图2为图1中各个模块的具体结构示意图;
图3为图2所示的放电控制模块的工作流程图;
图4为具有图1或图2所示的放电控制模块的显示面板的局部结构示意图;
图5为本发明实施例提供的一种控制亚像素进行放电的方法流程图。
附图标记:
10-放大模块;101-第一反相器;102-第二反相器;20-整流模块;201-第一二极管;202-第二二极管;203-第三反相器;30-显示状态确定模块;301-第一比较器;40-使能信号生成模块;401-第二比较器;50-放电驱动模块;100-亚像素。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种放电控制电路,用于控制如图1所示的亚像素100进行放电。其中,该放电控制电路包括放大模块10、整流模块20、显示状态确定模块30、使能信号生成模块40以及放电驱动模块50。
具体的,该放大模块10连接亚像素100内的像素电极,该放大模块10用于采集上述像素电极上的电压,并放大。
需要说明的是,上述像素电极和显示面板上的公共电极可以构成如图1所示的液晶电容C。
本发明对像素电极和公共电极的设置方式不做限定。例如,该像素电极和公共电极可以分别制作于显示装置中的阵列基板和彩膜基板上,此时,该显示装置为TN(TwistNematic,扭曲向列)型显示装置。
或者,上述像素电极和公共电极可以异层设置于阵列基板上,且位于上方的电极为狭缝电极,位于下方的电极为面状电极,此时,该显示装置为D-SDS(Advanced-SuperDimensional Switching,简称为ADS,高级超维场开关)型显示装置。
在此基础上,上述整流模块20连接放大模块10,该整流模块20用于将放大模块10输出的交流电压转换成直流电压。
此外,显示状态确定模块30连接供电电压端VGH,该显示状态确定模块30用于根据供电电压端VGH输出的电压,确定出亚像素100的显示状态为点亮状态还是息屏状态。
需要说明的是,上述点亮状态为该亚像素100显示画面时所处的状态,而息屏状态为该亚像素100不再进行画面显示而进入休眠时的状态。
此外,上述供电电压端VGH用于向显示装置提供供电电压。在此情况下,该供电电压端VGH输出的电压在8V左右。
在此基础上,上述使能信号生成模块40连接整流模块20、显示状态确定模块30。该使能信号生成模块40用于根据亚像素100的显示状态以及整流模块20输出的电压,在上述亚像素100处于息屏状态时输出使能信号CN。
放电驱动模块50与使能信号生成模块40、用于界定上述亚像素100的栅线GL(GateLine)以及扫描信号端Scan相连接。该放电驱动模块50用于根据上述使能信号生成模块40生成的使能信号CN,将扫描信号端Scan输出的电压VH传输至上述栅线GL,对该栅线GL进行选通。
在此情况下,被选通的栅线GL可以将位于上述亚像素100内的,与该栅线GL相连接的薄膜晶体管T导通,从而使得像素电极上累计的电荷能够通过该薄膜晶体管T传输至数据线DL(Data Line)。此时由于亚像素100处于息屏状态,因此数据线DL上无数据电压Vdata输入,所以上述累计电荷可以通过该数据线DL进行释放。
由上述可知,本申请提供的放电控制电路中,通过显示状态确定模块40可以对于该放电控制电路相连接的亚像素100的显示状态进行判断,当该亚像素100处于息屏状态时,可以通过使能信号生成模块40根据经过放大模块10、整流模块20处理后的信号,向放电驱动模块50输出使能信号CN,从而可以在该使能信号CN的控制下,使得放电驱动模块50将扫描信号端Scan输出的电压VH传输至用于界定上述亚像素100的栅线GL上,以使得栅线GL被选通。此时,该亚像素100内与该栅线GL相连接的薄膜晶体管T导通,该亚像素100内的像素电极上累计的电荷可以通过数据线DL得到释放。这样一来,在该亚像素100进入点亮状态之前,其内部累计的电荷得到了释放,从而可以降低上述闪屏现象出现的几率。
以下,对图1中各个模块的具体结构进行详细的说明。
具体的,为了避免显示装置中的液晶分子出现老化,因此通常采用极性反转的方式对液晶分子进行驱动。在此情况下,通过数据线DL输入至亚像素100中的像素电极的电压在前后两帧的极性相反。所以像素电极上有可能存在正向电压,也有可能存在负向电压。
基于此,如图2所示,放大模块10包括至少一个第一反向器101和至少一个第二反向器102。
其中,第一反向器101的输入端与亚像素100的像素电极相连接,该第一反相器101的输出端与第二反向器102的输入端相连接。该第一反向器101用于采集像素电极上的正向电压,并放大。
第二反向器102的输出端与整流模块20相连接,该第二反向器102用于采集像素电极上的负向电压,并放大。
需要说明的是,当像素电极上存在正向电压时,第一反相器101执行采集放大工作,而第二反相器102无需执行放大功能,只需要将第一反相器101输出的电压传输至整流模块20即可。
或者,当上述像素电极上存在负向电压时,第一方向器101无需执行放大功能,只需要将像素电极上的电压传输至第二反相器102即可。而第二反相器102对该反向电压进行放大。
此外,当具有多个第一反相器101时,上述多个第一反相器101依次收尾相连接。当具有多个第二反相器102时,连接方式同理可得。本发明实施例对上述第一反相器101和第二反相器102的数量不做限定,只要能够保证该放大模块10能够将像素电极上的电压放大1.5~2倍即可。
在此基础上,上述整流模块20可以包括第一二极管201、第二二极管202以及第三反相器203。
其中,第一二极管201的阳极与第三反相器203的输入端相连接,阴极连接上述放大模块10。在该放大模块10的结构如上所述时,上述第一二极管201的阴极连接该放大模块10中第二反相器102的输出端。
第二二极管202的阳极连接放大模块10,阴极与第三反向器203的输出端相连接。在该放大模块10的结构如上所述时,该第二二极管202的阳极连接该放大模块10中第二反相器102的输出端。
第三反相器203的输出端连接使能信号生成模块40。
在此情况下,通过上述第一二极管201和第二二极管202的单向导通功能以及第三反相器203的反向功能,可以将放大模块10输出方波信号转换成直流信号,即实现交流电压到直流电压的转换。例如,将当放大模块10输出的电压为+5V或-5V时,该整流模块20输出的电压为2.5V。
在此基础上,上述显示状态确定模块30还连接基准电压端VR。基于此,如图2所示,该显示状态确定模块30可以包括第一比较器301。
其中,第一比较器301的同相输入端连接供电电压端VGH,反相输入端连接上述基准电压端VR,该第一比较器301的输出端与使能信号生成模块40相连接。
在此情况下,为了降低供电电压端VGH和基准电压端VR输出信号的噪声,优选的,该显示状态确定模块30还包括第一电容R1和第二电容R2。其中,第一电容R1设置于供电电压端VGH与第一比较器301的同相输入端之间;第二电容R2设置于基准电压端VR与该第一比较器301的反相输入端之间。通过上述第一电容R1和第二电容R2分别对上述两个电压端输出的信号进行滤波。
其中,本领域技术人员可以根据需要对第一电容R1、第二电容R2的大小进行调整,本申请对此不做限定。
基于此,在整流模块20包括第二二极管202以及第三反相器201的情况下,上述使能信号生成模块40如图2所示包括第二比较器401。
其中,该第二比较器401的同相输入端连接第二二极管202的阴极和第三反相器203的输出端,该第二比较器401的反相输入端连接第一比较器301的输出端,第二比较器401的输出端与放电驱动模块50相连接。
在此基础上,上述放电驱动模块50可以包括开关晶体管Mc。该开关晶体管Mc的栅极连接使能信号生成模块40,第一极连接扫描信号端Scan,第二极和用于界定上述亚像素100的栅线GL相连接。其中,当该使能信号生成模块40的结构如上所述时,该开关晶体管Mc的栅极与该第二比较器401的输出端相连接。
基于此,优选的,放电驱动模块50还包括第三电容R3,该第三电容R3设置于开关晶体管Mc第二极与上述栅线GL之间。本申请对该第三电容R3的大小不做限定。
需要说明的是,上述开关晶体管Mc可以为N型晶体管,也可以为P型晶体管。本申请以该开关晶体管Mc为N型晶体管为例,此时该开关晶体管Mc的第一极为漏极,第二极为源极。
以下结合图3对上述如2所示的放电控制电路的具体工作过程进行详细的说明。
如图3所示,首先执行步骤S101,上述放电控制电路处于初始状态开始对亚像素进行放电控制。
接下来,执行步骤S102,判断亚像素100的状态。
其中,通过图2中的显示状态确定模块30对上述亚像素100的状态进行判断。
具体的,当亚像素100处于息屏状态时,上述供电电压端VGH输出的电压为低电平“0”。在此情况下,通过第一比较器301将该供电电压端VGH的电压与基准电压端VR的电压进行比较。此时,VGH<VR。在此情况下,第一比较器301输出低电平,即Vo2=0。
或者,当亚像素100处于点亮状态时,上述供电电压端VGH输出的电压为高电平“1”。在此情况下,通过第一比较器301将该供电电压端VGH的电压与基准电压端VR的电压进行比较。此时,设置VGH>VR。在此情况下,第一比较器301输出高电平,即Vo2=1。基于此,可以设置第一比较器301输出电压Vo1的大小,使得Vo1<Vo2,这样一来,第二比较器401输出的电压Vo3为低电平,开关晶体管Mc截止。因此在亚像素100进行画面显示时,上述放电控制电路不会对亚像素100的显示造成影响。
需要说明的是,当亚像素100进行画面显示,且该供电电压端VGH输出的电压为8V时,上述基准电压端VR输出的电压小于上述8V即可。
当执行完上述步骤S102之后,判断出亚像素100处于息屏状态时,执行步骤S103,检测像素电极上是否具有累计电压。
具体的,如图2所示,如果亚像素10中的像素电极上没有累计电荷,直接执行步骤S105结束放电控制过程。
如果亚像素10中的像素电极上具有累计电荷,且当亚像素10中的像素电极上具有累计的正向电荷时,可以通过放大模块10中的第一反相器101对上述正向电荷进行采集、放大形成电压Vin,并将电压Vin输出至整流模块20。
或者,当亚像素10中的像素电极上具有累计的负向电荷时,可以通过放大模块10中的第二反相器102对上述负向电荷进行采集、放大电压Vin,并将电压Vin输出至整流模块20。
接下来,通过整流模块20中第一二极管201和第二二极管202的单向导通功能以及第三反相器203的反向功能,可以将放大模块10输出的交流电压转换成直流电压Vo1。
基于此,使能信号生成模块40中的第二比较器401,将整流模块20输出的电压Vo1与上述电压Vo2进行比较。由上述可知在亚像素10息屏的状态下,上述Vo2输出低电平,因此Vo1>Vo2。此时第二比较器401输出电压Vo3为高电平。
接下来,执行步骤S104,释放亚像素中的累计电压。
具体的,当放电驱动模块50中开关晶体管Mc的栅极接收到第二比较器401输出的电压Vo3,且该电压Vo3为高电平时,该高电平可以作为上述使能信号CN控制开关晶体管Mc导通。在此情况下,扫描信号端Scan输出的电压VH通过该开关晶体管Mc传输至与上述亚像素100相连接的栅线GL上,从而通过栅线GL将该亚像素100内的薄膜晶体管T导通。此时,像素电极上的累计电荷通过薄膜晶体管T传输至数据线DL上,并通过该数据线DL得到释放。
最后执行步骤S105,放电控制过程结束,像素电极上的累计电荷释放完成。
此时,放大模块10输出的电压Vin为低电平,整流模块20输出的电压Vo1也为低电平。由于亚像素100处于息屏状态,所以显示状态确定模块30输出的电压Vo2为低电平。在此情况下,Vo1=Vo2。该第二比较器401输出的电压Vo3为低电平,开关晶体管Mc截止。
在此情况下,当亚像素100切换至点亮状态后,可以像素电极上在此存入电压,此时,该放电控制电路可以返回执行上述步骤S102。
由上述可知,本申请提供的放电控制电路,可以通过对供电电压端VGH输出的电压进行实时检测,以判断亚像素100是否进入息屏状态。与此同时,还可以对亚像素100中像素电极上的电荷进行实时检测,并在亚像素100处于息屏状态下,使得像素电极上累计的电压得到释放,释放完成后该放电控制电路可以继续上述检测过程。
当然,上述过程仅是以开关晶体管Mc为N型晶体管为例进行的说明,当该开关晶体管Mc为P型晶体管时,上述放电控制过程同理可得,此外上述使能信号CN需要为低电平。
本发明实施例提供一种显示装置,包括显示面板以及设置于上述显示面板的非显示区域的如上所述的任意一种放电控制电路。该显示装置具有与前述实施例提供的放电控制电路相同的技术效果,此处不再赘述。
在此基础上,如图4所示,该显示面板包括多个呈矩阵形式排列的亚像素100。其中,每一行亚像素100通过同一条栅线GL与上述放电控制电路相连接。
本发明实施例提供一种采用如上所述的任意一种放电控制电路控制亚像素100进行放电的方法,该方法包括:
如图1所示,显示状态确定模块30根据供电电压端VGH输出的电压,确定出亚像素100的显示状态为点亮状态还是息屏状态。其中,该显示状态确定模块30结构如图2所示时,上述显示状态的确定过程同上所述,此处不再赘述。
此外,当显示状态确定模块确定出亚像素的显示状态为息屏状态时,如图5所示,上述控制放电的方法包括:
S201、如图1所示放大模块10采集亚像素100中像素电极上的电压,并放大。
其中,当该放大模块10的结构如图2所示时,具体的工作过程同上所述,此处不再赘述。
S202、整流模块20将放大模块10输出的交流电压Vin转换成直流电压Vo1。
其中,当整流模块20的结构如图2所示时,上述交流到直流的转换过程同上所述,此处不再赘述。
S203、使能信号生成模块40根据整流模块20输出的电压Vo1,输出使能信号CN。
其中,当使能信号生成模块40的结构如图2所示时,上述使能信号CN的生成过程同上所述,此处不再赘述。
S204、放电驱动模块50根据使能信号CN,将扫描信号端Scan的电压VH输出至用于界定亚像素100的栅线GL,对该栅线GL进行选通。
上述通过放电控制电路控制亚像素100进行放电的方法具有与前述实施例提供的放电控制电路具有相同的技术效果,此处不再赘述。
此外,执行显示状态确定模块30根据供电电压端输出的电压,确定出亚像素100的显示状态为点亮状态还是息屏状态的步骤,且该显示状态确定模块30确定出亚像素的显示状态为点亮状态时,上述方法包括:使能信号生成模块40控制放电驱动模块50关闭。具体的,例如当放电控制模块50中的开关晶体管Mc为N型晶体管时,该使能信号生成模块40可以向该开关晶体管Mc的栅极输出低电平,使得该开关晶体管Mc截止。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (10)
1.一种放电控制电路,用于控制亚像素进行放电,其特征在于,所述放电控制电路包括放大模块、整流模块、显示状态确定模块、使能信号生成模块以及放电驱动模块;
所述放大模块连接所述亚像素的像素电极;所述放大模块用于采集所述像素电极上的电压,并放大;
所述整流模块连接所述放大模块;所述整流模块用于将所述放大模块输出的交流电压转换成直流电压;
所述显示状态确定模块连接供电电压端;所述显示状态确定模块用于根据所述供电电压端输出的电压,确定出所述亚像素的显示状态为点亮状态还是息屏状态;
所述使能信号生成模块连接所述整流模块、所述显示状态确定模块;所述使能信号生成模块用于根据所述亚像素的显示状态以及所述整流模块输出的电压,在所述亚像素处于息屏状态时输出使能信号;
所述放电驱动模块连接所述使能信号生成模块、用于界定所述亚像素的栅线以及扫描信号端;所述放电驱动模块用于根据所述使能信号,将所述扫描信号端的电压输出至所述栅线,对该栅线进行选通。
2.根据权利要求1所述的放电控制电路,其特征在于,所述放大模块包括至少一个第一反向器和至少一个第二反向器;
所述第一反向器的输入端与所述亚像素的像素电极相连接,输出端与所述第二反向器的输入端相连接;所述第一反向器用于采集所述像素电极上的正向电压,并放大;
所述第二反向器的输出端与所述整流模块相连接;所述第二反向器用于采集所述像素电极上的负向电压,并放大。
3.根据权利要求1所述的放电控制电路,其特征在于,所述整流模块包括第一二极管、第二二极管以及第三反相器;
所述第一二极管的阳极与所述第三反相器的输入端相连接,阴极连接所述放大模块;
所述第二二极管的阳极连接所述放大模块,阴极与所述第三反向器的输出端相连接;
所述第三反相器的输出端连接所述使能信号生成模块。
4.根据权利要求1或3所述的放电控制电路,其特征在于,所述显示状态确定模块还连接基准电压端;
所述显示状态确定模块包括第一比较器,所述第一比较器的同相输入端连接所述供电电压端,反相输入端连接所述基准电压端,所述第一比较器的输出端与所述使能信号生成模块相连接。
5.根据权利要求4所述的放电控制电路,其特征在于,在所述整流模块包括第二二极管以及第三反相器的情况下,所述使能信号生成模块包括第二比较器;
所述第二比较器的同相输入端连接所述第二二极管的阴极和所述第三反相器的输出端,所述第二比较器的反相输入端连接所述第一比较器的输出端,所述第二比较器的输出端与所述放电驱动模块相连接。
6.根据权利要求1所述的放电控制电路,其特征在于,所述放大驱动模块包括开关晶体管;
所述开关晶体管的栅极连接所述使能信号生成模块,第一极连接所述扫描信号端,第二极和用于界定所述亚像素的栅线相连接。
7.一种显示装置,包括显示面板,其特征在于,所述显示装置还包括如权利要求1-6任一项所述的放电控制电路,所述放电控制电路设置于所述显示面板的非显示区域。
8.根据权利要求7所述的显示装置,其特征在于,所述显示面板包括多个呈矩阵形式排列的亚像素;每一行亚像素通过同一条栅线与所述放电控制电路相连接。
9.一种采用如权利要求1-6任一项所述的放电控制电路控制亚像素进行放电的方法,其特征在于,所述方法包括:
显示状态确定模块根据供电电压端输出的电压,确定出亚像素的显示状态为点亮状态还是息屏状态;且当所述显示状态确定模块确定出亚像素的显示状态为息屏状态时,所述方法包括:
放大模块采集所述亚像素中像素电极上的电压,并放大;
整流模块将所述放大模块输出的交流电压转换成直流电压;
使能信号生成模块根据所述整流模块输出的电压,输出使能信号;
放电驱动模块根据所述使能信号,将扫描信号端的电压输出至用于界定所述亚像素的栅线,对所述栅线进行选通。
10.根据权利要求9所述的方法,其特征在于,执行显示状态确定模块根据供电电压端输出的电压,确定出亚像素的显示状态为点亮状态还是息屏状态的步骤,且当显示状态确定模块确定出亚像素的显示状态为点亮状态时,所述方法包括:
所述使能信号生成模块控制所述放电驱动模块关闭。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710762726.2A CN107507589B (zh) | 2017-08-29 | 2017-08-29 | 一种放电控制电路及控制亚像素放电的方法、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710762726.2A CN107507589B (zh) | 2017-08-29 | 2017-08-29 | 一种放电控制电路及控制亚像素放电的方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107507589A true CN107507589A (zh) | 2017-12-22 |
CN107507589B CN107507589B (zh) | 2020-02-07 |
Family
ID=60693953
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710762726.2A Active CN107507589B (zh) | 2017-08-29 | 2017-08-29 | 一种放电控制电路及控制亚像素放电的方法、显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107507589B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111048054A (zh) * | 2020-01-03 | 2020-04-21 | 京东方科技集团股份有限公司 | 一种像素驱动方法及像素驱动电路 |
CN114822402A (zh) * | 2022-06-30 | 2022-07-29 | 惠科股份有限公司 | 驱动电路、显示模组及显示装置 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060119757A1 (en) * | 2004-12-08 | 2006-06-08 | Au Optronics Corp. | Electrostatic discharge protection circuit and method of electrostatic discharge protection |
CN1845233A (zh) * | 2005-04-06 | 2006-10-11 | 中华映管股份有限公司 | 液晶显示器以及改善其残影现象的方法 |
CN101174038A (zh) * | 2006-11-01 | 2008-05-07 | 群康科技(深圳)有限公司 | 液晶显示器 |
CN101188095A (zh) * | 2007-12-20 | 2008-05-28 | 友达光电股份有限公司 | 液晶显示装置及可衰减其残影的方法 |
CN103034006A (zh) * | 2012-11-23 | 2013-04-10 | 京东方科技集团股份有限公司 | 显示模组和显示器 |
KR101265333B1 (ko) * | 2006-07-26 | 2013-05-20 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 구동 방법 |
CN104464673A (zh) * | 2014-12-22 | 2015-03-25 | 南京中电熊猫液晶显示科技有限公司 | 显示装置及其控制方法、电路 |
CN105096888A (zh) * | 2015-08-28 | 2015-11-25 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及其驱动方法 |
-
2017
- 2017-08-29 CN CN201710762726.2A patent/CN107507589B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060119757A1 (en) * | 2004-12-08 | 2006-06-08 | Au Optronics Corp. | Electrostatic discharge protection circuit and method of electrostatic discharge protection |
CN1845233A (zh) * | 2005-04-06 | 2006-10-11 | 中华映管股份有限公司 | 液晶显示器以及改善其残影现象的方法 |
KR101265333B1 (ko) * | 2006-07-26 | 2013-05-20 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 구동 방법 |
CN101174038A (zh) * | 2006-11-01 | 2008-05-07 | 群康科技(深圳)有限公司 | 液晶显示器 |
CN101188095A (zh) * | 2007-12-20 | 2008-05-28 | 友达光电股份有限公司 | 液晶显示装置及可衰减其残影的方法 |
CN103034006A (zh) * | 2012-11-23 | 2013-04-10 | 京东方科技集团股份有限公司 | 显示模组和显示器 |
CN104464673A (zh) * | 2014-12-22 | 2015-03-25 | 南京中电熊猫液晶显示科技有限公司 | 显示装置及其控制方法、电路 |
CN105096888A (zh) * | 2015-08-28 | 2015-11-25 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及其驱动方法 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111048054A (zh) * | 2020-01-03 | 2020-04-21 | 京东方科技集团股份有限公司 | 一种像素驱动方法及像素驱动电路 |
CN111048054B (zh) * | 2020-01-03 | 2022-04-12 | 京东方科技集团股份有限公司 | 一种像素驱动方法及像素驱动电路 |
CN114822402A (zh) * | 2022-06-30 | 2022-07-29 | 惠科股份有限公司 | 驱动电路、显示模组及显示装置 |
CN114822402B (zh) * | 2022-06-30 | 2022-09-20 | 惠科股份有限公司 | 驱动电路、显示模组及显示装置 |
US11749209B1 (en) | 2022-06-30 | 2023-09-05 | HKC Corporation Limited | Drive circuit, display assembly, and display device |
Also Published As
Publication number | Publication date |
---|---|
CN107507589B (zh) | 2020-02-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1265336C (zh) | 图象显示装置 | |
CN103543567B (zh) | 一种阵列基板及其驱动方法、显示装置 | |
CN104269148B (zh) | 液晶驱动电路、液晶驱动方法和液晶显示装置 | |
CN101320171B (zh) | 液晶显示器及改善其关机残影的方法 | |
CN105206240B (zh) | In Cell型触控显示面板的驱动方法 | |
TWI465039B (zh) | 移位暫存器電路 | |
CN100362563C (zh) | 平面显示装置 | |
CN107464517A (zh) | 显示面板的驱动方法、驱动装置、显示面板及显示装置 | |
CN109523969B (zh) | 显示面板的驱动电路及其方法,以及显示装置 | |
CN103198804B (zh) | 一种液晶显示装置及其驱动方法 | |
CN101329843B (zh) | 液晶显示装置及其驱动方法 | |
CN104375346B (zh) | 液晶显示面板与液晶显示面板的驱动方法 | |
CN109272958A (zh) | 显示面板的驱动电路及其方法,以及显示装置 | |
CN104916263A (zh) | 显示面板及其驱动方法 | |
CN101236731B (zh) | 液晶显示器件及该类器件的驱动方法 | |
JP2008295012A (ja) | 多等級電気レベル駆動装置 | |
CN108877710A (zh) | 栅极开态电压提供单元、方法、显示驱动模组和显示装置 | |
CN203179487U (zh) | 一种液晶显示装置 | |
CN104464678A (zh) | 液晶显示装置及其驱动方法 | |
CN107507589A (zh) | 一种放电控制电路及控制亚像素放电的方法、显示装置 | |
CN102629456A (zh) | 一种tft-lcd显示屏及其驱动电路与驱动方法 | |
CN1410958A (zh) | 图像显示装置及显示驱动方法 | |
CN101826314B (zh) | 一种tft液晶显示屏驱动方法及驱动电路 | |
CN104882111B (zh) | 一种显示驱动电路及其驱动方法、显示装置 | |
CN106502015A (zh) | 一种阵列基板及其驱动方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |