CN107463035A - 液晶显示面板驱动电路 - Google Patents

液晶显示面板驱动电路 Download PDF

Info

Publication number
CN107463035A
CN107463035A CN201710653607.3A CN201710653607A CN107463035A CN 107463035 A CN107463035 A CN 107463035A CN 201710653607 A CN201710653607 A CN 201710653607A CN 107463035 A CN107463035 A CN 107463035A
Authority
CN
China
Prior art keywords
pixel
film transistor
electrode
scan line
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710653607.3A
Other languages
English (en)
Other versions
CN107463035B (zh
Inventor
陈帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201710653607.3A priority Critical patent/CN107463035B/zh
Publication of CN107463035A publication Critical patent/CN107463035A/zh
Application granted granted Critical
Publication of CN107463035B publication Critical patent/CN107463035B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种液晶显示面板驱动电路,在每一子像素(P)内增设第二薄膜晶体管(T2),存储电容(Cst)的一端电性连接像素电极(PX),另一端电性连接至第二薄膜晶体管(T2)的源极,第二薄膜晶体管(T2)的栅极电性连接至下一条扫描线,漏极电性连接至第一公共电极(Acom),且第一公共电极(Acom)传输交流电压信号,像素电极(PX)在常规的充电动作结束之后,由于下一条扫描线控制该像素电极(PX)所在子像素(P)内的第二薄膜晶体管(T2)打开,该像素电极(PX)的电位经相应的存储电容(Cst)的耦合、利用馈通效应可进一步抬高或拉低,从而改善液晶的面板充电性能,提高画面品味。

Description

液晶显示面板驱动电路
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种液晶显示面板驱动电路。
背景技术
薄膜晶体管液晶显示面板(Thin Film Transistor Liquid Crystal Display,TFT-LCD)具有机身薄、省电、无辐射等众多优点,已经广泛应用于生活的各个方面,比如小尺寸的智能手机、摄像机、数码相机,中尺寸的笔记本电脑、台式计算机,大尺寸的家用电视、大型投影设备等。
如图1所示,现有的液晶显示面板包括多条自上至下依次排列的沿横向延伸的扫描线、多条自左至右依次排列的沿纵向延伸并与所述多条扫描线绝缘交叉的数据线、以及由所述多条扫描线与多条数据线界定出的多个呈阵列式排布的子像素P’。结合图1与图2,每个子像素P’内都设有一个薄膜晶体管(Thin Film Transistor,TFT)T,设N、M均为正整数,对于第N行第M列子像素P’,其内薄膜晶体管T的栅极电性连接至第N条扫描线G(N),漏极电性连接至第M条数据线,而源极则电性连接至像素电极PX,像素电极PX又电性连接存储电容Cst和液晶电容Clc,其中,存储电容Cst的两个极板分别为像素电极PX和阵列基板侧公共电极Acom、液晶电容Clc的两个极板分别为像素电极PX和彩膜基板侧公共电极CFcom。
在第N条扫描线G(N)上,第N行的所有薄膜晶体管T的栅极都电性连接在一起,所以施加的电压是连动的,若对该第N条扫描线G(N)施加足够的高电位,则这条扫描线G(N)上所有的薄膜晶体管T皆会被打开,此时第N行的像素电极PX会与相应的数据线电性连接,由数据线送入对应的数据信号,以将像素电极PX充电至适当的电压,接着施加足够的低电位控制薄膜晶体管T关闭,直到下次再重新写入数据信号,其间,电荷保存在液晶电容Clc上。然后,下一条扫描线即第N+1条扫描线G(N+1)启动,各条数据线向第N+1行子像素送入对应的数据信号;如此依序将整个一帧画面频数据信号写入,再接下来重新自第一条扫描线G(1)开始,进行下一帧画面的驱动(一般频率为60-70HZ)。
由以上描述可知,向像素电极写入电位的时间仅仅为扫描线的开启时间,全高清(FHD)液晶显示面板的分辨率通常为1920×1080,在画面刷新频率为60HZ的情况下,每一条扫描线的开启时间约为1/(60×1080)≈15.4ms;超高清(UHD)液晶显示面板的分辨率通常为3840×2160,在画面刷新频率为60HZ的情况下,每一条扫描线的开启时间更是减少至1/(60×2160)≈7.7ms。随着液晶显示面板的尺寸越来越大,分辨率越来越高,每一条扫描线的开启时间会被进一步压缩,由此可能会引发液晶显示面板充电不足的情况发生。目前,解决上述问题的通常手段要么是通过增加扫描线和数据线的线宽以改善阻容延迟(RCDelay),但是这种做法会损失子像素的开口率,降低液晶显示面板的穿透率;要么是通过增加扫描线和数据线的膜厚以改善RC Delay,但是这种做法会提高生产成本且会对后段制程的良率造成一定影响。
发明内容
本发明的目的在于提供一种液晶显示面板驱动电路,能够改善液晶面板的充电性能,使液晶显示面板充电较充足,提高画面品味。
为实现上述目的,本发明提供一种液晶显示面板驱动电路,包括多条自上至下依次排列的沿横向延伸的扫描线、多条自左至右依次排列的沿纵向延伸并与所述多条扫描线绝缘交叉的数据线、以及由所述多条扫描线与多条数据线界定出的多个呈阵列式排布的子像素;
每一子像素内设有第一薄膜晶体管、电性连接第一薄膜晶体管的像素电极、电性连接像素电极的存储电容、及电性连接存储电容的第二薄膜晶体管;
设N、M均为正整数,对于第N行第M列子像素:所述第一薄膜晶体管的栅极电性连接至第N条扫描线,漏极电性连接至第M条数据线,源极电性连接至像素电极;所述像素电极电性连接存储电容的一端,存储电容的另一端电性连接至第二薄膜晶体管的源极;第二薄膜晶体管的栅极电性连接至第N+1条扫描线,漏极电性连接至第一公共电极;
所述第一公共电极传输交流电压信号。
每一子像素内还设有液晶电容,所述液晶电容的一端电性连接至像素电极,另一端电性连接至第二公共电极。
每一扫描线传输单脉冲的扫描信号,第N+1条扫描线所传输扫描信号的上升沿晚于第N条扫描线所传输扫描信号的下降沿,第一公共电极所传输交流电压信号的上升沿与第N条扫描线所传输扫描信号的下降沿同时产生,第一公共电极所传输交流电压信号的下降沿与第N+1条扫描线所传输扫描信号的下降沿同时产生。
每一数据线在第N条扫描线所传输扫描信号为高电位的阶段传输高电位的数据信号,在第N+1条扫描线所传输扫描信号为高电位的阶段传输低电位的数据信号。
所述第一薄膜晶体管与第二薄膜晶体管均为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管、或非晶硅薄膜晶体管。
所述扫描信号、数据信号、及第一公共电极传输的交流电压信号均通过外部时序控制器产生。
所述扫描线从上至下依次逐条传输扫描信号,对于第N行第M列子像素,当第N条扫描线所传输的扫描信号为高电位时,该第N行第M列子像素内的第一薄膜晶体管打开,第二薄膜晶体管关闭,像素电极被充入数据信号的高电位,所述第一公共电极传输交流电压信号的低电位;
当第N条扫描线所传输的扫描信号为低电位,第N+1条扫描线所传输的扫描信号为高电位时,所述第N行第M列子像素内的第一薄膜晶体管关闭,第二薄膜晶体管打开,所述第一公共电极传输交流电压信号的高电位,该第N行第M列子像素内的像素电极的电位经存储电容的耦合被抬高;同时,第N+1行第M列子像素内的第一薄膜晶体管打开,第二薄膜晶体管关闭,像素电极被充入数据信号的低电位;
当第N+1条扫描线所传输的扫描信号为低电位,第N+2条扫描线所传输的扫描信号为高电位时,所述第N+1行第M列子像素内的第一薄膜晶体管关闭,第二薄膜晶体管打开,所述第一公共电极传输交流电压信号的低电位,该第N+1行第M列子像素内的像素电极的电位经存储电容的耦合被拉低。
第N行第M列子像素内的像素电极的电位经存储电容的耦合被抬高的电位ΔV(N)为:
ΔV(N)=(Vcomh-Vcoml)×Cst/(Cst+Clc);
第N+1行第M列子像素内的像素电极的电位经存储电容的耦合被拉低的电位ΔV(N+1)为:
ΔV(N+1)=(Vcoml-Vcomh)×Cst/(Cst+Clc);
其中,Vcoml表示第一公共电极传输的交流电压信号的低电位,Vcomh表示第一公共电极传输的交流电压信号的高电位,Cst表示存储电容,Clc表示液晶电容。
本发明的有益效果:本发明提供的一种液晶显示面板驱动电路,在每一子像素内增设第二薄膜晶体管,存储电容的一端电性连接像素电极,另一端电性连接至第二薄膜晶体管的源极,第二薄膜晶体管的栅极电性连接至下一条扫描线,漏极电性连接至第一公共电极,且第一公共电极传输交流电压信号,像素电极在常规的充电动作结束之后,由于下一条扫描线控制该像素电极所在子像素内的第二薄膜晶体管打开,该像素电极的电位经相应的存储电容的耦合、利用馈通效应可进一步抬高或拉低,从而改善液晶的面板充电性能,提高画面品味。
附图说明
为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
附图中,
图1为现有的液晶显示面板的驱动电路的示意简图;
图2为现有的液晶显示面板的驱动电路中子像素的内部电路图;
图3为本发明的液晶显示面板驱动电路的示意简图;
图4为本发明的液晶显示面板驱动电路中子像素的内部的电路图;
图5为本发明的液晶显示面板驱动电路的时序图。
具体实施方式
为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
请同时参阅图3至图5,本发明提供一种液晶显示面板驱动电路,包括多条自上至下依次排列的沿横向延伸的扫描线(图3所示的G(1)、G(2)、G(3)、G(4)等)、多条自左至右依次排列的沿纵向延伸并与所述多条扫描线绝缘交叉的数据线(图3所示的D(1)、D(2)、D(3)、D(4)、D(5)、D(6)、D(7)等)、以及由所述多条扫描线与多条数据线界定出的多个呈阵列式排布的子像素P。
结合图3与图4,每一子像素P内设有第一薄膜晶体管T1、电性连接第一薄膜晶体管T1的像素电极PX、电性连接像素电极PX的存储电容Cst、电性连接像素电极PX的液晶电容Clc、及电性连接存储电容Cst的第二薄膜晶体管T2。
设N、M均为正整数,对于第N行第M列子像素P:所述第一薄膜晶体管T1的栅极电性连接至第N条扫描线G(N),漏极电性连接至第M条数据线D(M),源极电性连接至像素电极PX;所述像素电极PX电性连接存储电容Cst的一端,存储电容Cst的另一端电性连接至第二薄膜晶体管T2的源极;第二薄膜晶体管T2的栅极电性连接至第N+1条扫描线G(N+1),漏极电性连接至第一公共电极Acom;所述液晶电容Clc的一端电性连接至像素电极PX,另一端电性连接至第二公共电极CFcom。
例如,对于第1行第1列子像素P:其内第一薄膜晶体管T1的栅极电性连接至第1条扫描线G(1),漏极电性连接至第1条数据线D(1),源极电性连接至像素电极PX;第二薄膜晶体管T2的栅极电性连接至第2条扫描线G(2),源极电性连接至所述存储电容Cst的另一端,漏极电性连接至第一公共电极Acom。对于第1行第2列子像素P:其内第一薄膜晶体管T1的栅极电性连接至第1条扫描线G(1),漏极电性连接至第2条数据线D(2),源极电性连接至像素电极PX;第二薄膜晶体管T2的栅极电性连接至第2条扫描线G(2),源极电性连接至所述存储电容Cst的另一端,漏极电性连接至第一公共电极Acom;以此类推。
对于第2行第1列子像素P:其内第一薄膜晶体管T1的栅极电性连接至第2条扫描线G(2),漏极电性连接至第1条数据线D(1),源极电性连接至像素电极PX;第二薄膜晶体管T2的栅极电性连接至第3条扫描线G(3),源极电性连接至所述存储电容Cst的另一端,漏极电性连接至第一公共电极Acom。对于第2行第2列子像素P:其内第一薄膜晶体管T1的栅极电性连接至第2条扫描线G(2),漏极电性连接至第2条数据线D(2),源极电性连接至像素电极PX;第二薄膜晶体管T2的栅极电性连接至第3条扫描线G(3),源极电性连接至所述存储电容Cst的另一端,漏极电性连接至第一公共电极Acom;以此类推。
具体地,所述第一薄膜晶体管T1与第二薄膜晶体管T2均为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管、或非晶硅薄膜晶体管。
具体地,所述第一公共电极Acom通常设置在液晶显示面板的阵列基板一侧,所述第二公共电极CFcom通常设置在液晶显示面板的彩膜基板一侧。
具体地,结合图4与图5,所述第一公共电极Acom传输交流电压信号;每一扫描线传输单脉冲的扫描信号,第N+1条扫描线G(N+1)所传输扫描信号的上升沿晚于第N条扫描线G(N)所传输扫描信号的下降沿,第一公共电极Acom所传输交流电压信号的上升沿与第N条扫描线G(N)所传输扫描信号的下降沿同时产生,第一公共电极Acom所传输交流电压信号的下降沿与第N+1条扫描线G(N+1)所传输扫描信号的下降沿同时产生;每一数据线在第N条扫描线G(N)所传输扫描信号为高电位的阶段传输高电位的数据信号,在第N+1条扫描线G(N+1)所传输扫描信号为高电位的阶段传输低电位的数据信号。进一步地,所述扫描信号、数据信号、及第一公共电极Acom传输的交流电压信号均通过外部时序控制器产生。
结合图3、图4、与图5,首先设定扫描线所传输扫描信号的高电位为33V、低电位为-6V,数据线所传输数据信号的高电位为14V、低电位为0V,第一公共电极Acom所传输的交流电压信号的高电位Vcomh为7V,低电位Vcoml为0V,启动本发明的液晶显示面板驱动电路后,各条扫描线按自上至下的顺序逐条传输扫描信号。对于第N行第M列子像素P,当第N条扫描线G(N)所传输的扫描信号为高电位时,该第N行第M列子像素P内的第一薄膜晶体管T1打开,第二薄膜晶体管T2关闭,像素电极PX被充入数据信号的高电位(>7V),在此期间所述第一公共电极Acom传输交流电压信号的低电位Vcoml;
接着,当第N条扫描线G(N)所传输的扫描信号为低电位,第N+1条扫描线G(N+1)所传输的扫描信号为高电位时,所述第N行第M列子像素P内的第一薄膜晶体管T1关闭,第二薄膜晶体管T2打开,所述第一公共电极Acom传输交流电压信号的高电位Vcomh,该第N行第M列子像素P内的像素电极PX的电位经存储电容Cst的耦合被抬高;同时,第N+1行第M列子像素P内的第一薄膜晶体管T1打开,第二薄膜晶体管T2关闭,像素电极PX被充入数据信号的低电位(<7V);值得注意的是,第一公共电极Acom所传输交流电压信号的高电位Vcomh的产生稍早于第N+1条扫描线G(N+1)所传输扫描信号的高电位,能够使得该第N行第M列子像素P内的存储电容Cst在第二薄膜晶体管T2打开的瞬间便开始耦合,使耦合时间最大化,已使该第N行第M列子像素P内的像素电极PX的电位被抬高的时间较充分。进一步地,在该阶段,第N行第M列子像素P内的像素电极PX的电位经存储电容Cst的耦合被抬高的电位ΔV(N)为:
ΔV(N)=(Vcomh-Vcoml)×Cst/(Cst+Clc)。
然后,当第N+1条扫描线G(N+1)所传输的扫描信号为低电位,第N+2条扫描线G(N+2)所传输的扫描信号为高电位时,所述第N+1行第M列子像素P内的第一薄膜晶体管T1关闭,第二薄膜晶体管T2打开,所述第一公共电极Acom传输交流电压信号的低电位Vcoml,该第N+1行第M列子像素P内的像素电极PX的电位经存储电容Cst的耦合被拉低。进一步地,第N+1行第M列子像素P内的像素电极PX的电位经存储电容Cst的耦合被拉低的电位ΔV(N+1)为:
ΔV(N+1)=(Vcoml-Vcomh)×Cst/(Cst+Clc)。
以此类推,完成所有子像素P的数据信号写入。
由以上描述可见,任一子像素P内的像素电极PX在常规的充电动作结束之后,由于下一条扫描线控制该像素电极PX所在子像素P内的第二薄膜晶体管T2打开,该像素电极PX的电位经相应的存储电容Cst的耦合、利用馈通效应可进一步抬高或拉低,从而改善液晶的面板充电性能,提高画面品味。
综上所述,本发明的液晶显示面板驱动电路,在每一子像素内增设第二薄膜晶体管,存储电容的一端电性连接像素电极,另一端电性连接至第二薄膜晶体管的源极,第二薄膜晶体管的栅极电性连接至下一条扫描线,漏极电性连接至第一公共电极,且第一公共电极传输交流电压信号,像素电极在常规的充电动作结束之后,由于下一条扫描线控制该像素电极所在子像素内的第二薄膜晶体管打开,该像素电极的电位经相应的存储电容的耦合、利用馈通效应可进一步抬高或拉低,从而改善液晶的面板充电性能,提高画面品味。
以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明的权利要求的保护范围。

Claims (8)

1.一种液晶显示面板驱动电路,其特征在于,包括多条自上至下依次排列的沿横向延伸的扫描线、多条自左至右依次排列的沿纵向延伸并与所述多条扫描线绝缘交叉的数据线、以及由所述多条扫描线与多条数据线界定出的多个呈阵列式排布的子像素(P);
每一子像素(P)内设有第一薄膜晶体管(T1)、电性连接第一薄膜晶体管(T1)的像素电极(PX)、电性连接像素电极(PX)的存储电容(Cst)、及电性连接存储电容(Cst)的第二薄膜晶体管(T2);
设N、M均为正整数,对于第N行第M列子像素(P):所述第一薄膜晶体管(T1)的栅极电性连接至第N条扫描线(G(N)),漏极电性连接至第M条数据线(D(M)),源极电性连接至像素电极(PX);所述像素电极(PX)电性连接存储电容(Cst)的一端,存储电容(Cst)的另一端电性连接至第二薄膜晶体管(T2)的源极;第二薄膜晶体管(T2)的栅极电性连接至第N+1条扫描线(G(N+1)),漏极电性连接至第一公共电极(Acom);
所述第一公共电极(Acom)传输交流电压信号。
2.如权利要求1所述的液晶显示面板驱动电路,其特征在于,每一子像素(P)内还设有液晶电容(Clc),所述液晶电容(Clc)的一端电性连接至像素电极(PX),另一端电性连接至第二公共电极(CFcom)。
3.如权利要求2所述的液晶显示面板驱动电路,其特征在于,每一扫描线传输单脉冲的扫描信号,第N+1条扫描线(G(N+1))所传输扫描信号的上升沿晚于第N条扫描线(G(N))所传输扫描信号的下降沿,第一公共电极(Acom)所传输交流电压信号的上升沿与第N条扫描线(G(N))所传输扫描信号的下降沿同时产生,第一公共电极(Acom)所传输交流电压信号的下降沿与第N+1条扫描线(G(N+1))所传输扫描信号的下降沿同时产生。
4.如权利要求3所述的液晶显示面板驱动电路,其特征在于,每一数据线在第N条扫描线(G(N))所传输扫描信号为高电位的阶段传输高电位的数据信号,在第N+1条扫描线(G(N+1))所传输扫描信号为高电位的阶段传输低电位的数据信号。
5.如权利要求1所述的液晶显示面板驱动电路,其特征在于,所述第一薄膜晶体管(T1)与第二薄膜晶体管(T2)均为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管、或非晶硅薄膜晶体管。
6.如权利要求4所述的液晶显示面板驱动电路,其特征在于,所述扫描信号、数据信号、及第一公共电极(Acom)传输的交流电压信号均通过外部时序控制器产生。
7.如权利要求4所述的液晶显示面板驱动电路,其特征在于,所述扫描线从上至下依次逐条传输扫描信号,对于第N行第M列子像素(P),当第N条扫描线(G(N))所传输的扫描信号为高电位时,该第N行第M列子像素(P)内的第一薄膜晶体管(T1)打开,第二薄膜晶体管(T2)关闭,像素电极(PX)被充入数据信号的高电位,所述第一公共电极(Acom)传输交流电压信号的低电位;
当第N条扫描线(G(N))所传输的扫描信号为低电位,第N+1条扫描线(G(N+1))所传输的扫描信号为高电位时,所述第N行第M列子像素(P)内的第一薄膜晶体管(T1)关闭,第二薄膜晶体管(T2)打开,所述第一公共电极(Acom)传输交流电压信号的高电位,该第N行第M列子像素(P)内的像素电极(PX)的电位经存储电容(Cst)的耦合被抬高;同时,第N+1行第M列子像素(P)内的第一薄膜晶体管(T1)打开,第二薄膜晶体管(T2)关闭,像素电极(PX)被充入数据信号的低电位;
当第N+1条扫描线(G(N+1))所传输的扫描信号为低电位,第N+2条扫描线(G(N+2))所传输的扫描信号为高电位时,所述第N+1行第M列子像素(P)内的第一薄膜晶体管(T1)关闭,第二薄膜晶体管(T2)打开,所述第一公共电极(Acom)传输交流电压信号的低电位,该第N+1行第M列子像素(P)内的像素电极(PX)的电位经存储电容(Cst)的耦合被拉低。
8.如权利要求7所述的液晶显示面板驱动电路,其特征在于,第N行第M列子像素(P)内的像素电极(PX)的电位经存储电容(Cst)的耦合被抬高的电位ΔV(N)为:
ΔV(N)=(Vcomh-Vcoml)×Cst/(Cst+Clc);
第N+1行第M列子像素(P)内的像素电极(PX)的电位经存储电容(Cst)的耦合被拉低的电位ΔV(N+1)为:
ΔV(N+1)=(Vcoml-Vcomh)×Cst/(Cst+Clc);
其中,Vcoml表示第一公共电极(Acom)传输的交流电压信号的低电位,Vcomh表示第一公共电极(Acom)传输的交流电压信号的高电位,Cst表示存储电容,Clc表示液晶电容。
CN201710653607.3A 2017-08-02 2017-08-02 液晶显示面板驱动电路 Active CN107463035B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710653607.3A CN107463035B (zh) 2017-08-02 2017-08-02 液晶显示面板驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710653607.3A CN107463035B (zh) 2017-08-02 2017-08-02 液晶显示面板驱动电路

Publications (2)

Publication Number Publication Date
CN107463035A true CN107463035A (zh) 2017-12-12
CN107463035B CN107463035B (zh) 2020-04-28

Family

ID=60548227

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710653607.3A Active CN107463035B (zh) 2017-08-02 2017-08-02 液晶显示面板驱动电路

Country Status (1)

Country Link
CN (1) CN107463035B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109243391A (zh) * 2018-10-17 2019-01-18 深圳市华星光电技术有限公司 像素驱动电路及显示面板
WO2019127665A1 (zh) * 2017-12-29 2019-07-04 深圳市华星光电半导体显示技术有限公司 显示面板和显示装置
CN110718196A (zh) * 2018-07-11 2020-01-21 咸阳彩虹光电科技有限公司 用于像素显示的自举电路及显示面板
CN111785221A (zh) * 2019-04-04 2020-10-16 咸阳彩虹光电科技有限公司 一种像素电路及显示面板
CN114974161A (zh) * 2022-06-16 2022-08-30 武汉华星光电技术有限公司 一种像素驱动电路及显示面板
CN115035868A (zh) * 2022-05-26 2022-09-09 Tcl华星光电技术有限公司 显示面板的控制方法及显示模组
CN115394262A (zh) * 2022-08-26 2022-11-25 惠科股份有限公司 像素驱动电路及显示面板
US11915663B2 (en) 2022-05-19 2024-02-27 HKC Corporation Limited Common voltage driving circuit, display device, and electronic device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102967974A (zh) * 2012-11-08 2013-03-13 京东方科技集团股份有限公司 一种阵列基板、显示装置及刷新频率控制方法
US20130229326A1 (en) * 2010-11-09 2013-09-05 Sharp Kabushiki Kaisha Liquid crystal display device, display apparatus, and gate signal line driving method

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130229326A1 (en) * 2010-11-09 2013-09-05 Sharp Kabushiki Kaisha Liquid crystal display device, display apparatus, and gate signal line driving method
CN102967974A (zh) * 2012-11-08 2013-03-13 京东方科技集团股份有限公司 一种阵列基板、显示装置及刷新频率控制方法

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019127665A1 (zh) * 2017-12-29 2019-07-04 深圳市华星光电半导体显示技术有限公司 显示面板和显示装置
CN110718196A (zh) * 2018-07-11 2020-01-21 咸阳彩虹光电科技有限公司 用于像素显示的自举电路及显示面板
CN110718196B (zh) * 2018-07-11 2021-06-08 咸阳彩虹光电科技有限公司 用于像素显示的自举电路及显示面板
CN109243391B (zh) * 2018-10-17 2020-07-10 深圳市华星光电技术有限公司 像素驱动电路及显示面板
CN109243391A (zh) * 2018-10-17 2019-01-18 深圳市华星光电技术有限公司 像素驱动电路及显示面板
CN111785221A (zh) * 2019-04-04 2020-10-16 咸阳彩虹光电科技有限公司 一种像素电路及显示面板
US11915663B2 (en) 2022-05-19 2024-02-27 HKC Corporation Limited Common voltage driving circuit, display device, and electronic device
CN115035868A (zh) * 2022-05-26 2022-09-09 Tcl华星光电技术有限公司 显示面板的控制方法及显示模组
US12118956B2 (en) 2022-05-26 2024-10-15 Tcl China Star Optoelectronics Technology Co., Ltd. Display panel control method and display module
CN114974161A (zh) * 2022-06-16 2022-08-30 武汉华星光电技术有限公司 一种像素驱动电路及显示面板
US11875758B1 (en) 2022-08-26 2024-01-16 HKC Corporation Limited Pixel drive circuit and display panel
CN115394262B (zh) * 2022-08-26 2023-11-24 惠科股份有限公司 像素驱动电路及显示面板
CN115394262A (zh) * 2022-08-26 2022-11-25 惠科股份有限公司 像素驱动电路及显示面板

Also Published As

Publication number Publication date
CN107463035B (zh) 2020-04-28

Similar Documents

Publication Publication Date Title
CN107463035A (zh) 液晶显示面板驱动电路
CN105469761B (zh) 用于窄边框液晶显示面板的goa电路
CN102707524B (zh) 一种阵列基板、显示装置和显示装置的驱动方法
CN103730094B (zh) Goa电路结构
CN103262148B (zh) 扫描信号线驱动电路及具备其的显示装置
TWI481937B (zh) 顯示面板
CN105405406B (zh) 栅极驱动电路和使用栅极驱动电路的显示器
CN103050106B (zh) 栅极驱动电路、显示模组和显示器
CN109448631B (zh) 一种显示装置
CN104882106B (zh) 列翻转模式的液晶显示面板及其驱动方法
CN108172157A (zh) 一种显示装置及其驱动方法
CN103500551A (zh) 移位寄存器单元、goa电路、阵列基板以及显示装置
CN103454823B (zh) 一种阵列基板及液晶显示面板
CN104464680B (zh) 一种阵列基板和显示装置
CN105374331A (zh) 栅极驱动电路和使用栅极驱动电路的显示器
CN107065366A (zh) 阵列基板及其驱动方法
CN101944344A (zh) 栅极驱动电路
CN109410885A (zh) 扫描驱动电路、像素阵列基板及显示面板
CN108873530A (zh) 一种阵列基板、显示面板及显示装置
CN104867473B (zh) 驱动方法、驱动装置及显示装置
CN108319049A (zh) 液晶显示器及液晶显示器驱动方法
CN109272960A (zh) 栅极驱动电路及显示装置
CN108962120A (zh) 显示基板、显示面板、显示装置和显示驱动方法
CN109523970A (zh) 显示模组及显示装置
CN105405415A (zh) 补偿像素电压减损的显示装置及其显示方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee after: TCL China Star Optoelectronics Technology Co.,Ltd.

Address before: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd.

CP01 Change in the name or title of a patent holder