CN107391332A - 一种存储系统及调试系统 - Google Patents

一种存储系统及调试系统 Download PDF

Info

Publication number
CN107391332A
CN107391332A CN201710630635.3A CN201710630635A CN107391332A CN 107391332 A CN107391332 A CN 107391332A CN 201710630635 A CN201710630635 A CN 201710630635A CN 107391332 A CN107391332 A CN 107391332A
Authority
CN
China
Prior art keywords
chip
debugged
debugging
main frame
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710630635.3A
Other languages
English (en)
Inventor
吕佳鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201710630635.3A priority Critical patent/CN107391332A/zh
Publication of CN107391332A publication Critical patent/CN107391332A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明公开了一种存储系统,包括管理芯片和待调试芯片;所述管理芯片的通信接口与所述待调试芯片的通信接口连接,以进行所述待调试芯片的数据与调试主机的调试参数的数据交互;所述管理芯片包括用于调试,并与所述调试主机连接的对外接口。在需要对存储系统进行调试的时候,只需要用数据线将调试主机连接到管理芯片上的用于调试的对外接口即可。相较于现有技术中,拆开机箱连接印制电路板PCB上预留的通用异步收发传输器UART的引脚进行系统调试,更加省时省力,而且可以节省出PCB上预留的用于调试的空间。

Description

一种存储系统及调试系统
技术领域
本发明涉及计算机领域,特别是涉及一种存储系统及调试系统。
背景技术
存储系统是指计算机中由存放程序和数据的各种存储设备、控制部件及管理信息调度的设备(硬件)和算法(软件)所组成的系统。计算机的主存储器不能同时满足存取速度快、存储容量大和成本低的要求,在计算机中必须有速度由慢到快、容量由大到小的多级层次存储器,以最优的控制调度算法和合理的成本,构成具有性能可接受的存储系统。
在存储系统中有许多芯片,这些芯片被封装在印制电路板PCB上。芯片是半导体元件产品的统称,由晶圆分割而成,是集成电路的载体,是集成电路经过设计、制造、封装、测试后的结果。如果把CPU比喻为整个电脑系统的心脏,那么主板上的芯片组就是整个身体的躯干,对于主板而言,芯片组几乎决定了这块主板的功能,进而影响到整个电脑系统性能的发挥,芯片组是主板的灵魂。一般情况下,在PCB上预留出一部分通用异步收发传输器UART的引脚用于系统调试。在需要进行系统调试时,如果系统面板上没有预留的对外串口,就要通过拆开机箱,通过PCB上的UART的引脚来连接到串口线,这样既费时又费力。
因此,如何更加省时省力地进行系统调试,是本领域技术人员需要解决的问题。
发明内容
本发明解决的技术问题在于提供一种存储系统,用于在不拆机的情况下对存储系统进行调试。
为解决上述技术问题,本发明提供一种存储系统,包括管理芯片和待调试芯片,所述管理芯片的通信接口与所述待调试芯片的通信接口连接,以进行所述待调试芯片的数据与调试主机的调试参数的数据交互;所述管理芯片包括用于调试,并与所述调试主机连接的对外接口。
优选地,所述对外接口可以是USB接口。
优选地,所述管理芯片的通信接口和所述待调试芯片的通信接口可以是通用异步收发传输器UART接口。
优选地,所述管理芯片还包括用于调试的通用异步收发传输器UART接口,所述通用异步收发传输器UART接口通过跳线焊盘与所述调试主机连接。
优选地,在所述系统的对外面板上还包括与所述待调试芯片对应的指示灯,所述指示灯用于指示所述待调试芯片与所述调试主机的连接情况。
为解决上述技术问题,本发明提供一种调试系统,包括调试主机,还包括上述任意一项所述的存储系统。
本发明提供的存储系统,包括管理芯片和待调试芯片;所述管理芯片的通信接口与所述待调试芯片的通信接口连接,以进行所述待调试芯片的数据与调试主机的调试参数的数据交互;所述管理芯片包括用于调试,并与所述调试主机连接的对外接口。在需要对存储系统进行调试的时候,只需要用数据线将调试主机连接到管理芯片上的用于调试的对外接口即可。相较于现有技术中,拆开机箱连接印制电路板PCB上预留的通用异步收发传输器UART的引脚进行系统调试,更加省时省力,而且可以节省出PCB上预留的用于调试的空间。
附图说明
为了更清楚的说明本发明实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种存储系统的示意图;
图2为本发明实施例提供的另一种存储系统的示意图;
图3为本发明实施例提供的一种调试系统的示意图。
具体实施方式
下面结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的核心是提供一种存储系统,具有无需拆开机箱就可以进行调试的优点。
为了使本技术领域的人员更好地理解本发明方案,下面结合附图和具体实施方式对本发明作进一步的详细说明。
图1为本发明实施例提供的一种存储系统的示意图。如图1所示,该存储系统100包括管理芯片101和待调试芯片102,管理芯片101的通信接口104与待调试芯片102的通信接口105连接,以进行待调试芯片102的数据与调试主机103的调试参数的数据交互;管理芯片101包括用于调试并与调试主机103连接的对外接口106。
在具体实施中,在管理芯片101上,通信接口如UART(通用异步收发传输器)接口等连接在外围总线APB上,APB与系统总线APH连接,在APH上挂载着USB接口等高带宽的模块。管理芯片101的用于调试并与调试主机103连接的对外接口106一端挂载在管理芯片101的APH上,另一端连接到存储系统100面板上的对外接口107。
在需要调试待调试芯片102时,打开调试主机103上用于调试芯片的软件,将调试主机103通过数据线与存储系统面板上的对外接口107连接,在确认连接成功后,在软件界面上选择要调试的待调试芯片102,并将调试待调试芯片102的相关参数发送至管理芯片101,通过管理芯片101发送至待调试芯片102,从而实现待调试芯片102的调试。
另外,在实际情况下整个存储系统100的待调试芯片102都与管理芯片101的通信接口103连接,因为这些待调试芯片102不止一个,可以在管理芯片101的软件代码中设定切换命令,通过待调试芯片102的通信接口105的接口地址来切换到需要调试的待调试芯片102,相应的,在调试主机103上用于调试芯片的软件中,可以将切换命令通过待调试芯片102的名称来显示,一个名称对应一个待调试芯片102的通信接口105的接口地址。
本发明实施例所提供的存储系统,包括管理芯片和待调试芯片,将待调试芯片的通信接口与管理芯片连接,管理芯片包括用于调试并与调试主机连接的对外接口。在需要对存储系统进行调试的时候,只需要用数据线将调试主机连接到管理芯片上的用于调试的对外接口即可,无需拆开机箱。而且相较于现有技术,节省了PCB上预留的用于调试芯片的焊盘空间。
在上述实施例的基础上,作为优选的实施方式,管理芯片101上的用于调试并与调试主机103连接的对外接口106具体为USB接口。
需要说明的是,使用USB口作为用于调试的对外接口,需要将管理芯片101上连接待调试芯片102的通信接口104的逻辑通过软件代码整合成USB协议。可以理解的是,除了USB接口外,还可以用其他通信接口作为用于调试的对外接口。
本发明实施例所提供的存储系统,选择USB接口作为管理芯片上用于调试并与调试主机连接的对外接口。USB接口具有传输速度快、兼容性强、支持热插拔等优点,在调试系统中的芯片时,使用USB线连接调试主机和存储系统即可对存储系统进行调试。
在上述实施例的基础上,在另一实施例中,管理芯片101的通信接口104和待调试芯片102的通信接口105具体为UART接口。
需要说明的是,UART是一种通用串行数据总线,用于异步通信。该总线双向通信,可以实现全双工传输和接收,将要传输的数据在串行通信与并行通信之间加以转换。
本发明实施例所提供的存储系统,将管理芯片的UART接口和待调试芯片的UART接口连接用于对待调试芯片的调试。UART是一种异步收发传输器,通过将要传输的数据在串行通信与并行通信之间加以转换,使用串行方式传输数据,可提高通信效率,防止数据间的干扰。
图2为本发明实施例提供的另一种存储系统的示意图。如图2所示,在本发明实施例提供的第一种存储系统的基础上,管理芯片101还包括用于调试的UART接口201,UART接口201通过跳线焊盘202与调试主机103连接。
需要说明的是,本发明实施例中用于调试的UART接口201是调试待调试芯片102的备用接口,用于在对外接口106出现故障时连接调试主机103进行调试。可以通过跳线焊盘202将UART接口201与系统对外面板上的串口203连接,将串口203与调试主机102连接即可对待调试芯片102进行调试,也可以拆开机箱用串口线连接跳线焊盘202和调试主机103来对待调试芯片102进行调试。
对于存储系统100中的其他部分的具体实施方式参见上文的描述,本实施例不再赘述。
本发明实施例所提供的存储系统,在本发明实施例提供的第一种存储系统的基础上在管理芯片上增加了用于调试的UART接口,并通过跳线焊盘连接该UART接口和调试主机,可以在原有用于调试的对外接口出现故障的情况下通过用于调试的UART接口进行系统调试。
在上述实施例的基础上,在存储系统100的面板上还包括与待调试芯片102对应的指示灯,指示灯用于指示待调试芯片102与调试主机103的连接情况。
在具体实施中,在存储系统的面板上,每个指示灯附近标有对应的待调试芯片102的芯片名称或标号,用来说明这个指示灯代表了哪个待调试芯片102。在调试芯片时,在调试主机103上选择切换到要调试的待调试芯片102,连接成功后,该待调试芯片102对应的指示灯亮起,在断开连接时,指示灯熄灭。为了降低功耗,指示灯可以采用LED灯。
本发明实施例提供的存储系统,在对外面板上设置指示灯来指示待调试芯片和调试主机的连接情况,可以防止连接到错误的芯片。
图3为本发明实施例提供的一种调试系统的示意图。上文详述了本发明提供的存储系统100对应的各个实施例,在此基础上,本发明还公开了一种调试系统,如图3所示,该调试系统包括调试主机103,还包括上述任意一个实施例中所描述的存储系统100。
在具体实施中,调试主机103和存储系统100可以通过USB线连接。调试主机103上安装有用于调试存储系统100的软件,在软件页面上可以选择要调试的待调试芯片102并调节相关参数。
本发明实施例所提供的调试系统包括调试主机和存储系统,该存储系统,包括管理芯片和待调试芯片,将待调试芯片的通信接口与管理芯片连接,管理芯片包括用于调试并与调试主机连接的对外接口。在需要对存储系统进行调试的时候,只需要用数据线将调试主机连接到管理芯片上的用于调试的对外接口即可,无需拆开机箱。而且相较于现有技术,节省了PCB上预留的用于调试芯片的焊盘空间。
以上对本发明所提供的存储系统及调试系统进行了详细介绍。说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如待调试芯片这样的元件名称并不代表只有一个所述的元件,如果是多个同类元件,也不一定都是相同的元件。而且,术语“包括”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。

Claims (6)

1.一种存储系统,其特征在于,包括管理芯片和待调试芯片,所述管理芯片的通信接口与所述待调试芯片的通信接口连接,以进行所述待调试芯片的数据与调试主机的调试参数的数据交互;所述管理芯片包括用于调试,并与所述调试主机连接的对外接口。
2.根据权利要求1所述的系统,其特征在于,所述对外接口具体为USB接口。
3.根据权利要求1所述的系统,其特征在于,所述管理芯片的通信接口和所述待调试芯片的通信接口具体为通用异步收发传输器UART接口。
4.根据权利要求2所述的系统,其特征在于,所述管理芯片还包括用于调试的通用异步收发传输器UART接口,所述通用异步收发传输器UART接口通过跳线焊盘与所述调试主机连接。
5.根据权利要求1所述的系统,其特征在于,在所述系统的对外面板上还包括与所述待调试芯片对应的指示灯,所述指示灯用于指示所述待调试芯片与所述调试主机的连接情况。
6.一种调试系统,包括调试主机,其特征在于,还包括权利要求1-5任意一项所述的存储系统。
CN201710630635.3A 2017-07-28 2017-07-28 一种存储系统及调试系统 Pending CN107391332A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710630635.3A CN107391332A (zh) 2017-07-28 2017-07-28 一种存储系统及调试系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710630635.3A CN107391332A (zh) 2017-07-28 2017-07-28 一种存储系统及调试系统

Publications (1)

Publication Number Publication Date
CN107391332A true CN107391332A (zh) 2017-11-24

Family

ID=60342217

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710630635.3A Pending CN107391332A (zh) 2017-07-28 2017-07-28 一种存储系统及调试系统

Country Status (1)

Country Link
CN (1) CN107391332A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109189630A (zh) * 2018-08-29 2019-01-11 郑州云海信息技术有限公司 一种板卡、调试方法及调试系统
CN110021334A (zh) * 2019-04-19 2019-07-16 上海华虹宏力半导体制造有限公司 一种晶圆测试方法
CN110070906A (zh) * 2019-04-10 2019-07-30 晶晨半导体(上海)股份有限公司 一种存储系统的信号调试方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1975689A (zh) * 2006-11-29 2007-06-06 中国人民解放军理工大学 可配置的通用同步异步串行通信调试器及其调试方法
CN104461815A (zh) * 2014-12-11 2015-03-25 深圳芯邦科技股份有限公司 一种芯片调试方法及片上系统芯片
CN205983458U (zh) * 2016-07-11 2017-02-22 北京华清瑞达科技有限公司 调试下载设备及调试下载装置
CN206021135U (zh) * 2016-06-22 2017-03-15 上海六联智能科技有限公司 一种下载调试转接板
CN106708731A (zh) * 2016-11-29 2017-05-24 郑州云海信息技术有限公司 一种设备调试切换方法及一种cpld

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1975689A (zh) * 2006-11-29 2007-06-06 中国人民解放军理工大学 可配置的通用同步异步串行通信调试器及其调试方法
CN104461815A (zh) * 2014-12-11 2015-03-25 深圳芯邦科技股份有限公司 一种芯片调试方法及片上系统芯片
CN206021135U (zh) * 2016-06-22 2017-03-15 上海六联智能科技有限公司 一种下载调试转接板
CN205983458U (zh) * 2016-07-11 2017-02-22 北京华清瑞达科技有限公司 调试下载设备及调试下载装置
CN106708731A (zh) * 2016-11-29 2017-05-24 郑州云海信息技术有限公司 一种设备调试切换方法及一种cpld

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109189630A (zh) * 2018-08-29 2019-01-11 郑州云海信息技术有限公司 一种板卡、调试方法及调试系统
CN110070906A (zh) * 2019-04-10 2019-07-30 晶晨半导体(上海)股份有限公司 一种存储系统的信号调试方法
CN110021334A (zh) * 2019-04-19 2019-07-16 上海华虹宏力半导体制造有限公司 一种晶圆测试方法
CN110021334B (zh) * 2019-04-19 2021-08-27 上海华虹宏力半导体制造有限公司 一种晶圆测试方法

Similar Documents

Publication Publication Date Title
CN104348673B (zh) 一种调测的方法、主控板和业务板
CN107153622B (zh) 一种基于spi总线的驱动控制方法
CN107391332A (zh) 一种存储系统及调试系统
CN207264377U (zh) 可编程i2c多路选择器和交换机
CN105550147B (zh) 一种spi总线扩展系统及其通讯方法
WO2011079606A1 (zh) 一种具有近场通信功能的手机
CN209044589U (zh) 一种三槽位pcie扩展装置
CN105446930A (zh) 一种单选择端spi主从式多机双向通信方法
CN107368442A (zh) 一种硬盘转接板及计算机装置
CN105892359A (zh) 一种多dsp并行处理系统及其处理方法
CN103246628A (zh) Smi接口管理方法及可编程逻辑器件
KR101559089B1 (ko) 장치의 컴포넌트들 간에 메모리 자원들을 공유하기 위한 통신 프로토콜
CN109284192A (zh) 参数配置方法及电子设备
CN112965926A (zh) 一种spi接口安全芯片及spi接口电子装置
CN108337286A (zh) 一种切包方法及装置
CN109241641B (zh) 一种双核ARM型SoC应用验证实现方法及应用验证板
CN209248436U (zh) 一种扩展板卡及服务器
CN110515879A (zh) 一种异步传输装置及其传输方法
CN106844277A (zh) 一种服务器及其信息传输方法
CN106302061A (zh) 一种基于FlexRay总线的通信方法、装置及系统
CN107704407A (zh) 一种用于spi和uart之间数据处理的系统和方法
CN104133792B (zh) 精简串行总线通信方法及系统
CN105893036A (zh) 一种嵌入式系统的兼容式加速器扩展方法
CN207780763U (zh) 多接口cpu模块
CN109684251A (zh) 一种芯片io数据的处理方法及一种芯片

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20171124