CN107301024B - 成像盒芯片、成像盒及数据处理方法 - Google Patents

成像盒芯片、成像盒及数据处理方法 Download PDF

Info

Publication number
CN107301024B
CN107301024B CN201710433911.7A CN201710433911A CN107301024B CN 107301024 B CN107301024 B CN 107301024B CN 201710433911 A CN201710433911 A CN 201710433911A CN 107301024 B CN107301024 B CN 107301024B
Authority
CN
China
Prior art keywords
chip
storage area
target
instruction
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710433911.7A
Other languages
English (en)
Other versions
CN107301024A (zh
Inventor
康泽华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jihai Microelectronics Co ltd
Original Assignee
Apex Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Apex Microelectronics Co Ltd filed Critical Apex Microelectronics Co Ltd
Priority to CN201710433911.7A priority Critical patent/CN107301024B/zh
Publication of CN107301024A publication Critical patent/CN107301024A/zh
Application granted granted Critical
Publication of CN107301024B publication Critical patent/CN107301024B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/12Digital output to print unit, e.g. line printer, chain printer
    • G06F3/1201Dedicated interfaces to print systems
    • G06F3/1202Dedicated interfaces to print systems specifically adapted to achieve a particular effect
    • G06F3/1203Improving or facilitating administration, e.g. print management
    • G06F3/1204Improving or facilitating administration, e.g. print management resulting in reduced user or operator actions, e.g. presetting, automatic actions, using hardware token storing data
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/12Digital output to print unit, e.g. line printer, chain printer
    • G06F3/1201Dedicated interfaces to print systems
    • G06F3/1223Dedicated interfaces to print systems specifically adapted to use a particular technique
    • G06F3/1229Printer resources management or printer maintenance, e.g. device status, power levels
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/12Digital output to print unit, e.g. line printer, chain printer
    • G06F3/1201Dedicated interfaces to print systems
    • G06F3/1223Dedicated interfaces to print systems specifically adapted to use a particular technique
    • G06F3/1237Print job management
    • G06F3/1253Configuration of print job parameters, e.g. using UI at the client
    • G06F3/1254Automatic configuration, e.g. by driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/12Digital output to print unit, e.g. line printer, chain printer
    • G06F3/1201Dedicated interfaces to print systems
    • G06F3/1278Dedicated interfaces to print systems specifically adapted to adopt a particular infrastructure
    • G06F3/1279Controller construction, e.g. aspects of the interface hardware

Abstract

本发明提供了一种成像盒芯片、成像盒及数据处理方法,芯片包括:非易失性存储单元,非易失性存储单元中存储有芯片的ID,非易失性存储单元包括ID匹配存储区和ID不匹配存储区;通信单元,通过总线与成像设备连接,用于接收成像设备发送的访问指令,访问指令中携带有目标ID;分析单元,与通信单元连接,用于分析访问指令是读指令还是写指令;比较单元,与通信单元连接,用于判断目标ID与芯片的ID是否匹配;控制单元,与分析单元、比较单元以及非易失性存储单元连接,用于根据分析单元的输出结果和比较单元的输出结果,通过地址指针对ID匹配存储区或ID不匹配存储区进行访问处理。

Description

成像盒芯片、成像盒及数据处理方法
技术领域
本发明涉及打印成像技术领域,具体涉及一种成像盒芯片、成像盒及数据处理方法。
背景技术
成像设备,例如打印机、复印机和传真机等,用于将要成像的信息通过墨水、碳粉等成像材料成像到纸张等介质上。成像设备通常包括成像设备主体和成像盒,该成像盒通常以可拆卸的方式安装到成像设备主体中。为了标记成像盒内成像材料的消耗量或余量信息,成像盒上往往配置有一芯片,该芯片通常以可拆卸的方式安装在成像盒上。芯片上通常设置有非易失性存储单元,用于存储成像材料的消耗量或余量等可改写数据,以及其它与成像盒相关的只读数据。当成像盒安装到成像设备上时,成像盒上的芯片与成像设备之间进行数据通信。
基于多色成像的需求,成像设备上往往安装有多个成像盒,每个成像盒上分别安装有芯片,多个成像盒的芯片通常以共总线的方式与成像设备构建通信通道,比如,分别从成像设备延伸出电源线VCC、接地线GND、时钟线CLK和数据线DAT构成的通信总线,每个芯片分别连接至电源线VCC和接地线GND以获取电能,并基于时钟线CLK来通过数据线DAT与成像设备进行数据通信。为了避免连接至总线的多个芯片的响应冲突,芯片的非易失性存储单元内通常存储有各自单独的识别码(Identification,简称ID)信息。当成像设备需要访问连接至总线的某一成像盒(即目标成像盒)时,成像设备通过数据线DAT发送需要响应的目标成像盒的ID和读/写指令,连接至总线的各个成像盒分别接收来自成像设备的目标ID和读/写指令,将所接收的目标ID和自身所存储的ID信息比较是否匹配,如果ID相匹配(即所接收的目标ID和所存储的ID信息相同),芯片响应成像设备的读/写指令执行数据读/写操作,如果ID不匹配(即所接收的目标ID和所存储的ID信息不同),本次通信芯片不做响应。
然而,在发明人实施本技术方案的过程中,发现现有技术中存在以下缺陷:由于成像设备与目标成像盒之间采用ID呼叫响应的通信模式,在ID不匹配时,芯片不参与总线上的数据通信;然而,尽管芯片不参与数据读写,但是,芯片内部的负责指定存储地址的地址指针始终指向该数据的存储地址,存在着芯片向该存储地址误写入数据导致正确的数据被擦除或改写的隐患;而且,每个芯片仅存储自身的数据,并且在ID不匹配时不参与总线上的数据通信,当参与通信的目标成像盒芯片在通信过程中或通信完成时,芯片的硬件电路或数据存储发生异常甚至损坏,该通信过程中的最新的更为准确的数据就只存储在成像设备中,给芯片的数据修复带来不便。
发明内容
本发明提供了一种成像盒芯片、成像盒及数据处理方法,能够有效的解决现有技术中存在着的芯片向该存储地址误写入数据导致正确的数据被擦除或改写的隐患,以及给芯片的数据修复带来不便的问题。
本发明的一方面提供了一种成像盒芯片,所述芯片包括:非易失性存储单元,所述非易失性存储单元中存储有芯片的ID,所述非易失性存储单元包括ID匹配存储区和ID不匹配存储区;
通信单元,通过总线与成像设备连接,用于接收所述成像设备发送的访问指令,所述访问指令中携带有目标ID;
分析单元,与所述通信单元连接,用于分析所述访问指令是读指令还是写指令;
比较单元,与所述通信单元连接,用于判断所述目标ID与所述芯片的ID是否匹配;
控制单元,与所述分析单元、比较单元以及所述非易失性存储单元连接,用于根据所述分析单元的输出结果和所述比较单元的输出结果,通过地址指针对所述ID匹配存储区或所述ID不匹配存储区进行访问处理。
进一步的,所述控制单元具体用于:
若所述目标ID与所述芯片的ID相匹配,则控制地址指针指向所述ID匹配存储区以调用所述ID匹配存储区;
若所述目标ID与所述芯片的ID不匹配,则控制地址指针指向所述ID不匹配存储区以调用所述ID不匹配存储区。
本发明的另一方面提供了一种成像盒,包括上述的成像盒芯片,当成像盒安装至成像设备时,成像盒芯片通过总线连接至成像设备。
本发明的又一方面是为了提供一种基于成像盒芯片的数据处理方法,芯片通过总线与成像设备连接,芯片包括:非易失性存储单元,所述非易失性存储单元中存储有芯片的ID,所述非易失性存储单元包括:ID匹配存储区和ID不匹配存储区;数据处理方法包括:
接收成像设备发送的访问指令,所述访问指令中携带有目标ID;
分析所述访问指令是读指令还是写指令;
判断所述目标ID与所述芯片的ID是否匹配;
根据所述分析所述访问指令是读指令还是写指令的输出结果和所述判断所述目标ID与所述芯片的ID是否匹配的输出结果,通过地址指针对所述ID匹配存储区或所述ID不匹配存储区进行访问处理。
本发明提供的成像盒芯片、成像盒及数据处理方法,通过在芯片中设置非易失性存储单元,并将非易失性存储单元设置为包括ID匹配存储区和ID不匹配存储区,控制单元根据分析单元的输出结果和比较单元的输出结果,在ID匹配时通过地址指针指向ID匹配存储区,在ID不匹配时通过地址指针指向ID不匹配存储区,能够有效的解决现有技术中存在着的芯片向该存储地址误写入数据导致正确的数据被擦除或改写的隐患,保证了芯片使用的稳定可靠性,并且,在ID不匹配时将总线上的数据写入至ID不匹配存储区,使ID不匹配存储区存储着成像设备写入至其他目标芯片的最新的写入数据,当目标芯片发生异常或损坏时,可以利用设备从当前芯片的ID不匹配存储区中将最新的数据读出来完成目标芯片的数据修复,解决了给芯片的数据修复带来不便的问题,进而提高了该数据处理装置的实用性。
附图说明
图1为本发明实施例所给出的成像盒芯片的结构示意图;
图2为本发明实施例所给出的成像盒芯片与成像设备的通信连接示意图一;
图3为本发明实施例所给出的成像盒芯片与成像设备的通信连接示意图二;
图4为本发明一实施例所给出的基于成像盒芯片的数据处理方法的流程示意图;
图5为本发明另一实施例所给出的基于成像盒芯片的数据处理方法的流程示意图;
图6为本发明又一实施例所给出的基于成像盒芯片的数据处理方法的流程示意图。
图中:
1、芯片; 2、非易失性存储单元;
21、ID匹配存储区; 22、ID不匹配存储区;
3、数据处理装置; 31、通信单元;
32、分析单元; 33、比较单元;
34、控制单元; 4、成像设备。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。给予本发明的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。以下实例用于说明本发明,但不用来限制本发明的范围。
实施例一
图1为本发明实施例所给出的成像盒芯片的结构示意图;参考附图1可知,本实施例提供了一种成像盒芯片1,包括数据处理装置3,该数据处理装置3用于对芯片1与成像设备之间的数据进行分析处理,具体的,芯片1包括:非易失性存储单元2,非易失性存储单元2用于存储有成像材料的消耗量或余量等可改写数据、以及芯片1的识别码(ID)信息和其它与成像盒相关的只读数据等,非易失性存储单元2包括:ID匹配存储区21和ID不匹配存储区22,ID匹配存储区21用于存储与芯片的ID相匹配的数据内容;ID不匹配存储区22用于存储与芯片的ID不匹配的数据内容;具体的,该数据处理装置3包括:
通信单元31,在具有芯片1的成像盒安装至成像设备时连接至成像设备的总线,用于接收成像设备4发送的访问指令,访问指令中携带有目标ID;
其中,对于通信单元31的具体结构不做限定,例如,通信单元31可以是用于与成像设备侧的探针相抵接接触的通信触点,也可以是能够与成像设备建立无线通信的天线,多个芯片2的通信单元31可以同时通过总线接收成像设备所发送的指令或数据,也可以在总线上监视到其它芯片2发送给成像设备的数据;另外,通信单元31通过总线与成像设备4相连接,以实现与成像设备4进行数据通信,例如:接收成像设备4发送的访问指令,其中,可以将访问指令设置为包括:ID、读/写指令的呼叫信息以及要写入芯片1的数据信息或将芯片1存储的数据发送至总线的指令信息等。
分析单元32,与通信单元31连接,用于分析访问指令是读指令还是写指令;
其中,可以将访问指令中设置有特征标识位,通过对访问指令中的特征标识位的分析即可确认是读指令或者是写指令。
比较单元33,与通信单元31连接,用于判断目标ID与芯片的ID是否匹配;
其中,本实施例中的匹配可以为目标ID与芯片的ID完全相同或者目标ID与芯片的ID的相似度大于或等于预设阈值(预设阈值的具体范围根据具体的设计需求进行设置),为了提高对比的精确可靠性,较为优选的,将该实施例中的匹配设置为完全相同,即比较单元33判断目标ID与芯片的ID是否完全相同,若目标ID与芯片的ID完全相同,则匹配;若目标ID与芯片的ID不相同,则为不匹配。
控制单元34,与分析单元32、比较单元33以及非易失性存储单元2连接,用于根据分析单元32的输出结果和比较单元33的输出结果,通过地址指针对ID匹配存储区21或ID不匹配存储区22进行访问处理。
其中,分析单元32和比较单元33会输出不同的判断结果,例如:分析单元32的输出结果包括:分析访问指令是读指令或者分析访问指令是写指令,同样的,比较单元33的输出结果包括:目标ID与芯片的ID相匹配或者目标ID与芯片的ID不匹配,而在对ID匹配存储区21或ID不匹配存储区22进行控制时,会根据上述输出结果的不同组合而执行不同的操作,执行不同的操作包括:在ID匹配且写指令时对ID匹配存储区执行写入操作,在ID匹配且读指令时对ID匹配存储区执行读出操作,在ID不匹配且写指令时对ID不匹配存储区执行写入操作,以及在ID不匹配且读指令时对ID不匹配存储区执行读出操作。
对于非易失性存储模块2的具体结构不做限定,非易失性存储模块23可以采用EEPROM,当然,也可以采用其他合理的元器件或电路组合来实现,例如,非易失性存储模块2还可以采用EPROM、FLASH、铁电存储器或相变存储器等其它类型的非易失性存储器件来实现,或SRAM和电池/电容的供电装置的组合电路来实现,只要能够实现数据暂存和稳定存储即可。
具体的,控制单元34设置为:
若目标ID与芯片的ID相匹配,则控制地址指针指向ID匹配存储区21以调用ID匹配存储区21。
若目标ID与芯片的ID不匹配,则控制地址指针指向ID不匹配存储区22以调用ID不匹配存储区22。
其中,“调用”具体是指将从总线接收的数据写入至ID匹配存储区21(或ID不匹配存储区22),或者将ID匹配存储区21中的数据传输到总线上;另外,对于控制单元34调用ID不匹配存储区22或ID匹配存储区21的具体实现过程不做限定,较为优选的,可以将控制单元34设置为用于调用地址指针,当判断结果为目标ID与芯片的ID相匹配时,说明当前的芯片1即为成像设备4需要访问的目标芯片1,则会控制地址指针指向当前芯片1(即为目标芯片1)的ID匹配存储区21,以使得对当前芯片1(即为目标芯片1)的ID匹配存储区21执行访问处理;当判断结果为目标ID与芯片的ID不匹配时,说明当前的芯片1不是成像设备4需要访问的目标芯片1,则会控制地址指针指向当前芯片的ID不匹配存储区22,以使得对存储误操作时,直接对当前芯片的ID不匹配存储区22进行访问处理;通过控制单元34在不同情况下调用非易失性存储单元2中的不同数据存储区,实现了控制单元34与非易失性存储单元2的数据交互过程,有效地保证了数据的交互过程,并且保证了对芯片1中正确数据存储的稳定可靠性,进一步提高了该数据处理装置3的使用效果。
本实施例提供的基于成像盒芯片的数据处理装置3,通过在芯片1中设置非易失性存储单元2,并将非易失性存储单元2设置为包括:ID匹配存储区21和ID不匹配存储区22,并通过控制单元34根据分析单元32的输出结果和比较单元33的输出结果,在ID匹配时通过地址指针指向ID匹配存储区21,在ID不匹配时通过地址指针指向ID不匹配存储区22能够有效的解决现有技术中存在着的芯片1向该存储地址误写入数据导致正确的数据被擦除或改写的隐患,保证了芯片1使用的稳定可靠性。进一步的,控制单元34还设置为:若目标ID与芯片的ID相匹配,且分析访问指令为写指令,则将访问指令中的数据内容写入到ID匹配存储区21;若目标ID与芯片的ID相匹配,且分析访问指令为读指令,则读取ID匹配存储区21内存储的数据内容;。
当分析访问指令的输出结果为访问指令为读指令时,则说明此时成像设备4需要读取目标芯片1的数据内容,而当判断目标ID与芯片的ID是否匹配的输出结果为目标ID与芯片的ID相匹配时,则说明当前芯片1即为成像设备4需要读取数据内容的目标芯片1,因此,可以直接读取ID匹配存储区21内存储的数据内容,进而实现了成像设备4读取目标芯片1上数据内容的操作过程。
当判断访问指令为写指令时,则说明需要向目标芯片1的写入数据信息,则需要确定当前芯片1是否为成像设备4欲写入数据信息的目标芯片1,因此,需要判断当前芯片的ID与目标ID是否匹配,若目标ID与芯片的ID相匹配,说明当前芯片1即为目标芯片1,控制单元34首先会控制地址指针指向ID匹配存储区21以调用ID匹配存储区21,然后根据上述判断访问指令为写指令的输出结果,将访问指令中的数据内容写入到ID匹配存储区21,以实现了成像设备4向芯片1内写入数据信息的正常操作。
进一步的,控制单元34,还设置为:
若目标ID与芯片的ID不匹配,且分析访问指令为写指令,则向ID不匹配存储区22内写入预设的信号数据。或者,
若目标ID与芯片的ID不匹配,且分析访问指令为写指令,则将访问指令中的数据内容写入到ID不匹配存储区22。
其中,当判断访问指令为写指令时,则说明需要向目标芯片1的写入数据信息,则需要确定当前芯片1是否为成像设备4欲写入数据信息的目标芯片1,进一步的,若目标ID与芯片的ID不匹配,说明当前芯片1不是目标芯片1,为了避免对芯片1内发生数据误写入的操作,控制单元34会控制地址指针指向当前芯片的ID不匹配存储区22以调用ID不匹配存储区22,此时,即使发生数据误写入芯片1的情况,数据也只会写入到ID不匹配存储区22,并不会写入到ID匹配存储区21,例如,通过向ID不匹配存储区22内写入预设的信号数据,其中,预设的信号数据可以包括:一位或多位的低电平数据或高电平数据,其中,通常低电平数据以二进制信号中的“0”为代表,高电平数据以二进制信号中的“1”为代表,对应的,预设的信号数据可以是一位或多位的“0”或“1”;对于信号数据的具体位数不做限定,例如,可以将信号数据设置为1位、2为或者4位等等,并且,本领域技术人员还可以对不同位数的信号数据赋予不同的含义。
当然的,本领域技术人员还可以为了避免对芯片1内发生数据误写入的操作,将控制单元34会控制地址指针指向当前芯片的ID不匹配存储区22以调用ID不匹配存储区22,此时,即使发生数据误写入芯片1的情况,数据也只会写入到ID不匹配存储区22,并不会写入到ID匹配存储区21,例如,可以将访问指令中的数据内容写入到ID不匹配存储区22,保证了该数据处理装置3使用的稳定可靠性,而且,ID不匹配存储区22存储着成像设备4写入至其他目标芯片的最新的写入数据,当目标芯片发生异常或损坏时,可以利用设备从当前芯片的ID不匹配存储区中将最新的数据读出来完成目标芯片的数据修复。
通过上述操作过程,实现了在目标ID与芯片的ID不匹配时,并不会影响芯片1内正确数据的存储,也不会对芯片1内存储的正确数据进行覆盖或者擦除等情况,保证了芯片1内数据存储的稳定可靠性。
进一步的,控制单元34,还设置为:
若分析访问指令为读指令,且目标ID与芯片的ID不匹配,则通过通信单元31向成像设备4发送一位或多位的信号数据。
或者,还可以将控制单元34,设置为还用于:
若分析访问指令为读指令,且目标ID与芯片的ID不匹配,则将总线上的数据内容写入到ID不匹配存储区22。
其中,当分析访问指令为读指令时,则说明成像设备4需要读取目标芯片1内的数据信息,则需要确定当前芯片1是否为成像设备4欲读取数据信息的目标芯片1,若目标ID与芯片的ID不匹配,说明当前芯片1不是目标芯片1,控制单元34会控制地址指针指向当前芯片的ID不匹配存储区22以调用ID不匹配存储区22,为了进一步防止发生数据误写入操作,通过该通信单元31向成像设备4发送一位或多位的信号数据,其中,信号数据包括:低电平数据和高电平数据,低电平数据以二进制中的“0”为代表,高电平数据以二进制中的“1”为代表,对于信号数据的具体位数不做限定,例如,可以将信号数据设置为1位、2为或者4位等等。
此外,在分析访问指令为读指令,且目标ID与芯片的ID不匹配时,控制单元34控制地址指针指向当前芯片的ID不匹配存储区22以调用ID不匹配存储区22,为了进一步提供修复数据的备份,可以设置为控制单元34控制将总线上目标芯片发送至成像设备的数据内容写入到ID不匹配存储区22,这样即便目标芯片发生异常或损坏时,可以利用设备从当前芯片的ID不匹配存储区中将数据读出来完成目标芯片的数据修复。
实施例二
图2为本发明实施例所给出的成像盒芯片1与成像设备4的通信连接示意图一,图3为本发明实施例所给出的成像盒芯片1与成像设备4的通信连接示意图二。如图2和图3所示,为了实现成像设备与目标芯片的数据通信,多个成像盒芯片1连接至成像设备4的总线上。具体的,成像设备4的总线通常至少包括:电源线VCC和接地线GND构成的供电线路、时钟线CLK和数据线DAT构成的通信线路。每个成像盒芯片1分别连接至电源线VCC和接地线GND以获取电能,并基于时钟线CLK来通过数据线DAT与成像设备4进行收发数据通信。
其中,第一种通过时钟线CLK、数据线DAT两条线路实现总线通信的结构,例如IIC总线协议,如图2所示,该种总线结构在成像设备等主机侧设置为数据线DAT通过一个上拉电阻连接至高电平基准电压VCC,从而,在该类总线结构中数据线DAT在空闲时的电平状态默认为高电平状态,在通信过程中该默认高电平即表示数据“1”,也就是说,当作为从机连接至总线的成像盒芯片1需要向成像装置发送一位数据“1”时,可以不采取任何操作即可由成像装置依据时钟信号CLK在数据线DAT上采集高电平信号得到该数据“1”,而当成像盒芯片或者成像装置需要发送一位数据“0”时,借助于通信模块的电路将信号线DAT上的电平拉低到地即可实现发送低电平数据“0”。
针对总线上的数据信号默认为高电平状态的总线结构,将成像盒芯片1内的控制单元34设置为:
若分析访问指令为读指令,且目标ID与芯片的ID不匹配,则通过通信单元31向成像设备4发送一位或多位的高电平数据“1”。
优选的,控制单元34可以设置为在分析访问指令为写指令,且目标ID与芯片的ID不匹配时,向ID不匹配存储区22内写入一位或多位的高电平数据“1”,并在分析访问指令为读指令,且目标ID与芯片的ID不匹配时,将ID不匹配存储区22内的数据读出并通过通信单元31发送至成像设备4的总线上。
当分析访问指令为读指令时,则说明成像设备4需要读取目标芯片1内的数据信息,则需要确定当前芯片1是否为成像设备4欲读取数据信息的目标芯片1,若目标ID与芯片的ID不匹配,说明当前芯片1不是目标芯片1,控制单元34控制地址指针指向当前芯片的ID不匹配存储区22以调用ID不匹配存储区22,并通过通信单元31向成像设备4的总线发送一位或多位的高电平数据“1”,由于总线上的数据信号默认为高电平,当成像盒芯片向总线发送高电平数据“1”时,其与目标芯片1发送至总线的数据信号做高电平信号的“线与”运算,并不影响目标芯片1发送至总线的数据信号的值,从而不影响目标芯片1与成像设备4的正常通信。
另外,第二种通过时钟线CLK、数据线DAT两条线路实现总线通信的结构,例如其它类IIC总线协议,如图3所示,该种总线结构在成像设备等主机侧设置为数据线DAT通过一个下拉电阻连接至低电平基准电压GND,从而,在该类总线结构中数据线DAT在空闲时的电平状态默认为低电平状态,在通信过程中该默认低电平即表示数据“0”,也就是说,当作为从机连接至总线的成像盒芯片1需要向成像装置发送一位数据“0”时,可以不采取任何操作即可由成像装置依据时钟信号CLK在数据线DAT上采集低电平信号得到该数据“0”,而当成像盒芯片或者成像装置需要发送一位数据“1”时,借助于通信模块的电路将信号线DAT上的电平上拉到VCC即可实现发送高电平数据“1”。
针对总线上的数据信号默认为低电平状态的总线结构,将成像盒芯片1内的控制单元34设置为:
若分析访问指令为读指令,且目标ID与芯片的ID不匹配,则通过通信单元31向成像设备4发送一位或多位的低电平数据“0”。
优选的,控制单元34可以设置为在分析访问指令为写指令,且目标ID与芯片的ID不匹配时,向ID不匹配存储区22内写入一位或多位的低电平数据“0”,并在分析访问指令为读指令,且目标ID与芯片的ID不匹配时,将ID不匹配存储区22内的数据读出并通过通信单元31发送至成像设备4的总线上。
当分析访问指令为读指令时,则说明成像设备4需要读取目标芯片1内的数据信息,则需要确定当前芯片1是否为成像设备4欲读取数据信息的目标芯片1,若目标ID与芯片的ID不匹配,说明当前芯片1不是目标芯片1,控制单元34控制地址指针指向当前芯片的ID不匹配存储区22以调用ID不匹配存储区22,并通过通信单元31向成像设备4的总线发送一位或多位的低电平数据“0”,由于总线上的数据信号默认为低电平,当成像盒芯片向总线发送低电平数据“0”时,其与目标芯片1发送至总线的数据信号做低电平信号的“叠加”运算,并不影响目标芯片1发送至总线的数据信号的值,从而不影响目标芯片1与成像设备4的正常通信。
实施例三
图4为本发明一实施例所给出的基于成像盒芯片的数据处理方法的流程示意图;参考附图4可知,本实施例提供了一种基于成像盒芯片的数据处理方法,该数据处理方法的执行主体为上述实施例一至二所提供的包括数据处理装置的成像盒芯片,芯片1包括:非易失性存储单元2,用于存储成像材料的消耗量或余量等可改写数据,以及芯片1的识别码(ID)信息和其它与成像盒相关的只读数据等,具体的,非易失性存储单元2包括ID匹配存储区21和ID不匹配存储区22,ID匹配存储区21用于存储与芯片的ID相匹配的数据内容,ID不匹配存储区22,用于存储与芯片的ID不匹配的数据内容;具体的,数据处理方法包括:
S101:接收成像设备4发送的访问指令,访问指令中携带有目标ID;
其中,可以将访问指令设置为包括:ID、读/写指令的呼叫信息以及要写入芯片1的数据信息或将芯片1存储的数据发送至总线的指令信息等。
S102:分析访问指令是读指令还是写指令;
其中,可以将访问指令中设置有特征标识位,通过对访问指令中的特征标识位的分析即可确认是读指令或者是写指令。
S103:判断目标ID与芯片的ID是否匹配;
其中,本实施例中的匹配可以为目标ID与芯片的ID完全相同或者目标ID与芯片的ID的相似度大于或等于预设阈值(预设阈值的具体范围根据具体的设计需求进行设置),为了提高对比的精确可靠性,较为优选的,将该实施例中的匹配设置为完全相同,即比较判断目标ID与芯片的ID是否完全相同,若目标ID与芯片的ID完全相同,则匹配;若目标ID与芯片的ID不相同,则为不匹配。
S104:根据分析访问指令是读指令还是写指令的输出结果和判断目标ID与芯片的ID是否匹配的输出结果,通过地址指针对ID匹配存储区21或ID不匹配存储区22进行访问处理。
由于分析访问指令是读指令还是写指令和判断目标ID与芯片的ID是否匹配会输出不同的判断结果,例如:输出结果包括:分析访问指令是读指令或者分析访问指令是写指令,同样的,目标ID与芯片的ID相匹配或者目标ID与芯片的ID不匹配,而在对ID匹配存储区21或ID不匹配存储区22进行控制时,会根据上述输出结果的不同组合而执行不同的操作,执行不同的操作包括:在ID匹配且写指令时对ID匹配存储区执行写入操作,在ID匹配且读指令时对ID匹配存储区执行读出操作,在ID不匹配且写指令时对ID不匹配存储区执行写入操作,以及在ID不匹配且读指令时对ID不匹配存储区执行读出操作,进而实现了,在目标ID与芯片的ID不匹配时,使得地址指针指向ID不匹配存储区22,此时,及时发生数据误写的情况,也只是将数据内容写入到ID不匹配存储区22,并不会影响正确数据的存储;在目标ID与芯片的ID相匹配时,使得地址指针指向ID匹配存储区21,此时,需要向ID匹配存储区21进行访问操作(读出和写入),而并不会发生误写入的操作,并不会影响正确数据的存储,提高了芯片1的数据处理的准确性和可靠性。
此外,本实施例中非易失性存储模块2的具体结构与上述实施例中非易失性存储模块2的具体结构相同,具体结构内容可参考上述实施例中非易失性存储模块2的具体描述,在此不再赘述。
需要说明的是,本实施例中的上述步骤S102与S103为两个相互独立的实现步骤,其标识的步骤序号虽然代表着步骤S102在步骤S103之前,但是具体应用时,并不限定于上述操作顺序,也就是说,上述标识需要只是为了方便描述,并不限定于上述操作顺序;例如,在具体应用时,可以先分析访问指令是读指令还是写指令,在对访问指令分析完毕指定控制单元所要执行的读写操作类型后,再判断目标ID与芯片的ID是否匹配来调用相应的非易失性存储单元的存储区执行操作,成像盒芯片设置为这种分析判断模式有助于控制单元提前准备数据接收或数据发送方向;或者,还可以先判断目标ID与芯片的ID是否匹配,在判断完ID是否匹配并根据ID是否匹配结果调用相应的非易失性存储单元的存储区准备执行操作后,再分析访问指令是读指令还是写指令来指定控制单元对已调用的非易失性存储区执行相应的读写操作,成像盒芯片设置为这种分析判断模式有助于控制单元提前调用相应的非易失性存储区以准备对应的指令操作;或者,还可以同时进行分析访问指令为读指令还是写指令以及判断目标ID与芯片的ID是否匹配的操作,成像盒芯片设置为这种分析判断模式有助于提高读写操作的处理效率,节约读写响应时间。
实施例四
图5为本发明另一实施例所给出的基于成像盒芯片的数据处理方法的流程示意图;图6为本发明又一实施例所给出的基于成像盒芯片的数据处理方法的流程示意图;本实施例以成像盒芯片先判断ID是否匹配再分析访问指令类型的流程为例描述在确定ID匹配结果和访问指令类型后的对非易失性存储单元的读写操作,而先分析访问指令类型再判断ID是否匹配的处理流程同样能够适用于本实施例接下来所描述的对非易失性存储单元的读写操作流程,判断ID是否匹配和分析访问指令类型的顺序先后并不构成对整个流程方法的限制。在实施例三的基础上,继续参考附图5和附图6,步骤S201、S202、S204/S208分别与实施例二中的步骤S101、S102、S103相同,在此不再赘述,当在步骤S202中判断ID是否匹配时,该方法进一步设置为还包括:
S203:若目标ID与芯片的ID相匹配,则控制地址指针指向ID匹配存储区21以调用ID匹配存储区21;或者,
S207:若目标ID与芯片的ID不匹配,则控制地址指针指向ID不匹配存储区22以调用ID不匹配存储区22。
其中,“调用”具体是指将从总线接收的数据写入至ID匹配存储区21(或ID不匹配存储区22),或者将ID匹配存储区21中的数据传输到总线上;另外,可以将控制单元34调用ID不匹配存储区22或ID匹配存储区21的具体实现过程设置为具体通过调用地址指针来实现,当判断结果为目标ID与芯片的ID相匹配时,说明当前的芯片1即为成像设备4需要访问的目标芯片1,则会控制地址指针指向当前芯片1(即为目标芯片1)的ID匹配存储区21,以使得对当前芯片1(即为目标芯片1)的ID匹配存储区21执行访问处理;当判断结果为目标ID与芯片的ID不匹配时,说明当前的芯片1不是成像设备4需要访问的目标芯片1,则会控制地址指针指向当前芯片的ID不匹配存储区22,以使得对存储误操作时,直接对当前芯片的ID不匹配存储区22进行访问处理;通过在不同情况下调用非易失性存储单元2中的不同数据存储区,有效地保证了芯片1的数据交互过程的正常进行,同时提高了对芯片1中正确数据存储的稳定可靠性,进一步提高了该数据处理方法的实用性,而且,在ID不匹配时通过地址指针指向ID不匹配存储区22能够有效的解决现有技术中存在着的芯片1向该存储地址误写入数据导致正确的数据被擦除或改写的隐患,保证了芯片1使用的稳定可靠性。
进一步的,在步骤S203中调用ID匹配存储区21之后,在步骤S204中分析访问指令为读指令还是写指令时,该方法进一步设置为还包括:
S205:若分析访问指令为读指令,则读取ID匹配存储区21内存储的数据内容。或者,
S206:若分析访问指令为写指令,则将访问指令中的数据内容写入到ID匹配存储区21。
当判断目标ID与芯片的ID是否匹配的输出结果为目标ID与芯片的ID相匹配时,则说明当前芯片1即为成像设备4需要读取数据内容的目标芯片1,当分析访问指令的输出结果为访问指令为读指令时,则说明此时成像设备4需要读取目标芯片1的数据内容,因此,可以直接读取ID匹配存储区21内存储的数据内容,进而实现了成像设备4读取目标芯片1上数据内容的操作过程,具体的,通过判断目标ID和芯片的ID是否匹配以及判断访问指令是否为读指令的判断过程,可以有效地保证了数据读取操作的准确。
若目标ID与芯片的ID相匹配,说明当前芯片1即为目标芯片1,当判断访问指令为写指令时,则说明需要向目标芯片1的写入数据信息,控制单元34首先会控制地址指针指向ID匹配存储区21以调用ID匹配存储区21,然后根据上述判断访问指令为写指令的输出结果,将访问指令中的数据内容写入到ID匹配存储区21,以实现了成像设备4向芯片1内写入数据信息的正常操作,保证了芯片1使用的稳定可靠性。
此外,在步骤S207中调用ID不匹配存储区之后,在步骤S208中判断访问指令为读指令还是写指令时,该方法进一步设置为包括:
S210:若分析访问指令为写指令,则向ID不匹配存储区22内写入预设的信号数据。或者,
S212:若分析访问指令为写指令,则将访问指令中的数据内容写入到ID不匹配存储区22。
若目标ID与芯片的ID不匹配,说明当前芯片1不是目标芯片1,当判断访问指令为写指令时,则说明需要向目标芯片1的写入数据信息,为了避免对芯片1内发生数据误写入的操作,则会控制地址指针指向当前芯片的ID不匹配存储区22以调用ID不匹配存储区22,此时,即使发生数据误写入芯片1的情况,数据也只会写入到ID不匹配存储区22,并不会写入到ID匹配存储区21,例如,通过向ID不匹配存储区22内写入预设的信号数据,其中,预设的信号数据可以包括:一位或多位的低电平数据或高电平数据,低电平数据以二进制中的“0”为代表,高电平数据以二进制中的“1”为代表,对于信号数据的具体位数不做限定,例如,可以将信号数据设置为1位、2为或者4位等等。或者,将访问指令中的数据内容写入到ID不匹配存储区22,ID不匹配存储区22存储着成像设备4写入至其他目标芯片的最新的写入数据,当目标芯片发生异常或损坏时,可以利用设备从当前芯片的ID不匹配存储区中将最新的数据读出来完成目标芯片的数据修复。
此外,在步骤S207中调用ID不匹配存储区之后,在步骤S208中判断访问指令为读指令还是写指令时,该方法进一步设置为还包括:
S209:若分析访问指令为读指令,则向成像设备4的总线发送一位或多位的信号数据。或者,
S211:若分析访问指令为读指令,则将成像设备4的总线上的数据内容写入到ID不匹配存储区22。
若目标ID与芯片的ID不匹配,说明当前芯片1不是目标芯片1,当判断访问指令为读指令时,则说明成像设备4需要读取目标芯片1内的数据信息,为了避免对芯片1内发生数据误写入的操作,则控制地址指针指向当前芯片的ID不匹配存储区22以调用ID不匹配存储区22,此时,即使发生数据误写入芯片1的情况,数据也只会写入到ID不匹配存储区22,并不会写入到ID匹配存储区21,为了进一步防止发生数据误写入操作,通过通信单元31向成像设备4发送一位或多位的信号数据,其中,信号数据包括:一位或多位的低电平数据或高电平数据,低电平数据以二进制中的“0”为代表,高电平数据以二进制中的“1”为代表,对于信号数据的具体位数不做限定,例如,可以将信号数据设置为1位、2为或者4位等等。或者,为了进一步提供修复数据的备份,可以设置为控制单元34控制将总线上目标芯片发送至成像设备的数据内容写入到ID不匹配存储区22,这样即便目标芯片发生异常或损坏时,可以利用设备从当前芯片的ID不匹配存储区中将数据读出来完成目标芯片的数据修复。
同样的,参考实施例二所提供的两种总线结构,步骤S208和步骤S210可以进一步设置为:
当与成像设备连接的总线上的数据信号默认为高电平时,
S210:若分析访问指令为写指令,则向ID不匹配存储区22内写入一位或多位的高电平数据“1”;
S209:若分析访问指令为读指令,则向成像设备4的总线发送一位或多位的高电平数据“1”,或者,将ID不匹配存储区22所存储的一位或多位的高电平数据“1”读出并发送至成像设备的总线上。
当与成像设备连接的总线上的数据信号默认为低电平时,
S210:若分析访问指令为写指令,则向ID不匹配存储区22内写入一位或多位的低电平数据“0”;
S209:若分析访问指令为读指令,则向成像设备4的总线发送一位或多位的低电平数据“0”,或者,将ID不匹配存储区22所存储的一位或多位的低电平数据“0”读出并发送至成像设备的总线上。
通过上述操作过程,实现了在目标ID与芯片的ID不匹配时,并不会影响芯片1内正确数据的存储,也不会对芯片1内存储的正确数据进行覆盖或者擦除等情况,保证了芯片1内数据存储的稳定可靠性。
实施例五
本实施例的又一方面提供了一种成像盒,包括上述任意实施例所提供的成像盒芯片,当该成像盒安装至成像设备时设置于该成像盒上的成像盒芯片通过总线连接至成像设备用于数据通信。
本实施例提供的成像盒芯片或成像盒,通过在成像盒芯片中设置非易失性存储单元,非易失性存储单元包括:ID匹配存储区和ID不匹配存储区,控制单元根据分析单元的输出结果和比较单元的输出结果,在ID匹配时通过地址指针指向ID匹配存储区,在ID不匹配时通过地址指针指向ID不匹配存储区,能够有效的解决现有技术中存在着的芯片向该存储地址误写入数据导致正确的数据被擦除或改写的隐患,保证了芯片1使用的稳定可靠性,并且,在ID不匹配时将总线上的数据写入至ID不匹配存储区,使ID不匹配存储区存储着成像设备写入至其他目标芯片的最新的写入数据,当目标芯片发生异常或损坏时,可以利用设备从当前芯片的ID不匹配存储区中将最新的数据读出来完成目标芯片的数据修复,解决了数据修复不便的难题。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (21)

1.一种成像盒芯片,其特征在于,所述芯片包括:
非易失性存储单元,所述非易失性存储单元中存储有芯片的ID,所述非易失性存储单元包括ID匹配存储区和ID不匹配存储区,所述ID匹配存储区和所述ID不匹配存储区均可改写;
通信单元,通过总线与成像设备连接,用于接收所述成像设备发送的访问指令,所述访问指令中携带有目标ID;
分析单元,与所述通信单元连接,用于分析所述访问指令是读指令还是写指令;
比较单元,与所述通信单元连接,用于判断所述目标ID与所述芯片的ID是否匹配;
控制单元,与所述分析单元、比较单元以及所述非易失性存储单元连接,用于根据所述分析单元的输出结果和所述比较单元的输出结果,通过地址指针对所述ID匹配存储区或所述ID不匹配存储区进行访问处理。
2.根据权利要求1所述的成像盒芯片,其特征在于,所述控制单元,与所述分析单元、比较单元以及所述非易失性存储单元连接,用于根据所述分析单元的输出结果和所述比较单元的输出结果,通过地址指针对所述ID匹配存储区或所述ID不匹配存储区进行访问处理,具体用于:
若所述目标ID与所述芯片的ID相匹配,则控制地址指针指向所述ID匹配存储区以调用所述ID匹配存储区;
若所述目标ID与所述芯片的ID不匹配,则控制地址指针指向所述ID不匹配存储区以调用所述ID不匹配存储区。
3.根据权利要求2所述的成像盒芯片,其特征在于,所述控制单元,还用于:
若所述目标ID与所述芯片的ID相匹配,且分析所述访问指令为写指令,则将所述访问指令中的数据内容写入到所述ID匹配存储区;
若所述目标ID与所述芯片的ID相匹配,且分析所述访问指令为读指令,则读取所述ID匹配存储区内存储的数据内容。
4.根据权利要求2所述的成像盒芯片,其特征在于,所述控制单元,还用于:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为写指令,则将所述访问指令中的数据内容写入到所述ID不匹配存储区。
5.根据权利要求4所述的成像盒芯片,其特征在于,所述控制单元,还用于:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,则将所述总线上的数据内容写入到所述ID不匹配存储区。
6.根据权利要求2所述的成像盒芯片,其特征在于,所述控制单元,还用于:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为写指令,则向所述ID不匹配存储区内写入预设的信号数据。
7.根据权利要求2所述的成像盒芯片,其特征在于,所述控制单元,还用于:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,则通过所述通信单元向所述成像设备发送一位或多位的信号数据。
8.根据权利要求6所述的成像盒芯片,其特征在于,所述控制单元,还用于:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,将所述写入所述ID不匹配存储区的预设的信号数据读出并通过所述通信单元向所述成像设备发送。
9.根据权利要求7所述的成像盒芯片,所述成像盒芯片与所述成像设备连接的所述总线上的数据信号默认为高电平状态,其特征在于,所述控制单元,还用于:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,则通过所述通信单元向所述成像设备发送一位或多位的高电平数据。
10.根据权利要求7所述的成像盒芯片,所述成像盒芯片与所述成像设备连接的所述总线上的数据信号默认为低电平状态,其特征在于,所述控制单元,还用于:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,则通过所述通信单元向所述成像设备发送一位或多位的低电平数据。
11.一种成像盒,其特征在于,包括权利要求1-10中任意一项所述的成像盒芯片,当所述成像盒安装至成像设备时,所述成像盒芯片通过总线连接至所述成像设备。
12.一种基于成像盒芯片的数据处理方法,其特征在于,所述芯片通过总线与成像设备连接,所述芯片包括:非易失性存储单元,所述非易失性存储单元中存储有芯片的ID,所述非易失性存储单元包括:ID匹配存储区和ID不匹配存储区,所述ID匹配存储区和所述ID不匹配存储区均可改写;所述数据处理方法包括:
接收所述成像设备发送的访问指令,所述访问指令中携带有目标ID;
分析所述访问指令是读指令还是写指令;
判断所述目标ID与所述芯片的ID是否匹配;
根据所述分析所述访问指令是读指令还是写指令的输出结果和所述判断所述目标ID与所述芯片的ID是否匹配的输出结果,通过地址指针对所述ID匹配存储区或所述ID不匹配存储区进行访问处理。
13.根据权利要求12所述的基于成像盒芯片的数据处理方法,其特征在于,所述根据所述分析所述访问指令是读指令还是写指令的输出结果和所述判断所述目标ID与所述芯片的ID是否匹配的输出结果,通过地址指针对所述ID匹配存储区或所述ID不匹配存储区进行访问处理,具体包括:
若所述目标ID与所述芯片的ID相匹配,则控制地址指针指向所述ID匹配存储区以调用所述ID匹配存储区;
若所述目标ID与所述芯片的ID不匹配,则控制地址指针指向所述ID不匹配存储区以调用所述ID不匹配存储区。
14.根据权利要求13所述的基于成像盒芯片的数据处理方法,其特征在于,所述方法,还包括:
若所述目标ID与所述芯片的ID相匹配,且分析所述访问指令为写指令,则将所述访问指令中的数据内容写入到所述ID匹配存储区;
若所述目标ID与所述芯片的ID相匹配,且分析所述访问指令为读指令,则读取所述ID匹配存储区内存储的数据内容。
15.根据权利要求13所述的基于成像盒芯片的数据处理方法,其特征在于,所述方法,还包括:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为写指令,则将所述访问指令中的数据内容写入到所述ID不匹配存储区。
16.根据权利要求15所述的基于成像盒芯片的数据处理方法,其特征在于,所述方法,还包括:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,则将所述总线上的数据内容写入到所述ID不匹配存储区。
17.根据权利要求13所述的基于成像盒芯片的数据处理方法,其特征在于,所述方法,还包括:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为写指令,则向所述ID不匹配存储区内写入预设的信号数据。
18.根据权利要求13所述的基于成像盒芯片的数据处理方法,其特征在于,所述方法,还包括:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,则向所述成像设备发送一位或多位的信号数据。
19.根据权利要求17所述的基于成像盒芯片的数据处理方法,其特征在于,所述方法,还包括:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,将所述写入所述ID不匹配存储区的预设的信号数据读出并向所述成像设备发送。
20.根据权利要求18所述的基于成像盒芯片的数据处理方法,所述成像盒芯片与所述成像设备连接的所述总线上的数据信号默认为高电平状态,其特征在于,所述若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,则向所述成像设备发送一位或多位的信号数据,具体包括:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,则向所述成像设备发送一位或多位的高电平数据。
21.根据权利要求18所述的基于成像盒芯片的数据处理方法,所述成像盒芯片与所述成像设备连接的所述总线上的数据信号默认为低电平状态,其特征在于,所述若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,则向所述成像设备发送一位或多位的信号数据,具体包括:
若所述目标ID与所述芯片的ID不匹配,且分析所述访问指令为读指令,则向所述成像设备发送一位或多位的低电平数据。
CN201710433911.7A 2017-06-09 2017-06-09 成像盒芯片、成像盒及数据处理方法 Active CN107301024B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710433911.7A CN107301024B (zh) 2017-06-09 2017-06-09 成像盒芯片、成像盒及数据处理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710433911.7A CN107301024B (zh) 2017-06-09 2017-06-09 成像盒芯片、成像盒及数据处理方法

Publications (2)

Publication Number Publication Date
CN107301024A CN107301024A (zh) 2017-10-27
CN107301024B true CN107301024B (zh) 2020-07-17

Family

ID=60134837

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710433911.7A Active CN107301024B (zh) 2017-06-09 2017-06-09 成像盒芯片、成像盒及数据处理方法

Country Status (1)

Country Link
CN (1) CN107301024B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111881489A (zh) * 2020-06-22 2020-11-03 广州众诺电子技术有限公司 芯片数据修改方法、存储芯片及耗材容器
CN112583415B (zh) * 2020-12-17 2023-06-23 上海坚芯电子科技有限公司 墨盒芯片的数据压缩存储方法和系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101082796A (zh) * 2006-06-01 2007-12-05 珠海天威技术开发有限公司 智能芯片及其信息处理方法
CN101804738A (zh) * 2010-05-18 2010-08-18 珠海艾派克微电子有限公司 墨盒芯片、墨盒、成像装置和成像装置墨盒更换方法
CN104943397A (zh) * 2015-06-25 2015-09-30 珠海艾派克微电子有限公司 成像盒芯片、成像盒以及更换成像盒芯片序列号的方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4123739B2 (ja) * 2001-06-19 2008-07-23 セイコーエプソン株式会社 印刷記録材容器の識別システムおよび識別方法
CN101782739A (zh) * 2010-02-05 2010-07-21 珠海艾派克微电子有限公司 成像盒芯片及其读写方法、成像盒和成像装置
CN101853000B (zh) * 2010-06-02 2012-05-23 珠海赛纳打印科技股份有限公司 一带多成像盒芯片、使用该芯片的方法、成像系统及成像盒
US9679664B2 (en) * 2012-02-11 2017-06-13 Samsung Electronics Co., Ltd. Method and system for providing a smart memory architecture
CN105677605B (zh) * 2014-11-20 2019-04-30 深圳市中兴微电子技术有限公司 一种高效的可配置片上互联系统及其实现方法、装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101082796A (zh) * 2006-06-01 2007-12-05 珠海天威技术开发有限公司 智能芯片及其信息处理方法
CN101804738A (zh) * 2010-05-18 2010-08-18 珠海艾派克微电子有限公司 墨盒芯片、墨盒、成像装置和成像装置墨盒更换方法
CN104943397A (zh) * 2015-06-25 2015-09-30 珠海艾派克微电子有限公司 成像盒芯片、成像盒以及更换成像盒芯片序列号的方法

Also Published As

Publication number Publication date
CN107301024A (zh) 2017-10-27

Similar Documents

Publication Publication Date Title
USRE49643E1 (en) Card and host device
US7640424B2 (en) Initialization of flash storage via an embedded controller
US6601132B2 (en) Nonvolatile memory and method of writing data thereto
KR100316981B1 (ko) 플래시 메모리를 구비한 마이크로컴퓨터 및 플래시 메모리에 프로그램을 저장하는 방법
CN100507733C (zh) 图像形成装置和盒体
CN107239411B (zh) 一种车载控制器内存管理方法及系统
US20150212957A1 (en) Supply Assembly Of Imaging Device, Chip Thereon, And Method For Updating Slave Address
CN107301024B (zh) 成像盒芯片、成像盒及数据处理方法
KR20000052570A (ko) 데이터 처리장치 및 데이터 처리방법
US5898930A (en) Portable telephone unit for preserving data that is renewed during conversation
CN113352770B (zh) 耗材芯片及成像盒
CN111459726A (zh) 一种芯片以及芯片自修复方法
US6813191B2 (en) Microcomputer with nonvolatile memory protected against false erasing or writing
CN111391512B (zh) 耗材芯片及耗材
CN107315551B (zh) 成像盒芯片、成像盒及数据处理方法
CN103009817A (zh) 耗材芯片及其数据补救方法、耗材容器、成像设备
JP2005006222A (ja) コントローラボード、画像処理装置、コントローラボード交換システム、およびコントローラボード交換方法
JP2008080803A (ja) 記憶装置および記憶装置に対するアクセス方法
JP2007109260A (ja) 記憶装置および記憶装置に対するアクセス方法
JP2017146687A (ja) 記憶装置、液体容器及びホスト装置
CN114826491A (zh) 一种芯片、可更换物品、图像形成设备和数据传输方法
CN117746966A (zh) 注错测试系统、注错测试方法及相关装置
JP2013198986A (ja) 印刷装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 519075 area B, 7th floor, building 04, No. 63, Mingzhu North Road, Qianshan, Zhuhai, Guangdong

Patentee after: Jihai Microelectronics Co.,Ltd.

Address before: 519075 area B, 7th floor, building 04, No. 63, Mingzhu North Road, Qianshan, Zhuhai, Guangdong

Patentee before: APEX MICROELECTRONICS Co.,Ltd.