CN107070496B - 基于部分匹配滤波算法的实时同步捕获装置及方法 - Google Patents

基于部分匹配滤波算法的实时同步捕获装置及方法 Download PDF

Info

Publication number
CN107070496B
CN107070496B CN201710238215.0A CN201710238215A CN107070496B CN 107070496 B CN107070496 B CN 107070496B CN 201710238215 A CN201710238215 A CN 201710238215A CN 107070496 B CN107070496 B CN 107070496B
Authority
CN
China
Prior art keywords
sequence
module
peak value
value
verifying
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710238215.0A
Other languages
English (en)
Other versions
CN107070496A (zh
Inventor
王勇超
万新杰
王江涛
袁海洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shaanxi Yilian Xingtong Information Technology Co.,Ltd.
Original Assignee
Xidian University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xidian University filed Critical Xidian University
Priority to CN201710238215.0A priority Critical patent/CN107070496B/zh
Publication of CN107070496A publication Critical patent/CN107070496A/zh
Application granted granted Critical
Publication of CN107070496B publication Critical patent/CN107070496B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

基于先进先出结构的同步捕获装置及其方法,装置包括同步序列选取模块、相关求和器组、快速傅立叶变换模块、相关峰值选择模块、门限判决模块、验证序列选取模块、验证峰值获取模块、峰值比较模块。方法包括:选取一个同步序列;对同步序列进行相关求和运算;将相关求和运算结果进行快速傅立叶变换;从变换结果中选出最大峰值并将最大峰值与门限进行比较;根据比较结果选取验证序列;对验证序列进行匹配滤波以及快速傅立叶变换,获得两组验证峰值;根据两组验证峰值的大小关系判断同步捕获是否成功。本发明具有资源占用少、实时性强、同步捕获漏捕获和错捕获概率低、正确同步捕获概率高的优点。

Description

基于部分匹配滤波算法的实时同步捕获装置及方法
技术领域
本发明属于通信技术领域,更进一步涉及扩频通信技术领域中的一种基于部分匹配滤波算法的实时同步捕获方法及装置。本发明可用于扩频通信系统的接收端对接收信号中的同步序列进行实时同步捕获,实现接收端与发送端的同步,保证信息的正确接收。
背景技术
在无线通信系统中,要想保证接收端能够准确的接收发送端发出的数据,必须实现接收端与发送端的同步。因此,对于扩频通信接收机来讲,对接收信号中的同步序列进行同步捕获是首先要解决的问题。目前,运用较广泛地一种同步捕获方法是采用快速傅立叶变换的部分匹配滤波法PMF-FFT,该方法将整个同步捕获过程建模为一个二维搜索过程,并通过快速傅里叶变换,将在频率、伪码相位上的二维搜索变成只在伪码相位上的一维搜索,大大减少了捕获时间。然而,当扩频通信系统接收端接收信号具有低信噪比、大频偏的特点时,该方法存在漏捕获和错捕获概率较高的问题。
北京北斗星通导航技术股份有限公司申请的专利“一种民码捕获方法及装置”(专利申请号201310728686.1,公开号CN 103698783A)提出了一种基于部分匹配滤波算法的同步序列捕获方法及装置。该装置主要包括第一滤波抽取模块、第二滤波抽取模块、部分匹配滤波器组、快速傅里叶变换FFT处理模块、非相干累积模块及分析比较模块,第一滤波抽取模块、第二滤波抽取模块用于对接收端接收信号进行抽取并分段存储抽取后的信号,部分匹配滤波器组用于分段后的本地伪码作为抽头系数,对各个子段分别进行匹配滤波处理,得到滤波结果,快速傅里叶变换处理模块由若干个并行的快速傅立叶变换器组成,用于存储来自部分匹配滤波器组的滤波结果,并对其进行快速傅立叶变换,非相干累加模块,用于对快速傅立叶变换处理模块中所有快速傅里叶变换器的输出结果分别进行取模,而后进行累加运算,得到非相干累加结果;分析比较模块,用于从快速傅立叶变换处理模块得到的非相干累加结果中查找捕获的结果;该装置存在的不足是,快速傅里叶变换处理模块包含多个快速傅立叶变换器,硬件资源开销很大。该方法的实施步骤是:第一、对接收端接收信号进行抽取并将抽取后的结果按照进行分段存储;第二、以本地伪码作为抽头系数,对各个子段分别进行匹配滤波处理,得到滤波结果并对滤波结果进行存储;第三、对各个子段的滤波结果进行快速傅立叶变换;第四、对FFT变换的输出结果分别取模后按点累加,得到非相干累加结果,并从中查找峰值位置作为捕获结果;该方法存在的不足是,需要对接收到的信号进行存储,而后利用存储的数据完成同步捕获,这就导致捕获时延较大,无法保证实时同步捕获。
西安电子科技大学拥有的专利技术“实时同步捕获伪码的方法及装置”(申请日:2014年6月30日,申请号:201410304732.X,授权公告号:104065397B)中提出了一种实时同步捕获伪码的方法及装置。该装置主要包括第一伪码捕获模块与第二伪码捕获模块,第二伪码捕获模块用于实现对接收端接收信号中的同步序列的粗捕获。第一伪码捕获模块用于对第二伪码捕获模块输出的捕获结果进行验证。该装置存在的不足是:第一伪码捕获模块包含大量乘法器、加法器与存储器,硬件实现复杂度较高。其实现步骤是:第一,采用第一伪码和第二伪码依次对同步头进行扩频生成同步序列并发送;第二、接收端对接收信号进行解扩得到分段相关值并存储;第三、顺序提取分段相关值并与第二伪码相乘,得到部分相关值序列;第四、对该序列作快速傅立叶运算后再进行取模处理,选择模值的最大值与门限值进行比较,若最大值大于等于门限值则第二伪码捕获成功,执行第五步,否则返回第二步;第五、将部分相关值序列的前半部分叠加值与后半部分叠加值作比较,若两者近似相等则同步捕获成功,反之同步捕获失败。该方法存在的不足是,当接收的通信信号具有低信噪比、大频偏的特点时,捕获的可靠性较低。
发明内容
本发明的目的在于克服上述已有技术的不足,提供一种基于部分匹配滤波算法的实时同步捕获装置及方法,以解决在同步捕获中现有技术中捕获时延较大,无法保证实时捕获、捕获可靠性较低的问题,提高通信系统的可靠性与稳定性。
为了实现上述目的,本发明方法的思路是:首先利用部分匹配滤波算法结合快速傅立叶变换对同步序列进行处理来获得相关峰值,从而降低噪声以及频偏对相关峰值的影响;然后,通过将相关峰值与门限进行比较来获取验证序列的起始位置,最后,利用部分匹配滤波算法以及快速傅立叶变换对验证序列进行处理来获得获得两组验证峰值,并根据两组峰值的大小关系判定是否同步捕获成功,从而降低信道的动态变化对捕获性能的影响。实现低信噪比、大频偏、高动态环境下收发机的实时同步。
为实现上述目的,本发明的同步捕获装置包括通过信号传输线相连同步序列选取模块、相关求和器组、快速傅立叶变换FFT模块、相关峰值选择模块、门限判决模块、验证序列选取模块、验证峰值获取模块、峰值比较模块;所述的同步序列选取模块的输出端与相关求和器组的输入端相连,相关求和器组中所有相关求和器的输出均与快速傅立叶变换FFT模块输入相连,快速傅立叶变换FFT模块的输出端与最大信号选择模块的输入端相连,最大信号选择模块的输出端与门限判决模块的输入端相连,门限判决模块的输出端与验证序列选取模块的输入端相连,验证序列选取模块的输出端与验证峰值获取模块的输入端相连,验证峰值获取模块的输出端与峰值比较模块的输入端相连,其中:同步序列选取模块,用于从接收的通信信号中获取一个同步码元相同长度的序列作为同步序列,将获取到的同步序列进行分段并对每段进行编号,将分段后的同步序列中的每段传输给相关求和器组相同编号的相关求和器中;相关求和器组,包括多个相关求和器,每个相关求和器用于将输入的一段同步序列和自身存储的一段同步码元进行点乘运算,得到一段相关序列,将一段相关序列中所有数据进行求和得到一个相关和值,将所有的相关求和器得到的和值组成和值序列传输给快速傅立叶变换FFT模块;快速傅立叶变换FFT模块,用于对相关和值序列进行快速傅立叶变换FFT,得到复数序列,将得到的复数序列传输给相关峰值选择模块;相关峰值选择模块,用于对复数序列的每个复数进行求模处理,得到模值序列,将模值序列中的最大值作为峰值,将峰值传输给门限判决模块;门限判决模块,用于判断峰值是否大于门限值,若是,则选取验证序列,否则,选取同步序列;验证序列选取模块,用于从当前接收的通信信号中获取一个与验证码元相同长度的序列作为验证序列,将获得的验证序列传输给验证峰值获取模块;验证峰值获取模块,包括第一伪码存储器、第一串行相关求和器、第一快速傅立叶变换FFT器、第一峰值选择器、第二伪码存储器、第二串行相关求和器、第二快速傅立叶变换FFT器、第二峰值选择器;所述的第一串行相关器的输入端与第二串行相关器的输入端均与验证序列选取模块的输出端相连,第一伪码存储器的输出端与第一串行相关器的输入端相连,第二伪码存储器的输出端与第二串行相关器的输入端相连,第一串行相关器的输出端与第一串行快速傅立叶变换FFT器的输入端相连,第二串行相关器的输出端与第二串行快速傅立叶变换FFT器的输入端相连,第一串行快速傅立叶变换FFT器的输出端与第一峰值选择器的输入端相连,第二串行快速傅立叶变换FFT器的输出端与第二峰值选择器的输入端相连,第一峰值选择器的输出端与第二峰值选择器的输出端均与峰值比较模块的输入端相连,用于通过验证峰值获取模块中的第一伪码存储器将第一伪码存储器存储的同步码元传输给验证峰值获取模块中的第一串行相关求和器;将同步码元与验证序列进行点乘运算,得到第一数值序列,而后以同步序列的长度与相关求和器组中相关求和器总数的比值作为分段长度,对第一数值序列进行分段求和处理,得到第一和值序列,将所得到的第一和值序列传输给验证峰值获取模块中的第一串行快速傅立叶变换FFT器;对第一和值序列进行快速傅立叶变换,得到第一复数序列,将得到的第一复数序列传输给验证峰值获取模块中的第一峰值选择器;对第一复数序列中每个复数进行求模处理,并从中找出最大值作为第一峰值,将第一峰值传输给峰值比较模块;通过验证峰值获取模块中的第二伪码存储器将第二伪码存储器存储的同步码元传输给验证峰值获取模块中的第二串行相关求和器;将同步码元与验证序列进行点乘运算,得到第二数值序列,以同步序列的长度与相关求和器组中相关求和器总数的比值作为分段长度,对第二数值序列进行分段求和处理,得到第二和值序列,将所得到的第二和值序列传输给验证峰值获取模块中的第二串行快速傅立叶变换FFT器;对第二和值序列进行快速傅立叶变换,得到第二复数序列,将得到的第二复数序列传输给验证峰值获取模块中的第二峰值选择器;对第二复数序列中每个复数进行求模处理,得到第二模值序列,从中找出最大值作为第二峰值,将第二峰值传输给峰值比较器;峰值比较模块,用于判断第一峰值是否大于的第二峰值,若是,则同步捕获成功,否则,选取验证序列。
本发明方法的具体步骤如下:
(1)选取同步序列:
(1a)将接收机当前接收的通信信号中第一个样点的位置,作为用于同步捕获的目标序列的起点;
(1b)同步序列选取模块从目标序列的起点开始,选取一个与同步码元相同长度的序列作为同步序列;
(2)对同步序列进行分段:
(2a)用同步序列的长度除以相关求和器组中相关求和器的总数,得到商值;
(2b)同步序列选取模块用商值作为每段的长度,将同步序列进行均匀分段,并对各段从1开始进行编号;
(2c)同步序列选取模块将分段后的同步序列中的各段传输到相关求和器组中相同编号的相关求和器中;
(3)对同步序列的每段进行相关求和处理:
(3a)相关求和器组中的每个相关求和器,将输入的一段同步序列和自身存储的一段同步码元进行点乘运算,得到一段相关序列;
(3b)相关求和器组中的每个相关求和器对一段相关序列中的所有数据进行求和,得到一个相关和值;
(3c)将所有相关和值组成相关和值序列,传输给快速傅立叶变换FFT模块;
(4)对相关和值序列进行快速傅立叶变换FFT:
(4a)快速傅立叶变换FFT模块对相关和值序列进行快速傅立叶变换FFT,得到复数序列;
(4b)将复数序列传输给相关峰值选择模块;
(5)从复数序列中选择峰值:
(5a)相关峰值选择模块将复数序列的每个复数进行求模处理,得到模值序列;
(5b)相关峰值选择模块从模值序列中找到最大值,作为峰值传输给门限判决模块;
(6)门限判决模块判断峰值是否大于门限值,若是,则执行步骤(7),否则,执行步骤(1);
(7)选取验证序列:
(7a)将接收机当前接收的通信信号中第一个样点的位置,作为用于同步验证的目标序列的起点;
(7b)验证序列选取模块从目标序列的起点开始,选取一个与验证码元相同长度的序列作为验证序列;
(7c)将验证序列传输给验证峰值获取模块中的第一串行相关求和器与验证峰值获取模块中的第二串行相关求和器;
(8)对验证序列进行分段相关求和处理:
(8a)验证峰值获取模块中的第一伪码存储器将存储的同步码元,传输给验证峰值获取模块中的第一串行相关求和器;
(8b)验证峰值获取模块中的第一串行相关求和器将同步码元与验证序列进行点乘运算,得到第一数值序列;
(8c)验证峰值获取模块中的第一串行相关求和器利用步骤(2a)中得到的商值作为分段长度,对第一数值序列进行分段求和处理,得到第一和值序列;
(8d)将第一和值序列传输至验证峰值获取模块中的第一串行快速傅立叶变换FFT器中;
(8e)验证峰值获取模块中的第二伪码存储器将存储的验证码元,传输给验证峰值获取器中的第二串行相关求和器;
(8f)验证峰值获取模块中的第二串行相关求和器将验证码元与验证序列进行点乘运算,得到第二数值序列;
(8g)验证峰值获取模块中的第二串行相关求和器用步骤(2a)中得到的商值作为分段长度,对第二数值序列进行分段求和处理,得到第二和值序列;
(8h)将第二和值序列传输给验证峰值获取模块中的第二串行快速傅立叶变换FFT器中;
(9)对第一和值序列与第二和值序列进行快速傅立叶变换FFT:
(9a)验证峰值获取模块中的第一串行FFT变换器,对第一和值序列进行快速傅立叶变换,得到的第一复数序列;
(9b)传输给验证峰值获取模块中的第二峰值选择器;
(9c)验证峰值获取模块中的第二串行FFT变换器,对第二和值序列进行快速傅立叶变换,得到的第二复数序列;
(9d)将第二复数序列传输给验证峰值获取模块中的第二峰值选择器;
(10)选取峰值:
(10a)验证峰值获取模块中的第一峰值选择器将第一复数序列的每个复数进行求模处理,得到第一模值序列;
(10b)验证峰值获取模块中的第一峰值选择器从第一模值序列中找到最大值,作为第一峰值传输给峰值比较器;
(10c)验证峰值获取模块中的第二峰值选择器将第二复数序列的每个复数进行求模处理,得到第二模值序列;
(10d)验证峰值获取模块中的第二峰值选择器从第二模值序列中找到最大值,作为第二峰值传输给峰值比较器;
(11)峰值比较模块判断第一峰值是否大于第二峰值,若是,执行步骤(12),否则,执行步骤(7);
(12)同步捕获成功。
本发明与现有技术相比,具有以下优点:
第一,由于本发明的装置中设置有包含多个相关求和器的相关求和器组与快速傅立叶变换FFT器,且所有相关求和器的输出均与快速傅立叶变换FFT器输入相连,可以实现对同步序列与同步码元进行分段相关求和操作,以及对所有相关求和得到的和值序列进行快速傅立叶变换,克服了现有技术中的同步捕获装置中快速傅里叶变换处理模块包含由多个快速傅立叶变换器导致的硬件资源开销很大的缺点。使得本发明的装置可以节省快速傅里叶变换FFT的硬件资源,降低系统成本。
第二,由于本发明的装置中设置有验证峰值获取器与峰值比较器,可以实现从验证序列中获得第一峰值与第二峰值,并通过判断第一峰值是否大于第二峰值来确定同步捕获是否成功。克服了现有技术中的同步捕获装置中第一伪码捕获模块包含大量乘法器、加法器与存储器导致的硬件资源消耗较大的不足,使得本发明的装置可以减少伪码捕获模块的硬件资源消耗量,提高了硬件资源利用率。
第三,由于本发明的方法中当相关峰值大于门限值后,继续选取验证序列,并对验证序列进行分段相关求和处理,得到两组和值序列,对两组和值序列进行快速傅立叶变换FFT,得到第一复数序列与第二复数序列,从第一复数序列与第二复数序列中分别选取峰值,得到第一峰值与第二峰值,通过判断第一峰值是否大于第二峰值来确定最后的同步捕获结果,克服了现有技术中的同步捕获方法中当接收的通信信号具有低信噪比、大频偏的特点时,同步捕获的可靠性较低的不足。使得采用本发明的方法可以提高低信噪比、大频偏环境下的同步捕获性能。
第四,由于本发明的方法中将当前接收的通信信号中的第一个样点作为用于同步捕获的目标序列的起点,并从目标序列的起点开始,选取一个与同步码元相同长度的序列作为同步序列进行同步捕获,这就实现了对接收信号的的实时同步捕获,克服了现有技术中的同步捕获方法中需要对接收到的通信信号进行存储,而后利用存储的数据实施捕获过程,因而导致捕获时延较大,无法完成实时捕获的不足。使得采用本发明的方法可以保证同步捕获的实时性,提高捕获效率。
附图说明
图1为本发明装置的方框图;
图2为本发明装置中验证峰值获取模块的方框图;
图3为本发明方法的流程图。
具体实施方式
下面结合附图对本发明做进一步的描述。
参照附图1,本发明的装置包含八个模块:同步序列选取模块、相关求和器组、快速傅立叶变换FFT模块、相关峰值选择模块、门限判决模块、验证序列选取模块、验证峰值获取模块、峰值比较模块。其中,同步序列选取模块、相关求和器组、快速傅立叶变换FFT模块、相关峰值选择模块、门限判决模块、验证序列选取模块是共用模块;验证峰值获取模块属于本发明独用模块。
同步序列选取模块,用于从接收的通信信号中获取一个同步码元相同长度的序列作为同步序列,将获取到的同步序列进行分段并对每段进行编号,将分段后的同步序列中的每段传输给相关求和器组相同编号的相关求和器中;
相关求和器组,包括多个相关求和器,每个相关求和器用于将输入的一段同步序列和自身存储的一段同步码元进行点乘运算,得到一段相关序列,将一段相关序列中所有数据进行求和得到一个相关和值,将所有的相关求和器得到的和值组成和值序列传输给快速傅立叶变换FFT模块;
快速傅立叶变换FFT模块,用于对相关和值序列进行快速傅立叶变换FFT,得到复数序列,将得到的复数序列传输给相关峰值选择模块;
相关峰值选择模块,用于对复数序列的每个复数进行求模处理,得到模值序列,将模值序列中的最大值作为峰值,将峰值传输给门限判决模块;
门限判决模块,用于判断峰值是否大于门限值,若是,则选取验证序列,否则,选取同步序列;
验证序列选取模块,用于从当前接收的通信信号中获取一个与验证码元相同长度的序列作为验证序列,将获得的验证序列传输给验证峰值获取模块;
验证峰值获取模块,包括第一伪码存储器、第一串行相关求和器、第一快速傅立叶变换FFT器、第一峰值选择器、第二伪码存储器、第二串行相关求和器、第二快速傅立叶变换FFT器、第二峰值选择器;所述的第一串行相关器的输入端与第二串行相关器的输入端均与验证序列选取模块的输出端相连,第一伪码存储器的输出端与第一串行相关器的输入端相连,第二伪码存储器的输出端与第二串行相关器的输入端相连,第一串行相关器的输出端与第一串行快速傅立叶变换FFT器的输入端相连,第二串行相关器的输出端与第二串行快速傅立叶变换FFT器的输入端相连,第一串行快速傅立叶变换FFT器的输出端与第一峰值选择器的输入端相连,第二串行快速傅立叶变换FFT器的输出端与第二峰值选择器的输入端相连,第一峰值选择器的输出端与第二峰值选择器的输出端均与峰值比较模块的输入端相连,用于通过验证峰值获取模块中的第一伪码存储器将第一伪码存储器存储的同步码元传输给验证峰值获取模块中的第一串行相关求和器;将同步码元与验证序列进行点乘运算,得到第一数值序列,而后以同步序列的长度与相关求和器组中相关求和器总数的比值作为分段长度,对第一数值序列进行分段求和处理,得到第一和值序列,将所得到的第一和值序列传输给验证峰值获取模块中的第一串行快速傅立叶变换FFT器;对第一和值序列进行快速傅立叶变换,得到第一复数序列,将得到的第一复数序列传输给验证峰值获取模块中的第一峰值选择器;对第一复数序列中每个复数进行求模处理,并从中找出最大值作为第一峰值,将第一峰值传输给峰值比较模块;通过验证峰值获取模块中的第二伪码存储器将第二伪码存储器存储的同步码元传输给验证峰值获取模块中的第二串行相关求和器;将同步码元与验证序列进行点乘运算,得到第二数值序列,以同步序列的长度与相关求和器组中相关求和器总数的比值作为分段长度,对第二数值序列进行分段求和处理,得到第二和值序列,将所得到的第二和值序列传输给验证峰值获取模块中的第二串行快速傅立叶变换FFT器;对第二和值序列进行快速傅立叶变换,得到第二复数序列,将得到的第二复数序列传输给验证峰值获取模块中的第二峰值选择器;对第二复数序列中每个复数进行求模处理,得到第二模值序列,从中找出最大值作为第二峰值,将第二峰值传输给峰值比较器;
峰值比较模块用于判断第一峰值是否大于的第二峰值,若是,则同步捕获成功,否则,选取验证序列。
参照附图2,本发明的验证序列选取模块包括八个器件:第一伪码存储器,第一串行相关求和器,第一串行快速傅立叶变换FFT器,第一峰值选择器,第二伪码存储器,第二串行相关求和器,第二串行快速傅立叶变换FFT器,第二峰值选择器,其中,第一伪码存储器,第二伪码存储器、第一串行快速傅立叶变换FFT器,第二串行快速傅立叶变换FFT器是公用器件。第一伪码存储器,用于将第一伪码存储器存储的同步码元传输给第一串行相关求和器;
第二伪码存储器,用于将第二伪码存储器存储的同步码元传输给第二串行相关求和器;
第一串行相关求和器,用于将同步码元与验证序列进行点乘运算,得到第一数值序列,将验证码元长度与相关求和器组中相关器总数的比值作为分段长度,对第一数值序列进行分段求和处理,得到第一和值序列,将所得的第一和值传输给第一串行快速傅立叶变换FFT器;
第二串行相关求和器,用于将验证码元与验证序列进行点乘运算,得到第二数值序列,将验证码元长度与相关求和器组中相关器总数的比值作为分段长度,对第二数值序列进行分段求和处理,得到第二和值序列,将所得的第二和值传输给第二串行快速傅立叶变换FFT器;
第一串行快速傅立叶变换FFT器,用于对第一和值序列进行快速傅立叶变换FFT,得到第一复数序列,将所得的第一复数序列传输给第一峰值选择器;
第二串行快速傅立叶变换FFT器,用于对第二和值序列进行快速傅立叶变换FFT,得到第二复数序列,将所得的第二复数序列传输给第二峰值选择器;
第一峰值选择器,用于对第一复数序列的每个复数进行求模处理,得到第一模值序列,从第一模值序列中找到最大值作为第一峰值,将所得的第一峰值传输给峰值比较器;
第二峰值选择器,用于对第二复数序列的每个数值进行求模处理,得到第二模值序列,从第二模值序列中找到最大值作为第二峰值;将所得的第二峰值传输给峰值比较模块;
下面结合附图3,对本发明的方法做进一步地描述。
本发明实施例中同步码元与验证码元的长度为M,相关求和器组中相关求和器的总数为P。
步骤1,选取同步序列。
将当前接收的通信信号中第一个样点的位置first_point_cap,作为用于同步捕获的目标序列的起点,同步序列选取模块从first_point_cap开始,在当前接收信号中选取一个M长的序列作为同步序列。
步骤2,对同步序列进行分段。
用同步序列的长度M除以相关求和器组中相关求和器的总数P,得到商值M/P;同步序列选取模块用M/P作为每段的长度,将同步序列进行均匀分段,并对各段从1开始进行编号;步序列选取模块将分段后的同步序列中的各段传输到相关求和器组中相同编号的相关求和器中;
步骤3,对同步序列的每段进行相关求和处理。
相关求和器组中的每个相关求和器将输入的一段同步序列和自身存储的一段同步码元进行点乘运算,得到一段相关序列,而后对一段相关序列中的所有数据进行求和,得到一个相关和值;将相关求和器组中的所有相关求和器得到的相关和值组成相关和值序列S(n),传输给快速傅立叶变换FFT模块;
步骤4,对相关和值序列进行快速傅立叶变换FFT。
快速傅立叶变换FFT模块对相关和值序列S(n)进行快速傅立叶变换FFT,得到复数序列C(n);将快速傅立叶变换FFT得到的复数序列C(n)传输给相关峰值选择模块;
步骤5,从复数序列中选择峰值:
相关峰值选择模块将复数序列的每个复数进行求模处理,得到模值序列M(n);相关峰值选择模块从模值序列M(n)中找到最大值Max,作为峰值传输给门限判决模块;
步骤6,门限判决模块判断峰值是否大于门限值,若是,选取验证序列,否则,选取验证序列;
步骤7,选取验证序列。
将接收机当前接收的通信信号中第一个样点的位置first_point_test,作为用于验证捕获的目标序列的起点,同步序列选取模块从first_point_test开始,在当前接收信号中选取一个M长的序列作为验证序列,将验证序列传输给验证峰值获取模块中的第一串行相关求和器与验证峰值获取模块中的第二串行相关求和器。
步骤8:,对验证序列进行分段相关求和处理。
验证峰值获取模块中的第一伪码存储器将存储的同步码元传输给验证峰值获取模块中的第一串行相关求和器;验证峰值获取模块中的第一串行相关求和器将同步码元与验证序列进行点乘运算,得到第一数值序列D1(n);验证峰值获取模块中的第一串行相关求和器利用步骤2中得到的商值M/P作为分段长度,对第一数值序列D1(n)进行分段求和处理,得到第一和值序列S1(n)。将第一和值序列传输至验证峰值获取模块中的第一串行快速傅立叶变换FFT器中;验证峰值获取模块中的第二伪码存储器将存储的同步码元传输给验证峰值获取模块中的第二串行相关求和器;验证峰值获取模块中的第二串行相关求和器将同步码元与验证序列进行点乘运算,得到第二数值序列D2(n);验证峰值获取模块中的第二串行相关求和器利用步骤2中得到的商值M/P作为分段长度,对第一数值序列D2(n)进行分段求和处理,得到第二和值序列S2(n)。将第二和值序列传输至验证峰值获取模块中的第二串行快速傅立叶变换FFT器中。
步骤9,对两组和值序列进行快速傅立叶变换FFT。
验证峰值获取模块中的第一串行FFT变换器对第一和值序列S1(n)进行快速傅立叶变换,并将变换后得到的第一复数序列R1(n)传输给验证峰值获取模块中的第一峰值选择器;验证峰值获取模块中的第一串行FFT变换器对第一和值序列S2(n)进行快速傅立叶变换,并将变换后得到的第一复数序列R2(n)传输给验证峰值获取模块中的第一峰值选择器。
步骤10,选取峰值。
验证峰值获取模块中的第一峰值选择器将第一复数序列R1(n)的每个复数进行求模处理,得到第一模值序列P1(n);验证峰值获取模块中的第一峰值选择器从第一模值序列中P1(n)找到最大值,将得到的最大值作为第一峰值peak_test1传输给峰值比较器;验证峰值获取模块中的第一峰值选择器将第一复数序列R2(n)的每个复数进行求模处理,得到第一模值序列P2(n);验证峰值获取模块中的第一峰值选择器从第一模值序列中P2(n)找到最大值,将得到的最大值作为第一峰值peak_test2传输给峰值比较器。
步骤11,峰值比较模块判断第一峰值peak_test1是否大于第二峰值peak_test2,若是,执行步骤12,否则,执行步骤7。
步骤12,同步捕获成功。

Claims (3)

1.一种基于部分匹配滤波算法的实时同步捕获装置,包括通过信号传输线相连同步序列选取模块、相关求和器组、快速傅立叶变换FFT模块、相关峰值选择模块、门限判决模块、验证序列选取模块、验证峰值获取模块、峰值比较模块;所述的同步序列选取模块的输出端与相关求和器组的输入端相连,相关求和器组中所有相关求和器的输出均与快速傅立叶变换FFT模块输入相连,快速傅立叶变换FFT模块的输出端与最大信号选择模块的输入端相连,最大信号选择模块的输出端与门限判决模块的输入端相连,门限判决模块的输出端与验证序列选取模块的输入端相连,验证序列选取模块的输出端与验证峰值获取模块的输入端相连,验证峰值获取模块的输出端与峰值比较模块的输入端相连,其特征在于:
所述的同步序列选取模块,用于从接收的通信信号中获取一个同步码元相同长度的序列作为同步序列,将获取到的同步序列进行分段并对每段进行编号,将分段后的同步序列中的每段传输给相关求和器组相同编号的相关求和器中;
所述的相关求和器组,包括多个相关求和器,每个相关求和器用于将输入的一段同步序列和自身存储的一段同步码元进行点乘运算,得到一段相关序列,将一段相关序列中所有数据进行求和得到一个相关和值,将所有的相关求和器得到的和值组成和值序列传输给快速傅立叶变换FFT模块;
所述的快速傅立叶变换FFT模块,用于对相关和值序列进行快速傅立叶变换FFT,得到复数序列,将得到的复数序列传输给相关峰值选择模块;
所述的相关峰值选择模块,用于对复数序列的每个复数进行求模处理,得到模值序列,将模值序列中的最大值作为峰值,将峰值传输给门限判决模块;
所述的门限判决模块,用于判断峰值是否大于门限值,若是,则选取验证序列,否则,选取同步序列;
所述的验证序列选取模块,用于从当前接收的通信信号中获取一个与验证码元相同长度的序列作为验证序列,将获得的验证序列传输给验证峰值获取模块;
所述的验证峰值获取模块,包括第一伪码存储器、第一串行相关求和器、第一快速傅立叶变换FFT器、第一峰值选择器、第二伪码存储器、第二串行相关求和器、第二快速傅立叶变换FFT器、第二峰值选择器;第一串行相关器的输入端与第二串行相关器的输入端均与验证序列选取模块的输出端相连,第一伪码存储器的输出端与第一串行相关器的输入端相连,第二伪码存储器的输出端与第二串行相关器的输入端相连,第一串行相关器的输出端与第一串行快速傅立叶变换FFT器的输入端相连,第二串行相关器的输出端与第二串行快速傅立叶变换FFT器的输入端相连,第一串行快速傅立叶变换FFT器的输出端与第一峰值选择器的输入端相连,第二串行快速傅立叶变换FFT器的输出端与第二峰值选择器的输入端相连,第一峰值选择器的输出端与第二峰值选择器的输出端均与峰值比较模块的输入端相连,用于通过验证峰值获取模块中的第一伪码存储器将第一伪码存储器存储的同步码元传输给验证峰值获取模块中的第一串行相关求和器;将同步码元与验证序列进行点乘运算,得到第一数值序列,而后以同步序列的长度与相关求和器组中相关求和器总数的比值作为分段长度,对第一数值序列进行分段求和处理,得到第一和值序列,将所得到的第一和值序列传输给验证峰值获取模块中的第一串行快速傅立叶变换FFT器;对第一和值序列进行快速傅立叶变换,得到第一复数序列,将得到的第一复数序列传输给验证峰值获取模块中的第一峰值选择器;对第一复数序列中每个复数进行求模处理,并从中找出最大值作为第一峰值,将第一峰值传输给峰值比较模块;通过验证峰值获取模块中的第二伪码存储器将第二伪码存储器存储的同步码元传输给验证峰值获取模块中的第二串行相关求和器;将同步码元与验证序列进行点乘运算,得到第二数值序列,以同步序列的长度与相关求和器组中相关求和器总数的比值作为分段长度,对第二数值序列进行分段求和处理,得到第二和值序列,将所得到的第二和值序列传输给验证峰值获取模块中的第二串行快速傅立叶变换FFT器;对第二和值序列进行快速傅立叶变换,得到第二复数序列,将得到的第二复数序列传输给验证峰值获取模块中的第二峰值选择器;对第二复数序列中每个复数进行求模处理,得到第二模值序列,从中找出最大值作为第二峰值,将第二峰值传输给峰值比较器;
所述的峰值比较模块用于判断第一峰值是否大于的第二峰值,若是,则同步捕获成功,否则,选取验证序列。
2.一种基于部分匹配滤波算法的实时同步捕获方法,包括如下步骤:
(1)选取同步序列:
(1a)将接收机当前接收的通信信号中第一个样点的位置,作为用于同步捕获的目标序列的起点;
(1b)同步序列选取模块从目标序列的起点开始,选取一个与同步码元相同长度的序列作为同步序列;
(2)对同步序列进行分段:
(2a)用同步序列的长度除以相关求和器组中相关求和器的总数,得到商值;
(2b)同步序列选取模块用商值作为每段的长度,将同步序列进行均匀分段,并对各段从1开始进行编号;
(2c)同步序列选取模块将分段后的同步序列中的各段传输到相关求和器组中相同编号的相关求和器中;
(3)对同步序列的每段进行相关求和处理:
(3a)相关求和器组中的每个相关求和器,将输入的一段同步序列和自身存储的一段同步码元进行点乘运算,得到一段相关序列;
(3b)相关求和器组中的每个相关求和器对一段相关序列中的所有数据进行求和,得到一个相关和值;
(3c)将所有相关和值组成相关和值序列,传输给快速傅立叶变换FFT模块;
(4)对相关和值序列进行快速傅立叶变换FFT:
(4a)快速傅立叶变换FFT模块对相关和值序列进行快速傅立叶变换FFT,得到复数序列;
(4b)将复数序列传输给相关峰值选择模块;
(5)从复数序列中选择峰值:
(5a)相关峰值选择模块将复数序列的每个复数进行求模处理,得到模值序列;
(5b)相关峰值选择模块从模值序列中找到最大值,作为峰值传输给门限判决模块;
(6)门限判决模块判断峰值是否大于门限值,若是,则执行步骤(7),否则,执行步骤(1);
(7)选取验证序列:
(7a)将接收机当前接收的通信信号中第一个样点的位置,作为用于同步验证的目标序列的起点;
(7b)验证序列选取模块从目标序列的起点开始,选取一个与验证码元相同长度的序列作为验证序列;
(7c)将验证序列传输给验证峰值获取模块中的第一串行相关求和器与验证峰值获取模块中的第二串行相关求和器;
(8)对验证序列进行分段相关求和处理:
(8a)验证峰值获取模块中的第一伪码存储器将存储的同步码元,传输给验证峰值获取模块中的第一串行相关求和器;
(8b)验证峰值获取模块中的第一串行相关求和器将同步码元与验证序列进行点乘运算,得到第一数值序列;
(8c)验证峰值获取模块中的第一串行相关求和器利用步骤(2a)中得到的商值作为分段长度,对第一数值序列进行分段求和处理,得到第一和值序列;
(8d)将第一和值序列传输至验证峰值获取模块中的第一串行快速傅立叶变换FFT器中;
(8e)验证峰值获取模块中的第二伪码存储器将存储的验证码元,传输给验证峰值获取器中的第二串行相关求和器;
(8f)验证峰值获取模块中的第二串行相关求和器将验证码元与验证序列进行点乘运算,得到第二数值序列;
(8g)验证峰值获取模块中的第二串行相关求和器用步骤(2a)中得到的商值作为分段长度,对第二数值序列进行分段求和处理,得到第二和值序列;
(8h)将第二和值序列传输给验证峰值获取模块中的第二串行快速傅立叶变换FFT器中;
(9)对第一和值序列与第二和值序列进行快速傅立叶变换FFT:
(9a)验证峰值获取模块中的第一串行FFT变换器,对第一和值序列进行快速傅立叶变换,得到的第一复数序列;
(9b)传输给验证峰值获取模块中的第二峰值选择器;
(9c)验证峰值获取模块中的第二串行FFT变换器,对第二和值序列进行快速傅立叶变换,得到的第二复数序列;
(9d)将第二复数序列传输给验证峰值获取模块中的第二峰值选择器;
(10)选取峰值:
(10a)验证峰值获取模块中的第一峰值选择器将第一复数序列的每个复数进行求模处理,得到第一模值序列;
(10b)验证峰值获取模块中的第一峰值选择器从第一模值序列中找到最大值,作为第一峰值传输给峰值比较器;
(10c)验证峰值获取模块中的第二峰值选择器将第二复数序列的每个复数进行求模处理,得到第二模值序列;
(10d)验证峰值获取模块中的第二峰值选择器从第二模值序列中找到最大值,作为第二峰值传输给峰值比较器;
(11)峰值比较模块判断第一峰值是否大于第二峰值,若是,执行步骤(12),否则,执行步骤(7);
(12)同步捕获成功。
3.根据权利要求2所述的基于部分匹配滤波算法的实时同步捕获方法,其特征在于,步骤(6)中所述的门限值是指,使用者以同步码元的长度为初值,根据具体的无线信道环境做调整后,预存在门限判决模块的一个值。
CN201710238215.0A 2017-04-13 2017-04-13 基于部分匹配滤波算法的实时同步捕获装置及方法 Active CN107070496B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710238215.0A CN107070496B (zh) 2017-04-13 2017-04-13 基于部分匹配滤波算法的实时同步捕获装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710238215.0A CN107070496B (zh) 2017-04-13 2017-04-13 基于部分匹配滤波算法的实时同步捕获装置及方法

Publications (2)

Publication Number Publication Date
CN107070496A CN107070496A (zh) 2017-08-18
CN107070496B true CN107070496B (zh) 2019-03-26

Family

ID=59599412

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710238215.0A Active CN107070496B (zh) 2017-04-13 2017-04-13 基于部分匹配滤波算法的实时同步捕获装置及方法

Country Status (1)

Country Link
CN (1) CN107070496B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115134064B (zh) * 2021-03-27 2024-01-16 华为技术有限公司 数据同步的方法及电子设备
CN117724121B (zh) * 2024-02-18 2024-05-03 成都星联芯通科技有限公司 一种pn码捕获方法、装置、存储介质及电子设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102594393A (zh) * 2012-01-29 2012-07-18 北京航空航天大学 一种卫星综合基带设备的通用伪码同步系统
CN103384401A (zh) * 2013-05-13 2013-11-06 西安电子科技大学 基于先进先出结构的同步捕获装置及其方法
CN103475621A (zh) * 2013-09-27 2013-12-25 上海贝岭股份有限公司 一种多载波同步系统和同步方法
CN104065397A (zh) * 2014-06-30 2014-09-24 西安电子科技大学 实时同步捕获伪码的方法及装置
CN104618289A (zh) * 2014-12-29 2015-05-13 中国科学院计算技术研究所 用于主同步信号检测的方法及装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101902428B (zh) * 2009-05-26 2013-06-05 中兴通讯股份有限公司 一种定时同步方法和装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102594393A (zh) * 2012-01-29 2012-07-18 北京航空航天大学 一种卫星综合基带设备的通用伪码同步系统
CN103384401A (zh) * 2013-05-13 2013-11-06 西安电子科技大学 基于先进先出结构的同步捕获装置及其方法
CN103475621A (zh) * 2013-09-27 2013-12-25 上海贝岭股份有限公司 一种多载波同步系统和同步方法
CN104065397A (zh) * 2014-06-30 2014-09-24 西安电子科技大学 实时同步捕获伪码的方法及装置
CN104618289A (zh) * 2014-12-29 2015-05-13 中国科学院计算技术研究所 用于主同步信号检测的方法及装置

Also Published As

Publication number Publication date
CN107070496A (zh) 2017-08-18

Similar Documents

Publication Publication Date Title
CN101512998B (zh) 用于检测导频图案的方法和装置
CN102469057B (zh) 适用于突发式通信系统的帧同步方法和装置
KR101447218B1 (ko) 무선통신 시스템에서 셀 탐색 방법 및 장치
CN105743612B (zh) 实时盲解调大频移短时突发信号的方法
CN104065397B (zh) 实时同步捕获伪码的方法及装置
JP2005500737A5 (zh)
CN105790788B (zh) 一种直扩msk信号的伪码-多普勒联合捕获方法
CN105141340A (zh) 直扩msk信号的全数字接收方法
CN106230475A (zh) 一种基于Tong检测器伪码多普勒补偿捕获方法及装置
CN105553506B (zh) 一种长码扩频信号的快速捕获方法及装置
CN107070496B (zh) 基于部分匹配滤波算法的实时同步捕获装置及方法
CN109088838A (zh) 一种高动态下直扩dpsk信号的伪码—多普勒快速捕获方法
CN109039573A (zh) 一种基于cpm信号多符号检测的方法
CN109428847A (zh) NB-IoT系统中下行次同步信号的检测与同步方法及装置
CN109412644A (zh) 一种直扩msk信号的多普勒频率估计方法
CN103941269A (zh) 用于卫星导航系统的pn码捕获方法
CN110336583A (zh) 一种直接序列扩频信号的快速捕获装置及方法
CN105871530B (zh) 一种抗高动态频偏变化的定时跟踪方法
CN105162746B (zh) 基于cmmb的时延和频偏估计方法及系统
CN103384401B (zh) 基于先进先出结构的同步捕获装置及其方法
CN108600142A (zh) 一种fbmc/oqam系统中的同步方法
US20170366221A1 (en) Clear channel assessment
CN105842714A (zh) 卫星信号捕获方法及装置
CN105764153A (zh) 一种上行随机接入的签名序列检测方法及装置
CN110830077B (zh) 一种改善多路突发信号接收性能的快速捕获方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20240429

Address after: Room 038, F2001, 20th Floor, Building 4-A, Xixian Financial Port, Fengdong New City Energy Jinmao District, Xixian New District, Xi'an City, Shaanxi Province, 712044

Patentee after: Shaanxi Yilian Xingtong Information Technology Co.,Ltd.

Country or region after: China

Address before: 710071 Taibai South Road, Yanta District, Xi'an, Shaanxi Province, No. 2

Patentee before: XIDIAN University

Country or region before: China