CN107066030B - 一种信号源及其多频率输出补偿方法、系统 - Google Patents

一种信号源及其多频率输出补偿方法、系统 Download PDF

Info

Publication number
CN107066030B
CN107066030B CN201611263662.3A CN201611263662A CN107066030B CN 107066030 B CN107066030 B CN 107066030B CN 201611263662 A CN201611263662 A CN 201611263662A CN 107066030 B CN107066030 B CN 107066030B
Authority
CN
China
Prior art keywords
frequency
frequency control
control word
numerical value
remainder
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201611263662.3A
Other languages
English (en)
Other versions
CN107066030A (zh
Inventor
彭晓林
黄立彬
陆顺杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Siglent Technologies Co Ltd
Original Assignee
Shenzhen Siglent Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Siglent Technologies Co Ltd filed Critical Shenzhen Siglent Technologies Co Ltd
Priority to CN201611263662.3A priority Critical patent/CN107066030B/zh
Publication of CN107066030A publication Critical patent/CN107066030A/zh
Application granted granted Critical
Publication of CN107066030B publication Critical patent/CN107066030B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/02Digital function generators
    • G06F1/03Digital function generators working, at least partly, by table look-up
    • G06F1/0321Waveform generators, i.e. devices for generating periodical functions of time, e.g. direct digital synthesizers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明公开了一种信号源及其多频率输出补偿方法、系统,所述补偿方法通过判断用户设置的第一频率和第二频率之间是否成整数倍数关系;若第一频率与第二频率成整数倍数关系,则比较第一频率控制字与第二频率控制字的大小;对其中一个频率控制字进行补偿,使第一频率控制字与第二频率控制字成整数倍数关系。由此,使得DDS芯片通过频率控制字对应输出频率时,输出的实际频率之间仍满足整数倍数关系。

Description

一种信号源及其多频率输出补偿方法、系统
技术领域
本发明涉及信号源领域,具体涉及信号源及其多频率输出补偿方法、系统。
背景技术
在信号源(信号发生器)领域,频率的输出通常由DDS芯片(直接数字式频率合成器)控制完成。信号源根据用户选定的频率,将频率经过比例运算后转换成频率控制字(累加器的步长),DDS芯片根据频率控制字输出对应的频率。
由于现有的信号源在运算过程中采用的是整数算术运算,但是处理器在做整数运算时存在小数点以后的数据舍弃误差,例如,定义两个整数变量int a=1000;b=3;当计算int c=a/b时,得到的c为3而不是3.33333…;这种数据舍弃误差会导致当双通道输出时,用户配置的两个频率输出值是整数倍数关系,而实际信号源输出的两个频率不是整数倍数关系,从而影响到两个输出频率的对应关系。例如:信号源的输出通道1需要输出1KHz正弦信号,输出通道2需要输出10KHz正弦信号。在没有做任何补偿的情况下,使用示波器观察两个通道(通道1做触发),会发现通道2信号相位会随着时间的变化而变化。这样一个通道的相位相对于另外一个通道在漂移,从而影响了两个通道的输出频率之间的对应关系。
因此,现有技术有待改进和提高。
发明内容
本申请提供一种信号源及其多频率输出补偿方法、系统,在初始设置了两个成整数倍数的频率后,信号源实际输出的两个频率保持成整数倍数关系。
根据本发明的第一方面,本发明提供一种信号源的多频率输出补偿方法,包括如下步骤:
判断用户设置的第一频率和第二频率之间是否成整数倍数关系;
第一频率与第二频率成整数倍数关系,则比较第一频率控制字与第二频率控制字的大小;其中,第一频率控制字由第一频率根据预设公式计算得到,第二频率控制字由第二频率根据预设公式计算得到;
对其中一个频率控制字进行补偿,使第一频率控制字与第二频率控制字成整数倍数关系。
所述的信号源的多频率输出补偿方法,其中,被补偿的频率控制字为数值大的频率控制字。
所述的信号源的多频率输出补偿方法,其中,所述“对大的频率控制字进行补偿,使大的频率控制字与小的频率控制字成整数倍数关系”的步骤具体包括:
数值大的频率控制字被数值小的频率控制字取余;计算数值小的频率控制字与余数的差值;比较余数与所述差值的大小,在余数小于所述差值时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率;
或者,数值大的频率控制字被数值小的频率控制字取余;将余数与数值小的频率控制字的二分之一做比较,在余数大时,将数值大的频率控制字加上数值小的频率控制字与所述余数的差值,得到补偿后的数值大的频率控制字;在余数小时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率。
所述的信号源的多频率输出补偿方法,其中,所述第一频率、第二频率、第一频率控制字和第二频率控制字均为整数。
根据本发明的第二方面,本发明还提供一种信号源的多频率输出补偿方法,包括:
在用户设置的N个频率中选出数值最小的频率Nmin,判断其它频率与最小的频率Nmin之间是否成整数倍数关系,得到M个与最小的频率Nmin成整数倍数关系的频率;其中,N≥M>2,N和M均为整数;
根据预设公式计算得到所述M个频率的频率控制字;
对所述M个频率的频率控制字或者最小的频率Nmin的频率控制字进行补偿,使M个频率的频率控制字与最小的频率Nmin的频率控制字成整数倍数关系。
根据本发明的第三方面,本发明提供一种信号源的多频率输出补偿系统,包括:
倍数判断模块,用于判断用户设置的第一频率与第二频率之间是否成整数倍数关系;
比较模块,用于在第一频率与第二频率成整数倍数关系时,比较第一频率控制字与第二频率控制字的大小;其中,第一频率控制字由第一频率根据预设公式计算得到,第二频率控制字由第二频率根据预设公式计算得到;
补偿运算模块,用于对其中一个频率控制字进行补偿,使第一频率控制字与第二频率控制字成整数倍数关系。
所述的信号源的多频率输出补偿系统,其中,所述补偿运算模块包括:
取余单元,用于将数值大的频率控制字除以数值小的频率控制字,得到余数;
补偿单元,用于计算数值小的频率控制字与余数的差值;比较余数与所述差值的大小,在余数小于所述差值时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率;
或者,用于将余数与数值小的频率控制字的二分之一做比较,在余数大时,将数值大的频率控制字加上数值小的频率控制字与所述余数的差值,得到补偿后的数值大的频率控制字;在余数小时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率。
所述的信号源的多频率输出补偿系统,其中,所述第一频率、第二频率、第一频率控制字和第二频率控制字均为整数。
根据本发明的第四方面,本发明还提供一种信号源的多频率输出补偿系统,包括:
倍数判断模块,用于在用户设置的N个频率中选出数值最小的频率Nmin,判断其它频率与最小的频率Nmin之间是否成整数倍数关系,得到M个与最小的频率Nmin成整数倍数关系的频率;其中,N≥M>2,N和M均为整数;
比较模块,用于根据预设公式计算得到所述M个频率的频率控制字;
补偿运算模块,用于对所述M个频率的频率控制字或者最小的频率Nmin的频率控制字进行补偿,使M个频率的频率控制字与最小的频率Nmin的频率控制字成整数倍数关系。
根据本发明的第五方面,本发明还提供一种信号源,包括:如上所述的多频率输出补偿系统和DDS芯片,所述DDS芯片的输入端与补偿运算模块的输出端连接。
本发明的有益效果:在用户设置的两个频率之间存在整数倍数关系时,通过比较其频率控制字的大小,对其中一个频率控制字进行补偿,使的两个频率控制字成整数倍数关系。由此,信号源最终通过频率控制字对应输出频率时,输出的两个频率满足整数倍数关系。
附图说明
图1为本发明提供的信号源的多频率输出补偿方法一实施例的流程图;
图2为本发明提供的信号源的多频率输出补偿方法的一实施例的具体流程图;
图3为本发明提供的信号源的多频率输出补偿系统的一实施例的结构框图。
具体实施方式
下面通过具体实施方式结合附图对本发明作进一步详细说明。
在本发明实施例中,先判断用户设置的两个频率之间是否存在整数倍数关系,若存在,则在对这两个频率分别进行比例变换后,得到用于控制信号源的输出频率的频率控制字,进而对其中一个频率控制字进行补偿,使两个频率控制字保持整数倍数关系,最后信号源根据这两个频率控制字而输出的两个频率仍然能保持整数倍数关系。
本发明提供的信号源的多频率输出补偿方法中,图1为实施例一的方法流程图,本实施例中,所述多频率输出补偿方法包括如下步骤:
S10、在信号源(信号发生器)接收到用户设置了两个频率(第一频率和第二频率)需要输出时,判断用户设置的第一频率和第二频率之间是否成整数倍数关系。具体的,判断第一频率是否为第二频率的整数倍,判断第二频率是否为第一频率的整数倍,有一个频率是另一个频率的整数倍即可。所述补偿方法优选运用在信号源的计算机程序中。具体的,如图2所示,所述步骤S10包括步骤S110、S120和S130。
S110、信号源的频率通道设置模块传入两个通道的频率ch1_frq,ch2_frq,即信号源的频率通道设置模块接收用户设置的第一频率通道需要输出的第一频率ch1_frq和第二频率通道需要输出的第二频率ch2_frq。
S120、根据预设公式计算第一频率对应的第一频率控制字ch1_ftw、第二频率对应的第二频率控制字ch2_ftw。所述预设公式优选为DDS芯片(直接数字式频率合成器)计算输出频率的公式:M=fout×2n÷fc,M为DDS芯片中累加器的步长,也就是频率控制字;fout为DDS芯片需要输出的频率,也就是用户设置的频率;fc为时钟频率,2n为DDS芯片相位累加器的位宽。可见,频率控制字的运算是需要经过比例运算的。
S130、判断第一频率与第二频率是否成整数倍数关系,若是整数倍数,即进入频率补偿流程。
S20、第一频率与第二频率成整数倍数关系(即第一频率是第二频率的整数倍,或者第二频率是第一频率的整数倍),则比较第一频率控制字与第二频率控制字的大小;以频率控制字的大小来判断哪个频率输出通道的输出频率需要补偿。若第一频率与第二频率不成整数倍数关系,则DDS芯片直接通过第一频率控制字、第二频率控制字输出第一频率和第二频率即可。所述第一频率、第二频率、第一频率控制字和第二频率控制字均为整数;所述第一频率控制字由第一频率计算得到,其程序运算均采用整形变量;所述第二频率控制字由第二频率计算得到,其程序运算均采用整形变量。
S30、对其中一个频率控制字进行补偿,使第一频率控制字与第二频率控制字成整数倍数关系。优选的,本实施例中,被补偿的频率控制字为数值大的频率控制字。被补偿通道为频率控制字大的一方,在保证两个输出的频率成整数倍关系的同时,避免对输出频率本身精度的影响。由此,本实施例一中,即便第一频率和第二频率经过了计算机程序的整数算术运算,得到的第一频率控制字和第二频率控制字可能已不成整数倍数关系,但经过对数值大的频率控制字进行补偿,使得两个频率控制字之间成整数倍数关系,在测量领域,需要两个成倍数关系的频率进行数据处理时,这一补偿尤为重要,提高了测量检测领域的精度。
进一步的,所述步骤S30具有两个具体的方案,在方案一中,所述步骤S30具体包括:数值大的频率控制字被数值小的频率控制字取余;计算数值小的频率控制字与余数的差值;比较余数与所述差值的大小,在余数小于所述差值时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率。
在本实施例一中,所述步骤S30进一步包括:
S310、在第一频率控制字大于第二频率控制字时,将第一频率控制字除以第二频率控制字,得到余数reminder;计算第二频率控制字与余数的差值minused_reminder;设置第一标志位refrence_frq_word_bigger为真(true)。在第二频率控制字大于第一频率控制字时,将第二频率控制字除以第一频率控制字,得到余数reminder;计算第一频率控制字与余数的差值minused_reminder;设置第二标志位changing_frq_word_bigger为真(true)。
S320、比较余数与所述差值的大小,在余数小于所述差值时,进入步骤S330,在余数大于所述差值时,进入步骤S340。
S330、判断第二标志位是否为真,若是则进入步骤S350,若否则进入步骤S360。
S340、判断第二标志位是否为真,若是则进入步骤S370,若否则进入步骤S380。
S350、将第二频率控制字减去所述余数,得到新的第二频率控制字;即将第二频率控制字减去余数后得到的数值赋值给第二频率控制字,完成对第二频率控制字的补偿。
S360、将第一频率控制字减去所述余数,得到新的第一频率控制字;即将第一频率控制字减去余数后得到的数值赋值给第一频率控制字,完成对第一频率控制字的补偿。
S370、将第二频率控制字加上所述差值minused_reminder,得到新的第二频率控制字;即将第二频率控制字加上差值minused_reminder后得到的数值赋值给第二频率控制字,完成对第二频率控制字的补偿。
S380、将第一频率控制字加上所述差值minused_reminder,得到新的第一频率控制字;即将第一频率控制字加上差值minused_reminder后得到的数值赋值给第一频率控制字,完成对第一频率控制字的补偿。
S390、DDS芯片使用第一频率控制字、第二频率控制字,分别输出对应的频率。
图2所示的整个流程在信号源中所作运算都是用的是整形变量。
在方案二中,数值大的频率控制字被数值小的频率控制字取余;将余数与数值小的频率控制字的二分之一做比较,在余数大时,将数值大的频率控制字加上数值小的频率控制字与所述余数的差值,得到补偿后的数值大的频率控制字;在余数小时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;DDS芯片根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率。
由此可知,在信号源的双通道信号频率输出过程中,用户需要输出两个成整数倍数关系频率,采用本发明提供的补偿方法,其输出的两个频率在示波器中观察,可看到两个通道的信号值是固定的,即输出也保持了成整数倍数关系,提高了输出频率的一致性和准确性。
实施例二:
实施例一给出了两个通道的频率输出的补偿方法,本实施例二则考虑多个通道(通道数大于二)的情况。故本实施例中的补偿方法如下:
S10’、在信号源接收到用户设置了N个频率需要输出时,在用户设置的N个频率中选出数值最小的频率Nmin,判断其它频率与最小的频率Nmin之间是否成整数倍数关系,得到M个与最小的频率Nmin成整数倍数关系的频率;其中,N≥M>2,N和M均为整数。
S20’、根据预设公式计算得到所述M个频率的频率控制字,并分别比较所述M个频率的频率控制字与频率Nmin的频率控制字的大小。
S30’、对所述M个频率的频率控制字或者最小的频率Nmin的频率控制字进行补偿,使M个频率的频率控制字与最小的频率Nmin的频率控制字成整数倍数关系。本实施例中,分别对M个频率的频率控制字进行补偿,使M个频率的频率控制字与最小的频率Nmin的频率控制字成整数倍数关系。换而言之,在用户需要输出2个以上的频率时,选出(计算出)最小的频率,将其余的频率的频率控制字分别与最小频率的频率控制字进行一些列运算(如实施例一),从而对其余的频率控制字进行补偿,这样最终输出的多个频率,均与最小频率保持整数倍数关系。分别对M个频率的频率控制字进行补偿,其具体补偿过程在实施例一的步骤S30中已详细描述,即,M个频率中需要补偿的频率控制字相当于实施例一中数值大的频率控制字,最小频率的频率控制字相当于实施例一的数值小的频率控制字,其补偿过程在此不再赘述。
基于上述实施例提供的补偿方法,本发明还提供一种信号源的多频率输出补偿系统,请参考图3,在实施例三中,所述补偿系统包括:频率通道设置模块(图中未示出)、倍数判断模块10、比较模块20和补偿运算模块30。
所示频率通道设置模块,用于接收用户对频率输出通道输出的频率的设置。
所述倍数判断模块10,用于判断用户设置的第一频率与第二频率之间是否成整数倍数关系。具体的,所述倍数判断模块10用于判断第一频率是否为第二频率的整数倍,判断第二频率是否为第一频率的整数倍,有一个频率是另一个频率的整数倍即可。所述补偿系统优选运用在信号源的程序中。信号源的频率通道设置模块接收用户设置的第一频率通道需要输出的第一频率ch1_frq和第二频率通道需要输出的第二频率ch2_frq。所述倍数判断模块10获取第一频率通道的第一频率ch1_frq和第二频率通道的第二频率ch2_frq;判断第一频率与第二频率是否成整数倍数关系,若是整数倍数,即进入频率补偿流程。
所述比较模块20,用于根据预设公式计算第一频率对应的频率控制字ch1_ftw、第二频率对应的频率控制字ch2_ftw;在第一频率与第二频率成整数倍数关系时(即第一频率是第二频率的整数倍,或者第二频率是第一频率的整数倍),比较第一频率控制字与第二频率控制字的大小;以频率控制字的大小来判断被补偿通道。被补偿通道为频率控制字大的一方,以保证最大限度的实现输出精度补偿。若第一频率与第二频率不成整数倍数关系,则直接通过第一频率控制字、第二频率控制字输出第一频率和第二频率即可。所述第一频率、第二频率、第一频率控制字和第二频率控制字均为整数;所述第一频率控制字由第一频率计算得到,其程序运算均采用整形变量;所述第二频率控制字由第二频率计算得到,其程序运算均采用整形变量。本补偿系统中的各个模块在计算机中所作运算也都采用整形变量。所述预设公式优选为DDS芯片(直接数字式频率合成器)计算输出频率的公式:M=fout×2n÷fc,M为DDS芯片中累加器的步长,也就是频率控制字;fout为DDS芯片需要输出的频率,也就是用户设置的频率;fc为时钟频率,2n为DDS芯片相位累加器的位宽。
所述补偿运算模块30,用于对其中一个频率控制字进行补偿,使第一频率控制字与第二频率控制字成整数倍数关系。优选的,本实施例中,被补偿的频率控制字为数值大的频率控制字。由此,本实施例三中,即便第一频率和第二频率经过了计算机程序的整数算术运算,得到的第一频率控制字和第二频率控制字可能已不成整数倍数关系,但经过对数值大的频率控制字进行补偿,使得两个频率控制字之间成整数倍数关系,在测量领域,需要两个成倍数关系的频率进行数据处理时,这一补偿尤为重要,提高了测量检测领域的精度。
进一步的,所述补偿运算模块30包括取余单元310和补偿单元320。
所述取余单元310,用于将数值大的频率控制字除以数值小的频率控制字,得到余数。
所述补偿单元320有两种方案,方案一中,所述补偿单元320计算数值小的频率控制字与余数的差值;比较余数与所述差值的大小,在余数小于所述差值时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率。
具体的,所述补偿单元320在第一频率控制字大于第二频率控制字时,将第一频率控制字除以第二频率控制字,得到余数reminder;计算第二频率控制字与余数的差值minused_reminder;设置第一标志位refrence_frq_word_bigger为真(true);在第二频率控制字大于第一频率控制字时,将第二频率控制字除以第一频率控制字,得到余数reminder;计算第一频率控制字与余数的差值minused_reminder;设置第二标志位changing_frq_word_bigger为真(true);比较余数与所述差值的大小并判断第二标志位是否为真,在余数小于所述差值且第二标志位为真时,则将第二频率控制字减去所述余数,得到新的第二频率控制字,完成对第二频率控制字的补偿;在余数小于所述差值且第二标志位不为真时,则将第一频率控制字减去所述余数,得到新的第一频率控制字,完成对第一频率控制字的补偿;在余数大于所述差值且第二标志位为真时,将第二频率控制字加上所述差值minused_reminder,得到新的第二频率控制字,完成对第二频率控制字的补偿;在余数大于所述差值且第二标志位不为真时,将第一频率控制字加上所述差值minused_reminder,得到新的第一频率控制字,完成对第一频率控制字的补偿;最后使用第一频率控制字、第二频率控制字,分别输出对应的频率。
在方案二中,所述补偿单元320将余数与数值小的频率控制字的二分之一做比较,在余数大时,将数值大的频率控制字加上数值小的频率控制字与所述余数的差值,得到补偿后的数值大的频率控制字;在余数小时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率。
上述补偿系统,给出了两个通道的输出频率补偿,在用户设置两个以上的频率时,本补偿系统同样能进行补偿。如实施例四:
所述倍数判断模块10,还用于在用户设置了N个频率时,在用户设置的N个频率中选出数值最小的频率Nmin,判断其它频率与最小的频率Nmin之间是否成整数倍数关系,得到M个与最小的频率Nmin成整数倍数关系的频率;其中,N≥M>2,N和M均为整数。
所述比较模块20,还用于根据预设公式计算得到所述M个频率的频率控制字,并分别比较所述M个频率的频率控制字与频率Nmin的频率控制字的大小。
所述补偿运算模块30,还用于对所述M个频率的频率控制字或者最小的频率Nmin的频率控制字进行补偿,使M个频率的频率控制字与最小的频率Nmin的频率控制字成整数倍数关系。本实施例中,分别对M个频率的频率控制字进行补偿,使M个频率的频率控制字与最小的频率Nmin的频率控制字成整数倍数关系。换而言之,在用户需要输出2个以上的频率时,选出(计算出)最小的频率,将其余的频率的频率控制字分别与最小频率的频率控制字进行一些列运算(如实施例三),从而对其余的频率控制字进行补偿,这样最终输出的多个频率,均与最小频率保持整数倍数关系。分别对M个频率的频率控制字进行补偿,其具体补偿过程在实施例三中已详细描述,即,M个频率中需要补偿的频率控制字相当于实施例三中数值大的频率控制字,最小频率的频率控制字相当于实施例三的数值小的频率控制字,其补偿过程在此不再赘述。
基于上述实施例提供的多频率输出补偿系统,本发明还提供一种信号源,所述信号源包括上述的多频率输出补偿系统,以及DDS芯片,所述DDS芯片的输入端与补偿运算模块的输出端连接。即补偿系统输出第一频率控制字和第二频率控制字给DDS芯片。所述DDS芯片输入的信号包括频率控制字M、相位控制字和时钟频率fc,所述DDS芯片内置有相位累加器、正弦查询表和DAC(数字模拟转换器)、低通滤波器等。所述相位累加器包括加法器和相位寄存器。每来一个时钟,相位寄存器以步长增加,相位寄存器的输出与相位控制字相加,然后输入到正弦查询表地址上。正弦查询表包含一个周期正弦波的数字幅度信息,每个地址对应正弦波中0-360°范围的一个相位点。正弦查询表把输入的地址相位信息映射成正弦波幅度的数字量信号,驱动DAC,输出模拟量。相位寄存器每经过2n÷M个fc时钟后回到初始状态,相应地正弦查询表经过一个循环回到初始位置,整个DDS芯片输出一个正弦波。该正弦波的频率为:fout=M×fc÷2n
由于所述信号源的频率输出补偿的原理在上述实施例中已详细阐述,在此不再赘述。
本领域技术人员可以理解,上述实施方式中各种方法的全部或部分步骤可以通过程序来指令相关硬件完成,该程序可以存储于一计算机可读存储介质中,存储介质可以包括:只读存储器、随机存储器、磁盘或光盘等。
以上应用了具体个例对本发明进行阐述,只是用于帮助理解本发明,并不用以限制本发明。对于本发明所属技术领域的技术人员,依据本发明的思想,还可以做出若干简单推演、变形或替换。

Claims (10)

1.一种信号源的多频率输出补偿方法, 其特征在于,包括如下步骤:
判断用户设置的第一频率和第二频率之间是否成整数倍数关系;
第一频率与第二频率成整数倍数关系,则比较第一频率控制字与第二频率控制字的大小;其中,第一频率控制字由第一频率根据预设公式计算得到,第二频率控制字由第二频率根据预设公式计算得到;
对其中一个频率控制字进行补偿,使第一频率控制字与第二频率控制字成整数倍数关系。
2.根据权利要求1所述的信号源的多频率输出补偿方法,其特征在于,被补偿的频率控制字为数值大的频率控制字。
3.根据权利要求2所述的信号源的多频率输出补偿方法,其特征在于,所述“对其中一个频率控制字进行补偿,使第一频率控制字与第二频率控制字成整数倍数关系”的步骤具体包括:
数值大的频率控制字被数值小的频率控制字取余;计算数值小的频率控制字与余数的差值;比较余数与所述差值的大小,在余数小于所述差值时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率;
或者,数值大的频率控制字被数值小的频率控制字取余;将余数与数值小的频率控制字的二分之一做比较,在余数大时,将数值大的频率控制字加上数值小的频率控制字与所述余数的差值,得到补偿后的数值大的频率控制字;在余数小时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率。
4.根据权利要求1或2所述的信号源的多频率输出补偿方法,其特征在于,所述第一频率、第二频率、第一频率控制字和第二频率控制字均为整数。
5.一种信号源的多频率输出补偿方法,其特征在于,包括如下步骤:
在用户设置的N个频率中选出数值最小的频率Nmin,判断其它频率与最小的频率Nmin之间是否成整数倍数关系,得到M个与最小的频率Nmin成整数倍数关系的频率;其中,N≥M>2,N和M均为整数;
根据预设公式计算得到所述M个频率的频率控制字;
对所述M个频率的频率控制字或者最小的频率Nmin的频率控制字进行补偿,使M个频率的频率控制字与最小的频率Nmin的频率控制字成整数倍数关系。
6.一种信号源的多频率输出补偿系统,其特征在于,包括:
倍数判断模块,用于判断用户设置的第一频率与第二频率之间是否成整数倍数关系;
比较模块,用于在第一频率与第二频率成整数倍数关系时,比较第一频率控制字与第二频率控制字的大小;其中,第一频率控制字由第一频率根据预设公式计算得到,第二频率控制字由第二频率根据预设公式计算得到;
补偿运算模块,用于对其中一个频率控制字进行补偿,使第一频率控制字与第二频率控制字成整数倍数关系。
7.根据权利要求6所述的信号源的多频率输出补偿系统,其特征在于,所述补偿运算模块包括:
取余单元,用于将数值大的频率控制字除以数值小的频率控制字,得到余数;
补偿单元,用于计算数值小的频率控制字与余数的差值;比较余数与所述差值的大小,在余数小于所述差值时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率;
或者,用于将余数与数值小的频率控制字的二分之一做比较,在余数大时,将数值大的频率控制字加上数值小的频率控制字与所述余数的差值,得到补偿后的数值大的频率控制字;在余数小时,将数值大的频率控制字减去所述余数,得到补偿后的数值大的频率控制字;根据补偿后的数值大的频率控制字、数值小的频率控制字,分别输出对应的频率。
8.根据权利要求6或7所述的信号源的多频率输出补偿系统,其特征在于,所述第一频率、第二频率、第一频率控制字和第二频率控制字均为整数。
9.一种信号源的多频率输出补偿系统,其特征在于,包括:
倍数判断模块,用于在用户设置的N个频率中选出数值最小的频率Nmin,判断其它频率与最小的频率Nmin之间是否成整数倍数关系,得到M个与最小的频率Nmin成整数倍数关系的频率;其中,N≥M>2,N和M均为整数;
比较模块,用于根据预设公式计算得到所述M个频率的频率控制字;
补偿运算模块,用于对所述M个频率的频率控制字或者最小的频率Nmin的频率控制字进行补偿,使M个频率的频率控制字与最小的频率Nmin的频率控制字成整数倍数关系。
10.一种信号源,其特征在于,包括如权利要求6或9所述的多频率输出补偿系统和DDS芯片,所述DDS芯片的输入端与补偿运算模块的输出端连接。
CN201611263662.3A 2016-12-30 2016-12-30 一种信号源及其多频率输出补偿方法、系统 Active CN107066030B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611263662.3A CN107066030B (zh) 2016-12-30 2016-12-30 一种信号源及其多频率输出补偿方法、系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611263662.3A CN107066030B (zh) 2016-12-30 2016-12-30 一种信号源及其多频率输出补偿方法、系统

Publications (2)

Publication Number Publication Date
CN107066030A CN107066030A (zh) 2017-08-18
CN107066030B true CN107066030B (zh) 2020-01-14

Family

ID=59623504

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611263662.3A Active CN107066030B (zh) 2016-12-30 2016-12-30 一种信号源及其多频率输出补偿方法、系统

Country Status (1)

Country Link
CN (1) CN107066030B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110518906B (zh) * 2019-08-30 2023-04-07 京东方科技集团股份有限公司 信号生成电路及其方法、数字时间转换电路及其方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103138749A (zh) * 2011-11-24 2013-06-05 无锡辐导微电子有限公司 改进的频率校正方法和装置
CN103929221A (zh) * 2013-01-11 2014-07-16 正文科技股份有限公司 频率补偿装置及其频率补偿方法
CN104410410A (zh) * 2014-11-27 2015-03-11 江汉大学 一种脉冲信号源装置
CN104702278A (zh) * 2013-12-10 2015-06-10 炬芯(珠海)科技有限公司 一种频率校准方法及装置
CN104914408A (zh) * 2015-06-12 2015-09-16 天津大学 基于中国余数定理的频率、doa联合测量方法以及装置
CN105634473A (zh) * 2014-11-05 2016-06-01 联芯科技有限公司 移动终端的频率调整方法及装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103138749A (zh) * 2011-11-24 2013-06-05 无锡辐导微电子有限公司 改进的频率校正方法和装置
CN103929221A (zh) * 2013-01-11 2014-07-16 正文科技股份有限公司 频率补偿装置及其频率补偿方法
CN104702278A (zh) * 2013-12-10 2015-06-10 炬芯(珠海)科技有限公司 一种频率校准方法及装置
CN105634473A (zh) * 2014-11-05 2016-06-01 联芯科技有限公司 移动终端的频率调整方法及装置
CN104410410A (zh) * 2014-11-27 2015-03-11 江汉大学 一种脉冲信号源装置
CN104914408A (zh) * 2015-06-12 2015-09-16 天津大学 基于中国余数定理的频率、doa联合测量方法以及装置

Also Published As

Publication number Publication date
CN107066030A (zh) 2017-08-18

Similar Documents

Publication Publication Date Title
US7205800B2 (en) Clock frequency divider circuit
JP4602411B2 (ja) 位置検出誤差補正方法
US5371765A (en) Binary phase accumulator for decimal frequency synthesis
JP2007208969A (ja) ローカルクロック補正方法および回路
CN102103825B (zh) 通过适用于显示面板驱动器的数值运算的显示数据校正
JP4565992B2 (ja) 任意周波数制御クロックを有するdds回路
JP2005198296A (ja) 多段数値カウンタ発振器
JP6481533B2 (ja) デジタル制御発振回路
CN107066030B (zh) 一种信号源及其多频率输出补偿方法、系统
CN111446962A (zh) 时钟信号产生电路、时钟信号产生方法及电子设备
JP4277091B2 (ja) Ddsパルス発生装置
US8674780B2 (en) Oscillator with frequency adjustment
US9520831B1 (en) Method and apparatus for synthesizing signals with phase continuous and phase coherent transitions
JP6298686B2 (ja) 発振器
JP2013098872A5 (zh)
JP2007033444A (ja) ランダム・ワードのマッピングによる雑音信号の発生
US11092993B2 (en) Digital sinusoid generator
US20050246403A1 (en) Interpolation method and apparatus performing the same
JP6500550B2 (ja) タイマ補正装置、タイマ補正方法及びタイマ補正プログラム
JP2020017881A (ja) 周波数信号発生装置
US20240192314A1 (en) Method and apparatus for reducing storage for proportional data
CN107291148A (zh) 正弦波发生装置
CN109324215B (zh) 一种基于dds的标准相位产生方法和装置
CN107481711B (zh) 一种生成基准音的方法和音阶发生器
JP2018137747A (ja) 信号出力装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 518000 Guangdong Province, Baoan District, Baoan District, Xin'an Street, Xingdong Community, 68 District, Antongda Industrial Factory Area, 4 factories, 3 floors, 5 office buildings, 1-3 floors

Applicant after: Shenzhen dingyang Technology Co., Ltd

Address before: Shenzhen City, Guangdong province Baoan District 518000 District 68 road left three Antongda Industrial Park, 4 floor

Applicant before: Shenzhen Siglent Technologies Co., Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant