CN106961274A - 信号放大器电路 - Google Patents

信号放大器电路 Download PDF

Info

Publication number
CN106961274A
CN106961274A CN201611151207.4A CN201611151207A CN106961274A CN 106961274 A CN106961274 A CN 106961274A CN 201611151207 A CN201611151207 A CN 201611151207A CN 106961274 A CN106961274 A CN 106961274A
Authority
CN
China
Prior art keywords
input
amplifier circuit
signal
output end
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611151207.4A
Other languages
English (en)
Inventor
李春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin Tianxiguorui Technology Development Co Ltd
Original Assignee
Tianjin Tianxiguorui Technology Development Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin Tianxiguorui Technology Development Co Ltd filed Critical Tianjin Tianxiguorui Technology Development Co Ltd
Priority to CN201611151207.4A priority Critical patent/CN106961274A/zh
Publication of CN106961274A publication Critical patent/CN106961274A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop

Landscapes

  • Amplifiers (AREA)

Abstract

本发明以一D类信号放大器的原则作为基础而载明一信号放大器电路(3,8,13)。为了免除不需要的回旋效应以及为了改善电源供给拒斥率,用于脉宽调变的斜坡信号的振幅乃以总是会被追踪且正比用于该信号放大器电路的该供给电压的形式提供,所以,为了这个目的,斜坡信号产生器(9)将会具有被适当地连接至供给以及参考电位(15,16)的一振幅控制输入端口(26)。确保了独立于该供给电压之外的一固定占空率,同时,特别具有优势地是本发明亦可以被使用作为一DC/DC转换器、或作为一音频信号放大器。

Description

信号放大器电路
技术领域
本发明涉及一种放大器电路。
背景技术
通常,音频信号会利用尤其是D类放大器而进行放大,依照下面的原则,首先,一参考信号会与反馈自输出端的一信号进行比较,并且会输出一相对应的错误信号,然后,此信号会以一脉宽调变作为基础、且利用一锯齿信号而进行处理,以及,其会被传递至一输出放大器级,而在此状况下,该输出级会加以操作,以便在一特别的占空率时进行切换,再者,为了在该输出端处维持一电流,一飞轮二极管以及一电感器会被提供在该输出端处,所以,其将会有可能在该输出端处提供一固定的输出电流。然而,如此的放大器却在电源拒斥比方面具有相对而言较差的特质,若是在考虑到此型态的一电路的低位准信号响应时,则该输出电压对该输入电压的比率将会为:
其中,L以及C为一LC滤波器在该输出端的数值,以及d为该脉宽调变的该占空率,据此,该传输函数的增益会正比于可以介于0 至1之间的该占空率d,不过,由于此项次会决定该用于叙述该电源拒斥率的方程式的分母,所以,相对应地,在该供给电压中的波动、或是在该供给电压中的无线频率干扰分量,都将会对来自该放大器电路的该输出信号造成相对而言较严重的有害影响。
再者,该所叙述的原则的一更进一步的问题则是,信号所不需要的回旋。若是用于该输出级的该供给电压表现出类似一相对而言较低频率的正弦振荡行为、但是有用信号也相同地是一(较高频)正弦振荡时,则该低位准信号增益将也会进行正弦地变化,因此,所产生的谐波将会处子加总的频率,以及处子在该两个信号的该等频率间的差频,且该差频会处于对应该两个信号的振幅乘积的一半的一振幅,而在此,因为该干扰所处的频率可能会低于位在该输出端处的该低通滤波器的截止频率,并因此而未被滤出,所以这个问题显得特别重要。
通常,该相对而言较差的电源拒斥率可以通过增加该信号增益而获得反击,然而,此却也会增加功率消耗。
此外,所述的该回旋问题亦可以通过降低在该供给电压上的该等噪声分量以及干扰分量而获得降低,举例而言,通过利用一线性控制器,不过,此将会严重地降低该放大器的效率。
发明内容
本发明涉及一种放大器电路,包括:
一输入端,以用于供给一待放大的有用信号;
一输出端,以用于分接一已放大的有用信号;
一差分放大器,其具有被连接至该放大器电路的该输入端的一第一输入端,具有被柄接至该放大器电路的该输出端的一第二输入端,以及具有一输出端;
一比较器,其具有被连接至该差分放大器的该输出端的一第一输入端,以及具有被供给以一周期性信号的一第二输入端;
一输出级,其具有被槁接至该比较器的一输出端的一输入端,具有一输出端,以及具有一供给连接,以用于供给一供给电压;
一信号产生器,其会被连接至该比较器的该第二输入端,并且,亦会将该周期性信号提供为处于正比于该输出级的该供给电压的一振幅,其中,该信号产生器为了达成以一参考时钟作为基础而调节该周期性信号的频率的目的,而被配置于一锁相回路之中。
运算放大器,其具有两输入端,其连接至一供给电位连接以及连接至一参考电位连接以达成将该供给电压供给至该输出级的目的,并且具有一输出端,其连接至在该信号产生器上的一振幅控制输入端。
锁相回路包括一相位检测器,其具有连接至在该信号产生器上的一时钟输出端的一第一时钟输入端,以达成传输该周期性信号的该频率的目的,并具有一连接至一参考源的第二输入端,以达成供给该参考时钟的目的,并且具有耦接至在该信号产生器上的一静止电流输入端的一输出端。
信号产生器为一斜坡信号产生器的形式,或是为一锯齿信号产生器的形式。
提供一滤波器,其包括一串联电感器,且会被连接至该输出级的该输出端。
放大器包括一具有一另一输出级的对称输出端,且该另一输出级具有经由一反相器而耦接至该比较器一输入端。
输出级以及该另一输出级各包括CMOS反相器。
滤波器包括一另一串联电感器,且将该另一输出级耦接至该输出端。
附图说明
图1为显示本信号放大器电路的一方框图。

Claims (8)

1.一种放大器电路,包括:
一输入端(1),用于供给一待放大的有用信号;
一输出端(2),用于分接一已放大的有用信号;
一差分放大器(3),其具有连接至该放大器电路的该输入端的一第一输入端、被耦接至该放大器电路的该输出端的一第二输入端,以及一输出端;
一比较器(8),其具有连接至该差分放大器(3)的该输出端的一第一输入端,以及被供以一周期性信号的一第二输入端;
一输出级(13),其具有被搞接至该比较器(8)的一输出端的一输入端、一输出端,以及用于供给一供给电压的一供给连接(15);以及
一信号产生器(9),其连接至该比较器(8)的该第二输入端,并将该周期性信号的振幅提供为处于正比该输出级的该供给电压,且该信号产生器会为了达成以一参考时钟为基础而调节该周期性信号的频率的目的而配置于一锁相回路(9,22,24)中。
2.根据权利要求1所述的放大器电路,其特征在于,
提供一运算放大器(27),其具有两输入端,其连接至一供给电位连接以及连接至一参考电位连接(15,16)以达成将该供给电压供给至该输出级(13)的目的,并且具有一输出端,其连接至在该信号产生器(9)上的一振幅控制输入端(26)。
3.根椐权利要求1或2所述的放大器电路,其特征在于,
该锁相回路(9,22,24)包括一相位检测器(22),其具有连接至在该信号产生器(9)上的一时钟输出端的一第一时钟输入端,以达成传输该周期性信号的该频率的目的,并具有一连接至一参考源(23)的第二输入端,以达成供给该参考时钟的目的,并且具有耦接至在该信号产生器(9)上的一静止电流输入端的一输出端。
4.根椐权利要求1所述的放大器电路,其特征在于,该信号产生器(9)为一斜坡信号产生器的形式,或是为一锯齿信号产生器的形式。
5.根据权利要求1所述的放大器电路,其特征在于,提供一滤波器(17,18,19),其包括一串联电感器(17),且会被连接至该输出级(03)的该输出端。
6.根据权利要求1所述的放大器电路,其特征在于,该放大器包括一具有一另一输出级(14)的对称输出端(12),且该另一输出级(12)具有经由一反相器(8)而耦接至该比较器(8)的一输入端。
7.根据权利要求6所述的放大器电路,其特征在于,该输出级(13)以及该另一输出级(14)各包括CMOS反相器。
8.根据权利要求6或7所述的放大器电路,其特征在于,该滤波器(17,18,19)包括一另一串联电感器(18),且将该另一输出级(14)耦接至该输出端(2)。
CN201611151207.4A 2016-12-14 2016-12-14 信号放大器电路 Pending CN106961274A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611151207.4A CN106961274A (zh) 2016-12-14 2016-12-14 信号放大器电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611151207.4A CN106961274A (zh) 2016-12-14 2016-12-14 信号放大器电路

Publications (1)

Publication Number Publication Date
CN106961274A true CN106961274A (zh) 2017-07-18

Family

ID=59480920

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611151207.4A Pending CN106961274A (zh) 2016-12-14 2016-12-14 信号放大器电路

Country Status (1)

Country Link
CN (1) CN106961274A (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1666411A (zh) * 2002-07-10 2005-09-07 因芬尼昂技术股份公司 放大器电路
CN103051184A (zh) * 2012-12-12 2013-04-17 青岛联盟电子仪器有限公司 一种升压电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1666411A (zh) * 2002-07-10 2005-09-07 因芬尼昂技术股份公司 放大器电路
CN103051184A (zh) * 2012-12-12 2013-04-17 青岛联盟电子仪器有限公司 一种升压电路

Similar Documents

Publication Publication Date Title
US10498214B2 (en) Multi-stage amplifier
US11962275B2 (en) Amplification systems and methods with distortion reductions
US9088205B2 (en) Stabilizing a power combining power supply system
CN106026953B (zh) 用于放大器中斩波纹波抑制的装置和方法
EP2951922B1 (en) Improved resonance suppression for envelope tracking modulator
US6476673B2 (en) Class D audio amplifier
US7242248B1 (en) Class D amplifier
US9344046B2 (en) Digital class-D amplifier with analog feedback
CN106908844B (zh) 金属检测装置
US9344045B2 (en) Amplifier and method of amplifying a differential signal
US20060109049A1 (en) Low noise audio amplifier
US7911273B2 (en) Reduction of power consumption and EMI of a switching amplifier
US10193505B2 (en) Configurable control loop topology for a pulse width modulation amplifier
JP2008193298A (ja) 電力増幅システム
EP3223427A1 (en) Btl output self-oscillating class d amplifier
US10931242B2 (en) Error amplifier
CN112671353A (zh) 一种应用于大功率范围的低失真d类功放
US9407219B2 (en) Electronic Circuit
JP6461510B2 (ja) オーディオアンプ用の電源回路、電子機器、オーディオアンプへの電源電圧の供給方法
CN106961274A (zh) 信号放大器电路
CN108566073B (zh) 一种开关稳压器的瞬态响应电路
JP2004128662A (ja) デジタルアンプ
WO2019171674A1 (ja) 電源安定化回路
CN101764576A (zh) 一种带稳压电源的功放电路
JP2019140523A (ja) D級増幅器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20170718

WD01 Invention patent application deemed withdrawn after publication