CN106940624A - 一种查找表lut存储和处理方法、装置 - Google Patents

一种查找表lut存储和处理方法、装置 Download PDF

Info

Publication number
CN106940624A
CN106940624A CN201710093492.7A CN201710093492A CN106940624A CN 106940624 A CN106940624 A CN 106940624A CN 201710093492 A CN201710093492 A CN 201710093492A CN 106940624 A CN106940624 A CN 106940624A
Authority
CN
China
Prior art keywords
lut
data
display
storage
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710093492.7A
Other languages
English (en)
Inventor
贾晓玲
杨青
黄修珉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huaya Microelectronics Shanghai Inc
Original Assignee
Huaya Microelectronics Shanghai Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huaya Microelectronics Shanghai Inc filed Critical Huaya Microelectronics Shanghai Inc
Priority to CN201710093492.7A priority Critical patent/CN106940624A/zh
Publication of CN106940624A publication Critical patent/CN106940624A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • G06F3/0607Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/0644Management of space entities, e.g. partitions, extents, pools
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1407General aspects irrespective of display type, e.g. determination of decimal point position, display with fixed or driving decimal point, suppression of non-significant zeros
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0666Adjustment of display parameters for control of colour parameters, e.g. colour temperature

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明公开了一种查找表LUT存储和处理方法、装置,存储方法包括:根据实现显示屏图像补偿所需的LUT的用于表征所述LUT属性的参数信息,确定所述LUT存储时需要占用的存储空间;若所述LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域。由于在实现显示屏图像补偿所需的LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域,减少了LUT对显示器芯片的内部存储空间的占用。

Description

一种查找表LUT存储和处理方法、装置
技术领域
本发明涉及显示屏技术领域,特别涉及一种查找表(Look Up Table,简称LUT)存储和处理方法、装置。
背景技术
为了避免图像在不同显示设备间表现出来的颜色差别,国际电信联盟(ITU)和电影和电视工程师协会(SMPTE)制定了一系列标准,如高清晰度电视(High DefinitionTelevision,简称HDTV)中使用得最广泛ITU-Rec709标准(也称为高清标准),对显示的色域、色温和gamma都有明确的规定,所以在广电行业如果要显示高清视频,显示设备必须满足这个标准规定的色域、色温和gamma这些参数,以达到同一个素材在不同显示设备表现出来的颜色都是一致的。
所以作为显示设备的生产商,需要考虑在不同屏之间显示出来的颜色的一致性,因此,需要所生产的显示屏的显示颜色进行校准,符合ITU和SMPTE制定的标准。Demura补偿技术(Demura compensation)就是一种对输入到液晶屏不同区域内的影像信号进行相应的亮度补偿的技术。LUT是Demura补偿技术中用到的一种重要参数,显示器芯片是通过LUT对显示屏的像素值进行补偿,提高图像对比度效果。LUT的大小决定了现实颜色数的多少,LUT越大,显示的颜色越多。
目前,一般将LUT存储于显示器芯片内的存储空间,随着显示屏幕的分辨率越来越高,尺寸越来越大,LUT也越来越大,甚至超过显示器芯片内的存储空间大小,显示器芯片内的存储空间已无法满足LUT的存储需求了。
发明内容
本发明实施例提供了一种查找表LUT存储和处理方法、装置,用于解决现有技术中随着LUT越来越大,显示器芯片内的存储空间已无法满足LUT的存储需求的问题。
第一方面,提供了一种查找表LUT存储方法,所述方法包括:
根据实现显示屏图像补偿所需的LUT的用于表征所述LUT属性的参数信息,确定所述LUT存储时需要占用的存储空间;
若所述LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域。
一种可能的实施方式中,所述显示器芯片外部的存储区域为双倍速率DDR存储器。
一种可能的实施方式中,将所述LUT存储于显示器芯片外部的存储区域,包括:
根据所述显示器芯片所采用的补偿算法的输入特性,按照所述显示屏显示的图像中的像素点逐行且按照所述补偿算法所支持层数逐层,将所述LUT中的数据存储于显示器芯片外部的存储区域。
一种可能的实施方式中,所述方法还包括:
若所述LUT存储时需要占用的存储空间小于或等于所述设定阈值,将所述LUT存储于显示器芯片内部的存储区域。
第二方面,提供了一种查找表LUT存储装置,所述装置包括:
确定模块,用于根据实现显示屏图像补偿所需的LUT的用于表征所述LUT属性的参数信息,确定所述LUT存储时需要占用的存储空间;
存储模块,用于若所述LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域。
一种可能的实施方式中,所述显示器芯片外部的存储区域为双倍速率DDR存储器。
一种可能的实施方式中,所述存储模块具体用于:
根据所述显示器芯片所采用的补偿算法的输入特性,按照所述显示屏显示的图像中的像素点逐行且按照所述补偿算法所支持层数逐层,将所述LUT中的数据存储于显示器芯片外部的存储区域。
一种可能的实施方式中,所述存储模块还用于:
若所述LUT存储时需要占用的存储空间小于或等于所述设定阈值,将所述LUT存储于显示器芯片内部的存储区域。
本发明实施例提供的方法和装置中,在实现显示屏图像补偿所需的LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域。将所述LUT存储于显示器芯片外部的存储区域,可以有效地减少LUT对显示器芯片的内部存储空间的占用,解决了当实现显示屏图像补偿所需的LUT超过显示器芯片内的存储空间大小,显示器芯片内的存储空间已无法满足LUT的存储需求的问题。
第三方面,提供了一种查找表LUT处理方法,所述方法包括:
依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域;
根据所述显示屏输出图像的特性,从所述缓存区域读取数据;
根据所读取的数据,对所述显示屏所显示的图像进行补偿处理。
一种可能的实施方式中,所述显示器芯片外部的存储区域为双倍速率DDR存储器。
一种可能的实施方式中,采用RDMA读取的方式依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域。
一种可能的实施方式中,根据所述显示屏输出图像的特性,从所述缓存区域读取数据,包括:
根据所述显示屏所显示的图像中像素点的位置,从所述缓存区域中,读取与所述像素点匹配的数据。
第四方面,提供了一种查找表LUT处理装置,所述装置包括:
获取模块,用于依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域;
读取模块,用于根据所述显示屏输出图像的特性,从所述缓存区域读取数据;
补偿处理模块,用于根据所读取的数据,对所述显示屏所显示的图像进行补偿处理。
一种可能的实施方式中,所述显示器芯片外部的存储区域为双倍速率DDR存储器。
一种可能的实施方式中,所述获取模块采用RDMA读取的方式读取实现显示屏图像补偿所需的LUT中所述数据获取指令所指示的数据并缓存,从而能够实现快速读取外部数据,保证了补偿算法的实时性。
一种可能的实施方式中,所述读取模块具体用于:
根据所述显示屏所显示的图像中像素点的位置,从所述缓存区域中,读取与所述像素点匹配的数据。
本发明实施例基于上述芯片外部存储LUT数据的方案,提供了一种LUT处理方法和装置,依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域;根据所述显示屏输出图像的特性,从所述缓存区域读取数据;根据所读取的数据,对所述显示屏所显示的图像进行补偿处理,由于LUT存储于显示器芯片外部的存储区域,减少了LUT对显示器芯片的内部存储空间的占用,解决了当实现显示屏图像补偿所需的LUT超过显示器芯片内的存储空间大小,显示器芯片内的存储空间已无法满足LUT的存储需求的问题;在对显示屏所显示的图像进行补偿处理,可以实时从存储于显示器芯片外部的存储区域读取LUT中部分数据,以满足补偿处理所需的LUT数据,保证了补偿算法的实时处理。
附图说明
图1为本发明实施例提供的一种查找表LUT存储方法的示意图;
图2为本发明实施例提供的一种查找表LUT处理方法的示意图;
图3为本发明实施例中Demura LUT数据传输需要的硬件实现结构的示意图;
图4为本发明实施例中IP内部对从RDMA模块获取到的Demura LUT数据进行的处理的示意图;
图5为本发明实施例提供的一种查找表LUT存储装置的结构框图;
图6为本发明实施例提供的一种查找表LUT处理装置的结构框图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
下面结合说明书附图对本发明实施例作进一步详细描述。应当理解,此处所描述的实施例仅用于说明和解释本发明,并不用于限定本发明。
图1所示的实施例中,提供了一种查找表LUT存储方法,包括:
S11、根据实现显示屏图像补偿所需的LUT的用于表征所述LUT属性的参数信息,确定所述LUT存储时需要占用的存储空间。
其中,LUT的参数信息包括但不限于以下信息中的一种:
水平LUT数目(H-LUT num)、垂直LUT数目(V-LUT num)、支持层数(Support PlaneNumber)、类型(type)等,具体可参见下面表3中的描述。
以Demura算法为例,该算法中LUT大小的评估为:水平LUT数目*垂直LUT数目*层数*3(RGB3通道)*8bit。
S12、若所述LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域。
其中,阈值可以根据经验或仿真或应用环境进行设定。一般可以基于显示器芯片内的存储空间大小设定阈值。例如,将阈值设置为显示器芯片内的存储空间的80%。
本发明实施例中提供了一种新的LUT存储方案,在实现显示屏图像补偿所需的LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域,减少了LUT对显示器芯片的内部存储空间的占用,解决了当实现显示屏图像补偿所需的LUT超过显示器芯片内的存储空间大小,显示器芯片内的存储空间已无法满足LUT的存储需求的问题。
在实施中,可以将LUT存储于显示器芯片外部的双倍速率(Double Data Rate,简称DDR)存储器,如双倍速率同步动态随机存储器(DDR SDRAM;Synchronous DynamicRandom Access Memory,简称SDRAM)。
基于上述任一实施例,本发明实施例中,将所述LUT存储于显示器芯片外部的存储区域时,具体如下:
根据所述显示器芯片所采用的补偿算法的输入特性,按照所述显示屏显示的图像中的像素点逐行且按照所述补偿算法所支持层数逐层,将所述LUT中的数据存储于显示器芯片外部的存储区域。
其中,补偿算法的输入特性包括但不限于以下信息中的至少一种:
补偿算法的支持层数、同时用到的像素点个数等。
其中,补偿算法的支持层数表示在进行像素值补偿时,像素值划分的区间段的个数。例如,像素值的范围为0-255,可将其划分为[0,31],[32,63],[64,95]……[223,255]共8个区间段,每个区间段对应一个补偿值,即每个区间段内的像素值采用相同的补偿值进行补偿,补偿算法的支持层数为8层。
举例说明,以Demura补偿算法为例,按照实现需求(即算法处理时需要同时用到两行4点的RGB3通道的1-8层的LUT表的数据),这就需要将显示屏生产商所提供的Demura LUT数据从显示器厂商提供的Flash中完成到DDR存储空间的一次映射(mapping)。这是因为算法需要的LUT数据格式与DDR中存储的数据格式不是完全一致的,考虑到DDR的数据读取有其自身的特点,所以在存储数据时需要按照算法输入特性进行存储,具体的mapping需求可参见表1和表2所示。在mapping方式的选择中,需要考虑数据读取时的特性(例如DDR内存储数据需要按照每层每行的顺序读取实现,未满一行的数据末尾需要填0等,这些读取时的特性都需要在存储时予以考虑),及数据映射中软件的可实现性等因素。其中,表1中示出了Demura LUT数据在Flash中的一种存储示意图,实际应用中需要Demura处理的屏的Flash存储,包含了Demura功能寄存器(即DMC参数)和Demura table表内容两部分。DemuraCompensation(简称DMC)参数部分提供了需要实现的Demura算法的模式及计算中的参数;DMC LUT则提供了算法实现中的LUT表的具体内容。
表1
表2中示出了采用DDR存储Demura LUT数据的一种实现方式,将Demura Flash内的LUT数据进行mapping,从而存储于DDR中。本发明实施例读取数据时可通过远程直接数据存取(Remote Direct Memory Access,RDMA)方式,因此,数据存储格式需要结合RDMA的读取特性及Demura算法对LUT数据的读取需求。RDMA实现了从DDR中快速读取大量数据的内容,所以在存储数据时需要将LUT表按照图像的数据点位置存放。(表中的H_LUT_num和V_LUT_num分别代表了水平和垂直两个方向的DMC-LUT的个数,level1_node1_R指代的是该位置上的LUT点数据)。
表2
基于上述任一实施例,本发明实施例中,所述方法还包括:若所述LUT存储时需要占用的存储空间小于或等于所述设定阈值,将所述LUT存储于显示器芯片内部的存储区域。
由于存储于显示器芯片内部,存储和读取相对简单,易于实现,因此,在所述LUT存储时需要占用的存储空间小于或等于所述设定阈值时,可将所述LUT存储于显示器芯片内部的存储区域。当然,在所述LUT存储时需要占用的存储空间小于或等于所述设定阈值时,也可以将所述LUT存储于显示器芯片外部的存储区域,以减少对显示器芯片内部的存储空间的占用。
下面比较一下现有LUT的芯片内部存储方式和本发明提供的芯片外部存储方式。表3以显示分辨率为4K2K(4K2K是一种高清显示分辨率的简称,4K2K能达到3840×2160的物理分辨率)的屏为例,示出了不同Demura LUT类型的LUT数据,4K2K屏幕的分辨率为3840*2160(H-Resolution*V-Resolution,即水平方向分辨率*垂直方向分辨率),需要Demura实现6-type格式,即表3中的type1-type6。
表3
表4示出了不同类型LUT数据在实现中需要采用的内部存储资源需求,Demura LUT需要存储的数据量为:H-Lut Num*V-Lut Num*ch*Level*8bit。其中ch表示图像的RGB 3通道,Level表示补偿算法的支持层数,以type1为例,其需要的存储空间为:961*136*3*8*8bit=25093632bit,结合硬件实现内部存储器的选择,采用2048_32类型的静态随机存取存储器(Static Random Access Memory,简称SRAM)(即深度为2048,位宽为8bit的SRAM),需要384条2048_32类型的SRAM。类比图像存储需要的内部缓存行line-buffer(3840_32),需要204条line-buffer,由此可以看到LUT需要的存储空间非常大。
表4
表5示出了采用本发明实施例提供的芯片外部存储方式时,Demura SRAM与数据吞吐量和数据读取时间的关系,以type1为例,第一列LUT-num代表图像需要LUT表的点数,其中水平方向为3840/4=961,垂直方向为2160/16=136;第二列为SRAM类型,其容量为2048*32bit;第三列为type1模式下算法总共需要的LUT表的数据存储量961*136*3*8*8=25093632bit,需要的SRAM为25093632/2048/32~=384条;第四列为对应图像大小的行数,即25093632/3840/32~=204行。在采用DDR外置存放整幅图像的LUT数据存储的同时,算法实现本身也是需要有内部buffer存储的,用来存放算法所需的LUT数据。按照Demura算法的需求,本发明的Demura内部存储空间需求为每层需要2条可以支持RGB-3通道LUT数据存储的内部存储空间,最多可支持层数假如为8层,则内部存储需要的SRAM大小及个数如表5所示,此时需要的内部存储空间近似为5条3840*32的line-buffer(以mode1为例需要存储的数据量为961*8*3*8=184521,总共需要三条,折合为line-buffer为184521*3/3840/32~=5条),相比较现有存储方式中将LUT全部存储于芯片内部存储区域所需的204条line-buffer有了极大的减少。
表5
从上述内容可以看出,采用本发明实施例提供的存储方式,极大地减少了LUT数据对芯片内部存储空间的占用。
基于同一发明构思,图2所示实施例中,还提供了一种查找表LUT处理方法,所述方法包括:
S21、依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域;
在获取LUT中部分数据时,可以在所述缓存区域中的部分数据被读取后,根据缓存区域剩余空间大小,按照存储地址的顺序,获取实现显示屏图像补偿所需的LUT中部分数据,例如每隔10ms获取一次LUT数据;也可以在接收到数据获取指令后,根据缓存区域剩余空间大小,按照存储地址的顺序,获取实现显示屏图像补偿所需的LUT中部分数据。
可选的,通过RDMA读取的方式,从芯片外部存储区域快速获取LUT中部分数据并读入至芯片内部进行缓存,以供补偿算法使用,实现快速、实时读取。
S22、根据所述显示屏输出图像的特性,从所述缓存区域读取数据;
S23、根据所读取的数据,对所述显示屏所显示的图像进行补偿处理。
本发明实施例基于上述芯片外部存储LUT数据的方案,提供了一种LUT处理方法,依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域;根据所述显示屏输出图像的特性,从所述缓存区域读取数据;根据所读取的数据,对所述显示屏所显示的图像进行补偿处理,由于LUT存储于显示器芯片外部的存储区域,减少了LUT对显示器芯片的内部存储空间的占用,解决了当实现显示屏图像补偿所需的LUT超过显示器芯片内的存储空间大小,显示器芯片内的存储空间已无法满足LUT的存储需求的问题;在对显示屏所显示的图像进行补偿处理,可以实时从存储于显示器芯片外部的存储区域读取LUT中部分数据,以满足补偿处理所需的LUT数据,保证了补偿算法的实时处理。
可选的,所述显示器芯片外部的存储区域为双倍速率DDR存储器,如DDR SDRAM。
基于上述任一实施例,根据所述显示屏输出图像的特性,从所述缓存区域读取数据,具体包括:
根据所述显示屏所显示的图像中像素点的位置,从所述缓存区域中,读取与所述像素点匹配的数据。
具体的,根据所述显示屏输出图像需要按照逐行逐点输出的特性,按照所述显示屏所显示的图像中像素点的位置(通过像素点所在的像素行和所在的像素列可确定该像素点的位置),从所述缓存区域中,读取与所述像素点匹配的数据。进一步的,再通过RDMA读取对应的数据到Demura模块内部的缓存中,内部控制模块会按照图像的输出需求提供对应的LUT数据,从而实现对像素点的补偿效果。
图3示出了Demura LUT数据传输需要的硬件实现结构,包括用于存储Demura LUT数据的DDR存储器,用于读取LUT数据的RDMA模块(该模块可以满足Demura LUT数据的读取需求,且该模块的实现面积小,稳定性好),以及芯片内部line-buffer的控制模块。其中,DDR存储器与RDMA模块之间通过axi接口进行数据传输,Demura LUT数据通过图3所示的传输路径后,到达Demura算法部分(即芯片内部line-buffer的控制模块),按照Demura算法的需求每clock(时钟单位时间)内都可以实时的传输LUT数据。
图4示出了专用处理(IP)模块内部对从RDMA(Remote Direct Memory Access,数据远程直接读取)模块获取到的Demura LUT数据进行的处理。Demura LUT数据在IP内部的控制模块有效的实现了存储与传送LUT数据到达算法模块的功能,控制模块的实现需要按照图像数据的处理特性,将LUT数据传送格式进行转换,遵循了显示端的timing需求及图像基于点像素处理的基本模式。具体过程如下:
首先将RDMA读取的数据按照每层、每行、每点的排列顺序存放在内部缓存空间中,通过3行line-buffer的交互读写机制,再按照算法的需求送出两行4点的LUT数据用于计算。
上述方法处理流程可以用软件程序实现,该软件程序可以存储在存储介质中,当存储的软件程序被调用时,执行上述方法步骤。
基于同一发明构思,本发明实施例中还提供了一种查找表LUT存储装置,由于该装置解决问题的原理与上述图1所示实施例提供的方法相似,因此该装置的实施可以参见方法的实施,重复之处不再赘述。
图5所示实施例中,提供了一种查找表LUT存储装置,包括:
确定模块51,用于根据实现显示屏图像补偿所需的LUT的用于表征所述LUT属性的参数信息,确定所述LUT存储时需要占用的存储空间;
存储模块52,用于若所述LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域。
可选的,所述显示器芯片外部的存储区域为双倍速率DDR存储器。
可选的,所述存储模块52还用于:
若所述LUT存储时需要占用的存储空间小于或等于所述设定阈值,将所述LUT存储于显示器芯片内部的存储区域。
本发明实施例提供的装置中,在实现显示屏图像补偿所需的LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域,减少了LUT对显示器芯片的内部存储空间的占用,解决了当实现显示屏图像补偿所需的LUT超过显示器芯片内的存储空间大小,显示器芯片内的存储空间已无法满足LUT的存储需求的问题。
基于同一发明构思,本发明实施例中还提供了一种查找表LUT处理装置,由于该装置解决问题的原理与上述图2所示实施例提供的方法相似,因此该装置的实施可以参见方法的实施,重复之处不再赘述。
图6所示实施例中,提供了一种查找表LUT处理装置,包括:
获取模块61,用于依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域;
读取模块62,用于根据所述显示屏输出图像的特性,从所述缓存区域读取数据;
补偿处理模块63,用于根据所读取的数据,对所述显示屏所显示的图像进行补偿处理。
可选的,所述显示器芯片外部的存储区域为双倍速率DDR存储器。
可选的,获取模块61采用RDMA读取的方式依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域,从而能够实现快速读取外部数据,保证了补偿算法的实时性。
可选的,所述读取模块62具体用于:
根据所述显示屏所显示的图像中像素点的位置,从所述缓存区域中,读取与所述像素点匹配的数据。
本发明实施例提供的装置,基于上述芯片外部存储LUT数据的方案,提供了一种LUT处理方案,依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域;根据所述显示屏输出图像的特性,从所述缓存区域读取数据;根据所读取的数据,对所述显示屏所显示的图像进行补偿处理,由于LUT存储于显示器芯片外部的存储区域,减少了LUT对显示器芯片的内部存储空间的占用,解决了当实现显示屏图像补偿所需的LUT超过显示器芯片内的存储空间大小,显示器芯片内的存储空间已无法满足LUT的存储需求的问题;在对显示屏所显示的图像进行补偿处理,可以实时从存储于显示器芯片外部的存储区域读取LUT中部分数据,以满足补偿处理所需的LUT数据,保证了补偿算法的实时处理。
基于同一发明构思,本发明实施例还提供了一种显示器芯片,包括图6所示的装置。
基于同一发明构思,本发明实施例还提供了一种显示器,包括图5和图6所示的装置。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种查找表LUT存储方法,其特征在于,所述方法包括:
根据实现显示屏图像补偿所需的LUT的用于表征所述LUT属性的参数信息,确定所述LUT存储时需要占用的存储空间;
若所述LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域。
2.如权利要求1所述的方法,其特征在于,所述显示器芯片外部的存储区域为双倍速率DDR存储器。
3.如权利要求1或2所述的方法,其特征在于,将所述LUT存储于显示器芯片外部的存储区域,包括:
根据所述显示器芯片所采用的补偿算法的输入特性,按照所述显示屏显示的图像中的像素点逐行且按照所述补偿算法所支持层数逐层,将所述LUT中的数据存储于显示器芯片外部的存储区域。
4.一种查找表LUT处理方法,其特征在于,所述方法包括:
依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域;
根据所述显示屏输出图像的特性,从所述缓存区域读取数据;
根据所读取的数据,对所述显示屏所显示的图像进行补偿处理。
5.如权利要求4所述的方法,其特征在于,所述显示器芯片外部的存储区域为双倍速率DDR存储器。
6.如权利要求4或5所述的方法,其特征在于,根据所述显示屏输出图像的特性,从所述缓存区域读取数据,包括:
根据所述显示屏所显示的图像中像素点的位置,从所述缓存区域,读取与所述像素点匹配的数据。
7.一种查找表LUT存储装置,其特征在于,所述装置包括:
确定模块,用于根据实现显示屏图像补偿所需的LUT的用于表征所述LUT属性的参数信息,确定所述LUT存储时需要占用的存储空间;
存储模块,用于若所述LUT存储时需要占用的存储空间大于设定阈值,将所述LUT存储于显示器芯片外部的存储区域。
8.如权利要求7所述的装置,其特征在于,所述存储模块具体用于:
根据所述显示器芯片所采用的补偿算法的输入特性,按照所述显示器芯片显示的图像中的像素点逐行且按照所述补偿算法所支持层数逐层,将所述LUT中的数据存储于显示器芯片外部的存储区域。
9.一种查找表LUT处理装置,其特征在于,所述装置包括:
获取模块,用于依次从显示器芯片外部的存储区域,获取实现显示屏图像补偿所需的LUT中部分数据并存储于缓存区域;
读取模块,用于根据所述显示屏输出图像的特性,从所述缓存区域读取数据;
补偿处理模块,用于根据所读取的数据,对所述显示屏所显示的图像进行补偿处理。
10.如权利要求9所述的装置,其特征在于,所述读取模块具体用于:
根据所述显示屏所显示的图像中像素点的位置,从所述缓存区域中,读取与所述像素点匹配的数据。
CN201710093492.7A 2017-02-21 2017-02-21 一种查找表lut存储和处理方法、装置 Pending CN106940624A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710093492.7A CN106940624A (zh) 2017-02-21 2017-02-21 一种查找表lut存储和处理方法、装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710093492.7A CN106940624A (zh) 2017-02-21 2017-02-21 一种查找表lut存储和处理方法、装置

Publications (1)

Publication Number Publication Date
CN106940624A true CN106940624A (zh) 2017-07-11

Family

ID=59468594

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710093492.7A Pending CN106940624A (zh) 2017-02-21 2017-02-21 一种查找表lut存储和处理方法、装置

Country Status (1)

Country Link
CN (1) CN106940624A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108596822A (zh) * 2018-04-24 2018-09-28 上海顺久电子科技有限公司 数据存储方法、装置及图像处理系统
CN115080478A (zh) * 2022-06-09 2022-09-20 苏州大学 嵌入式平台显示系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1422049A (zh) * 2001-11-27 2003-06-04 华为技术有限公司 一种节省查找表存储器和中间状态存储器的电路实现方法
CN1573451A (zh) * 2003-06-10 2005-02-02 三星电子株式会社 图像数据补偿装置和方法及其显示系统
US20060061828A1 (en) * 2004-09-23 2006-03-23 Park Bong-Im Method, computer readable medium using the same and device for performing the same
CN101162571A (zh) * 2006-10-09 2008-04-16 三星电子株式会社 液晶显示器及其驱动方法
CN104238953A (zh) * 2013-06-13 2014-12-24 中兴通讯股份有限公司 直接表的存储方法和装置
CN106531045A (zh) * 2015-09-11 2017-03-22 三星电子株式会社 时序控制器及包含该时序控制器的显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1422049A (zh) * 2001-11-27 2003-06-04 华为技术有限公司 一种节省查找表存储器和中间状态存储器的电路实现方法
CN1573451A (zh) * 2003-06-10 2005-02-02 三星电子株式会社 图像数据补偿装置和方法及其显示系统
US20060061828A1 (en) * 2004-09-23 2006-03-23 Park Bong-Im Method, computer readable medium using the same and device for performing the same
CN101162571A (zh) * 2006-10-09 2008-04-16 三星电子株式会社 液晶显示器及其驱动方法
CN104238953A (zh) * 2013-06-13 2014-12-24 中兴通讯股份有限公司 直接表的存储方法和装置
CN106531045A (zh) * 2015-09-11 2017-03-22 三星电子株式会社 时序控制器及包含该时序控制器的显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108596822A (zh) * 2018-04-24 2018-09-28 上海顺久电子科技有限公司 数据存储方法、装置及图像处理系统
CN115080478A (zh) * 2022-06-09 2022-09-20 苏州大学 嵌入式平台显示系统
CN115080478B (zh) * 2022-06-09 2023-10-27 苏州大学 嵌入式平台显示系统

Similar Documents

Publication Publication Date Title
US8848004B2 (en) Method of calculating correction value and display device
CN113393811B (zh) 亮度不均匀补偿方法、装置和显示面板
US9466260B2 (en) Conversion between color spaces
US20090096938A1 (en) Image correction apparatus, image display system, and image correction method
US20080158246A1 (en) Digital color management method and system
CN101388950B (zh) 用于数字图像的内容适应式对比增进方法及装置
CN107978289A (zh) 一种显示装置的驱动方法及驱动装置
WO2020216085A1 (zh) 四面体插值计算方法及装置、色域转换方法及装置、介质
US20180293042A1 (en) Method of Switching Display of a Terminal and a Terminal
US11393064B2 (en) Image processing device and image processing method
CN108810648A (zh) 一种进行图像处理的方法及终端
US20200043441A1 (en) Color compensation device, electronic device including same, and color compensation method of electronic device
CN106293578A (zh) 显卡、图像显示装置、图像显示方法和系统
CN106940624A (zh) 一种查找表lut存储和处理方法、装置
US8028235B2 (en) Multi-windows color adjustment system and method
CN106961608A (zh) 高清解码器数字显示混合格式码流自适应处理系统及方法
CN104268098B (zh) 一种用于超高清视频帧率上变换的片上缓存系统
CN100533519C (zh) 光传播特性控制装置和方法、光学显示装置及其控制方法
CN113421512A (zh) 一种显示装置的补偿方法和装置
JP2002023702A (ja) 液晶表示装置
EP0951694A2 (en) Method and apparatus for using interpolation line buffers as pixel look up tables
CN106095365A (zh) 屏幕调节菜单数据处理方法及装置
CN107452355A (zh) 一种动态对比度的调整方法和装置
CN110827775B (zh) 一体机屏幕gamma的视觉显示校准方法、装置及系统
WO2021035643A1 (zh) 监视图像生成方法、装置、设备和系统、图像处理设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170711

RJ01 Rejection of invention patent application after publication