CN106788445B - 通信电路及其方法 - Google Patents

通信电路及其方法 Download PDF

Info

Publication number
CN106788445B
CN106788445B CN201611201936.6A CN201611201936A CN106788445B CN 106788445 B CN106788445 B CN 106788445B CN 201611201936 A CN201611201936 A CN 201611201936A CN 106788445 B CN106788445 B CN 106788445B
Authority
CN
China
Prior art keywords
communication
signal level
frame
circuit
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201611201936.6A
Other languages
English (en)
Other versions
CN106788445A (zh
Inventor
M·拜兰捷德
H·沙维
P·A·热内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Components Industries LLC
Original Assignee
Semiconductor Components Industries LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Components Industries LLC filed Critical Semiconductor Components Industries LLC
Priority to CN201611201936.6A priority Critical patent/CN106788445B/zh
Priority claimed from CN200680051003.1A external-priority patent/CN101361313B/zh
Priority claimed from PCT/CN2006/002359 external-priority patent/WO2007054002A1/zh
Publication of CN106788445A publication Critical patent/CN106788445A/zh
Application granted granted Critical
Publication of CN106788445B publication Critical patent/CN106788445B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Communication Control (AREA)

Abstract

本发明涉及通信电路及其方法。在一个实施方式中,电路配置为使用具有至少3个不同信号电平的通信协议来运行,其中所述3个电平的不同序列识别通信协议的不同元素。在另一个实施方式中,模块化控制块可以用来选择通信协议以及电路的运行。

Description

通信电路及其方法
本申请是中国申请号为200680051003.1、国际申请日为2006年1月23日的PCT申请PCT/US2006/002359的、名称为“通信电路及其方法”的发明专利申请的分案申请。
技术领域
本发明一般涉及电子学,尤其涉及形成半导体器件的方法和结构。
背景技术
以前,电子工业使用各种方法和结构来在电子电路之间形成数据传输。在一些应用中,单个串行通信端口用来在各种电路之间通信。在一些情况中,为了能够识别信号内的数据,通信协议需要通信信号将信号转换控制在确定的计时窗口内。因为计时窗口是同步的,协议的接收器很难准确地与传输电路的计时窗口同步。因此,数据通常被接收电路不准确地识别。这样的一个通信协议在1975年8月5日发布给Morra等人的美国专利号3,898,647中被确定。
因此,期望有能够容易被接收电路识别的、不同步的并且没有传输信号的同步计时窗口的通信协议。
附图说明
图1根据本发明示意性地示出了通信系统的结构图;
图2根据本发明示意性地示出了通信协议的一部分的实施方式;
图3根据本发明示意性地示出了用于图1的通信系统的传输器电路和接收器电路的一部分的实施方式;
图4根据本发明示意性地示出了图3的接收器电路的一部分的实施方式;
图5根据本发明示意性地示出了另一个通信系统的结构图;
图6根据本发明示意性地示出了用于图1或图5的通信系统的另一接收器电路的一部分的实施方式的结构图;
图7是具有曲线的图,其根据本发明示出了依据图6的接收器的一个示例性实施方式的信号;
图8具有曲线的图,其根据本发明示出了依据图6的接收器的第二个示例性实施方式的信号;
图9是具有曲线的图,其根据本发明示出了依据图6的接收器的第三个示例性实施方式的信号;以及
图10根据本发明示意性地示出了包括图3的传输器电路的半导体器件的放大平面视图以及包括图3的接收器电路的另一个半导体器件的放大平面视图。
为了说明的简单和清楚,图中的元件不一定按比例绘制,并且不同图中的相同的参考数字表示相同的元件。而且,为了描述的简单而省略了公知的步骤和元件的描述和细节。如这里使用的载流电极意指器件的元件,例如MOS晶体管的源极或漏极或双极晶体管的发射极或集电极或二极管的阴极或阳极,其承载通过器件的电流,而控制电极意指器件的元件,例如MOS晶体管的栅极或双极晶体管的基极,其控制通过器件的电流。尽管器件在这里解释为某个N沟道或P沟道器件,本领域的普通技术人员应认识到,根据本发明互补器件也是可能的。本领域的技术人员应认识到,在这里所使用的词语“在…期间”、“当…的时候”以及“在…时”不是表示一个行为在初始行为发生时立即发生的准确术语,而是在由初始行为发起的反应之间可能有小而合理的延迟,例如传播延迟。
具体实施方式
图1示意性地示出了通信系统10的实施方式的结构图,其使用单个通信线路13来提供在第一电路11和第二电路12之间的通信路径。单个通信线路13承载在电路11和电路12之间的通信信号。通信信号具有通信协议,如在下文中进一步看到的。线路13可以具有多种公知结构中的任何一种的物理实现,例如导线导体、光纤电缆、射频(RF)信道或其他公知的结构。
图2图解地示出了通信协议的一部分的实施方式的示例性形式,该通信协议可以用来在电路11和电路12之间传输信息。曲线26图解地示出了使用图2的通信协议的通信信号的信号电平的示例性实施方式。曲线25图解地示出了曲线26的通信信号的简化的帧格式表示。曲线25和26通过箭头以一般方式识别。通信信号的信号电平形成通信协议的一部分。信号具有3个电平,高电平、低电平、和中间电平。电压、电流或频率调制或可具有3个信号电平的任何其他不同类型的信号可以用于形成通信信号。在优选的实施方式中,信号是具有3个电压电平的电压。在图2中图解地示出的通信协议的示例性形式使用对该类型信号的电压的此优选的实施方式来描述。由V1示出的第一电压电平是表示高电平的高电压值,第二电压电平V2是低于V1的电压值的电压值并且表示中间电平,而第三电压电平V3是表示低于V1和V2的信号的低电平的更低的电压值。例如,电路11或12可以由电池供电,其中V1可以表示接近于电池电压值的电压,V3可以表示接近于电池的接地参考的值,而V2可以表示在V1和V3的值之间的大约中间的电压值。
通信协议一般具有信号协议内的多个不同的通信帧类型。如曲线25所示的,通信协议一般具有由末端标识符19和空闲标识符20分开的通信帧序列。每个通信帧通常包括跟随以帧信息的帧标识符(F)。帧标识符(F)在多个通信帧类型中识别这个通信帧的类型。在优选的实施方式中,通信协议具有两种类型的通信帧,地址帧16和数据帧21。末端标识符19由在高电平或低电平之后返回到中间值的通信信号识别,并且表示前面的通信帧是完整的。在随后的数据帧可以被传输或接收之前,通信信号必须保持在中间值一段称为帧间间隔(inter-frame spacing)的最小量的时间。帧间间隔的时间周期通常取决于使用通信协议的系统。帧间间隔的时间几乎可以是由系统的逻辑延迟特别是接收器电路的延迟所支持的任何时间。接收器电路一般具有可限制时间的最小值的延迟。最大时间一般没有限制。时间一般从大约一纳秒的十分之几变化到数分钟或更长。时间优选地是大约10至100(10-100)微秒。一旦通信信号在末端标识符19之后在帧间间隔时间周期内保持在中间值,通信信号就形成空闲标识符20并且处于空闲状态。该时间周期一般以到末端标识符19的转换开始。在空闲标识符20后,另一个通信帧可以在通信信道上传输。在空闲标识符20之后从中间电平(V2)到高电平(V1)或低电平(V2)的转换表示相应的地址帧16或数据帧21的开始。
地址帧16包括地址帧标识符17和地址信息18。地址帧标识符17由在空闲标识符20后转换到高电平(V1)的通信信号识别。到高电平(V1)的转换是地址帧标识符的地址起始转换。地址起始转换用来警告接收电路通信信道是正在使用的(active)。地址帧标识符17包括中间向高的转换、持续一段时间的高电平、高向低的转换以及持续一段时间的低电平。在地址帧标识符17之后和末端标识符19之前的通信信号的随后的高电平和低电平表示地址信息18。在地址帧标识符17之后,跟随包括标识符17的低电平的低电平的每个高电平表示地址信息18的逻辑“1”。在地址信息18中的逻辑“1”的数量表示由通信协议寻址的目的地址。逻辑“1”的数量是可变的并且可以是任何数量,只要高电平是在地址帧标识符17和末端标识符19之间。在地址信息18之后,通信信号返回到中间值来形成末端标识符19。末端标识符19表示地址帧16的通信是完成的。一旦通信信号在帧间间隔时间周期内保持在中间值,通信信号就形成空闲标识符20并且处于空闲状态。在空闲标识符20之后,另一个通信帧例如数据帧21可以在通信信道上传输。地址帧标识符17的高电平和低电平的宽度或持续时间和地址信息18是不同步的,因此是可变的并且可以是任何宽度。优选地,宽度大于可以通信系统内的传播延迟所支持的最小宽度。
数据帧21包括被数据信息23跟随的数据帧标识符22。在大多数实施方式中,数据帧21跟随地址帧16。数据帧标识符22由在空闲标识符20之后转换到低电平(V3)的通信信号的值识别。到低电平(V3)的转换是数据帧21的起始的数据起始转换。数据起始转换用来警告接收电路通信信道是正在使用的。数据帧标识符22包括中间向低的转换、持续一段时间的低电平、低向高的转换以及持续一段时间的高电平。在数据帧标识符22之后和末端标识符19之前的通信信号的随后的高电平和低电平表示数据信息23。在数据帧标识符22之后,跟随低电平的每个高电平表示逻辑“1”。在数据信息23中的逻辑“1”的数量表示将被传输至目的地的信息。逻辑“1”的数量是可变的并且可以是任何数量,只要高电平是在数据帧标识符22和末端标识符19之间。在数据信息23之后,通信信号返回到中间值来形成末端标识符19。末端标识符19表示数据帧21的通信是完成的。一旦通信信号在帧间间隔时间周期内保持在中间值,通信信号就形成空闲标识符20并且处于空闲状态。在帧间间隔之后,另一个通信帧可以在通信信号上传输。数据帧标识符22的高电平和低电平的宽度或持续时间和数据信息23是不同步的,因此是可变的并且可以是任何宽度。优选地,宽度大于可以通信系统内的传播延迟所支持的最小宽度。
本领域技术人员应认识到,在一些实施方式中,通信协议可以包括由类似于标识符17和22的标识符所识别的其他类型的帧。在另外的实施方式中,通信可以包括仅仅一种类型的帧例如只有数据帧或只有地址帧,或可以具有由多个数据帧跟随的一个地址帧,或由一个数据帧跟随的多个地址帧。例如,通信协议可以只有数据和可以没有地址帧。在这样的例子中,通信信号可以在3个电平之间变化并且帧将以从V2到V1或V3的转换开始,以及每个高电平或低电平单元的持续时间仍然是可变化的。而且,形成地址帧标识符17和数据帧标识符22的信号极的极性可以被颠倒。
对于由曲线26示出的通信信号和曲线25示出的帧格式的示例性实施方式,第一个地址帧具有在标识符17之后的一个高电平,因此地址信息是“1”。随后的数据帧具有在标识符22之后的一个高电平,因此数据信息是“1”。第二个地址帧具有在标识符17之后的两个高电平,因此地址信息是“11”或“2”。第二个数据帧具有在标识符22之后的三个高电平,因此数据信息是“111”或“3”。
图3示意性地示出了在图1的说明中描述的电路11和电路12的实施方式的一部分。电路11起传输器电路的作用而电路12起接收器电路的作用。电路11可以包括把即将被传输至通信协议的串行比特流中的数据格式化的传输器逻辑30。逻辑30格式化数据并且添加地址帧标识符、地址帧信息、数据帧标识符以及数据帧信息。电路11一般还包括传输器元件,所述传输器元件包括“或”门31、“与门”32、逆变器33、被连接以接收来自电压输入36的输入电压的P沟道MOS晶体管34、以及被连接以接收来自电压返回37的输入电压的N沟道晶体管35。传输逻辑30使末端/空闲信号无效,这允许逻辑30通过门31和32传输地址帧和数据帧,以便接通或关闭晶体管34和35以及信号输出38,如在图2的说明中解释的通信协议所定义的。在发送地址帧和数据帧之后,逻辑30触发末端/空闲信号来禁止晶体管34和35以发送末端标识符和空闲标识符,如在图2的说明中描述的通信协议所定义的。
电路12包括中间电平调节电路43、参考信号发生器49、高电平比较器62、中间电平比较器63、低电平比较器64、超时电路66、实现为晶体管58的功率减小开关以及接收逻辑70。电路12在输入40上接收通信信号。电阻器44和46连同晶体管38一起形成开关分压器,其接收电压输入41和电压返回42之间的输入电压,并且在节点45形成中间电压。电阻器60和61是接收输入电压并也在节点45形成中间电压的分压器。参考发生器49包括串联连接的电阻器50、52、54和56,其在输入41和返回42之间串联连接以形成具有3个连续的较低电压值的3个参考电压。比较器62比较来自电路11的信号与在节点51形成的高参考电压,比较器63比较信号与在节点53形成的中间参考电压,而比较器64比较信号与在节点55形成的低参考电压。如果信号不小于高参考电压,则比较器62的输出变高。类似地,如果信号不大于低参考电压,则比较器64的输出变高。然而,如果信号大约等于中间电压,则比较器63的输出变高,指示在地址帧或数据帧的末端的末端标识符的检测。超时电路66接收来自比较器63的高电平并且形成大约等于通信协议的最小帧间间隔的延迟。在超时后,电路66的输出变高。来自电路66的高电平禁止晶体管58,从而使电路43的电阻器和发生器49从输入电压退耦,以便减少电路12的功率耗散。当电路43和发生器49被晶体管58禁止时,电阻器60和61保持连接以形成分压器来设定中间电压。电阻器60和61的值一般很大例如大约1兆欧或更大,以最小化电路12的功率耗散。电路66的输出保持高,直到比较器62或64之一的输出再次变高以表示接收另一个通信帧的另一个起始转换。
本领域技术人员应认识到,协议可以具有多个高电平和多个低电平,只要每个高电平比中间电平大并且每个低电平比中间电平小。每个高电平或低电平可通过多个比较器和相应的电压参考来检测。
图4示意性地示出了在图3的说明中描述的接收逻辑70的一部分的示例性实施方式。一般地,接收电路使用在地址信息18(图2)内的信息来识别数据帧21(图2)的目的地。例如,接收器电路12可以具有多个寄存器,并且地址帧16的地址信息可以从多个寄存器中识别出一个寄存器,作为接收随后的数据帧21内的信息的目的地。对于图4所示的示例性实施方式,接收逻辑70包括数据模式锁存器71、地址模式锁存器72、地址寄存器73、地址解码器75以及多个数据寄存器,所述多个数据寄存器包括第一数据寄存器77、第二数据寄存器78以及第N个数据寄存器79。模式锁存器71辨别输入信号的不同类型的帧。因为帧标识符的电平确定在帧标识符之后的帧的类型,帧标识符的电平可用来确定用于接收逻辑70的模式。如果帧标识符是高电平的,则比较器62和64迫使相应的信号高和低,使相应的状态高和低。以前,电路66迫使T0信号高来重置锁存器71和72。来自比较器62的高电平重置电路66,这消除了来自锁存器71和72的重置输入的高电平。因为锁存器72是设定的主锁存器,来自比较器62的高电平设定锁存器72,这启动寄存器73。来自比较器的随后的高电平储存在寄存器73中。在电路66接收末端标识符19并且计录了超时的时间之后,电路66设定T0信号,这重置了锁存器71和72。来自锁存器72的低电平禁止寄存器73储存随后的信息。如果下一个通信帧标识符是低电平,那么帧是数据帧。低电平迫使比较器64的输出是高的。来自比较器64的高电平重置电路66,这消除了来自锁存器71和72的重置输入的高电平。因为锁存器71是设定的主锁存器,来自比较器64的低电平独立于锁存器61的重置输入的状态而设定锁存器71。来自锁存器71的高电平使解码器75能够解码来自寄存器73的信息,并且通过79响应性地启动数据寄存器77之一来接收数据帧内的信息。锁存器72禁止寄存器73以阻止数据帧的信息存储在寄存器73中。在数据帧的末端标识符之后,电路66的输出再次变高来重置锁存器71和72,并且准备接收逻辑70用于下一个通信帧。本领域技术人员应认识到,提供在图4中示出的示例性实施方式来帮助理解应用的主题。除了这里描述的功能之外,地址帧和数据帧还可以用于其它功能。例如,逻辑70可以包括其他元件例如计数器,以计算由逻辑70接收的信息比特的数量。计数操作的结果可以用于许多随后的行为,例如禁止储存随后的信息比特。
在另一实施方式中,边沿检测器电路连接到比较器62-64的每一个的输出以检测转换到高电平的输出。如在本领域公知的,边沿检测器检测信号的转换并且产生具有预定宽度的脉冲。例如,正边沿检测器可检测从逻辑“0”到逻辑“1”的转换并且产生一个固定持续时间的正向脉冲。在这个实施方式中,边沿检测器的脉冲输出可被连接来接收逻辑70,而不是将比较器62-64的输出直接连接到逻辑70。对于这种实施方式,来自边沿检测器的脉冲可以用做寄存器73、77、78、或79中的任何或所有的时钟。该时钟可以记录逻辑状态进入寄存器的时间。
可选地,在寄存器73中的信息的值可以用于其它功能。例如,在寄存器73中的信息可以被添加至寄存器77-79之一的信息,作为在寄存器中储存的信息的偏移。在另一个实施方式中,寄存器73可以与寄存器77-79之一连接来形成一个较长的寄存器。对于这样的实施方式,寄存器73可以用作形成较大寄存器的一部分的索引寄存器。
在一个示例性实施方式中,系统10可以是摄像机系统,例如用于便携式电话的摄像机。对于这样的实施方式,第一电路11可以是控制信息和感测光条件的微处理器,而第二电路12可以表示用于控制与摄像机一起使用的闪光灯的强度的闪光控制电路。寄存器77-79中的一个寄存器可以被指定来保存用于闪光灯的强度信息。因此,储存在寄存器中的信息可以用于在0(无闪光)、或一些增加的量(例如10%,或50%等等)、或100%闪光之间选择闪光灯的强度。寄存器的输出可以耦合到未示出的闪光灯元件。在寄存器内储存的信息可以由电路11通过如上文所述的通信协议来改变。
在使用连接到比较器62-64的输出的边沿检测器的又一实施方式中,来自边沿检测器例如来自连接到比较器62的边沿检测器的脉冲可以通过计数器计数,并且计数器的值可以被解码,以识别由未示出的其他逻辑执行的不同的控制功能。一个这样的控制功能可启动或禁止确定的逻辑功能。
图5示意性地示出了通信系统85的实施方式的结构图,其是图1所示的系统10的可选实施方式。系统85利用单个通信线路13和通信协议来提供从第一电路11到第二电路12和第三电路13的通信路径。单个通信线路13在电路11和电路12之间承载通信信号。地址帧16的地址信息18可以用来从多个半导体芯片中识别出一个可接收随后的数据帧21的信息的半导体芯片。例如,电路11、12、及86可以是在相互之间使用通信协议来通信的微处理器。
图6示意性地示出了接收器电路100的一部分的实施方式的结构图,其是图1至图5的说明中描述的电路12的可选实施方式。接收器100包括控制块102、索引寄存器112、寄存器控制逻辑114以及多个数据寄存器,所述多个数据寄存器包括第一寄存器116到第N个寄存器118。尽管只示出了两个数据寄存器,接收器100可以具有任何数量的数据寄存器。控制块102接收来自输入40的输入信号并且响应于输入信号的转换。本领域技术人员应认识到,接收器100可以接收输入信号,例如具有在图2至图5的说明中描述的通信协议的通信信号,或可以使用可选协议,例如具有正和负转换的通信协议。这样的可选协议的例子在下文中的图7至图8中示出。控制块102一般包括超时检测器104、命令(Cmd)模式计数器106和模式控制逻辑108。控制块102接收输入信号,并且给输入信号的转换计数以确定接收器100的运行模式。输入信号的转换由计数器106计数,直到通信信号保持在高电压电平一段大于最小时间周期的时间。最小时间周期由超时检测器104检测。检测器104在检测器104的输出上产生指示最小时间周期或超时的检测的超时信号。超时信号禁止计数器106。模式控制逻辑108接收超时信号以及来自计数器106的计数,并且响应性地控制寄存器112、116及118的运行。储存在索引寄存器112中的信息通常指通过输入信号的转换操作的寄存器的数字或寄存器的地址。在下文中,储存在寄存器112中的信息可以指被操作的寄存器的地址。使用寄存器112的内容来选择寄存器116至118之一,这通常被称为寄存器112指向寄存器116至118之一。
在一个实施方式中,接收器100在被装配到半导体封装中的半导体裸片(die)上形成。在这个实施方式中,模式控制逻辑108可以是可根据寄存器112、116和118所期望的控制的类型来变化的可替换的控制块。例如,不同的半导体裸片可以具有控制逻辑108的不同版本。因此,模式控制逻辑108控制寄存器112、116和118的方式可以根据模式控制逻辑108的结构来变化。
图7是具有曲线的图,其针对模式控制逻辑108的一个示例性实施方式,根据接收器100的一个示例性实施方式示出一些信号。曲线125示出了在输入40上的输入信号。曲线126示出了寄存器112的运行,曲线127示出了电阻器116的运行,以及曲线128示出了寄存器118的运行。该描述参考图6至图7。对于这个示例性实施方式,逻辑108被配置,以便在超时周期或超时之后,在输入信号上接收的脉冲的数量确定接收器100的运行模式。如果脉冲的数量小于4,则接收器100运行在数据模式中,以及如果脉冲的数量为4或更大,则接收器100运行在命令模式中。在数据模式中,对于每个接收的脉冲,具有储存在寄存器112内的地址的寄存器增加。在超时信号被接收之后,寄存器112增加。在命令模式中,具有在寄存器112内储存的地址的寄存器增加,并且由计数器106计算的脉冲的数量确定将在寄存器112、116及118上采取的行为。如果输入信号的转换的数量是4,则由寄存器112指向的寄存器增加4倍且数字4储存在计数器106中。在接收来自检测器104的超时信号后,逻辑108将储存在寄存器112内的值设定为寄存器116的地址并且接着重置(清空)寄存器116。如果输入信号的转换的数量是5,则由寄存器112指向的寄存器增加5倍并且数字5储存在计数器106中。在接收来自检测器104的超时信号后,逻辑108将寄存器112设定为寄存器118的地址并且重置(清空)寄存器118。
假定例如寄存器116在时刻T0之前被清空或重置,寄存器118的内容是未知的,并且寄存器112包括寄存器116的地址。当接收器100在超时周期之后接收脉冲时,命令模式计数器106计算脉冲的数量。而且,模式控制逻辑108和寄存器控制逻辑114使用索引寄存器112的值来确定寄存器116至118中的哪一个将增加(增加由寄存器112所指向的寄存器)。假定例如寄存器112具有在时刻T0之前储存在其内的地址1。在时刻T0和T1之间输入信号具有4个上升边沿。因为寄存器112具有地址1并且寄存器116是寄存器一,寄存器112指向寄存器116并且寄存器116由逻辑114选择。因此,输入信号在时刻T0和T1之间增加寄存器116。在时刻T1之后,超时被接收,这使模式控制逻辑108重置由寄存器112或寄存器116指向的寄存器,如在时刻T1和时刻T2之间所示的。因为四个脉冲被接收到,控制逻辑108将寄存器112设定为寄存器116的地址,该地址在这个例子中是数字1。在时刻T2,接收器100开始接收具有两个上升边沿的输入信号,这在时刻T2和时刻T3之间将寄存器116增加至计数2。在时刻T3之后,超时被接收,这使模式控制逻辑108将储存在寄存器112中的地址从1增加到2。在时刻T4,接收器100开始接收具有一个上升边沿的输入信号,这增加了寄存器118。因为寄存器118的内容在时刻T4(如由X所示的)之前是未知的,上升边沿增加了寄存器118的内容。在时刻T4之后,超时被接收,这使模式控制逻辑108增加由寄存器112指向的、此刻是寄存器118的寄存器。本领域技术人员应认识到,寄存器116的内容在时刻T0可以是不同于0的值,并且也应认识到,寄存器112、116和118可以由命令和数据模式设定为不同于0的值。
图8是具有曲线的图,其示出根据具有模式控制逻辑108的不同示例性实施方式的接收器100的第二个示例性实施方式的一些信号。曲线131示出了寄存器112的内容,曲线132示出了寄存器116的内容,曲线133示出了寄存器118的内容,以及曲线134示出了寄存器116和118的内容之和。该描述参考图6和图8。对于这个示例性实施方式,寄存器112的内容在检测器104检测到超时时期之后增加。在这个示例性实施方式中,只使用一个模式,因此,命令模式没有被使用并且寄存器的控制被不同地实现。假定例如寄存器116和118在时刻T0之前被清空或重置并且寄存器112包括寄存器116的地址。因为寄存器112指向寄存器116,在时刻T0和时刻T1之间接收的输入信号将寄存器116增加至计数4。在时刻T1出现超时。在超时结束时,寄存器116没有改变但是逻辑108增加了寄存器112的内容。因为在这个例子中只有两个数据寄存器,寄存器112增加至2,其为寄存器118的地址。在时刻T2,输入信号开始增加寄存器118直到在时刻T3之后出现超时。在超时周期之后,寄存器118没有改变但是逻辑108增加了寄存器112,使寄存器112翻转至寄存器116的地址。在时刻T4接收的输入信号使寄存器116从4增加到5。因此,寄存器116和118之和在1开始并且增加输入信号的每个上升边沿。
图9是具有接收器100的第三个示例性实施方式的一些信号的曲线的图,接收器100具有模式控制逻辑108的第三个实施方式。曲线139示出了寄存器112的内容,曲线140示出了寄存器116的内容,曲线141示出了寄存器118的内容,及曲线142示出了对在寄存器112、116和118内的信息的示例性应用。该描述参考图6和图9。对于接收器100的这个示例性实施方式,寄存器112的内容在检测器104检测到超时之后增加,并且由寄存器112指向的寄存器被重置。假定例如寄存器112具有寄存器116的地址,寄存器116被重置,以及寄存器118的内容在时刻T0之前是未知的。在时刻T0和时刻T1之间,输入信号将寄存器116增加至4。在时刻T1之后,出现了超时。在超时结束时,逻辑108将寄存器112增加至寄存器118的地址。逻辑108也重置由寄存器112指向的、在此时是寄存器118的寄存器,以使寄存器118从0开始计数。在时刻T2和T3之间接收的输入信号将寄存器118增加至2,如曲线141所示的。在时刻T3之后出现的下一个超时周期结束时,逻辑108增加翻转至寄存器116的地址的寄存器112,并且逻辑108重置寄存器116。因此,寄存器116在时刻T4开始从0计数到1。
在一个示例性实施方式中,接收器100可以用来控制来自发光二极管(LED)的光的强度,该发光二极管用作数码摄像机的闪光元件。寄存器112、116和118的内容可以用于控制由LED发出的光的强度。例如,来自输入40的每组脉冲可以用于一个闪光行为的强度。对于这样的闪光行为,由寄存器112指向的寄存器的内容可以用来控制该特定闪光行为的亮度。正好在超时结束前,由寄存器112指向的寄存器的内容可以储存在存储元件中,并且该数据可以用来控制由LED发出的光的强度。该数据由曲线142示出。
正如可以看到的,对模式控制逻辑108使用模块化设计允许接收器100具有可以通过改变逻辑108来改变的许多不同运行模式。例如,逻辑108可以设计成运行在几个不同的模式中,并且来自模式组的模式之一可以由半导体裸片的粘合(bond)选项或由包括半导体裸片的封装上的管脚的状态来选择,接收器100在该半导体裸片上形成。
图10示意性地示出了在半导体裸片91上形成的半导体器件90以及在半导体裸片96上形成的半导体器件95的实施方式的一部分的放大平面视图。电路11在裸片96上形成并且电路12在裸片91上形成。裸片91和96也可以包括为了附图的简单而没有显示在图10中的其他电路。电路11和器件95在裸片96上由本领域技术人员所熟知的半导体制造技术形成。电路12和装置90在裸片91上由本领域技术人员所熟知的半导体制造技术形成。
鉴于上面的所有内容,很明显公布了一种使用协议的新颖的通信方法和电路。连同其它特征包括的是形成具有通信信号的3种不同电平的协议。这3种不同的电平便于形成不同步的协议,从而允许每个电平的宽度变化。可变的宽度确保了从信号的高电平或低电平确定的信号的逻辑状态不是时间相关的。因此,确定由信号表示的信息的步骤不取决于信号处在电平的时间,因此不是时间相关的。可变的宽度提高了数据传输的准确度并且减小了用来实现协议的电路的复杂度。减小的复杂度减少了成本。
虽然用特定的优选实施方式描述了本发明的主题,很明显,许多替换和变更对于在半导体领域的技术人员将是显而易见的。更具体地,本发明的主题是为表示帧的信息的特定信号电平来描述的。本领域技术人员应认识到,高信号电平和低信号电平都可以用来表示帧的信息。

Claims (13)

1.一种形成通信电路的方法,包括:
配置所述通信电路以使用具有信号的协议来通信,所述信号具有第一信号电平、第二信号电平和第三信号电平,所述第二信号电平是比所述第一信号电平低的电平,所述第三信号电平是比所述第二信号电平低的电平;以及
配置所述通信电路以使用两种不同类型的通信帧,其中每种通信帧具有指定通信帧类型的帧标识符,所述帧标识符继之以具有所述通信帧的信息的信息单元,其中所述信息单元的持续时间是不同步的且是可变的,并且其中第一通信帧标识符包括在具有所述第二信号电平之后具有所述第一信号电平或所述第三信号电平中的一个信号电平的信号,并且其中第二通信帧标识符总是包括在具有所述第二信号电平之后具有所述第一信号电平或所述第三信号电平中的另一个的信号电平的信号。
2.如权利要求1所述的方法,包括配置所述通信电路以使用所述通信帧的所述信息作为可变数量的帧信息。
3.如权利要求1所述的方法,包括配置所述通信电路以使用所述第二信号电平作为在所述通信系统的输入电压的值和所述通信系统的返回电压之间的大约中间的电平。
4.如权利要求1所述的方法,包括配置所述通信电路以使用所述第二信号电平作为在所述第一信号电平和所述第三信号电平之间的大约中间的电平。
5.如权利要求1所述的方法,包括配置所述通信电路以使用对于所述信息单元所述信号处于所述第一信号电平或所述第三信号电平处的时间作为变量时间。
6.如权利要求1所述的方法,包括配置所述通信电路以使用所述信号的逻辑状态作为非时间相关的。
7.如权利要求1所述的方法,包括配置所述通信电路以使用所述两种不同类型的通信帧以包括地址帧,其中所述地址帧的信息表示接收电路的地址。
8.如权利要求7所述的方法,包括配置所述通信电路以使用所述地址帧的所述信息以表示在所述接收电路内的控制电路的地址。
9.如权利要求1所述的方法,包括配置所述通信电路以包括所述两种不同类型的通信帧中的第一种类型的通信帧,所述第一种类型的通信帧继之以所述两种不同类型的通信帧中的第二种类型的通信帧。
10.如权利要求9所述的方法,包括配置所述通信电路以使用将所述第一种类型的通信帧与所述第二种类型的通信帧分离的帧间间隔。
11.一种形成通信电路的方法,包括:
配置所述通信电路以使用具有信号的协议来通信,所述信号具有第一信号电平、第二信号电平和第三信号电平,所述第二信号电平是比所述第一信号电平低的电平,并且所述第三信号电平是比所述第二信号电平低的电平;
配置所述通信电路以使用包括帧标识符和帧信息的通信帧,其中在所述第二信号电平出现后的所述第一信号电平或者所述第三信号电平的第一出现作为帧类别的标识符,并且其中所述帧信息包括在所述第二信号电平出现之后在第一时间周期的所述第一信号电平或者所述第三信号电平的至少一个,并且其中所述第一时间周期是可变的。
12.如权利要求11所述的方法,包括配置所述通信电路以使用所述帧信息,所述帧信息在第二时间周期包括所述第一信号电平或者所述第三信号电平的至少一个,其中所述第二时间周期是可变的。
13.一种通信电路,包括:
半导体器件,所述半导体器件具有接收器电路,所述接收器电路具有单个输入,被配置为在所述半导体器件的所述单个输入上接收通信信号,所述半导体器件具有包括控制块的通信接收器电路,其中所述控制块是可替换的,以接受不同的通信协议并响应于所述通信协议而控制所述通信接收器电路的运行;
所述接收器电路还具有:
耦合至控制块的索引寄存器;
耦合至所述索引寄存器以及所述控制块的寄存器控制逻辑;以及
耦合至所述控制块以及所述寄存器控制逻辑的多个数据寄存器;以及
所述通信协议,具有包括地址帧和数据帧的多种帧类型以及在所述地址帧和数据帧的转换之间的超时周期,其中所述控制块在所述超时周期之后设定所述通信接收器电路的运行模式,并且其中所述超时周期是可变的。
CN201611201936.6A 2006-01-23 2006-01-23 通信电路及其方法 Expired - Fee Related CN106788445B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611201936.6A CN106788445B (zh) 2006-01-23 2006-01-23 通信电路及其方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN200680051003.1A CN101361313B (zh) 2006-01-23 2006-01-23 形成通信电路的方法
CN201611201936.6A CN106788445B (zh) 2006-01-23 2006-01-23 通信电路及其方法
PCT/CN2006/002359 WO2007054002A1 (fr) 2005-11-11 2006-09-12 Procede d’elimination d’ammoniac d’une solution liquide par atomisation

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN200680051003.1A Division CN101361313B (zh) 2006-01-23 2006-01-23 形成通信电路的方法

Publications (2)

Publication Number Publication Date
CN106788445A CN106788445A (zh) 2017-05-31
CN106788445B true CN106788445B (zh) 2020-10-16

Family

ID=58992534

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611201936.6A Expired - Fee Related CN106788445B (zh) 2006-01-23 2006-01-23 通信电路及其方法

Country Status (1)

Country Link
CN (1) CN106788445B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111879433B (zh) * 2020-07-10 2022-06-28 九阳股份有限公司 一种用于烹饪设备的温度检测方法和烹饪设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1110034A (zh) * 1993-09-15 1995-10-11 金星情报通信株式会社 广域网无线电中继系统及其操作
JPH09247075A (ja) * 1996-03-04 1997-09-19 Hitachi Denshi Ltd マルチチャネルアクセス無線システムにおける受信電界強度検出方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1110034A (zh) * 1993-09-15 1995-10-11 金星情报通信株式会社 广域网无线电中继系统及其操作
JPH09247075A (ja) * 1996-03-04 1997-09-19 Hitachi Denshi Ltd マルチチャネルアクセス無線システムにおける受信電界強度検出方法

Also Published As

Publication number Publication date
CN106788445A (zh) 2017-05-31

Similar Documents

Publication Publication Date Title
US6323706B1 (en) Apparatus and method for edge based duty cycle conversion
US8971206B2 (en) Self synchronizing data communication method and device
US5867049A (en) Zero setup time flip flop
US9985548B2 (en) Communication circuit for flyback power converter with synchronous rectifier
US5151554A (en) High speed switch scanning apparatus
CN115102538B (zh) 一种应用于栅极驱动器的多输入编解码电路
KR101959709B1 (ko) 양방향 트랜시버 및 방법
US7030676B2 (en) Timing circuit for separate positive and negative edge placement in a switching DC-DC converter
US7917043B2 (en) Optical receiver applicable to multiple transmission speed
US8306035B2 (en) Communication circuit and method therefor
US7053667B1 (en) Single wire digital interface
US7079589B1 (en) Serial digital communication superimposed on a digital signal over a single wire
CN106788445B (zh) 通信电路及其方法
US7474234B2 (en) Serial interface circuit for a single logic input pin of an electronic system
US5818264A (en) Dynamic circuit having improved noise immunity and method therefor
EP4451254A1 (en) Drive circuit for pixel unit, and display panel
CN105450212A (zh) 输出电路及光耦合装置
US20030127586A1 (en) Photo-detecting method and photo-detecting device
US7295044B2 (en) Receiver circuits for generating digital clock signals
EP1653607A1 (en) Circuit for varying gain of preamplifier
US20020180495A1 (en) CMOS output circuit
US5883527A (en) Tri-state output circuit for semiconductor device
JPH0715456A (ja) データ伝送装置
US20240305282A1 (en) Semiconductor device
US20090160506A1 (en) Power-on clear circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20201016

Termination date: 20220123

CF01 Termination of patent right due to non-payment of annual fee