CN106612117A - 正交化高阻型数字鉴相器 - Google Patents
正交化高阻型数字鉴相器 Download PDFInfo
- Publication number
- CN106612117A CN106612117A CN201510697926.5A CN201510697926A CN106612117A CN 106612117 A CN106612117 A CN 106612117A CN 201510697926 A CN201510697926 A CN 201510697926A CN 106612117 A CN106612117 A CN 106612117A
- Authority
- CN
- China
- Prior art keywords
- phase discriminator
- output
- pdo
- wrwc
- digital phase
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims 2
- 238000000034 method Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 4
- 238000010998 test method Methods 0.000 description 2
- 230000011664 signaling Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Measurement Of Resistance Or Impedance (AREA)
Abstract
基于发明名称为《标准化设计高阻型数字鉴相器的结构原理方案》设计方案中的规定,即图1所示内容实现了正交化高阻型数字鉴相器的设计。鉴相器的定义体现在初态中,即:WrWc=-1时PDo=高阻态输出(-为任意码),WrWc=00时PDo=“0”态输出,WrWc=10时PDo=“1”态输出。
Description
技术领域
正交化鉴相器是指由该鉴相器构成的锁相环在锁定工作状态下,其二个输入信号之间的关系呈现出正交化特征;现有正交化鉴相器只有作为鉴相器应用的乘法器。本发明中的正交化鉴相器属于一种电平式高阻型数字鉴相器,本发明所涉及的电路形式不仅适合于通用型数字IC芯片组建数字鉴相器,更适合应用于集成化电路设计的边沿式鉴相器电路中。
背景技术
现有正交化鉴相器只有模拟乘法器这一形态。
发明内容
本发明的正交化高阻型数字鉴相器是基于专利申请号为2015106449019的《标准化设计高阻型数字鉴相器的结构原理方案》中规程而设计的高阻型鉴相器,具体电路的方框图为图1所示。这一鉴相器的输出电路接口为专利申请号2015106448849的《高阻型数字鉴相器输出级的标准型接口电路》中的输入信号为INH与a,及输入信号为INH与a时各型接口电路,相应的输入输出信号关系仿真图如图2所示。
附图说明
图1是正交化高阻型数字鉴相器的电路结构图,虚线部分电路是指取代实线部分电路构成一个取代INH信号输出为INH信号输出。
图2为正交化高阻型数字鉴相器的信号关系仿真图。
其中,测试法是指二个串联电阻其二端分别接鉴相器供电电源的二端,其中点接鉴相器的输出(端)PDo并作为测试电路的输出端,这就是测试法下鉴相器输出端的连接方法。
本发明中的正交化高阻型数字鉴相器输入输出信号间关系定义为如下:
WrWc=-1时PDo=高阻态输出(-为任意码),WrWc=00时PDo=“0”态输出,WrWc=10时PDo=“1”态输出。
以上定义直接反映在图2的初态中,所以初态又称定义态。
工作原理说明如下:
a.
同相锁定过程,由于WrWc=11时PDo=高阻态输出,WrWc=00时PDo=“0”态输出;所以输出信号为二个输入信号同步输出形态,幅度改Vcc为高阻电平线电位。
b.
反相锁定过程,由于WrWc=01时PDo=高阻态输出,WrWc=10时PDo=“1”态输出;所以输出信号为Wr信号的同步输出形态,Wc信号的异步输出形态,幅度改Vcc为Vcc-高阻电平线电位。
c.
假性锁定过程,定义关系的全状态输出即WrWc=-1时PDo=高阻态输出,WrWc=00时PDo=“0”态输出,WrWc=10时PDo=“1”态输出。如果输入信号的占空比严格相等,则同步时输入信号的1/2周期为高阻态输出,各1/4周期为“0”态或者“1”输出,从而实线二个输入信号间关系为正交信号。从理论上来说,如果高阻态输出电平在Vcc/2附近,由于LF充放电时间都为1/4输入信号周期,可以达到充放电动态平衡关系。
d.
初态即单端有信号输入的情况,如果Wc有单端输入则WrWc=01时PDo=高阻态输出,WrWc=00时PDo=“0”态输出,所以输出信号与同相锁定过程的输出信号一致。如果Wr有单端输入则WrWc=10时PDo=“1”态输出,WrWc=00时PDo=“0”态输出,所以输出信号与Wr信号完全一致。
最终,根据设计者本人编著的《PLL设计的理论与应用》一书及现有锁相环理论中的观点,一个由本发明的鉴相器构成一个锁相环最终在假性锁定过程下实现稳定的锁定工作状态。
综合以上内容,基于发明名称为《标准化设计高阻型数字鉴相器的结构原理方案》设计方法中的规定,可以实现正交化高阻型数字鉴相器的设计开发工作的。
Claims (2)
1.由二个输入信号中形成鉴相器输出为“0”态或者“1”态的图1中输出接口电路控制信号形成方式。
2.由二个输入信号中形成鉴相器输出为高阻态的图1中输出接口电路控制信号形成方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510697926.5A CN106612117B (zh) | 2015-10-24 | 2015-10-24 | 正交化高阻型数字鉴相器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510697926.5A CN106612117B (zh) | 2015-10-24 | 2015-10-24 | 正交化高阻型数字鉴相器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106612117A true CN106612117A (zh) | 2017-05-03 |
CN106612117B CN106612117B (zh) | 2023-12-15 |
Family
ID=58612968
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510697926.5A Active CN106612117B (zh) | 2015-10-24 | 2015-10-24 | 正交化高阻型数字鉴相器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106612117B (zh) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106571812A (zh) * | 2015-10-09 | 2017-04-19 | 张伟林 | 标准化设计高阻型数字鉴相器的结构原理方案 |
-
2015
- 2015-10-24 CN CN201510697926.5A patent/CN106612117B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106571812A (zh) * | 2015-10-09 | 2017-04-19 | 张伟林 | 标准化设计高阻型数字鉴相器的结构原理方案 |
Also Published As
Publication number | Publication date |
---|---|
CN106612117B (zh) | 2023-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105680834B (zh) | 一种高速低功耗的动态比较器 | |
CN105553447B (zh) | 时钟切换电路 | |
CN103440027B (zh) | 单片机及其片内上电复位电路 | |
US9366709B2 (en) | Circuit and method for delay difference measurement | |
US20150188649A1 (en) | Methods and systems of synchronizer selection | |
CN101509943B (zh) | 一种相位检测的方法及装置 | |
CN107562163A (zh) | 一种具有稳定复位控制的数字逻辑电路 | |
CN103281068A (zh) | 一种脉冲开关输入的接口电路 | |
EP2620834A1 (en) | Modulated clock synchroniser | |
CN104954014B (zh) | 一种超前-滞后型数字鉴相器结构 | |
CN104901681A (zh) | 一种vdd耐压cmos的2vdd电平转换电路 | |
CN106612117A (zh) | 正交化高阻型数字鉴相器 | |
CN106374898B (zh) | 多通道输出选通开关时序产生结构 | |
CN106571813A (zh) | 全新设计的边沿式高阻型数字鉴相器 | |
CN106571815A (zh) | 电平式高阻型数字鉴相器 | |
CN105306023B (zh) | 脉冲延迟电路 | |
CN103795402B (zh) | 同步分频电路 | |
CN104426508B (zh) | 低功率保护电路 | |
CN203225734U (zh) | 一种脉冲开关输入的接口电路 | |
CN100379150C (zh) | 电压控制振荡器及使用其的电子系统 | |
CN103376357B (zh) | 时脉相位差的估计装置及方法 | |
CN105262481A (zh) | 提高输入时钟占空比免疫力的电路及方法 | |
CN107863958A (zh) | 一种常用逻辑门电路的转换方法 | |
KR102530564B1 (ko) | 분주율 가변이 가능한 분주기 | |
CN104901677A (zh) | 一种输入输出接口装置以及芯片系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |