CN106557445B - 具有未供电端的总线接口 - Google Patents

具有未供电端的总线接口 Download PDF

Info

Publication number
CN106557445B
CN106557445B CN201610812772.4A CN201610812772A CN106557445B CN 106557445 B CN106557445 B CN 106557445B CN 201610812772 A CN201610812772 A CN 201610812772A CN 106557445 B CN106557445 B CN 106557445B
Authority
CN
China
Prior art keywords
power
pull
circuit
transistor
wire
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610812772.4A
Other languages
English (en)
Other versions
CN106557445A (zh
Inventor
耿学阳
艾哈迈德·亚兹迪
赛马克·德尔沙特伯
阿比杰特·钱德拉坎特·库尔卡尼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP BV
Original Assignee
NXP BV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NXP BV filed Critical NXP BV
Publication of CN106557445A publication Critical patent/CN106557445A/zh
Application granted granted Critical
Publication of CN106557445B publication Critical patent/CN106557445B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J1/00Circuit arrangements for dc mains or dc distribution networks
    • H02J1/06Two-wire systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Abstract

本公开描述了一种包括装置的系统,该装置被配置成通过包含多条电线的有线连接将电流提供能力传送到外部电源。该装置包括电源电路,该电源电路被配置成提供用于该装置的运行电力。第一下拉电路被配置成使用第一电阻元件为该有线连接的特定电线提供下拉,该第一电阻元件被使用该运行电力有源地微调。第二下拉电路包括至少一个晶体管,在不存在该运行电力的情况下,该至少一个晶体管被配置成响应于从在该特定电线上的电压生成的栅极电压,启用在该特定电线与第二电阻元件之间的电流路径。

Description

具有未供电端的总线接口
技术领域
各种实施例的方面涉及通过包含多条电线的有线连接将电流提供能力传送到外部电源。
背景技术
总线接口协议可以被设计成允许通过有线接口提供电力。在一些情况下,这种电力可以用于对电池或类似独立电源充电、直接对电力接收(耗电)装置供电,或既充电又直接供电。用于总线接口协议的标准可有时在不同的耗电装置之间提供不同的供电能力。例如,不同的耗电装置(每个均使用相同的有线接口)可被配置成汲取不同的电流量。与本文中的论述各种方面一致,耗电装置可被配置成在连接之后将它们的供电能力传送到供电装置。在一些情况下,这种传送的至少一部分可发生在耗电装置的电源已达到稳定的内部电压之前。
具体类型的总线接口协议为通用串行总线(USB)。尽管USB可以用于将外部外围设备附接到个人计算机。USB也可以用于使外围设备之间介接,对外围设备进行充电和许多其它应用和用途,例如汽车、摄像机、智能电话、电视机和机顶盒。USB也可以在各种移动装置充电解决方案中用作电源。USB提供各种不同的数据传送速度。例如,USB 3.0提供高达5Gbit/s的数据传送速度并且USB 3.1提供高达10Gbit/s的数据传送速率。USB也提供各种不同的电力提供和吸收能力。新的C型USB可支持5V与500mA/900mA(用于USB 2.0/USB3.1)、1.5A和3A模式。USB电力输送(PD)支持电力协商和输送解决方案,该解决方案支持高达100W(20V x 5A)。
这些和其它情况已经提出为各种应用在不同装置和对应实施方案之间供电的挑战。
发明内容
本公开的各种实施例涉及一种包括装置的系统,该装置被配置成通过包含多条电线的有线连接将电流提供能力传送到外部电源。该装置可包括电源电路,该电源电路被配置成提供用于该装置的运行电力。第一下拉电路可被配置成使用第一电阻元件为该有线连接的特定电线提供下拉,该第一电阻元件被使用该运行电力有源地微调。第二下拉电路可被配置成包括至少一个晶体管,在不存在该运行电力的情况下,该至少一个晶体管被配置成响应于从在特定电线上的电压生成的栅极电压,启用在该特定电线和第二电阻元件之间的电流路径。
某些实施例涉及一种用于将面向上游的装置的电流提供能力传送到面向下游的装置的方法,该面向下游的装置通过包含多条电线的有线连接来提供外部电力。电压可以通过该有线连接的特定电线而接收。响应于从在该特定电线上的电压生成的第一下拉电路的晶体管的栅极电压,可以启用该晶体管以使用第一电阻元件下拉该特定电线。响应于来自该面向上游的装置的电源电路的电力的存在,可以停用该第一下拉电路。响应于来自该面向上游的装置的该电源电路的电力的存在,可以启用第二下拉电路。该第二下拉电路可使用第二电阻元件,该第二电阻元件被使用来自该电源电路的电力有源地微调。
根据一些实施例,一种装置包括有线连接器,该有线连接器包括多个引脚。电源电路被配置成提供用于装置的运行电力。第一下拉电路被配置成使用第一电阻元件下拉有线连接的特定电线,该第一电阻元件被连接到下拉电压并且被使用运行电力有源地微调。第二下拉电路包括:第一晶体管,该第一晶体管具有源极和连接到特定电线的栅极与漏极;第二电阻元件,该第二电阻元件连接在该第一晶体管的漏极和下拉电压之间;和第二晶体管,该第二晶体管被配置成响应于启用信号而停用该第一晶体管。
以上论述/概述并不旨在描述本公开的每个实施例或每个实施方案。以下附图和详细描述还举例说明了各种实施例。
附图说明
结合附图考虑以下详细描述,可以更加完全地理解各种例子实施例,在附图中:
图1描绘与本公开的实施例一致的用于在装置之间传送电流提供能力的系统的框图;
图2描绘与本公开的实施例一致的电力吸收装置的框图;
图3描绘与本公开的实施例一致的未供电下拉电路的电路图;
图4描绘与本公开的实施例一致的用于包括两个USB装置的系统的框图;
图5描绘与本公开的实施例一致的用于与在装置之间传送电流提供能力的系统一起使用的流程图;
图6示出与本公开的实施例一致的被配置成用于有源微调的电阻器电路。
虽然本文中所论述的各种实施例能够经受修改及替代形式,但在附图中已借助于例子示出了实施例的多个方面,且将详细描述实施例的多个方面。然而,应理解,并不打算将本公开限制于所描述的特定实施例。相反,旨在涵盖落入本公开的范围内的包括权利要求书中限定的各方面的所有修改、等效物和替代方案。另外,如在本申请案通篇中所使用的术语“例子”仅作为说明,且不加限制。
具体实施方式
据信本公开的各方面适用于涉及通过通信总线接口的与供电装置相关的传送的多种不同类型的设备、系统和方法。在某些实施方案中,本公开的各方面已经显示当用于通信总线接口的情形时,使用电阻值的存在和数值以传送与电力相关的能力是有益的。在一些实施例中,电阻部件可以用于下拉通信总线接口的电线,并且电路系统可以用于基于耗电装置的电力状态选择不同的电阻部件。可以实施这些和其它方面以解决挑战,包括上面背景技术中所论述的那些挑战。虽然不必如此受到限制,但是通过使用此类示例性情形的例子的论述可以理解各个方面。
与某些实施例一致,耗电装置被配置成通过包含多条电线的有线连接来接收电力。耗电装置可被配置成根据耗电装置的内部电力状态使用两个不同的电路。电路中的每个电路可提供耗电装置的供电能力的指示。例如,不同的电路可各自指示耗电装置被设计成提供多少电流。在某些情况下,这可允许两个不同电路中的一个电路使用来自耗电装置的电源的运行电力并且另一个电路在不存在运行电力的情况下起作用。这在电路中的一个电路使用运行电力提供更准确指示时可以尤其有用。在各种实施例中,当存在运行电力时可以选择性停用电路中的每个电路。由此,两个电路可以组合地用于提供一组分层的指示,在例如本地电源不可用(例如,装置的电池没有充足的电量)时,该指示中的一个指示较早地可用。
根据特定实施例,耗电装置可被配置成在不存在本地运行电力的情况下,向总线接口的特定电线提供第一下拉电阻。控制电路可被配置成生成停用第一下拉电阻的控制信号。如本文所论述,控制电路可被配置成响应于用于所述耗电装置的(稳定)运行电力的存在而生成控制信号。然后,控制电路可启用第二下拉电路,该第二下拉电路可使用运行电力以向特定电线提供更精确的下拉电阻。例如,第二下拉电路可使用有源微调以控制下拉电阻。控制电路可另外被配置成停用下拉电路中的两者。
某些实施例涉及将单类型晶体管技术用于下拉电路中的两者。例如,可以使用增强型金属氧化物半导体(MOS)晶体管而不需要使用耗尽型晶体管来实施对下拉电路的控制。由于多种原因,相对于耗尽型MOS晶体管,增强型MOS晶体管趋向于在现代半导体技术中更受欢迎。此外,一些实施例允许用控制信号实施对下拉电路的控制,该控制信号在用于装置的本地运行电力的运行电压范围内。例如,N型金属氧化物半导体(NMOS)增强型晶体管可具有连接到特定电线的其栅极,以使得响应于施加到特定电线的电压而启用该NMOS增强型晶体管。这对于促进生成控制信号可以是尤其有用的,而不需使用电荷泵、负电源发电机或类似电路。
各种实施例涉及耗电装置,该耗电装置被配置成与通用串行总线(USB)接口一起使用。例如,这可包括USB 3.1系统架构的使用,该USB 3.1系统架构包括传统的USB 2.0总线和增强超高速总线(通过C型USB缆线、插座和插头)两者。USB全功能C型缆线具有四组电线:USBD+/D-、USB超高速信号对、边带信号线与电源和接地线。也存在用作配置通道(CC)的下拉电路连接到其的一条或两条缆线。本公开的实施例涉及认识到C型USB插座(上游和下游两者)也可提供高达100W的扩展的电力输送。
电力输送规范为USB装置提供相互提供电力的机制。这包括其中USB装置中的一个USB装置没有电力(例如,需要充电或损失其电源的无电电池)的情况。C型USB规范描述对基本非USB电力输送的信号传送的方法。在建立连接之后,电源将上拉电阻器元件应用到配置通道引脚/电线(也称为CC引脚或CC电线)。上拉电阻器数值指示电源可提供多少电流给在缆线的另一侧上的电力吸收装置。电力吸收装置可使用电阻器下拉以指示电力吸收装置的电流吸收能力(例如,通过指示电流量),以使得电源装置可提供适当的电量。该值可指示第二USB装置的供电能力。USB规范规定用于第二装置的电阻值的可允许容差,并且另外允许用于不同阶段的传送和连接的不同容差。本公开的各方面尤其可用于符合电阻值的规定容差。
现在转向附图,图1描绘与本公开的实施例一致的用于在装置之间传送电流提供能力的系统的框图。电源装置102可以通过多条电线114连接到电力吸收装置104。尽管并不限于此,多条电线114可对应于与C型USB规格兼容的缆线中的电线,C型USB规格包括一对CC电线和电源(Vbus)电线。在一些实施例中,电线可以通过(USB兼容的)连接器连接到集成电路(IC)芯片。在IC芯片上的迹线可将连接器连接到各种电路。
根据各种实施例,电源电路106可从通过多条电线114从电力吸收装置104接收的电力中生成本地电力(Vdd)。用于电源电路106的电力的其它可能来源可包括但不必限于本地电池或类似电力存储电路、外部连接(例如,用于墙上插头的AC/DC转换器输出端)。
与某些实施例一致,电力吸收装置104可包括有源微调的下拉电路110。这种电路可以选择性连接到多条电线114的特定电线。例如,在C型USB情况下,有源微调下拉电路可以连接到CC电线。使用两条CC电线使得C型连接器允许阳-阴连接器的不同相对朝向。
在下拉电路110中使用有源微调可以用于以在IC芯片上相对较小的占地面积提供在芯片上的并且代价相对较低的准确电阻值。对于C型USB应用,下拉值可以是5.1千欧,其中容差为+/-10%。根据实施例,有源微调取决于本地电力(Vdd)的存在。例如,可以使用例如在图6中所描绘的电路中提供的可选电阻器梯来完成有源微调,这将在本文中更详细论述。
在某些实施例中,电力吸收装置104可被配置成在不存在本地电力的情况下提供下拉。例如,在没有本地电源(例如,由于无电电池和不存在来自例如AC墙上插头的外部电源)时,电力吸收装置104可以连接到电源装置102。在此类情况下,有源微调下拉电路110起初将不具有稳定的本地电力(Vdd),并因此将不为下拉的电阻值提供有源微调。本公开的各种实施例涉及未供电下拉电路112的使用。如本文所使用,术语“未供电”是指不存在来自电源电路106的本地电力(Vdd),该本地电力可以用于提供有源微调。当电源装置102首先在CC电线上提供电压(例如,在CC电线上的电源装置侧上使用上拉)时,未供电下拉电路可以用于为CC电线提供下拉。与实施例一致,未供电下拉电路112的有效电阻可具有与有源微调下拉电路110类似的电阻值。
控制/启用电路108可被配置成启用和停用未供电下拉电路112并且对应地启用有源微调下拉电路110。以这种方式,可以启用未供电下拉电路112直到本地电力(Vdd)稳定,此时可以启用有源微调下拉电路110。在某些实施例中,未供电下拉电路112的容差超过有源微调下拉电路110的容差。电源装置102可被配置成在具有用于下拉值的两个不同预期容差的两种不同模式中运行。例如,在第一模式中,电源装置102在第一宽电阻容差范围内检测下拉的存在。响应于检测到存在,电源装置102可根据电力吸收装置104的电力吸收能力的保守假设在一条或多条Vbus电线上供电。这允许电力吸收装置104生成稳定的本地电力(Vdd)而不需要电力吸收能力的全部知识。一旦启用有源微调下拉电路110,电源装置102可进入第二模式,在第二模式中用更窄的电阻容差范围检测电阻值。
与各种实施例一致,有源微调下拉电路110和未供电下拉电路112可使用相同的晶体管技术(例如,各自可以仅使用增强型晶体管技术实施并且可能地仅用NMOS实施)。这尤其可用于简化电路驻存在其上的IC芯片并且减小该IC芯片的制造成本。各种实施例也允许未供电下拉电路112起作用,而不需要使用控制信号,该控制信号使用在通过多条电线接收并且如通过电源电路106提供的信号的功率域之外的电压。例如,电压域可以是0V到5V并且未供电下拉电路112可被配置成响应于在0V和5V内的启用信号(例如,与使用电荷泵达到高于5V的电压或使用低于0V的负电压相反)。
图2描绘与本公开的实施例一致的电力吸收装置的框图。电力吸收装置可以经由多条电线216(例如USB缆线)和对应的USB连接器连接到电源装置。在某些实施例中,多条电线可包括配置通道电线和一条或多条电源线。如本文所论述,电源电路202可被配置成从本地源生成本地电力,该本地源可包括但不必限于电力存储电路(电池)206、外部电源(AC/墙上插头)204及其组合。本地电力可以用于电力吸收装置的各种电路,包括经有源微调的电阻器电路212。经有源微调的电阻器电路212可被配置成提供相对于由下拉电路210和电阻元件214提供的电阻值的精度,具有更紧密容差的更精确电阻值。
下拉电路210可被配置成响应于在配置通道电线上的电压以启用箝位晶体管,该箝位晶体管提供通过电阻元件214至接地的导电路径。在一些实施例中,电阻元件214可以是相对便宜的电阻器元件,该电阻器元件具有比经有源微调的电阻器电路212的容差更宽的容差。如本文所使用,电阻器元件或电阻器电路可包括一个或多个分立的电阻器。控制电路208可被配置成启用和停用下拉(箝位)电路210,以使得在由于缺乏来自电源电路202的稳定的本地电力,因此经有源微调的电阻器电路212未完全运行的时间期间,电阻元件214可以用作下拉。例如,在不存在来自外部电源204和电力存储电路206的电力的情况下,电源电路202将不产生本地电力,直到通过电源线提供电力为止。当多条电线216首先连接在电力吸收装置与电源装置之间时,电源装置可能不知道电力吸收装置的电流吸收能力,且反之亦然。因此,电源装置可首先在配置通道电线上提供电压。电力吸收装置可首先使用下拉电路210和电阻元件214传送其电力/电流吸收能力。作为响应,电源装置可通过电源线供电。然后,该电力可以由电源电路202使用以生成用于电力吸收装置的本地电力。稳定本地电力的存在可允许电力吸收装置使用经有源微调的电阻器电路212,其可提供电力吸收装置的电力吸收能力的更精确指示。因此,控制电路208可被配置成响应于稳定本地电力的存在,停用下拉电路210。
图3描绘与本公开的实施例一致的未供电下拉电路的电路图。输出节点对应于来自多条电线的电线,例如在C型USB中的CC电线。响应于在输出节点上正电压的存在,增强型NMOS晶体管M1被配置成启用/箝位。因此,当在输出节点上存在正电压时,晶体管M1被配置成有源的(在源极与漏极之间导通)并且不需要本地电力。当晶体管M1为有源时,电阻器R1提供限流功能和接地路径。如本文所论述,由于宽松的容差(相对于单独的经有源微调的电阻器电路),因此电阻器R1可以使用相对便宜的工艺实施。
根据实施例,当连接到供电装置(例如电流源)中的上拉电路时,未供电下拉电路的箝位电压可以等于箝位M1晶体管的栅-源电压加上限流电阻器R1的电压降。箝位M1晶体管可被配置成根据电压范围、电压准确性、电路的物理尺寸和其它考虑因素的要求,在饱和区或亚阈值区的任一者中工作。
响应于启用信号的存在,晶体管M2被配置成有源的(在三极管区中)。当有源时,晶体管M2将晶体管M1的栅极向下拉动至接地并且从而使得晶体管M1无源(高阻抗)。电阻器R2可以设定成相对高的电阻值,以使得有源晶体管M2的下拉影响充分最小,以便当经有源微调的电阻器电路为有源时,不会有意义地影响下拉值。因此,当停用M1时,电路的泄漏电流足够低而不会干扰电力传送和运行。
在一些实施例中,如果由于某一原因泄漏电流不能忽略不计,则当配置经有源微调的电阻器电路的电阻值时,可以考虑从输出节点到接地且通过R2和M2的路径的有效电阻。具体来说,经有源微调的电阻器电路可被配置成提供稍微更高的电阻,以使得R2-M2路径的并联电阻产生期望的总下拉电阻值。
反相缓冲器电路302可被配置成响应于提供到反相缓冲器电路302的输入端的有源低启用信号,将M2的栅极驱动到高电压。在各种实施例中,反相缓冲器电路302可以由吸收装置的本地电力供电。因此,由于反相缓冲器电路302直到存在本地电力才会有源地驱动M2的栅极变高,所以晶体管M2直到存在本地电力才会被激活。电阻器R3可以用于确保栅极电压保持为低直到由反相缓冲器电路302有源地驱动为止。
与某些实施例一致,R1与接地之间描绘的任选机械连接可以用于控制未供电下拉电路是否将用于特定设计中。例如,R1与接地之间的节点可以路由到用于IC芯片的封装的外部引脚。使用IC芯片的装置的设计者然后可决定是否将引脚连接到接地。如果不连接,那么对于所有状况而言,将有效停用未供电下拉电路,这是由于用于下拉的到接地的电流路径将被破坏。在另一情况下,设计者可包括在引脚与接地之间的机械开关,该机械开关将允许动态控制这种选择。其它可能性也存在,例如可以熔断熔丝以停用(或保持完整以启用)相关功能。
根据各种实施例,通过选择用于R1的电阻值、晶体管M1的大小及其组合可以设定下拉的强度(例如,由供电装置所见的有效电阻)。例如,给定在CC电线上提供的电压的知识,晶体管M1可被配置成在饱和区中运行。用于晶体管M1的通道的大小可以设定成在饱和区中控制电流电平。类似地,电阻器R1的大小可以基于这一电流电平而选择,以便提供所期望的电压输出(例如,根据电流模式对于C型USB在0.25V到2.45V之间)。
图4描绘与本公开的实施例一致的用于包括两个USB装置的系统的框图。根据实施例,供电器/电源装置402可被配置成使用C型USB接口与耗电器/电力吸收装置404介接。根据相应装置的复杂性,它们可各自包括逻辑/处理器电路406和408,该逻辑/处理器电路406和408被配置成提供各种处理和控制功能。例如,处理电路406和408可被配置成运行操作系统、软件驱动程序、各种软件应用程序及其组合。电源电路412和418可被配置成在相应装置中给各种电路生成本地电力。例如,它们可各自被配置成提供对从源(例如外部电源端口或电池416)提供的电力的调压。
根据实施例,端口逻辑410和414可被配置成提供USB功能的低级控制。这可包括例如实施电力输送策略和相关传送。端口接口420和422可包括USB连接器,该USB连接器被设计成允许使用适当的USB缆线连接到多种不同的支持USB的装置。端口接口可被设计成使用连接端口426、428、432和434进行传送和供电。这些连接端口可以通过包括CC和Vbus电线的多条电线而连接,该电线与C型USB结合使用。
如本文所论述,各种实施例允许在不存在来自电源电路418的本地电力(例如,由于无电电池416)的情况下,通过电力吸收装置404下拉CC连接。此外,可以进行下拉功能而不需要使用耗尽型MOSFET,并且不需要使用电荷泵或负电压以驱动用于提供下拉功能的MOSFET。
图5描绘与本公开的实施例一致的用于与在装置之间传送电流提供能力的系统一起使用的流程图。方框502表示其中电力吸收装置不具有电力的状态。电力吸收装置可被配置成按照方框504检测稳定电力的存在。如果存在稳定电力,那么电力吸收装置可按照方框512停用未供电箝位/下拉电路,并且按照方框514开始使用有源微调电路。如果不存在稳定电力,那么仍有可能已经建立到电源装置的外部连接,如将由CC电线上电压的存在所指示。按照方框506,如果在CC电线上不存在电压,那么电力状态502保持为无效。
如果电压在CC电线上存在但不是稳定电力,那么箝位电路按照方框508可变得有源以下拉CC电线。下拉的存在可促使供电装置开始通过电源线供电(Vbus)。箝位电路可按照方框510保持为有源,直到这一电力为可用并且本地电源电路已经从其生成稳定的本地电力为止。一旦存在本地电力,则电力吸收装置可生成按照方框512停用箝位电路的启用信号。此时,可以按照方框514使用有源微调电阻电路。如果本地电力保持为可用的,那么如由方框516所指示,电力吸收装置可保持在此状态中。否则,电力吸收装置可返回到由方框502所指示的电力损失状况。
图6示出与本公开的实施例一致的经有源微调的电阻器电路。图6中示出的电路接收4位微调控制信号(微调<0:3>)并且控制信号的每个位控制对应的晶体管。通过启用和停用晶体管,电阻器在对应路径(602-608)中的有效电阻可以被添加至微调电阻器电路的总电阻或从该总电阻中去除。例如,假设所有电阻器具有相同的R电阻值,每个路径的电阻为:602=16R,604=8R,606=4R,608=2R和610=R。可以选择这些路径的各种组合以便获得所期望的电阻。在一些情况下,在校准/微调过程期间可以设定总电阻以设定电阻尽可能地接近于期望/理想的电阻。这可用于其中电阻器的容差可以相对大,并因此可随着装置而变化的情形中。
图6中所描绘的特定电路为非限制性例子。也可以使用其它配置和类型的有源微调电阻电路。
可以实施各种块、模块或其它电路以执行本文中描述和/或图中所示出的运行和活动中的一个或多个运行和活动。在这些情形中,可以使用执行这些或相关的运行/活动中的一个或多个运行/活动的电路来实施“块”(有时也称为“电路”、“逻辑电路”或“模块”)。在各种实施例中,在有限的灵活性足够的情况下,硬连线控制块可以被用于使得用于此实施方案的面积最小化。可替代的是和/或另外,在以上论述的实施例中的某些实施例中,一个或多个模块为被配置和布置成用于实施这些运行/活动的严谨逻辑电路或可编程逻辑电路。
基于以上论述和说明,本领域技术人员将易于认识到可以对各种实施例作出各种修改和改变而无需严格地遵循在本文中说明和描述的示例性实施例和应用。例如,设备可被设计用于与除各种附图示出以外的不同协议和配置一起使用。此类修改并不脱离本公开的各种方面的真实精神和范围,该各种方面包括在权利要求书中阐述的方面。

Claims (19)

1.一种电力系统,其特征在于,包括:
装置,所述装置被配置成通过包含多条电线的有线连接将电流提供能力传送到外部电源,所述装置包括:
电源电路,所述电源电路被配置成为所述装置提供运行电力;
第一下拉电路,所述第一下拉电路被配置成使用第一电阻元件向所述有线连接的电线提供下拉,所述第一电阻元件使用所述运行电力被有源地微调;以及
第二下拉电路,所述第二下拉电路包括至少一个晶体管,在不存在所述运行电力的情况下,所述至少一个晶体管被配置成响应于从在所述有线连接的电线上的电压生成的栅极电压,启用在所述有线连接的电线与第二电阻元件之间的电流路径。
2.根据权利要求1所述的电力系统,其特征在于,所述第二下拉电路被配置成响应于使用所述运行电力生成的启用信号,使用所述第二电阻元件停用所述有线连接的电线的所述下拉,并且第一电阻电路和所述第二电阻元件各自包括至少一个分立元件。
3.根据权利要求2所述的电力系统,其特征在于,另外包括控制电路,所述控制电路被配置成检测运行电力的存在,并且响应于检测到所述运行电力的存在,生成所述启用信号。
4.根据权利要求1所述的电力系统,其特征在于,所述电源电路被配置成从所述装置的电池生成所述运行电力。
5.根据权利要求4所述的电力系统,其特征在于,所述电源电路被配置成使用由所述外部电源提供的电力以对所述电池充电并且生成所述运行电力。
6.根据权利要求1所述的电力系统,其特征在于,所述有线连接的电线连接到通用串行总线USB连接器的C型配置通道引脚。
7.根据权利要求1所述的电力系统,其特征在于,所述第一电阻元件具有第一电阻值容差,并且所述第二电阻元件具有大于所述第一电阻值容差的第二电阻值容差。
8.根据权利要求1所述的电力系统,其特征在于,至少一个晶体管为增强型NMOS晶体管。
9.根据权利要求8所述的电力系统,其特征在于,另外包括将所述至少一个晶体管的所述栅极连接到接地的电阻器。
10.一种用于将面向上游的装置的电流提供能力传送到面向下游的装置的方法,其特征在于,所述面向下游的装置通过包含多条电线的有线连接来提供外部电力,所述方法包括:
通过所述有线连接的电线接收电压;
响应于从在所述有线连接的电线上的所述电压生成的第一下拉电路的晶体管的栅极电压,启用所述晶体管,以使用第一电阻元件下拉所述有线连接的电线;
响应于来自所述面向上游的装置的电源电路的电力的存在,停用所述第一下拉电路;以及
响应于来自所述面向上游的装置的所述电源电路的所述电力的存在,启用使用第二电阻元件的第二下拉电路,所述第二电阻元件被使用来自所述电源电路的所述电力而有源地微调。
11.根据权利要求10所述的方法,其特征在于,另外包括通过多条电线中的另一电线从所述面向下游的装置接收所述外部电力。
12.根据权利要求11所述的方法,其特征在于,另外包括使用所述外部电力对所述面向上游的装置的电池进行充电。
13.根据权利要求11所述的方法,其特征在于,另外包括使用所述外部电力从所述电源电路生成所述电力。
14.根据权利要求10所述的方法,其特征在于,所述有线连接为通用串行总线USB连接的部分。
15.根据权利要求14所述的方法,其特征在于,所述有线连接的电线连接到所述USB连接的C型配置通道引脚。
16.一种电力装置,其特征在于,包括:
有线连接器,所述有线连接器包括多个引脚;
电源电路,所述电源电路被配置成为所述装置提供运行电力;
第一下拉电路,所述第一下拉电路被配置成使用第一电阻元件下拉所述有线连接的有线连接的电线,所述第一电阻元件被连接到下拉电压并且被使用所述运行电力有源地微调;以及
第二下拉电路,所述第二下拉电路包括:
第一晶体管,所述第一晶体管具有源极和连接到所述有线连接的电线的栅极与漏极;
第二电阻元件,所述第二电阻元件连接在所述第一晶体管的所述漏极与下拉电压之间;以及
第二晶体管,所述第二晶体管被配置成响应于启用信号,停用所述第一晶体管。
17.根据权利要求16所述的电力装置,其特征在于,另外包括连接在所述第二晶体管的源极与所述有线连接的电线之间的电阻器。
18.根据权利要求17所述的电力装置,其特征在于,所述第二晶体管的所述漏极连接到所述下拉电压。
19.根据权利要求16所述的电力装置,其特征在于,另外包括连接在所述第二晶体管的栅极与接地之间的电阻器。
CN201610812772.4A 2015-09-28 2016-09-09 具有未供电端的总线接口 Active CN106557445B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/868,044 US10003192B2 (en) 2015-09-28 2015-09-28 Bus interfaces with unpowered termination
US14/868,044 2015-09-28

Publications (2)

Publication Number Publication Date
CN106557445A CN106557445A (zh) 2017-04-05
CN106557445B true CN106557445B (zh) 2021-06-08

Family

ID=57240788

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610812772.4A Active CN106557445B (zh) 2015-09-28 2016-09-09 具有未供电端的总线接口

Country Status (3)

Country Link
US (1) US10003192B2 (zh)
EP (1) EP3148031B1 (zh)
CN (1) CN106557445B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9871524B2 (en) * 2015-04-17 2018-01-16 Samsung Electronics Co., Ltd. Integrated circuit and cable assembly including the same
US20170192446A1 (en) * 2016-01-06 2017-07-06 Nxp B.V. Serial bus apparatus with controller circuit and related uses
US10431939B2 (en) * 2016-05-26 2019-10-01 Qualcomm Incorporated Over-voltage protection systems and methods
TWI618356B (zh) * 2017-03-22 2018-03-11 台達電子工業股份有限公司 上電控制電路及應用其之行動電源裝置
US11018498B2 (en) 2017-03-31 2021-05-25 Via Labs, Inc. Emarker-equipped cable and power management method thereof
CN107783929A (zh) * 2017-03-31 2018-03-09 威盛电子股份有限公司 电子标示器与相关的缆线和方法
US10381787B1 (en) * 2018-05-21 2019-08-13 Cypress Semiconductor Corporation Voltage protection for universal serial bus type-C (USB-C) connector systems
WO2021131015A1 (ja) * 2019-12-27 2021-07-01 シャープNecディスプレイソリューションズ株式会社 電子機器、表示装置、電圧管理方法
US11138137B2 (en) * 2020-01-20 2021-10-05 Neles Usa Inc. Self-learning apparatus for connecting inputs and outputs of a programmable logic controller to a field device

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5313595A (en) * 1992-12-10 1994-05-17 Digital Equipment Corporation Automatic signal termination system for a computer bus
US5939937A (en) * 1997-09-29 1999-08-17 Siemens Aktiengesellschaft Constant current CMOS output driver circuit with dual gate transistor devices
US6567877B1 (en) * 1993-08-16 2003-05-20 Sun Microsystems, Inc. Automatically enabling terminator for internal SCSI buses with external SCSI bus expansion
CN1581128A (zh) * 2003-08-05 2005-02-16 株式会社东芝 带有串行ata接口的电子设备和信号振幅调节方法
CN1617120A (zh) * 2003-07-28 2005-05-18 大塚宽治 信号传输系统和信号传输线路
CN101060283A (zh) * 2005-10-13 2007-10-24 美国凹凸微系有限公司 具有线性模式和开关模式的直流/直流变换器控制器
US7525291B1 (en) * 2003-01-21 2009-04-28 Microsemi Corporation Linearly regulated battery charger
CN203482458U (zh) * 2013-09-03 2014-03-12 宁波凯耀电器制造有限公司 一种基于iw3620宽电压应用的改良线路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5586271A (en) 1994-09-27 1996-12-17 Macrolink Inc. In-line SCSI bus circuit for providing isolation and bi-directional communication between two portions of a SCSI bus
US6192433B1 (en) 1998-07-14 2001-02-20 Tandem Computers Incorporated Automatic SCSI termination readjustment
JP2002261787A (ja) * 2001-03-05 2002-09-13 Allied Tereshisu Kk Lan用信号確認判定装置及びlan用信号確認判定方法並びにlan用信号確認判定プログラム
US7522659B2 (en) * 2005-09-19 2009-04-21 Synopsys, Inc. Universal serial bus (USB) 2.0 legacy full speed and low speed (FS/LS) mode driver
KR101470677B1 (ko) * 2010-12-23 2014-12-08 엘지디스플레이 주식회사 유기발광다이오드 표시장치
EP2745368B1 (en) * 2011-08-19 2019-04-10 Marvell World Trade Ltd. Start-up circuit
TW201329731A (zh) * 2012-01-06 2013-07-16 Ite Tech Inc 用於識別通用串列匯流排(usb)和移動高解析度鏈接(mhl)設備的一種裝置和其方法
TW201543778A (zh) * 2014-05-07 2015-11-16 Soyo Link Energy Co Ltd 太陽能遮蔭電路
US9627962B2 (en) * 2015-03-09 2017-04-18 Texas Instruments Incorporated Fast blocking switch

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5313595A (en) * 1992-12-10 1994-05-17 Digital Equipment Corporation Automatic signal termination system for a computer bus
US6567877B1 (en) * 1993-08-16 2003-05-20 Sun Microsystems, Inc. Automatically enabling terminator for internal SCSI buses with external SCSI bus expansion
US5939937A (en) * 1997-09-29 1999-08-17 Siemens Aktiengesellschaft Constant current CMOS output driver circuit with dual gate transistor devices
US7525291B1 (en) * 2003-01-21 2009-04-28 Microsemi Corporation Linearly regulated battery charger
CN1617120A (zh) * 2003-07-28 2005-05-18 大塚宽治 信号传输系统和信号传输线路
CN1581128A (zh) * 2003-08-05 2005-02-16 株式会社东芝 带有串行ata接口的电子设备和信号振幅调节方法
CN101060283A (zh) * 2005-10-13 2007-10-24 美国凹凸微系有限公司 具有线性模式和开关模式的直流/直流变换器控制器
CN203482458U (zh) * 2013-09-03 2014-03-12 宁波凯耀电器制造有限公司 一种基于iw3620宽电压应用的改良线路

Also Published As

Publication number Publication date
EP3148031A1 (en) 2017-03-29
CN106557445A (zh) 2017-04-05
US10003192B2 (en) 2018-06-19
US20170093154A1 (en) 2017-03-30
EP3148031B1 (en) 2018-08-22

Similar Documents

Publication Publication Date Title
CN106557445B (zh) 具有未供电端的总线接口
US10148084B2 (en) Overvoltage protection circuit for USB interface
TWI827581B (zh) 用於通用序列匯流排功率遞送中的可程式閘極驅動器控制之電路及系統
US11658476B2 (en) Voltage protection for universal serial bus Type-C (USB-C) connector systems
US10320180B1 (en) Current control and protection for universal serial bus type-C (USB-C) connector systems
US10324877B2 (en) Circuit and method for interfacing universal serial bus
EP2940592B1 (en) Pull-down circuitry for an apparatus
JP5283719B2 (ja) 電子機器及び電子機器システム
US11262827B2 (en) Dynamic VCONN swapping in dual-powered type-C cable applications
US10338656B1 (en) USB type-C signal interface circuit
US10353853B1 (en) USB type-C sideband signal interface circuit
US9891684B2 (en) USB type-C dual-role power ports
US20180152183A1 (en) Resistor module of a usb interface device and a method of operating a resistor module of a usb interface device
CN110858711A (zh) 通用串行总线接口中用于过压保护的电路和方法
US7654861B2 (en) Connector and method thereof
CN113614919B (zh) 半导体集成电路
US11862959B2 (en) Short circuit recovery in universal serial bus Type-C power delivery (USB-C/PD) systems based on resistors
US11880253B2 (en) Smartphone and add-on device power delivery system
US11641100B2 (en) Short circuit recovery in universal serial bus type-c power delivery (USB-C/PD) systems

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant