CN106557152A - 一种主板的控制装置及方法 - Google Patents

一种主板的控制装置及方法 Download PDF

Info

Publication number
CN106557152A
CN106557152A CN201611099311.3A CN201611099311A CN106557152A CN 106557152 A CN106557152 A CN 106557152A CN 201611099311 A CN201611099311 A CN 201611099311A CN 106557152 A CN106557152 A CN 106557152A
Authority
CN
China
Prior art keywords
clock frequency
clock
power consumption
mainboard
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611099311.3A
Other languages
English (en)
Inventor
刘涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201611099311.3A priority Critical patent/CN106557152A/zh
Publication of CN106557152A publication Critical patent/CN106557152A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

本发明提供了一种主板的控制装置及方法,该装置,包括:获取单元,用于获取主板的负载功耗;频率调整单元,用于判断所述负载功耗是否小于等于预设功耗值,如果是,则根据所述负载功耗降低所述主板上的至少一个器件的时钟频率,获得所述至少一个器件中每个所述器件的目标时钟频率;输出单元,用于分别向每个所述器件输出携带对应的目标时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的目标时钟频率运行。本发明提供了一种主板的控制装置及方法,能够降低功耗。

Description

一种主板的控制装置及方法
技术领域
本发明涉及电子技术领域,特别涉及一种主板的控制装置及方法。
背景技术
随着科技的快速发展,计算机、服务器等各种电子设备广泛应用于各个领域。这些电子设备的主板是其核心部件,如何对主板进行控制越来越受到重视。
现有技术中,电子设备的主板主要是按照默认的方式运行。无论电子设备的负荷有多大,电子设备的主板都保持固定的频率运行。
通过上述描述可见,现有技术中,在电子设备负荷较小的情况下,电子设备的主板保持固定的频率运行,功耗较高。
发明内容
本发明实施例提供了一种主板的控制装置及方法,能够降低功耗。
第一方面,本发明实施例提供了一种主板的控制装置,包括:
获取单元,用于获取主板的负载功耗;
频率调整单元,用于判断所述负载功耗是否小于等于预设功耗值,如果是,则根据所述负载功耗降低所述主板上的至少一个器件的时钟频率,获得所述至少一个器件中每个所述器件的目标时钟频率;
输出单元,用于分别向每个所述器件输出携带对应的目标时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的目标时钟频率运行。
进一步地,所述获取单元,包括:
第一获取子单元,用于获取为所述主板供电的电源模块的总输出电流和总输出电压;
第一确定子单元,用于根据所述总输出电流和总输出电压,确定所述主板的所述负载功耗。
进一步地,所述获取单元,包括:
第二获取子单元,用于获取所述主板上的每个VR芯片(voltage regulation,电源调节芯片)的VR输出电流和VR输出电压;
第二确定子单元,用于针对每个VR芯片,根据当前VR芯片的VR输出电流和VR输出电压,确定所述当前VR芯片对应的VR功耗;
第三确定子单元,用于根据每个所述VR芯片对应的所述VR功耗,确定所述主板的所述负载功耗。
进一步地,所述频率调整单元,进一步包括:
第一频率调整子单元,用于在判断出所述负载功耗大于所述预设功耗值,且接收到用户发来的至少一个器件对应的时钟频率增量时,将每个所述时钟频率增量对应的器件的时钟频率增加对应的所述时钟频率增量,获得每个所述器件的增频时钟频率,分别向每个所述器件输出携带对应的增频时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的增频时钟频率运行。
进一步地,该装置进一步包括:
设置单元,用于设置功耗与所述至少一个器件的时钟频率降低量的对应关系;
所述频率调整单元,包括:
频率确定子单元,用于根据所述对应关系,确定所述负载功耗对应的所述至少一个器件的时钟频率降低量;
第二频率调整子单元,用于将每个所述时钟频率降低量对应的器件的时钟频率降低对应的所述时钟频率降低量。
进一步地,该装置进一步包括:
无源晶体晶振,用于输出初始时钟基准;
修正单元,用于检测所述无源晶体晶振的温度,根据所述无源晶体晶振的温度和公式一对所述初始时钟基准进行修正,获得修正后的精准时钟基准;
其中,所述公式一为:
其中,F为所述精准时钟基准,f为所述初始时钟基准,t为所述无源晶体晶振的温度,t的单位是℃,20ppm是百万分之20;
所述输出单元,进一步用于根据所述精准时钟基准生成每个所述器件对应的所述目标时钟信号。
第二方面,本发明实施例提供了一种主板的控制方法,包括:
获取主板的负载功耗;
判断所述负载功耗是否小于等于预设功耗值,如果是,则根据所述负载功耗降低所述主板上的至少一个器件的时钟频率,获得所述至少一个器件中每个所述器件的目标时钟频率,分别向每个所述器件输出携带对应的目标时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的目标时钟频率运行。
进一步地,所述获取主板的负载功耗,包括:
获取为所述主板供电的电源模块的总输出电流和总输出电压;
根据所述总输出电流和总输出电压,确定所述主板的所述负载功耗。
进一步地,所述获取主板的负载功耗,包括:
获取所述主板上的每个VR芯片的VR输出电流和VR输出电压;
针对每个VR芯片,根据当前VR芯片的VR输出电流和VR输出电压,确定所述当前VR芯片对应的VR功耗;
根据每个所述VR芯片对应的所述VR功耗,确定所述主板的所述负载功耗。
进一步地,该方法进一步包括:
在判断出所述负载功耗大于所述预设功耗值,且接收到用户发来的至少一个器件对应的时钟频率增量时,将每个所述时钟频率增量对应的器件的时钟频率增加对应的所述时钟频率增量,获得每个所述器件的增频时钟频率,分别向每个所述器件输出携带对应的增频时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的增频时钟频率运行。
进一步地,该方法进一步包括:
预先设置功耗与所述至少一个器件的时钟频率降低量的对应关系;
所述根据所述负载功耗降低所述主板上的至少一个器件的时钟频率,包括:
根据所述对应关系,确定所述负载功耗对应的所述至少一个器件的时钟频率降低量;
将每个所述时钟频率降低量对应的器件的时钟频率降低对应的所述时钟频率降低量。
进一步地,该方法进一步包括:
获取初始时钟基准;
检测输出所述初始时钟基准的无源晶体晶振的温度,根据所述无源晶体晶振的温度和公式一对所述初始时钟基准进行修正,获得修正后的精准时钟基准;
其中,所述公式一为:
其中,F为所述精准时钟基准,f为所述初始时钟基准,t为所述无源晶体晶振的温度,t的单位是℃,20ppm是百万分之20;
在所述分别向每个所述器件输出携带对应的目标时钟频率的时钟信号之前,进一步包括:
根据所述精准时钟基准生成每个所述器件对应的所述目标时钟信号。
在本发明实施例中,获取主板的负载功耗,当判断出主板的负载功耗小于等于预设功耗值时,通过时钟信号降低主板上至少一个器件的时钟频率,使得每个器件根据接收到的时钟信号中的目标时钟频率运行,由于至少一个器件的时钟频率降低,降低了主板的运行步调,进而降低了主板的功耗。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例提供的一种主板的控制装置的示意图;
图2是本发明一实施例提供的另一种主板的控制装置的示意图;
图3是本发明一实施例提供的一种主板的控制方法的流程图;
图4是本发明一实施例提供的另一种主板的控制方法的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1所示,本发明实施例提供了一种主板的控制装置,包括:
获取单元101,用于获取主板的负载功耗;
频率调整单元102,用于判断所述负载功耗是否小于等于预设功耗值,如果是,则根据所述负载功耗降低所述主板上的至少一个器件的时钟频率,获得所述至少一个器件中每个所述器件的目标时钟频率;
输出单元103,用于分别向每个所述器件输出携带对应的目标时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的目标时钟频率运行。
在本发明实施例中,获取主板的负载功耗,当判断出主板的负载功耗小于等于预设功耗值时,通过时钟信号降低主板上至少一个器件的时钟频率,使得每个器件根据接收到的时钟信号中的目标时钟频率运行,由于至少一个器件的时钟频率降低,降低了主板的运行步调,进而降低了主板的功耗。
在本发明一实施例中,所述获取单元,包括:
第一获取子单元,用于获取为所述主板供电的电源模块的总输出电流和总输出电压;
第一确定子单元,用于根据所述总输出电流和总输出电压,确定所述主板的所述负载功耗。
在本发明实施例中,获取单元可以通过PMBUS(Power Management Bus,电源管理总线)总线与电源模块相连。这里的负载功耗等于总输出电流乘以总输出电压。
在本发明一实施例中,所述获取单元,包括:
第二获取子单元,用于获取所述主板上的每个VR芯片的VR输出电流和VR输出电压;
第二确定子单元,用于针对每个VR芯片,根据当前VR芯片的VR输出电流和VR输出电压,确定所述当前VR芯片对应的VR功耗;
第三确定子单元,用于根据每个所述VR芯片对应的所述VR功耗,确定所述主板的所述负载功耗。
在本发明实施例中,获取单元可以通过I2C总线与每个VR芯片相连。针对每个VR芯片,当前VR芯片对应的VR功耗等于当前VR芯片的VR输出电流乘以VR输出电压。
为了使得主板的运行更加高效,在本发明一实施例中,所述频率调整单元,进一步包括:
第一频率调整子单元,用于在判断出所述负载功耗大于所述预设功耗值,且接收到用户发来的至少一个器件对应的时钟频率增量时,将每个所述时钟频率增量对应的器件的时钟频率增加对应的所述时钟频率增量,获得每个所述器件的增频时钟频率,分别向每个所述器件输出携带对应的增频时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的增频时钟频率运行。
在本发明实施例中,在负载功耗大于预设功耗值时,可能是主板的负荷较重引起的,在这种情况下,当接收到用户发来的针对至少一个器件的时钟频率增量时,可以根据该至少一个器件的时钟频率增量增加该至少一个器件的时钟频率,提高该至少一个器件的处理速度,进而使得主板更加高效地运行。
在本发明一实施例中,该装置进一步包括:
设置单元,用于设置功耗与所述至少一个器件的时钟频率降低量的对应关系;
所述频率调整单元,包括:
频率确定子单元,用于根据所述对应关系,确定所述负载功耗对应的所述至少一个器件的时钟频率降低量;
第二频率调整子单元,用于将每个所述时钟频率降低量对应的器件的时钟频率降低对应的所述时钟频率降低量。
举例来说,在对应关系中,功耗为500w时,对应器件A的时钟频率降低量为10Hz,且器件B的时钟频率降低量为20Hz,器件A和器件B的时钟频率为100MHz,在负载功耗为500w时,将器件A的时钟频率降低10Hz,且将器件B的时钟频率降低20Hz。
如图2所示,在本发明一实施例中,该装置进一步包括:
无源晶体晶振201,用于输出初始时钟基准;
修正单元202,用于检测所述无源晶体晶振的温度,根据所述无源晶体晶振的温度和公式一对所述初始时钟基准进行修正,获得修正后的精准时钟基准;
其中,所述公式一为:
其中,F为所述精准时钟基准,f为所述初始时钟基准,t为所述无源晶体晶振的温度,t的单位是℃,20ppm是百万分之20;
所述输出单元103,进一步用于根据所述精准时钟基准生成每个所述器件对应的所述目标时钟信号。
在本发明实施例中,由于无源晶体晶振输出的初始时钟基准会在温度的影响下发生变化,通过修正单元对该初始时钟基准进行修正,使得目标时钟信号能够更加准确。
在本发明实施例中,温度较高时,晶振频率会升高,此时通过降低初始时钟基准的时钟信号的上升、下降斜率,达到延时的效果,实现初始时钟基准的微调。
举例来说,无源晶体晶振可以是误差为20PPM的高精度无源晶体晶振。该初始时钟基准可以是该无源晶体晶振输出的25Mhz的基频,在通过修正单元修正后得到精准时钟基准,采用PLL(Phase Locked Loop,锁项环)倍频后,可以得到100Mhz的时钟输出。
本发明实施例提供的一种主板的控制装置可以利用可编程逻辑控制器来实现。
在本发明实施例中,至少一个器件的时钟信号通过该装置来提供,这些器件按照本装置提供的时钟信号运行。这里的至少一个器件可以CPU、PCH(Platform ControllerHub,集成南桥)等。将各个器件的时钟信号汇集到本装置上,由该装置向各个器件输出时钟信号。
在本发明实施例中,可以将需要相同的时钟信号的器件划分为一组,为每组的器件设置一个控制寄存器,在控制寄存器存储该组器件的时钟频率降低量或时钟频率增量,这里的时钟频率降低量和时钟频率增量可以统称为频率控制修正参数。例如:各个CPU分为一组、各个PCH分为一组。如果该频率控制修正参数采用3位寄存器变量,即可实现8级调整,即对该控制寄存器对应的各个器件,存在8种不同的时钟频率控制,可以实现精确地时钟控制。
在本发明实施例中,由于各器件的能够接受的时钟信号的电压不同,在输出时钟信号时,根据该时钟信号对应的器件所能够接受的时钟信号的电压,对输出的时钟信号时间对应的上拉电压,使得该装置输出的时钟信号能够满足各个器件的电压需求。
在本发明实施例中,根据主板的负载功耗,不断调整各个器件的时钟频率,当负载功耗小于等于预设功耗值时,主板的较空闲、功耗需求较小,适当降低各个器件的时钟频率,以降低放缓主板的运行步调,实现低频节能;当负载功耗大于预设功耗值时,适当降低各个器件的时钟频率,以提升主板的运行步调,使主板处于高效运行状态,提高了主板的工作效率。
在本发明实施例中,可以很方便的进行主板的各个器件的时钟频率的动态调整,达到了时钟频率的实时性要求,节省了功耗成本,提高了主板的工作效率,提高了主板的可靠性与稳定性。
如图3所示,本发明实施例提供了一种主板的控制方法,包括:
步骤301:获取主板的负载功耗;
步骤302:判断所述负载功耗是否小于等于预设功耗值,如果是,则根据所述负载功耗降低所述主板上的至少一个器件的时钟频率,获得所述至少一个器件中每个所述器件的目标时钟频率,分别向每个所述器件输出携带对应的目标时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的目标时钟频率运行。
在本发明一实施例中,所述获取主板的负载功耗,包括:
获取为所述主板供电的电源模块的总输出电流和总输出电压;
根据所述总输出电流和总输出电压,确定所述主板的所述负载功耗;
在本发明一实施例中,所述获取主板的负载功耗,包括:
获取所述主板上的每个VR芯片的VR输出电流和VR输出电压;
针对每个VR芯片,根据当前VR芯片的VR输出电流和VR输出电压,确定所述当前VR芯片对应的VR功耗;
根据每个所述VR芯片对应的所述VR功耗,确定所述主板的所述负载功耗。
在本发明一实施例中,该方法进一步包括:
在判断出所述负载功耗大于所述预设功耗值,且接收到用户发来的至少一个器件对应的时钟频率增量时,将每个所述时钟频率增量对应的器件的时钟频率增加对应的所述时钟频率增量,获得每个所述器件的增频时钟频率,分别向每个所述器件输出携带对应的增频时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的增频时钟频率运行。
举例来说,用户发来CPU1的时钟频率增量为1MHz,PCH1的时钟频率增量为2MHz。CPU1和PCH1的时钟频率均为100MHz,获得CPU1的增频时钟频率为101MHz,PCH1的时钟频率为102MHz,向CPU1发送携带增频时钟频率为101MHz的时钟信号,向PCH1发送携带增频时钟频率为102MHz的时钟信号,CPU1接收到时钟信号后,将101MHz作为时钟频率运行,PCH1接收到时钟信号后,将102MHz作为时钟频率运行。这样,提高了CPU1和PCH1的时钟频率,进而加快了CPU1和PCH1的处理速度,提高了主板的工作效率。
在本发明一实施例中,该方法进一步包括:
预先设置功耗与所述至少一个器件的时钟频率降低量的对应关系;
所述根据所述负载功耗降低所述主板上的至少一个器件的时钟频率,包括:
根据所述对应关系,确定所述负载功耗对应的所述至少一个器件的时钟频率降低量;
将每个所述时钟频率降低量对应的器件的时钟频率降低对应的所述时钟频率降低量。
举例来说,在对应关系中,功耗为500w时,对应CPU2的时钟频率降低量为1MHz,且PCH2的时钟频率降低量为2MHz。在负载功耗为500w时,确定出CPU2的时钟频率降低量为1MHz,且PCH2的时钟频率降低量为2MHz。CPU2和PCH2当前的时钟频率均为100MHz。获得CPU2的时钟频率为99MHz,PCH2的时钟频率为98MHz。向CPU2发送携带时钟频率为99MHz的时钟信号,向PCH2发送携带时钟频率为98MHz的时钟信号,CPU2接收到时钟信号后,将99MHz作为时钟频率运行,PCH2接收到时钟信号后,将98MHz作为时钟频率运行。这样,降低了CPU2和PCH2的时钟频率,进而降低了CPU2和PCH2的功耗,节省了资源。
在本发明一实施例中,该方法进一步包括:
获取初始时钟基准;
检测输出所述初始时钟基准的无源晶体晶振的温度,根据所述无源晶体晶振的温度和公式一对所述初始时钟基准进行修正,获得修正后的精准时钟基准;
其中,所述公式一为:
其中,F为所述精准时钟基准,f为所述初始时钟基准,t为所述无源晶体晶振的温度,t的单位是℃,20ppm是百万分之20;
在所述分别向每个所述器件输出携带对应的目标时钟频率的时钟信号之前,进一步包括:
根据所述精准时钟基准生成每个所述器件对应的所述目标时钟信号。
如图4所示,本发明实施例提供了一种主板的控制方法,该方法可以包括以下步骤:
步骤401:预先设置功耗与至少一个器件的时钟频率降低量的对应关系。
举例来说,在对应关系中,功耗为500w时,对应CPU2的时钟频率降低量为1MHz,且PCH2的时钟频率降低量为2MHz。
步骤402:获取主板的负载功耗。
具体地,可以通过以下两种方式来实现:
第一种方式:
获取为所述主板供电的电源模块的总输出电流和总输出电压;
根据所述总输出电流和总输出电压,确定所述主板的所述负载功耗。
第二种方式:
获取所述主板上的每个VR芯片的VR输出电流和VR输出电压;
针对每个VR芯片,根据当前VR芯片的VR输出电流和VR输出电压,确定所述当前VR芯片对应的VR功耗;
根据每个所述VR芯片对应的所述VR功耗,确定所述主板的所述负载功耗。
步骤403:判断所述负载功耗是否小于等于预设功耗值,如果是,则依次执行步骤404、步骤405、步骤406,否则,执行步骤407。
步骤404:根据对应关系,确定负载功耗对应的至少一个器件的时钟频率降低量。
举例来说,负载功耗为500w,根据对应关系,确定出CPU2的时钟频率降低量为1MHz,且PCH2的时钟频率降低量为2MHz。
步骤405:将每个时钟频率降低量对应的器件的时钟频率降低对应的时钟频率降低量,获得该至少一个器件中每个器件的目标时钟频率。
举例来说,CPU2和PCH2当前的时钟频率均为100MHz。获得CPU2的时钟频率为99MHz,PCH2的时钟频率为98MHz。
步骤406:分别向每个器件输出携带对应的目标时钟频率的时钟信号,以使每个器件根据接收到的时钟信号中的目标时钟频率运行。
举例来说,向CPU2发送携带时钟频率为99MHz的时钟信号,向PCH2发送携带时钟频率为98MHz的时钟信号,CPU2接收到时钟信号后,将99MHz作为时钟频率运行,PCH2接收到时钟信号后,将98MHz作为时钟频率运行。
步骤407:判断是否接收到用户发来的至少一个器件对应的时钟频率增量,如果是,则执行步骤408,否则,执行步骤409。
举例来说,用户发来CPU1的时钟频率增量为1MHz,PCH1的时钟频率增量为2MHz。
步骤408:将每个时钟频率增量对应的器件的时钟频率增加对应的时钟频率增量,获得每个器件的增频时钟频率,分别向每个器件输出携带对应的增频时钟频率的时钟信号,以使每个器件根据接收到的时钟信号中的增频时钟频率运行。
举例来说,CPU1和PCH1的时钟频率均为100MHz,获得CPU1的增频时钟频率为101MHz,PCH1的时钟频率为102MHz,向CPU1发送携带增频时钟频率为101MHz的时钟信号,向PCH1发送携带增频时钟频率为102MHz的时钟信号,CPU1接收到时钟信号后,将101MHz作为时钟频率运行,PCH1接收到时钟信号后,将102MHz作为时钟频率运行。
步骤409:结束当前流程。
本发明各个实施例至少具有如下有益效果:
1、在本发明实施例中,获取主板的负载功耗,当判断出主板的负载功耗小于等于预设功耗值时,通过时钟信号降低主板上至少一个器件的时钟频率,使得每个器件根据接收到的时钟信号中的目标时钟频率运行,由于至少一个器件的时钟频率降低,降低了主板的运行步调,进而降低了主板的功耗。
2、在本发明实施例中,在负载功耗大于预设功耗值时,可能是主板的负荷较重引起的,在这种情况下,当接收到用户发来的针对至少一个器件的时钟频率增量时,可以根据该至少一个器件的时钟频率增量增加该至少一个器件的时钟频率,提高该至少一个器件的处理速度,进而使得主板更加高效地运行。
3、在本发明实施例中,根据主板的负载功耗,不断调整各个器件的时钟频率,当负载功耗小于等于预设功耗值时,主板的较空闲、功耗需求较小,适当降低各个器件的时钟频率,以降低放缓主板的运行步调,实现低频节能;当负载功耗大于预设功耗值时,适当降低各个器件的时钟频率,以提升主板的运行步调,使主板处于高效运行状态,提高了主板的工作效率。
4、在本发明实施例中,可以很方便的进行主板的各个器件的时钟频率的动态调整,达到了时钟频率的实时性要求,节省了功耗成本,提高了主板的工作效率,提高了主板的可靠性与稳定性。
需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个······”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同因素。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储在计算机可读取的存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质中。
最后需要说明的是:以上所述仅为本发明的较佳实施例,仅用于说明本发明的技术方案,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所做的任何修改、等同替换、改进等,均包含在本发明的保护范围内。

Claims (10)

1.一种主板的控制装置,其特征在于,包括:
获取单元,用于获取主板的负载功耗;
频率调整单元,用于判断所述负载功耗是否小于等于预设功耗值,如果是,则根据所述负载功耗降低所述主板上的至少一个器件的时钟频率,获得所述至少一个器件中每个所述器件的目标时钟频率;
输出单元,用于分别向每个所述器件输出携带对应的目标时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的目标时钟频率运行。
2.根据权利要求1所述的装置,其特征在于,
所述获取单元,包括:
第一获取子单元,用于获取为所述主板供电的电源模块的总输出电流和总输出电压;
第一确定子单元,用于根据所述总输出电流和总输出电压,确定所述主板的所述负载功耗。
3.根据权利要求1所述的装置,其特征在于,
所述获取单元,包括:
第二获取子单元,用于获取所述主板上的每个电源调节芯片VR芯片的VR输出电流和VR输出电压;
第二确定子单元,用于针对每个VR芯片,根据当前VR芯片的VR输出电流和VR输出电压,确定所述当前VR芯片对应的VR功耗;
第三确定子单元,用于根据每个所述VR芯片对应的所述VR功耗,确定所述主板的所述负载功耗。
4.根据权利要求1所述的装置,其特征在于,
所述频率调整单元,进一步包括:
第一频率调整子单元,用于在判断出所述负载功耗大于所述预设功耗值,且接收到用户发来的至少一个器件对应的时钟频率增量时,将每个所述时钟频率增量对应的器件的时钟频率增加对应的所述时钟频率增量,获得每个所述器件的增频时钟频率,分别向每个所述器件输出携带对应的增频时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的增频时钟频率运行。
5.根据权利要求1所述的装置,其特征在于,
进一步包括:
设置单元,用于设置功耗与所述至少一个器件的时钟频率降低量的对应关系;
所述频率调整单元,包括:
频率确定子单元,用于根据所述对应关系,确定所述负载功耗对应的所述至少一个器件的时钟频率降低量;
第二频率调整子单元,用于将每个所述时钟频率降低量对应的器件的时钟频率降低对应的所述时钟频率降低量。
6.根据权利要求1-5中任一所述的装置,其特征在于,进一步包括:
无源晶体晶振,用于输出初始时钟基准;
修正单元,用于检测所述无源晶体晶振的温度,根据所述无源晶体晶振的温度和公式一对所述初始时钟基准进行修正,获得修正后的精准时钟基准;
其中,所述公式一为:
其中,F为所述精准时钟基准,f为所述初始时钟基准,t为所述无源晶体晶振的温度,t的单位是℃,20ppm是百万分之20;
所述输出单元,进一步用于根据所述精准时钟基准生成每个所述器件对应的所述目标时钟信号。
7.一种主板的控制方法,其特征在于,包括:
获取主板的负载功耗;
判断所述负载功耗是否小于等于预设功耗值,如果是,则根据所述负载功耗降低所述主板上的至少一个器件的时钟频率,获得所述至少一个器件中每个所述器件的目标时钟频率,分别向每个所述器件输出携带对应的目标时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的目标时钟频率运行。
8.根据权利要求1所述的方法,其特征在于,
所述获取主板的负载功耗,包括:
获取为所述主板供电的电源模块的总输出电流和总输出电压;
根据所述总输出电流和总输出电压,确定所述主板的所述负载功耗;
或,
所述获取主板的负载功耗,包括:
获取所述主板上的每个电源调节芯片VR芯片的VR输出电流和VR输出电压;
针对每个VR芯片,根据当前VR芯片的VR输出电流和VR输出电压,确定所述当前VR芯片对应的VR功耗;
根据每个所述VR芯片对应的所述VR功耗,确定所述主板的所述负载功耗。
9.根据权利要求1所述的方法,其特征在于,
进一步包括:
在判断出所述负载功耗大于所述预设功耗值,且接收到用户发来的至少一个器件对应的时钟频率增量时,将每个所述时钟频率增量对应的器件的时钟频率增加对应的所述时钟频率增量,获得每个所述器件的增频时钟频率,分别向每个所述器件输出携带对应的增频时钟频率的时钟信号,以使每个所述器件根据接收到的时钟信号中的增频时钟频率运行;
和/或,
进一步包括:
预先设置功耗与所述至少一个器件的时钟频率降低量的对应关系;
所述根据所述负载功耗降低所述主板上的至少一个器件的时钟频率,包括:
根据所述对应关系,确定所述负载功耗对应的所述至少一个器件的时钟频率降低量;
将每个所述时钟频率降低量对应的器件的时钟频率降低对应的所述时钟频率降低量。
10.根据权利要求7-9中任一所述的方法,其特征在于,进一步包括:
获取初始时钟基准;
检测输出所述初始时钟基准的无源晶体晶振的温度,根据所述无源晶体晶振的温度和公式一对所述初始时钟基准进行修正,获得修正后的精准时钟基准;
其中,所述公式一为:
其中,F为所述精准时钟基准,f为所述初始时钟基准,t为所述无源晶体晶振的温度,t的单位是℃,20ppm是百万分之20;
在所述分别向每个所述器件输出携带对应的目标时钟频率的时钟信号之前,进一步包括:
根据所述精准时钟基准生成每个所述器件对应的所述目标时钟信号。
CN201611099311.3A 2016-12-02 2016-12-02 一种主板的控制装置及方法 Pending CN106557152A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611099311.3A CN106557152A (zh) 2016-12-02 2016-12-02 一种主板的控制装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611099311.3A CN106557152A (zh) 2016-12-02 2016-12-02 一种主板的控制装置及方法

Publications (1)

Publication Number Publication Date
CN106557152A true CN106557152A (zh) 2017-04-05

Family

ID=58445900

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611099311.3A Pending CN106557152A (zh) 2016-12-02 2016-12-02 一种主板的控制装置及方法

Country Status (1)

Country Link
CN (1) CN106557152A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107038988A (zh) * 2017-06-19 2017-08-11 京东方科技集团股份有限公司 控制电路、显示屏、显示屏的驱动方法及显示装置
CN107193229A (zh) * 2017-04-06 2017-09-22 联想(北京)有限公司 一种控制方法及电子设备
CN111897410A (zh) * 2020-07-15 2020-11-06 展讯通信(上海)有限公司 系统组件功耗优化方法、装置、电子设备和存储介质

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020078391A1 (en) * 2000-12-18 2002-06-20 Shih-Ping Yeh Power saving method and system for a computer
CN101848076A (zh) * 2010-05-10 2010-09-29 新邮通信设备有限公司 一种时钟信号维持方法和装置
CN102142810A (zh) * 2010-02-03 2011-08-03 无锡辐导微电子有限公司 温补振荡器及其温度补偿方法
CN103064504A (zh) * 2013-01-28 2013-04-24 浪潮电子信息产业股份有限公司 一种服务器主板节能方法
CN103246199A (zh) * 2013-04-28 2013-08-14 惠州市德赛西威汽车电子有限公司 一种实时时钟校准方法
CN104168122A (zh) * 2014-08-20 2014-11-26 浪潮电子信息产业股份有限公司 一种降低系统轻载功耗的服务器电源冗余方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020078391A1 (en) * 2000-12-18 2002-06-20 Shih-Ping Yeh Power saving method and system for a computer
CN102142810A (zh) * 2010-02-03 2011-08-03 无锡辐导微电子有限公司 温补振荡器及其温度补偿方法
CN101848076A (zh) * 2010-05-10 2010-09-29 新邮通信设备有限公司 一种时钟信号维持方法和装置
CN103064504A (zh) * 2013-01-28 2013-04-24 浪潮电子信息产业股份有限公司 一种服务器主板节能方法
CN103246199A (zh) * 2013-04-28 2013-08-14 惠州市德赛西威汽车电子有限公司 一种实时时钟校准方法
CN104168122A (zh) * 2014-08-20 2014-11-26 浪潮电子信息产业股份有限公司 一种降低系统轻载功耗的服务器电源冗余方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107193229A (zh) * 2017-04-06 2017-09-22 联想(北京)有限公司 一种控制方法及电子设备
CN107193229B (zh) * 2017-04-06 2021-02-19 联想(北京)有限公司 一种控制方法及电子设备
CN107038988A (zh) * 2017-06-19 2017-08-11 京东方科技集团股份有限公司 控制电路、显示屏、显示屏的驱动方法及显示装置
CN111897410A (zh) * 2020-07-15 2020-11-06 展讯通信(上海)有限公司 系统组件功耗优化方法、装置、电子设备和存储介质
CN111897410B (zh) * 2020-07-15 2022-12-06 展讯通信(上海)有限公司 系统组件功耗优化方法、装置、电子设备和存储介质

Similar Documents

Publication Publication Date Title
US9235252B2 (en) Dynamic balancing of power across a plurality of processor domains according to power policy control bias
US8442697B2 (en) Method and apparatus for on-demand power management
CN106557152A (zh) 一种主板的控制装置及方法
EP2485117A2 (en) Method and apparatus for adjusting the voltage and frequency to minimize power dissipation in a multiprocessor system
US20100268968A1 (en) Managing processor power-performance states
CN110703898A (zh) 基于周期性查询和中断的处理器功耗动态管理系统及方法
KR20070105316A (ko) 주문형 전력 관리를 위한 방법 및 장치
US7725759B2 (en) System and method of managing clock speed in an electronic device
US7282966B2 (en) Frequency management apparatus, systems, and methods
CN103926994A (zh) 一种基于me的服务器动态能耗管理及修正方法
KR100812842B1 (ko) 부하 의존형 가변 주파수 전압 조정기
CN105207289A (zh) 一种充电模组、电子设备和充电方法
CN102110040A (zh) Bmc根据不同功率cpu来调整cpu报警温度的方法
CN1985232B (zh) 自适应电压调节
CN102879631A (zh) 一种电压检测装置、系统及方法
KR20180112771A (ko) 동작 전압을 제어하는 시스템 및 방법
KR101655030B1 (ko) 태스크 특성 기반의 여유시간 분배를 통한 동적 전압 주파수 스케일링 방법, 그 방법을 실행시키기 위하여 매체에 저장된 컴퓨터프로그램 및 그 매체
CN111247731A (zh) 算力板功率级电路、供电封装单元和算力板
US20090015232A1 (en) Method and device for regulating a voltage supply to a semiconductor device
WO2021194542A1 (en) Power management circuitry
Zhang Powering Intel (r) Pentium (r) 4 generation processors
CN104699214B (zh) 动态电压频率调整装置及方法
Varma et al. Power management in the Intel Xeon E5 v3
CN105425898A (zh) 一种低功耗嵌入式系统
US20140177172A1 (en) Fan control system and method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170405

RJ01 Rejection of invention patent application after publication