CN106533387B - 差分米勒带通滤波器及信号滤波方法 - Google Patents
差分米勒带通滤波器及信号滤波方法 Download PDFInfo
- Publication number
- CN106533387B CN106533387B CN201611191785.0A CN201611191785A CN106533387B CN 106533387 B CN106533387 B CN 106533387B CN 201611191785 A CN201611191785 A CN 201611191785A CN 106533387 B CN106533387 B CN 106533387B
- Authority
- CN
- China
- Prior art keywords
- feedback network
- channel feedback
- tube
- noms
- differential
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/12—Frequency selective two-port networks using amplifiers with feedback
- H03H11/1213—Frequency selective two-port networks using amplifiers with feedback using transistor amplifiers
Landscapes
- Amplifiers (AREA)
- Networks Using Active Elements (AREA)
Abstract
本发明涉及差分米勒带通滤波器及信号滤波方法,包括放大器、第一N通道反馈网络、第二N通道反馈网络和两个时钟发生器;所述放大器进行差分输入信号,同时通过电阻反馈进行输入匹配,增大输入信号的电压增益,进行信号放大;还对滤波后的信号进行差分输出;两个时钟发生器分别生成周期性的取样脉冲序列传输至第一N通道反馈网络和第二N通道反馈网络;第一N通道反馈网络和第二N通道反馈网络弱化信道以外的信号,根据取样脉冲序列进行中心频率调整和导通运行,对放大后的信号进行滤波,相对现有技术,本发明能增大信号增益,增加滤波器的3dB带宽,有效地减小芯片面积,降低本振支路功耗。
Description
技术领域
本发明涉及涉及滤波器技术领域,特别涉及用于射频信道选择的差分米勒带通滤波器及信号滤波方法。
背景技术
现代民用及军用设施使用电子设备繁多,电磁环境复杂,相互干扰严重。一般地,车、船和飞机上的通信设备收发机都集成在一起。因此,射频接收机需要从现实恶劣的环境中检测出所需要的微弱信号。由于干扰信号的功率可能远大于所需要的信号功率,这就要求接收机具备很好的选择性,而滤波器就担当了信道选择的角色。
因此无线接收机中应用到的带通滤波器需要具有良好的选择性,宽的动态范围和自由可调的中心频率。有源RC滤波器,其特性参数与RC时间常数有关,而集成电阻和集成电容的精度很差,准确的时间常数很难获得。跨导电容滤波器具有电路简单,可程控,易于集成的优点,但是需要在功耗、品质因数和中心频率之间进行折衷。
传统N通道滤波单元是由N个通道及取样脉冲产生电路构成,且每个通道都有相同的传输函数H(jω)。由无源RC构成H(jω)应用于N通道滤波单元时,虽可得到一个很窄的带宽,但是却会占用很大的芯片面积且具有较小的动态范围。
发明内容
本发明的目的是提供差分米勒带通滤波器及信号滤波方法,所要解决的技术问题是:增益较小,中心频率自由可调范围较窄,芯片体积大。
本发明解决上述技术问题的技术方案如下:差分米勒带通滤波器,包括放大器、第一N通道反馈网络、第二N通道反馈网络和两个时钟发生器;
所述放大器,用于进行差分输入信号,同时通过电阻反馈进行输入匹配,增大输入信号的电压增益,进行信号放大;还用于对滤波后的信号进行差分输出;
两个所述时钟发生器,分别与第一N通道反馈网络和第二N通道反馈网络连接,分别用于生成周期性的取样脉冲序列传输至第一N通道反馈网络和第二N通道反馈网络;
所述第一N通道反馈网络,与放大器的输入端X1和输出端Y1连接,构成阻抗或陷波器;用于弱化信道以外的信号,根据取样脉冲序列进行中心频率调整和导通运行,对放大后的信号进行滤波;
所述第二N通道反馈网络,与放大器的输入端X2和输出端Y2连接,构成阻抗或陷波器;用于弱化信道以外的信号,根据取样脉冲序列进行中心频率调整和导通运行,对放大后的信号进行滤波。
本发明的有益效果是:放大器能增大信号增益,提升信号放大效率;放大器、两个所述时钟发生器、第一N通道反馈网络和第二N通道反馈网络协调运作,能增大信号增益,增加滤波器的3dB带宽,有效地减小芯片面积,降低本振支路功耗。
在上述技术方案的基础上,本发明还可以做如下改进。
进一步,所述放大器为三级信号放大结构,对差分输入信号进行三级信号放大,并与两个电源连接,两个电源为其供电。
采用上述进一步方案的有益效果是:三级信号放大结构,提升信号放大增益,两个电源提升信号放大的稳定性。
进一步,所述放大器包括PMOS管Mp1、PMOS管Mp2、NOMS管Mn1、NOMS管Mn2、NOMS管Mn3、NOMS管Mn4、NOMS管Mn5、NOMS管Mn6、电阻R1、电阻R2、电阻R3、电阻R4、电阻RF1、电阻RF2和电流源IDC;
PMOS管Mp1的源极和PMOS管Mp2的源极均与电源正端VDD+连接,PMOS管Mp1的栅极与NOMS管Mn1的栅极相连,并与输入端X1连接;PMOS管Mp1的漏极和NOMS管Mn1的漏极均与NOMS管Mn3的栅极连接;PMOS管Mp2的栅极与NOMS管Mn2的栅极相连,并与输入端X2连接,PMOS管Mp2的漏极和NOMS管Mn2的漏极均与NOMS管Mn4的栅极连接;NOMS管Mn1的源极和NOMS管Mn2的源极均与电流源I DC的第一端子连接,电流源I DC的第二端子与电源负端VDD-连接;
NOMS管Mn3的源极和NOMS管Mn4的源极均与电源负端VDD-连接,NOMS管Mn3的漏极经电阻R1与电源正端VDD+连接;NOMS管Mn4的漏极经电阻R2与电源正端VDD+连接;NOMS管Mn5的源极和NOMS管Mn6的源极均与电源负端VDD-连接;
NOMS管Mn5的栅极与NOMS管Mn3的漏极连接,NOMS管Mn6的栅极与NOMS管Mn4的漏极连接;NOMS管Mn5的漏极经电阻R3与电源正端VDD+连接,还与输出端Y1连接;NOMS管Mn6的漏极经电阻R4与电源正端VDD+连接,还与输出端Y2连接;
输入端X1经反馈电阻RF1与输出端Y1连接;输入端X2经反馈电阻RF2与输出端Y2连接。
采用上述进一步方案的有益效果是:三级信号放大结构,提升信号放大增益。
进一步,两个所述时钟发生器为时钟频率不同的N相不重叠时钟发生器,第一N通道反馈网络和第二N通道反馈网络分别根据其对应的时钟发生器的取样脉冲序列的频率调整其中心频率。
采用上述进一步方案的有益效果是:通过两个时钟发生器的时钟频率不同,控制第一N通道反馈网络和第二N通道反馈网络的中心频率,并进行差分,可以得到所需的中心频率,并增大本装置的3dB带宽;增大中心频率自由可调范围;同时两个时钟发生器的时钟频率具有很好的相位特性;产生非折叠N相位开关控制信号不需要额外的逻辑电路,因而也就不会引入额外的误差。
进一步,两个时钟发生器的输入时钟频率分别为f1、f2,f1=fo-Δf、f2=fo+Δf,其中fo为滤波频率,Δf为偏移量;两个时钟发生器分别控制第一N通道反馈网络2和第二N通道反馈网络3的中心频率也分别为f1、f2。
采用上述进一步方案的有益效果是:第一N通道反馈网络2和第二N通道反馈网络3的中心频率一个上升另一个下降;通过对第一N通道反馈网络2和第二N通道反馈网络3的中心频率为f1、f2进行差分,其中f1=fo-Δf、f2=fo+Δf,可以得到一个中心频率为fo,3dB带宽增大的滤波器;两个时钟发生器4生成周期性的取样脉冲序列只使用了时钟的上升沿,时钟发生器4具有很好的相位特性;另外,产生非折叠N相位开关控制信号不需要额外的逻辑电路,因而也就不会引入额外的误差。
进一步,两个所述时钟发生器结构相同,均包括N个D触发器,N≥1;每一个D触发器的Q端均与其后一个D触发器的D端相连,第一个D触发器的D端与最后一个D触发器的Q端相连;每一个D触发器的Q端均输出一个取样脉冲序列。
采用上述进一步方案的有益效果是:通过N个D触发器能触发产生N相不重叠的控制信号,控制第一N通道反馈网络和第二N通道反馈网络进行导通或关闭,提升控制精度和效率。
进一步,所述第一N通道反馈网络串接在输入端X1和输出端Y1之间;所述第二N通道反馈网络串接在输入端X2和输出端Y2之间;所述第一N通道反馈网络和第二N通道反馈网络结构一致,均包括N个开关电容支路,N≥1;N个开关电容支路并联。
采用上述进一步方案的有益效果是:使用米勒效应及电容倍增技术,有效减少芯片的面积,降低本振支路功耗。
进一步,每一个开关电容支路均包括开关S1、电容CF和开关S2,所述开关S1、电容CF和开关S2依次串联。
采用上述进一步方案的有益效果是:结构简单、开关S1和开关S2能降低电容的寄生效应。
进一步,N的取值范围为:2≤N≤16,且N为偶正整数。
本发明解决上述技术问题的另一技术方案如下:信号滤波方法,基于差分米勒带通滤波器,包括以下步骤:
步骤S1.放大器进行差分输入信号,进行三级放大,同时通过电阻反馈进行输入匹配,增大输入信号的电压增益,进行信号放大;
步骤S2.两个时钟发生器分别用于生成周期性的取样脉冲序列传输至第一N通道反馈网络和第二N通道反馈网络;
步骤S3.第一N通道反馈网络和第二N通道反馈网络弱化信道以外的信号,根据取样脉冲序列进行中心频率调整和导通运行,对放大后的信号进行滤波;
步骤S4.放大器对滤波后的信号进行差分输出。
本发明的有益效果是:放大器能增大信号增益,提升信号放大效率;放大器、两个所述时钟发生器、第一N通道反馈网络和第二N通道反馈网络协调运作,能增大信号增益,增加滤波器的3dB带宽,有效地减小芯片面积,降低本振支路功耗。
附图说明
图1为本发明差分米勒带通滤波器的模块框图;
图2为放大器、第一N通道反馈网络和第二N通道反馈网络的电路原理图;
图3为放大器的电路原理图;
图4为时钟发生器的电路原理图;
图5为时钟发生器的输出脉冲序列图;
图6为D触发器的电路原理图;
图7为第一N通道反馈网络或第二N通道反馈网络的电路的电路原理图;
图8为本发明差分米勒带通滤波器的简化电路原理图;
图9为图8的诺顿等效电路图;
图10为本发明差分米勒带通滤波器的简化模型图;
图11为本发明差分米勒带通滤波器的频率特性图;
图12为本发明差分米勒带通滤波器的频率可调范围曲线。
附图中,各标号所代表的部件列表如下:
1、放大器,2、第一N通道反馈网络,3、第二N通道反馈网络,4、时钟发生器。
具体实施方式
以下结合附图对本发明的原理和特征进行描述,所举实例只用于解释本发明,并非用于限定本发明的范围。
如图1和图2所示,差分米勒带通滤波器,包括放大器1、第一N通道反馈网络2、第二N通道反馈网络3和两个时钟发生器4;
所述放大器1,用于进行差分输入信号,同时通过电阻反馈进行输入匹配,增大输入信号的电压增益,进行信号放大;还用于对滤波后的信号进行差分输出;
两个所述时钟发生器4,分别与第一N通道反馈网络2和第二N通道反馈网络3连接,分别用于生成周期性的取样脉冲序列传输至第一N通道反馈网络2和第二N通道反馈网络3;
所述第一N通道反馈网络2,与放大器1的输入端X1和输出端Y1连接,构成阻抗或陷波器;用于弱化信道以外的信号,根据取样脉冲序列进行中心频率调整和导通运行,对放大后的信号进行滤波;
所述第二N通道反馈网络3,与放大器1的输入端X2和输出端Y2连接,构成阻抗或陷波器;用于弱化信道以外的信号,根据取样脉冲序列进行中心频率调整和导通运行,对放大后的信号进行滤波。
上述实施例中,放大器1、两个所述时钟发生器4、第一N通道反馈网络2和第二N通道反馈网络3协调运作,能增大信号增益,增加滤波器的3dB带宽,有效地减小芯片面积,降低本振支路功耗。
可选的,作为本发明的一个实施例:所述放大器1为三级信号放大结构,对差分输入信号进行三级信号放大,并与两个电源连接,两个电源为其供电。
上述实施例中,三级信号放大结构,提升信号放大增益,两个电源提升信号放大的稳定性。
可选的,作为本发明的一个实施例:如图3所示,所述放大器1包括PMOS管Mp1、PMOS管Mp2、NOMS管Mn1、NOMS管Mn2、NOMS管Mn3、NOMS管Mn4、NOMS管Mn5、NOMS管Mn6、电阻R1、电阻R2、电阻R3、电阻R4、电阻RF1、电阻RF2和电流源I DC;
PMOS管Mp1的源极和PMOS管Mp2的源极均与电源正端VDD+连接,PMOS管Mp1的栅极与NOMS管Mn1的栅极相连,并与输入端X1连接;PMOS管Mp1的漏极和NOMS管Mn1的漏极均与NOMS管Mn3的栅极连接;PMOS管Mp2的栅极与NOMS管Mn2的栅极相连,并与输入端X2连接,PMOS管Mp2的漏极和NOMS管Mn2的漏极均与NOMS管Mn4的栅极连接;NOMS管Mn1的源极和NOMS管Mn2的源极均与电流源I DC的第一端子连接,电流源I DC的第二端子与电源负端VDD-连接;
NOMS管Mn3的源极和NOMS管Mn4的源极均与电源负端VDD-连接,NOMS管Mn3的漏极经电阻R1与电源正端VDD+连接;NOMS管Mn4的漏极经电阻R2与电源正端VDD+连接;NOMS管Mn5的源极和NOMS管Mn6的源极均与电源负端VDD-连接;
NOMS管Mn5的栅极与NOMS管Mn3的漏极连接,NOMS管Mn6的栅极与NOMS管Mn4的漏极连接;NOMS管Mn5的源极和NOMS管Mn6的源极均与电源负端VDD-连接;NOMS管Mn5的漏极经电阻R3与电源正端VDD+连接,还与输出端Y1连接;NOMS管Mn6的漏极经电阻R4与电源正端VDD+连接,还与输出端Y2连接;
输入端X1经反馈电阻RF1与输出端Y1连接;输入端X2经反馈电阻RF2与输出端Y2连接。
上述实施例中,三级信号放大结构,提升信号放大增益。
可选的,作为本发明的一个实施例:两个所述时钟发生器4为时钟频率不同的N相不重叠时钟发生器,第一N通道反馈网络2和第二N通道反馈网络3分别根据其对应的时钟发生器4的取样脉冲序列的频率调整其中心频率。
上述实施例中,通过两个时钟发生器4的时钟频率不同,控制第一N通道反馈网络2和第二N通道反馈网络3的中心频率,并进行差分,可以得到所需的中心频率,并增大本装置的3dB带宽;同时两个时钟发生器4的时钟频率具有很好的相位特性;产生非折叠N相位开关控制信号不需要额外的逻辑电路,因而也就不会引入额外的误差。
可选的,作为本发明的一个实施例:两个时钟发生器4的输入时钟频率分别为f1、f2,f1=fo-Δf、f2=fo+Δf,其中fo为滤波频率,Δf为偏移量;两个时钟发生器4分别控制第一N通道反馈网络2和第二N通道反馈网络3的中心频率也分别为f1、f2。
上述实施例中,第一N通道反馈网络2和第二N通道反馈网络3的中心频率一个上升另一个下降;通过对第一N通道反馈网络2和第二N通道反馈网络3的中心频率为f1、f2进行差分,其中f1=fo-Δf、f2=fo+Δf,可以得到一个中心频率为fo,3dB带宽增大的滤波器;
两个时钟发生器4生成周期性的取样脉冲序列只使用了时钟的上升沿,所述时钟发生器4具有很好的相位特性;另外,产生非折叠N相位开关控制信号不需要额外的逻辑电路,因而也就不会引入额外的误差。
可选的,作为本发明的一个实施例:如图4所示,两个所述时钟发生器4结构相同,均包括N个D触发器,N≥1;每一个D触发器的Q端均与其后一个D触发器的D端相连,第一个D触发器的D端与最后一个D触发器的Q端相连;每一个D触发器的Q端均输出一个取样脉冲序列。
上述实施例中,时钟发生器4由N个D触发器以环状的形式连接组成;输出脉冲序列图如图5所示;在启动时,第一个D触发器的输出端电压被设置成电源电压VDD,其它N-1个D触发器的输出端与地相连;然后,一个时钟输入信号激活N个D触发器,从而在N个D触发器的Q端产生占空比为1/N的N相不重叠的控制信号;每个D触发器的结构如图6所示;外部时钟控制CMOS传输门的导通和关闭。
两个时钟发生器4用来给第一N通道反馈网络2和第二N通道反馈网络3提供周期性的取样脉冲序列,图7所示为第一N通道反馈网络2或第二N通道反馈网络3的结构框图,由N个具有相同传递函数H(jω)的通道以及取样控制电路构成;N通道滤波的基本原理是:N个取样脉冲序列分别作用于N个通道,使其周期性地对输入信号轮流取样积分,这样其输出电压传输函数为:
其中,H(s)为单个通道的传递函数,N为通道个数,ωo为时钟发生器的输入时钟角频率,也是N通道滤波网络的中心频率;这样,通过控制时钟信号的频率可以方便的调节滤波器的中心频率。
由于放大器1为对称结构,为了简化计算,将放大器1一端接地,分析单侧米勒滤波器电路;本发明差分米勒带通滤波器简化为如图8所示的电路图,其中第一N通道反馈网络2或第二N通道反馈网络3可以看做一个阻抗ZF或者一个陷波滤波器H(S),从ZF端看去的诺顿等效电路如图9所示,则其阻抗方程为:
电容单元CF倍增为(1+A0)CF,节省了相当大的面积,这就是电容倍增技术;开关的导通电阻降低了(1+A0)倍,按比例缩小了功率消耗。
图10所示为本发明差分米勒带通滤波器的简化模型图,放大器(LNA)1采用三级放大结构,为信号提供一定的电压增益A0;两个基于低噪放大器的N通道反馈网络,都使用N通道滤波技术,用H1表示第一N通道反馈网络2的传递函数,用H2表示第二N通道反馈网络3的传递函数;其中,每条支路的两个开关都由相同相位的本振信号驱动,使用两个开关的目的在于降低电容的寄生效应;通过计算,可得滤波器的电压增益:
可选的,作为本发明的一个实施例:所述第一N通道反馈网络2串接在输入端X1和输出端Y1之间;所述第二N通道反馈网络3串接在输入端X2和输出端Y2之间;所述第一N通道反馈网络2和第二N通道反馈网络3结构一致,均包括N个开关电容支路,N≥1;N个开关电容支路并联。
可选的,作为本发明的一个实施例:每一个开关电容支路均包括开关S1、电容CF和开关S2,所述开关S1、电容CF和开关S2依次串联。
上述实施例中,使用米勒效应及电容倍增技术,有效减少芯片的面积,降低本振支路功耗
可选的,作为本发明的一个实施例:N的取值范围为:2≤N≤16,且N为偶正整数,且N的取值为8。
上述实施例中,第一N通道反馈网络2和第二N通道反馈网络3作为一个阻抗或者陷波器,用来弱化信道以外的信号,第一N通道反馈网络2的N个开关电容支路由一时钟发生器4控制,每一个N个开关电容支路中的开关S1和开关S2由相同相位的时钟信号控制;第二N通道反馈网络3的N个开关电容支路由另一钟发生器4,每一个N个开关电容支路中的开关S1和开关S2由相同相位的时钟信号控制;使用开关S1和开关S2能降低电容的寄生效应;
第一N通道反馈网络2和第二N通道反馈网络3分别由时钟频率为f1、f2的两个时钟控制,且f1=fo-Δf和f2=fo+Δf,则对于第一N通道反馈网络2和第二N通道反馈网络3,其传递函数分别为T1(S)、T2(S),则:
其中R=RSW+RS为,RS为电源内阻,RSW为一条开关电容支路上的总开关电阻,C为一条N个开关电容支路上的电容值,N为通道数,ω1、ω2分别为第一N通道反馈网络2和第二N通道反馈网络3的中心频率,且ω1=ωo-Δω,ω2=ωo+Δω,第一N通道反馈网络2和第二N通道反馈网络3各通道传递函数的采样频率分别为Nω1、Nω2,其通带宽度都为:
第一N通道反馈网络2和第二N通道反馈网络3的除了中心频率不同,分别为f1、f2,相对于所需要的频率fo都偏移Δf,一个上升Δf另一个下降Δf,其它方面都相同,对第一N通道反馈网络2和第二N通道反馈网络3做差分,可以得到的结果为一个中心频率为fo的滤波器,且差分后滤波器的3dB带宽比单个N通道滤波器3dB带宽要大;则两个N通道反馈网络差分后的传递函数为:
信号滤波方法,基于差分米勒带通滤波器,包括以下步骤:
步骤S1.放大器1进行差分输入信号,进行三级放大,同时通过电阻反馈进行输入匹配,增大输入信号的电压增益,进行信号放大;
步骤S2.两个时钟发生器4分别用于生成周期性的取样脉冲序列传输至第一N通道反馈网络2和第二N通道反馈网络3;
步骤S3.第一N通道反馈网络2和第二N通道反馈网络3弱化信道以外的信号,根据取样脉冲序列进行中心频率调整和导通运行,对放大后的信号进行滤波;
步骤S4.放大器1对滤波后的信号进行差分输出。
上述实施例中,放大器1能增大信号增益,提升信号放大效率;放大器、两个所述时钟发生器4、第一N通道反馈网络2和第二N通道反馈网络3协调运作,能增大信号增益,增加滤波器的3dB带宽,有效地减小芯片面积,降低本振支路功耗。
图11为fo=1GHZ,Δf=5MHZ时,本发明的8通道差分米勒带通滤波器的频率特性图,单端米勒带通滤波器的3dB带宽为30MHZ,差分米勒带通滤波器的带宽为40MHZ;图12所示为本发明的8通道差分米勒带通滤波器的频率可调范围曲线,频率可调范围为0.2GHZ~2.3GHZ,增益为27.7dB~26.0dB。可见,通过使用低噪放大器,有效地增加滤波器增益;通过利用米勒效应及电容倍增技术,有效地减小芯片面积,降低本振支路功耗;使用两个中心频率略有不同的N通道滤波网络做差分的方法,有效的增加滤波器的3dB带宽。本发明所设计的带通滤波器,用于射频接收机前端,可以实现在接收机的输入端进行信道选择。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (9)
1.差分米勒带通滤波器,其特征在于,包括放大器(1)、第一N通道反馈网络(2)、第二N通道反馈网络(3)和两个时钟发生器(4);
所述放大器(1),用于进行差分输入信号,同时通过电阻反馈进行输入匹配,增大输入信号的电压增益,进行信号放大;还用于对滤波后的信号进行差分输出;
两个所述时钟发生器(4),分别与第一N通道反馈网络(2)和第二N通道反馈网络(3)连接,分别用于生成周期性的取样脉冲序列传输至第一N通道反馈网络(2)和第二N通道反馈网络(3);
所述第一N通道反馈网络(2),与放大器(1)的输入端X1和输出端Y1连接,构成阻抗或陷波器;用于弱化信道以外的信号,根据取样脉冲序列进行中心频率调整和导通运行,对放大后的信号进行滤波;
所述第二N通道反馈网络(3),与放大器(1)的输入端X2和输出端Y2连接,构成阻抗或陷波器;用于弱化信道以外的信号,根据取样脉冲序列进行中心频率调整和导通运行,对放大后的信号进行滤波;
所述放大器(1)包括PMOS管Mp1、PMOS管Mp2、NOMS管Mn1、NOMS管Mn2、NOMS管Mn3、NOMS管Mn4、NOMS管Mn5、NOMS管Mn6、电阻R1、电阻R2、电阻R3、电阻R4、电阻RF1、电阻RF2和电流源IDC;
PMOS管Mp1的源极和PMOS管Mp2的源极均与电源正端VDD+连接,PMOS管Mp1的栅极与NOMS管Mn1的栅极相连,并与输入端X1连接;PMOS管Mp1的漏极和NOMS管Mn1的漏极均与NOMS管Mn3的栅极连接;PMOS管Mp2的栅极与NOMS管Mn2的栅极相连,并与输入端X2连接,PMOS管Mp2的漏极和NOMS管Mn2的漏极均与NOMS管Mn4的栅极连接;NOMS管Mn1的源极和NOMS管Mn2的源极均与电流源IDC的第一端子连接,电流源IDC的第二端子与电源负端VDD-连接;
NOMS管Mn3的源极和NOMS管Mn4的源极均与电源负端VDD-连接,NOMS管Mn3的漏极经电阻R1与电源正端VDD+连接;NOMS管Mn4的漏极经电阻R2与电源正端VDD+连接;NOMS管Mn5的源极和NOMS管Mn6的源极均与电源负端VDD-连接;
NOMS管Mn5的栅极与NOMS管Mn3的漏极连接,NOMS管Mn6的栅极与NOMS管Mn4的漏极连接;NOMS管Mn5的漏极经电阻R3与电源正端VDD+连接,还与输出端Y1连接;NOMS管Mn6的漏极经电阻R4与电源正端VDD+连接,还与输出端Y2连接;
输入端X1经反馈电阻RF1与输出端Y1连接;输入端X2经反馈电阻RF2与输出端Y2连接。
2.根据权利要求1所述的差分米勒带通滤波器,其特征在于,所述放大器(1)为三级信号放大结构,对差分输入信号进行三级信号放大,并与两个电源连接,两个电源为其供电。
3.根据权利要求1所述的差分米勒带通滤波器,其特征在于,两个所述时钟发生器(4)为时钟频率不同的N相不重叠时钟发生器,第一N通道反馈网络(2)和第二N通道反馈网络(3)分别根据其对应的时钟发生器(4)的取样脉冲序列的频率调整其中心频率。
4.根据权利要求3所述的差分米勒带通滤波器,其特征在于,两个时钟发生器(4)的输入时钟频率分别为f1、f2,f1=fo-Δf、f2=fo+Δf,其中fo为滤波频率,Δf为偏移量;两个时钟发生器(4)分别控制第一N通道反馈网络(2)和第二N通道反馈网络(3)的中心频率也分别为f1、f2。
5.根据权利要求1所述的差分米勒带通滤波器,其特征在于,两个所述时钟发生器(4)结构相同,均包括N个D触发器,N≥1;每一个D触发器的Q端均与其后一个D触发器的D端相连,第一个D触发器的D端与最后一个D触发器的Q端相连;每一个D触发器的Q端均输出一个取样脉冲序列。
6.根据权利要求1所述的差分米勒带通滤波器,其特征在于,所述第一N通道反馈网络(2)串接在输入端X1和输出端Y1之间;所述第二N通道反馈网络(3)串接在输入端X2和输出端Y2之间;所述第一N通道反馈网络(2)和第二N通道反馈网络(3)结构一致,均包括N个开关电容支路,N≥1;N个开关电容支路并联。
7.根据权利要求6所述的差分米勒带通滤波器,其特征在于,每一个开关电容支路均包括开关S1、电容CF和开关S2,所述开关S1、电容CF和开关S2依次串联。
8.根据权利要求6所述的差分米勒带通滤波器,其特征在于,N的取值范围为:2≤N≤16,且N为偶正整数。
9.信号滤波方法,其特征在于,基于权利要求1至8任一项所述的差分米勒带通滤波器,包括以下步骤:
步骤S1.放大器(1)进行差分输入信号,进行三级放大,同时通过电阻反馈进行输入匹配,增大输入信号的电压增益,进行信号放大;
步骤S2.两个时钟发生器(4)分别用于生成周期性的取样脉冲序列传输至第一N通道反馈网络(2)和第二N通道反馈网络(3);
步骤S3.第一N通道反馈网络(2)和第二N通道反馈网络(3)弱化信道以外的信号,根据取样脉冲序列进行中心频率调整和导通运行,对放大后的信号进行滤波;
步骤S4.放大器(1)对滤波后的信号进行差分输出。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611191785.0A CN106533387B (zh) | 2016-12-21 | 2016-12-21 | 差分米勒带通滤波器及信号滤波方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611191785.0A CN106533387B (zh) | 2016-12-21 | 2016-12-21 | 差分米勒带通滤波器及信号滤波方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106533387A CN106533387A (zh) | 2017-03-22 |
CN106533387B true CN106533387B (zh) | 2023-05-02 |
Family
ID=58339980
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201611191785.0A Active CN106533387B (zh) | 2016-12-21 | 2016-12-21 | 差分米勒带通滤波器及信号滤波方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106533387B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109560775B (zh) * | 2017-09-27 | 2023-04-14 | 深圳市中兴微电子技术有限公司 | 一种低噪声放大器电路 |
US10547289B2 (en) | 2018-04-25 | 2020-01-28 | Qualcomm Incorporated | High order miller N-path filter |
CN114362691B (zh) * | 2022-03-17 | 2022-05-24 | 壹甲子(成都)通讯有限公司 | 交流小信号驱动信息拾取电路 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200536252A (en) * | 2004-04-30 | 2005-11-01 | Ind Tech Res Inst | Frequency tuning loop for active-rc filters |
CN102006095A (zh) * | 2010-10-21 | 2011-04-06 | 华东师范大学 | 一种多频多模无线收发器的自动频率校准信道选择滤波器 |
CN103986429A (zh) * | 2013-02-07 | 2014-08-13 | 联发科技股份有限公司 | 基于动态前馈运算放大器的电路 |
CN204290907U (zh) * | 2015-01-09 | 2015-04-22 | 杭州士兰微电子股份有限公司 | 带通滤波电路以及mems陀螺仪驱动电路 |
CN204669326U (zh) * | 2015-07-15 | 2015-09-23 | 广西师范大学 | 差分时钟增益提高型n通道有源带通滤波器 |
CN104953981A (zh) * | 2015-07-15 | 2015-09-30 | 广西师范大学 | 差分时钟增益提高型n通道有源带通滤波器 |
CN105720988A (zh) * | 2016-01-18 | 2016-06-29 | 清华大学 | 一种用于压缩采样模数转换器的采样量化电路 |
-
2016
- 2016-12-21 CN CN201611191785.0A patent/CN106533387B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200536252A (en) * | 2004-04-30 | 2005-11-01 | Ind Tech Res Inst | Frequency tuning loop for active-rc filters |
CN102006095A (zh) * | 2010-10-21 | 2011-04-06 | 华东师范大学 | 一种多频多模无线收发器的自动频率校准信道选择滤波器 |
CN103986429A (zh) * | 2013-02-07 | 2014-08-13 | 联发科技股份有限公司 | 基于动态前馈运算放大器的电路 |
CN204290907U (zh) * | 2015-01-09 | 2015-04-22 | 杭州士兰微电子股份有限公司 | 带通滤波电路以及mems陀螺仪驱动电路 |
CN204669326U (zh) * | 2015-07-15 | 2015-09-23 | 广西师范大学 | 差分时钟增益提高型n通道有源带通滤波器 |
CN104953981A (zh) * | 2015-07-15 | 2015-09-30 | 广西师范大学 | 差分时钟增益提高型n通道有源带通滤波器 |
CN105720988A (zh) * | 2016-01-18 | 2016-06-29 | 清华大学 | 一种用于压缩采样模数转换器的采样量化电路 |
Also Published As
Publication number | Publication date |
---|---|
CN106533387A (zh) | 2017-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Cakir et al. | Novel allpass filter configuration employing single OTRA | |
US8086208B2 (en) | Passive wireless receiver | |
US9112745B2 (en) | Receiver with variable gain control transimpedance amplifier | |
US8704597B2 (en) | Amplifiers and related receiver systems | |
CN106533387B (zh) | 差分米勒带通滤波器及信号滤波方法 | |
US9484871B1 (en) | Complex bandpass filter having a transfer function with two poles | |
Laoudias et al. | 1.5-V complex filters using current mirrors | |
Elamien et al. | Single-transistor second-order allpass filters | |
JP2018509053A5 (zh) | ||
US10187097B2 (en) | Notch filter | |
Elamien et al. | An ultra-low power wide-band single-transistor second-order allpass filter in 65nm CMOS | |
US9124251B2 (en) | Two stage source-follower based filter | |
CN206251063U (zh) | 差分米勒带通滤波器 | |
Garradhi et al. | A low voltage and low power OTA using Bulk-Driven Technique and its application in Gm-c Filter | |
US20110133842A1 (en) | Radio-frequency amplifier | |
Ma et al. | A 0.41 mW Band-Tunable 6 th-Order IF Filter with 40 ns Settling Time in 45 nm CMOS RFSOI | |
Li et al. | A 70–280 MHz frequency and Q tunable 53 dB SFDR Gm-C filter for ultra-wideband | |
Moritz et al. | Programmable analogue baseband filters for software defined and cognitive radio | |
Song et al. | Design of baseband analog with filter tuning for 5.8 GHz DSRC transceiver in ETCS | |
Nardi et al. | A Configurable Active Bandpass Filter with DC Offset Suppression for Direct Down-Conversion Wake-Up Receivers in 28 nm | |
Yıldız et al. | A new low voltage operational transresistance amplifier and its applications in analog circuit design | |
Singh et al. | Universal transadmittance filter using CMOS MOCDTA | |
Kumngern et al. | Electronically tunable voltage-mode SIMO OTA-C universal biquad filter | |
Mulajkar | ACTIVE-R THIRD ORDER BAND PASS FILTER FOR CIRCUIT MERIT FACTOR Q= 10 | |
Wang et al. | Tunable voltage-mode multifunction biqaudratic filter with grounded capacitors and resistors using two DDCCs |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |