CN106528320B - 计算机系统 - Google Patents

计算机系统 Download PDF

Info

Publication number
CN106528320B
CN106528320B CN201611099422.4A CN201611099422A CN106528320B CN 106528320 B CN106528320 B CN 106528320B CN 201611099422 A CN201611099422 A CN 201611099422A CN 106528320 B CN106528320 B CN 106528320B
Authority
CN
China
Prior art keywords
signal
computer system
bus controller
management bus
booting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201611099422.4A
Other languages
English (en)
Other versions
CN106528320A (zh
Inventor
韩应贤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inventec Pudong Technology Corp
Inventec Corp
Original Assignee
Inventec Pudong Technology Corp
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Pudong Technology Corp, Inventec Corp filed Critical Inventec Pudong Technology Corp
Priority to CN201611099422.4A priority Critical patent/CN106528320B/zh
Publication of CN106528320A publication Critical patent/CN106528320A/zh
Application granted granted Critical
Publication of CN106528320B publication Critical patent/CN106528320B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0796Safety measures, i.e. ensuring safe condition in the event of error, e.g. for controlling element

Abstract

本发明公开了一种计算机系统,包括:系统管理总线控制器、逻辑电路与复杂可编程逻辑器件。系统管理总线控制器产生第一信号与第二信号,其中所述第一信号用于指示所述计算机系统的开机自我测试检测状态,所述第二信号用于指示默认状态。逻辑电路耦接所述系统管理总线控制器,接收所述第一信号与所述第二信号,产生逻辑信号。复杂可编程逻辑器件,耦接所述逻辑电路,接收所述逻辑信号,并根据所述逻辑信号,产生所述计算机系统的重启信号。通过本发明,以解决现有技术存在的计算机系统省去了使用基板管理控制器而造成计算机系统的信号判断及访问的错误的问题。

Description

计算机系统
技术领域
本发明涉及计算机的技术领域,尤其涉及一种计算机系统。
背景技术
一般来说,在计算机系统中,通常会配置有基板管理控制器(BaseboardManagement Controller,BMC),以便管理整个计算机系统的工作状态,例如温度、电压、电扇以及电源供应等。基板管理控制器会提供会的自主监视、事件记录和错误恢复等功能,属于计算机系统中相当重要的一个管理组件。
基于成本控制和性能最优化的设计理念,现在新发展的计算机系统逐渐地不再使用基板管理控制器来控制信号的通讯,而是使用平台控制器集线器(Platform ControllerHub,PCH)代替。然而,由于省去了使用基板管理控制器,且平台控制器集线器的传输接口或传输路径是有限的,势必会造成计算机系统发生信号判断及访问的错误。因此,如何有效地保证计算机系统的正常工作,将是计算机系统的设计者亟需研究的课题。
发明内容
本发明的主要目的在于提供一种计算机系统,以解决现有技术存在的计算机系统省去了使用基板管理控制器而造成计算机系统判断及访问的错误的问题。
为解决上述问题,本发明实施例提供一种计算机系统,包括:系统管理总线控制器、逻辑电路与复杂可编程逻辑器件。系统管理总线控制器产生第一信号与第二信号,其中所述第一信号用于指示所述计算机系统的开机自我测试检测状态,所述第二信号用于指示默认状态。逻辑电路耦接所述系统管理总线控制器,接收所述第一信号与所述第二信号,产生逻辑信号。复杂可编程逻辑器件,耦接所述逻辑电路,接收所述逻辑信号,并根据所述逻辑信号,产生所述计算机系统的重启信号。
其中,所述系统管理总线控制器接收所述重启信号。
其中,所述第一信号为低电平,表示所述计算机系统的开机自我测试检测状态为完成开机自我测试,所述第一信号为高电平,表示所述计算机系统的开机自我测试检测状态为未完成开机自我测试。
其中,所述第二信号维持高电平。
其中,所述逻辑电路为与门,对所述第一信号与第二信号进行与逻辑操作,以产生所述逻辑信号。
其中,所述逻辑信号为高电平,所述复杂可编程逻辑器件产生所述计算机系统的重启信号,使得所述计算机系统重新启动,所述逻辑信号为低电平,所述复杂可编程逻辑器件不产生所述计算机系统的重启信号,使得所述计算机系统进行正常工作。
其中,所述计算机系统还包括中央处理单元与存储器,耦接所述系统管理总线控制器,所述存储器存储有基本输入输出系统,其中所述计算机系统开机时,所述中央处理单元执行所述存储器的基本输入输出系统,以进行开机自我检测操作。
其中,所述存储器为基本输入输出系统只读存储器。
其中,所述系统管理总线控制器具有第一通用型输入输出接口与第二通用型输入输出接口,第一通用型输入输出接口与第二通用型输入输出接口耦接所述逻辑电路,且分别产生第一信号与第二信号。
其中,所述系统管理总线控制器为平台控制器集线器。
根据本发明的技术方案,通过系统管理总线控制器产生第一信号与第二信号,并通过逻辑电路对第一信号与第二信号进行逻辑运算,以产生逻辑信号,再通过复杂可编程逻辑器件根据所述逻辑信号,以产生计算机系统的重启信号。如此一来,使得计算机系统没有配置基板管理控制器的情况下,仍可保证计算机系统的正常工作,并大大提高了计算机系统的工作效率及增加使用上的便利性。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的计算机系统的结构框图。
具体实施方式
本发明的主要思想在于,基于通过系统管理总线控制器产生第一信号与第二信号,并通过逻辑电路对第一信号与第二信号进行逻辑运算,以产生逻辑信号,再通过复杂可编程逻辑器件根据所述逻辑信号,以产生计算机系统的重启信号。如此一来,使得计算机系统没有配置基板管理控制器的情况下,仍可保证计算机系统的正常工作,并大大提高了计算机系统的工作效率及增加使用上的便利性。
为使本发明的目的、技术方案和优点更加清楚,以下结合附图及具体实施例,对本发明作进一步地详细说明。
根据本发明的实施例,提供了一种计算机系统。
图1是根据本发明实施例的计算机系统的结构框图。计算机系统100包括:系统管理总线控制器110、逻辑电路120与复杂可编程逻辑器件130。
系统管理总线控制器110产生第一信号与第二信号。其中,所述第一信号用于指示所述计算机系统100的开机自我测试检测状态,所述第二信号用于指示默认状态。并且,所述系统管理总线控制器110例如为平台控制器集线器。
在本实施例中,系统管理总线控制器110例如可以侦测计算机系统100的开机自我测试检测状态,而据以产生用于指示所述计算机系统100的开机自我测试检测状态的第一信号。举例来说,所述第一信号为低电平,表示所述计算机系统100的开机自我测试检测状态为完成开机自我测试。也就是说,计算机系统100已完成完成开机自我测试而可以正常工作。另外,所述第一信号为高电平,表示所述计算机系统100的开机自我测试检测状态为未完成开机自我测试。也就是说,计算机系统100可能出现异常的现象而需要重新启动。此外,系统管理总线控制器110例如将用于指示默认状态的所述第二信号维持高电平。
逻辑电路120耦接所述系统管理总线控制器110,接收所述第一信号与所述第二信号,产生逻辑信号。进一步来说,所述逻辑电路120例如为与门(AND gate),对所述第一信号与第二信号进行与逻辑操作,以产生所述逻辑信号。举例来说,当所述第一信号与第二信号都为高电平时,逻辑电路120对高电平的第一信号与第二信号进行与逻辑操作,以产生例如高电平的逻辑信号。当所述第一信号为低电平且第二信号为高电平时,则逻辑电路120对低电平的第一信号与高电平的第二信号进行与逻辑操作,以产生例如低电平的逻辑信号。
进一步来说,在本实施例中,所述系统管理总线控制器110具有第一通用型输入输出(General Purpose Input Output,GPIO)接口111与第二通用型输入输出接口112,第一通用型输入输出接口111与第二通用型输入输出接口112耦接所述逻辑电路120,且分别产生第一信号与第二信号。也就是说,系统管理总线控制器110通过第一通用型输入输出接口111与第二通用型输入输出接口输出第一信号与第二信号至逻辑电路120,使得逻辑电路120对第一信号与第二信号进行后续的操作。
复杂可编程逻辑器件130耦接所述逻辑电路120,接收所述逻辑信号,并根据所述逻辑信号,产生所述计算机系统100的重启信号。在本实施例中,当复杂可编程逻辑器件130接收到的所述逻辑信号为高电平时,所述复杂可编程逻辑器件130产生所述计算机系统100的重启信号,例如高电平的重启信号,使得所述计算机系统100重新启动。接着,计算机系统100重新进行开机自我测试,直到系统管理总线控制器110所产生的第一信号为高电平,表示计算机系统100已完成完成开机自我测试而可以正常工作。
当复杂可编程逻辑器件130接收到的所述逻辑信号为低电平,所述复杂可编程逻辑器件130不产生所述计算机系统100的重启信号,例如高电平的重启信号,使得所述计算机系统100进行正常工作。
另外,在本实施例中,所述系统管理总线控制器110还可接收所述重启信号。并且,前述重启信号例如为PCH_thermtrip信号。也就是说,系统管理总线控制器110可以进一步根据所接收到的重启信号,得知计算机系统100的开机自我测试检测状态。举例来说,当重启信号为高电平时,即计算机系统100需要重新启动,则系统管理总线控制器110可以得知计算机系统100的开机自我测试检测状态为未完成开机自我测试,而对应产生高电平的第一信号。当重启信号为低电平时,即表示计算机系统100不需要重新启动,则系统管理总线控制器110可以得知计算机系统100的开机自我测试检测状态为完成开机自我测试,而对应产生低电平的第一信号。
此外,所述计算机系统100还包括中央处理单元130与存储器140。中央处理单元130与存储器140耦接所述系统管理总线控制器110。所述存储器140例如为基本输入输出系统只读存储器,且存储有基本输入输出系统。并且,当所述计算机系统110开机时,所述中央处理单元130执行所述存储器140的基本输入输出系统,以进行开机自我检测操作。
综上所述,根据本发明的技术方案,通过系统管理总线控制器产生第一信号与第二信号,并通过逻辑电路对第一信号与第二信号进行逻辑运算,以产生逻辑信号,再通过复杂可编程逻辑器件根据所述逻辑信号,以产生计算机系统的重启信号。如此一来,使得计算机系统没有配置基板管理控制器的情况下,仍可保证计算机系统的正常工作,并大大提高了计算机系统的工作效率及增加使用上的便利性。
以上所述仅为本发明的实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的权利要求范围之内。

Claims (10)

1.一种计算机系统,其特征在于,包括:
系统管理总线控制器,产生第一信号与第二信号,其中所述第一信号用于指示所述计算机系统的开机自我测试检测状态,所述第二信号用于指示默认状态;
逻辑电路,耦接所述系统管理总线控制器,接收所述第一信号与所述第二信号,产生逻辑信号;
复杂可编程逻辑器件,耦接所述逻辑电路,接收所述逻辑信号,并根据所述逻辑信号,产生所述计算机系统的重启信号。
2.根据权利要求1所述的计算机系统,其特征在于,所述系统管理总线控制器接收所述重启信号。
3.根据权利要求1所述的计算机系统,其特征在于,所述第一信号为低电平,表示所述计算机系统的开机自我测试检测状态为完成开机自我测试,所述第一信号为高电平,表示所述计算机系统的开机自我测试检测状态为未完成开机自我测试。
4.根据权利要求1所述的计算机系统,其特征在于,所述第二信号维持高电平。
5.根据权利要求1所述的计算机系统,其特征在于,所述逻辑电路为与门,对所述第一信号与第二信号进行与逻辑操作,以产生所述逻辑信号。
6.根据权利要求1所述的计算机系统,其特征在于,所述逻辑信号为高电平,所述复杂可编程逻辑器件产生所述计算机系统的重启信号,使得所述计算机系统重新启动,所述逻辑信号为低电平,所述复杂可编程逻辑器件不产生所述计算机系统的重启信号,使得所述计算机系统进行正常工作。
7.根据权利要求1所述的计算机系统,其特征在于,还包括中央处理单元与存储器,耦接所述系统管理总线控制器,所述存储器存储有基本输入输出系统,其中所述计算机系统开机时,所述中央处理单元执行所述存储器的基本输入输出系统,以进行开机自我检测操作。
8.根据权利要求7所述的计算机系统,其特征在于,所述存储器为基本输入输出系统只读存储器。
9.根据权利要求1所述的计算机系统,其特征在于,所述系统管理总线控制器具有第一通用型输入输出接口与第二通用型输入输出接口,第一通用型输入输出接口与第二通用型输入输出接口耦接所述逻辑电路,且分别产生第一信号与第二信号。
10.根据权利要求1所述的计算机系统,其特征在于,所述系统管理总线控制器为平台控制器集线器。
CN201611099422.4A 2016-12-02 2016-12-02 计算机系统 Active CN106528320B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611099422.4A CN106528320B (zh) 2016-12-02 2016-12-02 计算机系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611099422.4A CN106528320B (zh) 2016-12-02 2016-12-02 计算机系统

Publications (2)

Publication Number Publication Date
CN106528320A CN106528320A (zh) 2017-03-22
CN106528320B true CN106528320B (zh) 2019-07-09

Family

ID=58354632

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611099422.4A Active CN106528320B (zh) 2016-12-02 2016-12-02 计算机系统

Country Status (1)

Country Link
CN (1) CN106528320B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105912488B (zh) * 2016-05-20 2019-02-05 英业达科技有限公司 计算机装置及其控制方法
CN110502377B (zh) * 2019-08-08 2021-04-27 苏州浪潮智能科技有限公司 一种基于cpld的重启测试方法
CN110745085A (zh) * 2019-10-30 2020-02-04 英业达科技有限公司 一种车用计算机系统
US11387941B2 (en) * 2020-02-04 2022-07-12 Macronix International Co., Ltd Signal transceiving system and method

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101639796A (zh) * 2008-07-29 2010-02-03 英业达股份有限公司 计算机系统的检测方法
CN102135930A (zh) * 2010-12-17 2011-07-27 威盛电子股份有限公司 计算机系统的侦错装置及其方法
CN103197996A (zh) * 2012-01-05 2013-07-10 纬创资通股份有限公司 开机检测电路、电脑系统以及其开机检测方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3474139B2 (ja) * 2000-01-17 2003-12-08 インターナショナル・ビジネス・マシーンズ・コーポレーション コンピュータの電源制御方法、電源制御装置及びコンピュータ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101639796A (zh) * 2008-07-29 2010-02-03 英业达股份有限公司 计算机系统的检测方法
CN102135930A (zh) * 2010-12-17 2011-07-27 威盛电子股份有限公司 计算机系统的侦错装置及其方法
CN103197996A (zh) * 2012-01-05 2013-07-10 纬创资通股份有限公司 开机检测电路、电脑系统以及其开机检测方法

Also Published As

Publication number Publication date
CN106528320A (zh) 2017-03-22

Similar Documents

Publication Publication Date Title
CN106528320B (zh) 计算机系统
US9965367B2 (en) Automatic hardware recovery system
CN103995575A (zh) 一种服务器启动方法和服务器
US20140229758A1 (en) Configurable and fault-tolerant baseboard management controller arrangement
US9600370B2 (en) Server system
JP2017224272A (ja) ハードウェア障害回復システム
CN106155970B (zh) 自动硬件恢复方法及自动硬件恢复系统
CN104516800B (zh) 服务器主板诊断的方法、系统和相关电路系统
CN106055440B (zh) 一种通过bmc实现服务器异常断电的测试方法及系统
CN103631178A (zh) 一种双机备份冗余控制装置
CN106326061A (zh) 高速缓存数据处理方法及设备
CN104794033A (zh) 一种基于bmc的cpu低频故障的定位方法及装置
CN104125049A (zh) 一种基于brickland平台的pcie设备冗余实现方法
CN104506362A (zh) 一种cc-numa多节点服务器上系统状态切换和监控的方法
CN106610712A (zh) 基板管理控制器复位系统及方法
JP6711933B2 (ja) 電源ユニットのファン復旧プロセス
CN207516929U (zh) 开关机控制电路以及移动终端
CN116893609A (zh) 用于冗余模块切换方法、设备和介质
CN104763576A (zh) 一种抽水蓄能机组保护辅助信号异常判别和修正方法
TWI615718B (zh) 電腦系統
CN104133759A (zh) 一种实现扩展模组移除的方法及装置
CN105759663B (zh) 工业设备监控处理方法和装置
CN105588291A (zh) 地源热泵变频多联机空调系统中控制主机的切换方法
CN102467218A (zh) 电源关闭处理方法
CN107291653B (zh) 一种多处理器系统及配置多处理器系统的方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant