CN106486167B - 改进闪速存储器清除的方法和系统 - Google Patents
改进闪速存储器清除的方法和系统 Download PDFInfo
- Publication number
- CN106486167B CN106486167B CN201610720989.2A CN201610720989A CN106486167B CN 106486167 B CN106486167 B CN 106486167B CN 201610720989 A CN201610720989 A CN 201610720989A CN 106486167 B CN106486167 B CN 106486167B
- Authority
- CN
- China
- Prior art keywords
- pointer
- dirty
- written
- request
- flash memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0804—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with main memory updating
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
- G11C16/16—Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0608—Saving storage space on storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
- G06F12/0238—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
- G06F12/0246—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0866—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
- G06F12/0868—Data transfer between cache memory and other subsystems, e.g. storage devices or host systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0866—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
- G06F12/0871—Allocation or management of cache space
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/12—Replacement control
- G06F12/121—Replacement control using replacement algorithms
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F16/00—Information retrieval; Database structures therefor; File system structures therefor
- G06F16/20—Information retrieval; Database structures therefor; File system structures therefor of structured data, e.g. relational data
- G06F16/22—Indexing; Data structures therefor; Storage structures
- G06F16/2228—Indexing structures
- G06F16/2237—Vectors, bitmaps or matrices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0614—Improving the reliability of storage systems
- G06F3/0616—Improving the reliability of storage systems in relation to life time, e.g. increasing Mean Time Between Failures [MTBF]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
- G06F3/064—Management of blocks
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0646—Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
- G06F3/0652—Erasing, e.g. deleting, data cleaning, moving of data to a wastebasket
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
- G06F3/0688—Non-volatile semiconductor memory arrays
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/102—External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators
- G11C16/105—Circuits or methods for updating contents of nonvolatile memory, especially with 'security' features to ensure reliable replacement, i.e. preventing that old data is lost before new data is reliably written
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1016—Performance improvement
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1041—Resource optimization
- G06F2212/1044—Space efficiency improvement
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/22—Employing cache memory using specific memory technology
- G06F2212/222—Non-volatile memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/72—Details relating to flash memory management
- G06F2212/7205—Cleaning, compaction, garbage collection, erase control
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Human Computer Interaction (AREA)
- Databases & Information Systems (AREA)
- Data Mining & Analysis (AREA)
- Software Systems (AREA)
- Computer Security & Cryptography (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Memory System (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Abstract
公开了用于改进闪速存储器清除的技术。在一些实施例中,所述技术可以被实现为改进闪速存储器清除的方法,该方法包括:接收向闪速存储器写入的请求;向闪速存储器写入与该请求相关联的数据;标识指向与该请求的写入区域相对应的区域位图的指针;将与该请求相对应的区域位图的位标记为脏;以及使用指针管理组件来更新指向区域位图的指针以包含脏块计数。
Description
技术领域
本公开涉及改进闪速存储器清除(flushing)的方法和系统。
背景技术
为了在从固态器件(SSD)向常规存储设备(例如硬盘)写入时获得最佳的可能性能,写入可以根据它们的逻辑块地址(LBA)来顺序地排序。在写入操作期间,地址的连续走向(run)越长,性能就可以越好。然而,从SSD写入到常规储存器的地址走向的长度可能取决于SSD储存器的哪些部分具有尚未被提交给常规储存器的修改(例如脏块)。以有效的方式来跟踪SSD(例如包含闪速存储器)中的这样的脏块以标识需要写入到储存器(例如清除)的块是具有挑战性的。
发明内容
公开了用于改进闪速存储器清除的技术。在一些实施例中,所述技术可以被实现为改进闪速存储器清除的方法,该方法包括:接收向闪速存储器写入的请求;向闪速存储器写入与该请求相关联的数据;标识指向与该请求的写入区域相对应的区域位图的指针;将与该请求相对应的区域位图的位标记为脏;以及使用指针管理组件来更新指向区域位图的指针以包含脏块计数。
根据该实施例的另外的方面,更新指向区域位图的指针以包含脏块计数可以包括:更新指针的一个或多个高阶位以包含脏块计数。
根据该实施例的另外的方面,该指针可以包括具有48个最低有效位(significantlower bit)以及16个高阶位(higher order bit)的指针,并且其中,在16个高阶位中存储脏块计数。
根据该实施例的其他方面,将与该请求相对应的区域位图的位标记为脏可以包括:更新指针的高阶位以包含指针的最后有效位(last significant bit)的值;以及使用更新的指针来标记区域位图。
根据该实施例的另外的方面,该指针可以包括指针阵列中的一个,并且其中,指针阵列按照每个指针中的脏块计数来排序。
根据该实施例的另外的方面,所述技术可以包括:使用经排序的指针阵列来标识闪速存储器的多个区域中的最脏的区域;以及将最脏的区域的一个或多个块写入到常规储存器。
根据该实施例的其他方面,将一个或多个块写入到常规储存器可以通过一个或多个因素的检测来触发。
根据该实施例的另外的方面,所述一个或多个因素可以包括以下中的至少一个:所达到的脏块的指定阈值、CPU利用率的级别、网络利用率的级别、常规储存器输入/输入的级别、来自高速缓存的一个或多个块的超龄以及用户指定偏好。
根据该实施例的另外的方面,将最脏的区域的一个或多个块写入到常规储存器可以包括:使用区域位图的基础地址以及与区域位图的位相关联的偏移来标识与要写入到常规存储器的数据相关联的逻辑块地址。
根据该实施例的另外的方面,所述技术可以包括:在写入与第一区域相关联的一个或多个块之后,标识指针阵列中与第二最脏的区域相关联的第二指针。
根据该实施例的另外的方面,当将与第一指针相关联的一个或多个块写入到常规储存器时,第二指针的偏移变成阵列的开始点。
在其他实施例中,所技术可以实现为一种非临时性计算机程序产品,其包括可在计算机上执行的一系列指令。该非临时性计算机程序产品可以用于改进闪速存储器清除的处理。该计算机程序可以实现以下步骤:接收向闪速存储器写入的请求;向闪速存储器写入与该请求相关联的数据;标识指向与该请求的写入区域相对应的区域位图的指针;将与该请求相对应的区域位图的位标记为脏;以及更新指向区域位图的指针以包含脏块计数。
在另外的实施例中,所述技术可以实现为一种改进闪速存储器清除的系统。该系统可以包括存储介质设备以及与存储介质设备相关联的基于PCIe的设备控制器。基于PCIe的设备控制器可以被配置为:接收向闪速存储器写入的请求;向闪速存储器写入与该请求相关联的数据;标识指向与该请求的写入区域相对应的区域位图的指针;将与该请求相对应的区域位图的位标记为脏;以及更新指向区域位图的指针以包含脏块计数。
根据该实施例的另外的方面,更新指向区域位图的指针以包含脏块计数可以包括:更新指针的一个或多个高阶位以包含脏块计数。
根据该实施例的另外的方面,指针可以包括具有48个最低有效位以及16个高阶位的指针,并且其中,在16个高阶位中存储脏块计数。
根据该实施例的其他方面,将与该请求相对应的区域位图的位标记为脏可以包括:更新指针的高阶位以包含指针的最后有效位的值;以及使用更新的指针来标记区域位图。
根据该实施例的另外的方面,指针可以包括指针阵列中的一个,并且其中,指针阵列按照每个指针中的脏块计数来排序。
根据该实施例的另外的方面,基于PCIe的设备控制器还可以被配置为:使用经排序的指针阵列来标识闪速存储器的多个区域中的最脏的区域;以及将最脏的区域的一个或多个块写入到常规储存器。
根据该实施例的其他方面,将一个或多个块写入到常规储存器可以通过一个或多个因素的检测来触发。
根据该实施例的另外的方面,所述一个或多个因素可以包括以下中的至少一个:所达到的脏块的指定阈值、CPU利用率的级别、网络利用率的级别、常规储存器输入/输入的级别、来自高速缓存的一个或多个块的超龄以及用户指定偏好。
现在将参照在附图中示出的本公开的示例性实施例来更详细地描述本公开。虽然下面参照示例性的实施例对本公开进行描述,但是应当理解到,本公开不限于此。能够接触到本文中的教导的本领域技术人员将意识到另外的实现方式、修改和实施例以及其他领域的使用,其均落入在本文中所描述的本公开的范围内,并且对此本公开可以具有显著的实用性。
附图说明
为了便于更全面的理解本公开,现在参照附图,在附图中,相同的元件用相同的号码来标记。这些附图不应当被解释为限制本公开,而是仅意图是示例性的。
图1是图示根据本公开的实施例的与主机设备通信的多个PCIe设备的框图。
图2A是图示根据本公开的实施例的改进闪速存储器清除的模块的框图。
图2B图示例示根据本公开的实施例的使用位图来存储要写入的块的方法的流程图。
图2C图示例示根据本公开的实施例的首先写回最脏的区域的方法的流程图。
图2D图示根据本公开的实施例的对区域进行排序的方法的流程图。
图3图示例示根据本公开的实施例的改进闪速存储器清除的方法的流程图。
图4图示例示根据本公开的实施例的改进闪速存储器清除的方法的流程图。
具体实施方式
本公开涉及用于改进将修改的数据从SSD(例如包含闪速存储器)清除到常规储存器(例如盘、带等)的技术。根据一些实施例,当存在以随机次序写入的一组数据时,首先将写入存储到随机存取友好的固态储存器中。可以提供数据结构、算法和/或电路(例如(微)处理器、逻辑门、开关、专用集成电路(ASIC)、可编程逻辑控制器(例如FPGA)以及嵌入式微控制器),其允许将这写入以有序的方式(具有逻辑块地址的连续走向的提高的可能性)写回到常规储存器。
现在回到附图,图1是图示根据本公开的实施例的与主机设备进行通信的PCIe设备的框图。图1包括诸如主机系统102、主机CPU 104、快速PCI根复合体(PCI express rootcomplex)106这样的多个计算技术。交换机108可以通信地将诸如目标110、116和122这样的多个目标(例如诸如基于NVMe的目标这样的PCIe设备)经由快速PCI根复合体106耦接到主机系统102。
目标110可以包含控制器112(例如,NVMe控制器)以及非易失性储存器114。目标116可以包含控制器118(例如,NVMe控制器)以及非易失性储存器120。目标122可以包含控制器124(例如,NVMe控制器)以及非易失性储存器126。
主机系统102可以经由存储器接口(例如双数据速率型三同步动态随机存取存储器(DDR3SDRAM))来访问基于存储器的资源。存储器可以采用任何适合的形式,诸如但不限于固态存储器(例如闪速存储器或者固态器件(SSD))、光存储器以及磁存储器。
根据一些实施例,对于一个或多个部分,可以使用PCIe之外的接口标准,包括但不限于串联高级技术附件(SATA)、高级技术附件(ATA)、小型计算机系统接口(SCSI)、PCI扩展(PCI-X)、光纤信道、串行附接SCSI(SAS)、安全数字(SD)、嵌入式多媒体卡(EMMC)以及通用闪速储存器(UFS)。
主机系统102可以采用任何适合的形式,诸如但不限于企业级服务器、数据库主机、工作站、个人计算机、移动电话、游戏设备、个人数助(PDA)、电子邮件/文本消息收发设备、数字相机、数字媒体(例如MP3)播放器、GPS导航设备以及TV系统。
主机系统102以及目标设备可以包括另外的组件,为了简化附图,其未在图1中示出。另外,在一些实施例中,并非所示出的所有组件均存在。另外,各种控制器、块和接口可以以任何适合的方式来实现。例如,控制器可以采用微处理器或处理器以及存储例如可由(微)处理器、逻辑门、开关、专用集成电路(ASIC)、可编程逻辑控制器(例如FPGA)以及嵌入式微处理器执行的计算机可读程序代码(例如软件或固件)的计算机可读介质中的一个或多个的形式。
图2A图示根据本公开的实施例的改进闪速存储器清除的模块。组件可以是硬件(例如专用电路)、固件、软件或前者的组合。
下面的说明描述网络元件、计算机和/或系统的组件以及用于备份和恢复的方法,其可以包括一个或多个组件。如在本文中所使用的那样,术语“组件”可以被理解为指代计算软件、固件、硬件和/或其各种组合。然而,组件不应被解释为不在硬件、固件上实现或者不在处理器可读可记录的存储介质上记录的软件(亦即,组件不是软件本身)。应当注意的是,组件是示例性的。组件可以组合、集成、分开和/或复制以支持各种应用。另外,在本文中被描述为在具体组件处执行的功能,代替在具体组件处执行的功能或者在具体组件处执行的功能的基础上,还可以在一个或多个其他组件处执行和/或由一个或多个其他设备来执行。另外,组件可以跨越多个设备和/或彼此位于本地或远程的其他组件来实现。另外,组件可以从一个设备移走,并且可以添加到另外的设备,和/或可以包括在两个设备中。在一些实施例中,一个或多个组件可以实现为SSD控制器、主机系统和/或SSD优化软件的一部分。如图2A所示,SSD清除改进组件210可以包括写入监视组件212、脏区域标识组件214、阵列件216以及错误登录和报告组件218。
写入监视组件212可以跟踪写入到SSD(例如闪速存储器)的数据,该数据尚未被写入到常规储存器(例如脏存储器)。搜查储存器的的每个块或其他单元以将其与后备储存器(例如盘)比较以便标识改变的块可能是资源密集和/或耗时的。在一些实施例中,当SSD储存器的一部分被修改时,写入监视组件212可以使用一个或多个数据结构和/或电路来跟踪该写入。例如,在一些实施例中,写入监视组件212可以使用位图来存储要针对每个区域写入的块。常规后备存储设备可以被划分成固定大小的区域。例如,每个区域可以包含32768个块,每个块可以是4千字节的大小。
图2B图示例示使用位图来存储要写入的块的示例性方法220的流程图。根据一些实施例,当系统启动时,阵列管理组件216可以分配指针阵列222,针对每个区域一个,并且可以将该阵列初始化为空值224。当区域被首次写入时,可以分配4千字节的存储页面226,并且可以将该区域的指针更新来指向重新分配的存储页面228。
在一个示例中,4千字节存储页面包含存储器的32768个单独的位。可以将该存储器用作位图。在将块最初写入临时随机存取存储器时,可以首先对其逻辑块地址进行掩蔽和移位以确定适当的区域230。然后,在分配之后,可以通过写入监视组件212利用指针来定位区域的位图232。例如,当SSD存储位置被分配时,其可以与指示存储SSD存储器中的哪些位尚未被写入到常规储存器的指示的位图、哈希图或其他数据结构的位置的指针、值或引用相关联。然后可以将写入到临时随机存取存储器的块的逻辑块地址的低阶位(例如,最低有效位)用作位图中的偏移以定位对应的位。在一些实施例中,这可以不需要搜索,而只需要恒定时间的操作(亦即,完成操作所花的时间可以与输入的大小无关)将块标记为“脏”(例如,需要将来写回到常规储存器)。
脏区域识别组件214可以确定何时将SSD的脏部分清除到常规储存器和/或哪些部分应当以何种次序来清除。在一些实施例中,可能期望具有写入常规储存器的长连接走向。为了实现这一点,当SSD的一个或多个区域足够脏时(例如,包含众多数量的连续脏块),可以执行到常规储存器的写入。确定一个或多个区域何时足够脏可以取决于一个或多个因素并且可以是可配置的(例如,区域中的脏块的量的数量、百分比或其它指标)。为了提高区域足够脏以便清除的可能性,脏区域识别组件214可以识别最脏区域来首先写入。
图2C图示例示根据本公开的实施例的首先写回最脏区域的示例性方法234的流程图。当是时候将数据写回到常规储存器时,对该组区域进行排序236,并且由脏区域识别组件214选择出最脏(包含需要写入的数据最多)的区域238。根据一些实施例,阵列管理组件216可以对区域进行排序。
可以跟随该区域的指针以存取对应的位图240。然后可以向前遍历位图242。该区域的基础逻辑块地址可以与图(map)中的每个位的偏移组合以形成需要写回的逻辑块地址244。
传统地,对区域进行排序可能需要对在每个位图内所设置的所有位进行计数以识别最脏的区域。这可能被禁止,因为其可能使用位图的高度CPU密集的扫描来确定所设置的位的数量。在一些实施例中,写入监视组件212可以使用到区域的脏位图的指针内的空间来指示区域内的脏储存器的部分的计数(例如,在4千字节的位图块内设置的位的数量)。例如,在x86_64架构中,64位指针中仅48位可以是有效的(significant)。高阶位可以是从48低价位(例如,最低有效位)扩展的符号。这意味着,对于顶部的16位,所述位可以相同,如果丢失,则可以从第47位获得该值。在一些实施例中,写入监视组件212可以在指针阵列中的指针的高阶16位内存储位图块中所设置的位的计数。阵列管理组件216可以使用阵列的每个指针中的位计数或者指针的其他数据结构(或其他引用结构)对阵列进行排序,使得使第一指针是最脏的。
图2D图示例示根据本公开的实施例的对区域进行排序的示例性方法246的流程图。阵列管理组件216可以将4字节偏移的压缩的经排序阵列维持248到针对每个区域包含一个指针的主指针阵列中。当是时候执行到常规储存器的一些写回时,可以在根据不跟随到位图块的指针的情况下对阵列进行排序250。这可以实质上减少找到要写回的最脏区域的开销。
为了跟随已被修改以存储脏位计数的指针,可以恢复该指针252。在一些实施例中,可以通过将最后有效位扩展成高阶位(例如,将来自第47位的值复制到第48到63位)的符号来恢复指针。当调节位图中所设置的位的计数254时,可以将新的计数存储在高阶位中256。
在一些实施例中,脏区识别组件214可以排列多个区域,并且除了区域中的脏块的量的数量、百分比或其他指标,还可以评估一个或多个附加因素。例如,可以考虑SSD区域中的数据的年龄(age)。其他因素可以包括用于确定哪个区域应当被写入的诸如后进先出(LIFO)、先进先出(FIFO)等的算法或其他技术。例如,如果第一区域比第二区域更脏,但是该第一区域仍然接收重要输入/输出(I/O)通信量(traffic),则在一些实施例中该第二区域可以首先被写入。
阵列管理组件216可以维持包含对表示脏SSD区域的位图的引用的阵列或其他数据结构。当阵列已被实质上分类时,某些分类算法可以表现地更好。上述一个或多个实施例可以对一组区域分类,取出最脏的区域并完全将其清除,并将该阵列的剩余部分保留为分类后的状态。这对将脏区域清除到常规存储可能会很有效,这是因为这可以允许脏区识别组件继续到下一最脏区域(甚至可以同样脏)。然而,在开端具有一个分类错误的块的实质上分类后的阵列可能展示出病态行为,并可能需要很多CPU操作来继续到阵列结尾处的新的适当位置。
针对此,阵列管理组件216可以将分类后的阵列作为开端和结尾可移动的圆形阵列来处理。最初,阵列的分类的开始可以在偏移0,并且结尾可以是包含阵列的存储器的块的最后元素。一旦清除了最高等级区域,其仍可以在偏移0,但是其可能被错误地分类。代替常规地对阵列重新分类并移动数据,阵列管理组件216可以调整分类开始偏移和结尾偏移,使得整个圆形阵列移位1。分类开始偏移可以变为1,并且现在阵列的第0元素可以是阵列的最后元素。以这种方式,已被减少到0个脏块的区域,在留下阵列另行分类的恒定时间操作中,被重新分类到阵列的结尾处的适当位置。
错误登录和报告组件218可以与写入请求的监控、脏区域的识别、和/或追踪脏区域的数据结构(例如,指针阵列)的管理相关联地俘获错误并登录错误。在一些实施例中,错误登录和报告组件218可以提供对错误的通知。
图3描绘了图示根据本公开的实施例的用于改进闪速存储器清除的方法的流程图。然而,处理300仅是示范性的。能够通过例如使阶段增加、改变、移除或重新布置来更改处理300。在阶段302,处理可以开始。
在阶段304,可以接收闪速存储器写入请求。在阶段306,可以将该写入请求写入闪速存储器区域。针对SSD的多个区域可以分配指针阵列,针对每个区域分配一个,并且每个阵列可以初始化为空值。
在阶段308,当首先写入区域时可以分配存储页面,并且针对该区域的指针可被更新为指向新分配的存储页面。
在阶段310,如果以前已分配指针并且已覆写该指针的高阶位以存储脏块的计数,则可以恢复高阶位。例如,在x86_64架构中,64位指针中仅48位可以是有效的。高阶位可以是从48低价位(例如,最低有效位)扩展的符号。这意味着,对于顶部的16位,所述位可以相同,如果丢失,则可以从第47位获得该值。
在阶段312,在分配之后,可以利用指针找出针对区域的位图。然后,可以使用写入临时随机存取存储器的、针对块的逻辑块地址的低阶位,作为位图中的偏移以定位相应的位。在一些实施例中,这可能不需要搜索,只需要恒定时间操作以将块标记为“脏”(例如,需要将来写回常规存储)。
在阶段314,可以使用指向区域的脏位图的指针内的空间来表示在区域内的脏存储的部分的计数(例如,在4千字节位图块内设置的位数)。例如,在x86_64架构中,64位指针中仅48位可以是有效的。高阶位可以是从48低价位(例如,最低有效位)扩展的符号。这意味着,对于顶部的16位,所述位可以相同,如果丢失,则可以从第47位获得该值。在一些实施例中,在位图块中设置的位数可以被存储在指针阵列的指针的高阶16位内。
在阶段316,方法300可以结束。
图4描绘了图示根据本公开的实施例的用于改进闪速存储器清除的方法的流程图。
然而,处理400仅是示范性的。能够通过例如使阶段增加、改变、移除或重新布置来更改处理400。在阶段402,处理可以开始。
在阶段404,可以对指向脏区域位图的指针阵列进行分类。可以使用阵列的每个指针中的位计数或者指针的其他数据结构(或其他参考结构)来对阵列进行分类,使得第一指针是最脏的。
在阶段406,可以确定是否已达到清除阈值。可以评估一个或多个因素来确定脏的SSD存储是否应被清除为常规存储。例如,因素可以以下中的一个或多个:所达到的脏块的指定阈值、CPU利用率的级别、网络利用率的级别、常规储存器输入/输入的级别、来自高速缓存的一个或多个块的超龄以及用户指定偏好。。如果确定应当进行清除,则方法可以在阶段408继续。如果确定不应当进行清除,则方法可以在阶段414结束。
在阶段408,可以识别出最脏的区域。在一些实施例中,指向区域的脏位图的指针内的空间可以表示在区域内的脏存储的部分的计数(例如,在4千字节位图块内设置的位数)。例如,在x86_64架构中,64位指针中仅48位可以是有效的。高阶位可以是从48低价位(例如,最低有效位)扩展的符号。这意味着,对于顶部的16位,所述位可以相同,如果丢失,则可以从第47位获得该值。指向脏区域的指针阵列可以使用阵列的每个指针中的位计数或者指针的其他数据结构(或其他参考结构)来对阵列进行分类,使得第一指针是最脏的。
在阶段410,与最脏的区域相关联的脏块可以被写入常规存储(例如,磁盘、磁带等)。在一些实施例中,可以使用脏区域位图的基础逻辑块地址和与特定脏位相对应的偏置,从脏块位图识别脏块,以针对与脏位相对应的脏块提供逻辑块地址。
在阶段410,可以确定在指向脏区域位图的指针阵列中是否存在另一位图指针。如果不存在其他指针(例如,达到或超过清除阈值的所有脏位图已被清除到磁盘并在阵列中分类),则方法400可以在阶段414结束。如果存在针对脏区域的另一位图指针,则方法400可以在阶段412继续。
在阶段412,与下一最脏的位图相对应的指针可以被标记为阵列的开始。最初,分类的阵列的开始可以在偏置0,并且结尾可以是包含阵列的存储器的块的最后元素。一旦清理了最高等级区域(例如,在阶段408之后),区域指针仍可以在偏置0,但是其可能被错误地分类。代替常规地对阵列重新分类并移动数据,方法400可以调整分类开始偏置和结尾偏置,使得整个圆形阵列移位1。分类开始偏置可以变为1,并且现在阵列的第0元素可以是阵列的最后元素。以这种方式,已被减少到0个脏块的区域,在留下阵列另行分类的恒定时间操作中,被重新分类到阵列的末尾处的适当位置。在已调整了阵列开始元素之后,方法400可以返回阶段406。
在阶段414,方法400可以结束。
其他实施例在本发明的范围和精神中。例如,上述功能可以使用软件、硬件、固件、硬连线或任何这些的组合来实现。根据指令操作的一个或多个计算机处理器可以实现如上所述的与用于提高根据本公开的闪存存储器清除相关联的功能。如果是这种情况,则这样的指令可被存储在一个或多个非易失性处理器可读存储介质(例如,磁盘或其它存储介质)上在本公开的范围内。此外,实现功能的模块也可以物理地位于多个位置,包括分布式地以便在不同的物理位置上实现功能的部分。
本公开不限于在此描述的特定实施例的范围。实际上,除了在此描述的那些,本公开的其它各种实施例和修改对于来自前述描述和附图的本领域的普通技术人员而言将是显而易见的。因此,这样的其它实施例和修改意图落入本公开的范围内。此外,尽管已经在用于特定目的的特定环境中的特定实施方式的背景下在此描述本公开,但是本领域的普通技术人员将理解其有效性并不限于此,并且本公开可以有益地在用于任何数量的目的的任何数量的环境中实施。因此,下面提出的权利要求应当被解释为考虑到在此所描述的本公开的全部范围和精神。
Claims (18)
1.一种改进闪速存储器清除的方法,包含:
接收向闪速存储器写入的请求;
向闪速存储器写入与该请求相关联的数据;
标识指向与该请求的写入区域相对应的区域位图的指针;
将与该请求相对应的区域位图的位标记为脏;以及
使用指针管理组件来更新指向区域位图的指针以包含脏块计数,其中,该指针包含指针阵列中的一个,并且其中,指针阵列按照每个指针中的脏块计数来排序。
2.根据权利要求1所述的方法,其中,更新指向区域位图的指针以包含脏块计数包含:更新指针的一个或多个高阶位以包含脏块计数。
3.根据权利要求2所述的方法,其中,该指针包含具有48个最低有效位以及16个高阶位的指针,并且其中,在16个高阶位中存储脏块计数。
4.根据权利要求2所述的方法,其中,将与该请求相对应的区域位图的位标记为脏包含:更新指针的高阶位以包含指针的最后有效位的值;以及使用更新的指针来标记区域位图。
5.根据权利要求1所述的方法,还包含:
使用经排序的指针阵列来标识闪速存储器的多个区域中的最脏的区域;以及
将最脏的区域的一个或多个块写入到常规储存器。
6.根据权利要求5所述的方法,其中,将一个或多个块写入到常规储存器通过一个或多个因素的检测来触发。
7.根据权利要求6所述的方法,其中,所述一个或多个因素包含以下中的至少一个:所达到的脏块的指定阈值、CPU利用率的级别、网络利用率的级别、常规储存器输入/输入的级别、来自高速缓存的一个或多个块的超龄以及用户指定偏好。
8.根据权利要求5所述的方法,其中,将最脏的区域的一个或多个块写入到常规储存器包含:使用区域位图的基础地址以及与区域位图的位相关联的偏移来标识与要写入到常规存储器的数据相关联的逻辑块地址。
9.根据权利要求5所述的方法,还包含:在写入与第一区域相关联的一个或多个块之后,标识指针阵列中与第二最脏的区域相关联的第二指针。
10.根据权利要求9所述的方法,其中,当将与第一指针相关联的一个或多个块写入到常规储存器时,第二指针的偏移变成阵列的开始点。
11.一种非暂时性机器可读介质,其包含可在机器上执行的一系列指令,当由处理器执行时,该非暂时性机器可读介质执行用于执行闪速存储器清除的方法,该方法包括:
接收向闪速存储器写入的请求;
向闪速存储器写入与该请求相关联的数据;
标识指向与该请求的写入区域相对应的区域位图的指针;
将与该请求相对应的区域位图的位标记为脏;以及
更新指向区域位图的指针以包含脏块计数,其中,该指针包含指针阵列中的一个,并且其中,指针阵列按照每个指针中的脏块计数来排序。
12.一种改进闪速存储器清除的系统,该系统包含:
存储介质设备;
与存储介质设备相关联的基于PCIe的设备控制器,其中,基于PCIe的设备控制器被配置为:
接收向闪速存储器写入的请求;
向闪速存储器写入与该请求相关联的数据;
标识指向与该请求的写入区域相对应的区域位图的指针;
将与该请求相对应的区域位图的位标记为脏;以及
更新指向区域位图的指针以包含脏块计数,其中,该指针包含指针阵列中的一个,并且其中,指针阵列按照每个指针中的脏块计数来排序。
13.根据权利要求12所述的系统,其中,更新指向区域位图的指针以包含脏块计数包含:更新指针的一个或多个高阶位以包含脏块计数。
14.根据权利要求13所述的系统,其中,该指针包含具有48个最低有效位以及16个高阶位的指针,并且其中,在16个高阶位中存储脏块计数。
15.根据权利要求13所述的系统,其中,将与该请求相对应的区域位图的位标记为脏包含:更新指针的高阶位以包含指针的最后有效位的值;以及使用更新的指针来标记区域位图。
16.根据权利要求12所述的系统,其中,基于PCIe的设备控制器还被配置为:
使用经排序的指针阵列来标识闪速存储器的多个区域中的最脏的区域;以及
将最脏的区域的一个或多个块写入到常规储存器。
17.根据权利要求16所述的系统,其中,将一个或多个块写入到常规储存器通过一个或多个因素的检测来触发。
18.根据权利要求17所述的系统,其中,所述一个或多个因素包含以下中的至少一个:所达到的脏块的指定阈值、CPU利用率的级别、网络利用率的级别、常规储存器输入/输入的级别、来自高速缓存的一个或多个块的超龄以及用户指定偏好。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/833,817 | 2015-08-24 | ||
US14/833,817 US10209891B2 (en) | 2015-08-24 | 2015-08-24 | Methods and systems for improving flash memory flushing |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106486167A CN106486167A (zh) | 2017-03-08 |
CN106486167B true CN106486167B (zh) | 2019-11-15 |
Family
ID=57045461
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610720989.2A Active CN106486167B (zh) | 2015-08-24 | 2016-08-24 | 改进闪速存储器清除的方法和系统 |
Country Status (6)
Country | Link |
---|---|
US (1) | US10209891B2 (zh) |
JP (1) | JP2017084338A (zh) |
KR (1) | KR101933766B1 (zh) |
CN (1) | CN106486167B (zh) |
DE (1) | DE102016010276A1 (zh) |
GB (1) | GB2543391B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20170058482A (ko) * | 2015-11-18 | 2017-05-29 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 메모리 시스템의 동작 방법 |
KR102426107B1 (ko) | 2017-12-20 | 2022-07-28 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 그것의 동작 방법 |
KR20190088790A (ko) | 2018-01-19 | 2019-07-29 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 그것의 동작 방법 |
CN109002399B (zh) * | 2018-07-09 | 2021-05-18 | 北京智芯微电子科技有限公司 | 嵌入式设备事件记录的方法 |
CN111240900B (zh) * | 2019-05-23 | 2020-11-24 | 北京天华星航科技有限公司 | 基于虚拟磁带库的数据备份方法 |
CN112749134B (zh) * | 2019-10-30 | 2024-05-17 | 伊姆西Ip控股有限责任公司 | 用于位图转换的方法、设备和计算机可读存储介质 |
US10923178B1 (en) * | 2020-02-27 | 2021-02-16 | Western Digital Technologies, Inc. | Data storage with improved write performance for preferred user data |
CN111459405B (zh) * | 2020-03-05 | 2024-07-09 | 平安科技(深圳)有限公司 | 磁盘性能优化方法、装置、设备及计算机可读存储介质 |
CN111597076B (zh) * | 2020-05-12 | 2024-04-16 | 第四范式(北京)技术有限公司 | 操作数据的方法和装置以及管理持久化跳表的方法和装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW288120B (en) * | 1994-04-18 | 1996-10-11 | Macronix Int Co Ltd | Solid-state disk sector link processing method and pointer structure |
CN1176433A (zh) * | 1996-09-09 | 1998-03-18 | 株式会社东芝 | 高速缓存清理装置以及具备该装置的计算机系统 |
CN1441440A (zh) * | 2002-02-27 | 2003-09-10 | 微软公司 | 在闪存设备中获得均匀的磨损调整的系统和方法 |
CN1517881A (zh) * | 2003-01-06 | 2004-08-04 | ض� | 存储器管理空闲指针库 |
CN103034562A (zh) * | 2011-07-14 | 2013-04-10 | Lsi公司 | 闪存介质控制器中的元数据处理 |
CN103246482A (zh) * | 2012-02-06 | 2013-08-14 | 三星电子株式会社 | 用于存储器覆盖的设备和方法 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5341339A (en) | 1992-10-30 | 1994-08-23 | Intel Corporation | Method for wear leveling in a flash EEPROM memory |
US6275912B1 (en) * | 1998-06-30 | 2001-08-14 | Microsoft Corporation | Method and system for storing data items to a storage device |
US6629198B2 (en) | 2000-12-08 | 2003-09-30 | Sun Microsystems, Inc. | Data storage system and method employing a write-ahead hash log |
JP3723960B2 (ja) * | 2001-11-19 | 2005-12-07 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 外部記憶装置、外部記憶装置制御方法、プログラム及び記録媒体 |
US7380059B2 (en) * | 2003-05-16 | 2008-05-27 | Pillar Data Systems, Inc. | Methods and systems of cache memory management and snapshot operations |
US7039661B1 (en) * | 2003-12-29 | 2006-05-02 | Veritas Operating Corporation | Coordinated dirty block tracking |
US7231497B2 (en) * | 2004-06-15 | 2007-06-12 | Intel Corporation | Merging write-back and write-through cache policies |
JP5076411B2 (ja) | 2005-11-30 | 2012-11-21 | ソニー株式会社 | 記憶装置、コンピュータシステム |
US7624129B2 (en) * | 2006-06-30 | 2009-11-24 | Microsoft Corporation | Dual logging of changes to a user preference in a computer device |
US8903888B1 (en) * | 2006-10-27 | 2014-12-02 | Hewlett-Packard Development Company, L.P. | Retrieving data of a virtual machine based on demand to migrate the virtual machine between physical machines |
US8074014B2 (en) * | 2008-03-31 | 2011-12-06 | Microsoft Corporation | Storage systems using write off-loading |
US8443166B2 (en) * | 2009-03-06 | 2013-05-14 | Vmware, Inc. | Method for tracking changes in virtual disks |
US8793440B2 (en) * | 2010-06-17 | 2014-07-29 | Microsoft Corporation | Error detection for files |
JP5609436B2 (ja) | 2010-08-30 | 2014-10-22 | セイコーエプソン株式会社 | 印刷装置におけるデータ記憶処理装置、印刷装置及びデータ記憶処理方法 |
US10817502B2 (en) * | 2010-12-13 | 2020-10-27 | Sandisk Technologies Llc | Persistent memory management |
US8966184B2 (en) * | 2011-01-31 | 2015-02-24 | Intelligent Intellectual Property Holdings 2, LLC. | Apparatus, system, and method for managing eviction of data |
WO2012116369A2 (en) * | 2011-02-25 | 2012-08-30 | Fusion-Io, Inc. | Apparatus, system, and method for managing contents of a cache |
US8838936B1 (en) * | 2013-11-27 | 2014-09-16 | NXGN Data, Inc. | System and method for efficient flash translation layer |
-
2015
- 2015-08-24 US US14/833,817 patent/US10209891B2/en active Active
-
2016
- 2016-08-24 CN CN201610720989.2A patent/CN106486167B/zh active Active
- 2016-08-24 KR KR1020160107925A patent/KR101933766B1/ko active IP Right Grant
- 2016-08-24 JP JP2016164115A patent/JP2017084338A/ja active Pending
- 2016-08-24 GB GB1614433.9A patent/GB2543391B/en active Active
- 2016-08-24 DE DE102016010276.4A patent/DE102016010276A1/de not_active Withdrawn
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW288120B (en) * | 1994-04-18 | 1996-10-11 | Macronix Int Co Ltd | Solid-state disk sector link processing method and pointer structure |
CN1176433A (zh) * | 1996-09-09 | 1998-03-18 | 株式会社东芝 | 高速缓存清理装置以及具备该装置的计算机系统 |
CN1441440A (zh) * | 2002-02-27 | 2003-09-10 | 微软公司 | 在闪存设备中获得均匀的磨损调整的系统和方法 |
CN1517881A (zh) * | 2003-01-06 | 2004-08-04 | ض� | 存储器管理空闲指针库 |
CN103034562A (zh) * | 2011-07-14 | 2013-04-10 | Lsi公司 | 闪存介质控制器中的元数据处理 |
CN103246482A (zh) * | 2012-02-06 | 2013-08-14 | 三星电子株式会社 | 用于存储器覆盖的设备和方法 |
Also Published As
Publication number | Publication date |
---|---|
KR101933766B1 (ko) | 2018-12-28 |
GB2543391B (en) | 2019-03-27 |
GB2543391A (en) | 2017-04-19 |
JP2017084338A (ja) | 2017-05-18 |
KR20170023734A (ko) | 2017-03-06 |
US20170060433A1 (en) | 2017-03-02 |
DE102016010276A1 (de) | 2017-03-02 |
GB201614433D0 (en) | 2016-10-05 |
CN106486167A (zh) | 2017-03-08 |
US10209891B2 (en) | 2019-02-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106486167B (zh) | 改进闪速存储器清除的方法和系统 | |
TWI515561B (zh) | 使用快閃記憶體之頁結構的資料樹儲存方法、系統以及電腦產品 | |
US9292432B2 (en) | Garbage collection method for flash memory | |
CN107305586B (zh) | 索引生成方法、索引生成装置及搜索方法 | |
CN103019887B (zh) | 数据备份方法及装置 | |
US9851926B2 (en) | Log structured block device for hard disk drive | |
US20110153972A1 (en) | Free space defragmention in extent based file system | |
EP3059679B1 (en) | Controller, flash memory device, method for identifying data block stability and method for storing data on flash memory device | |
US20170060698A1 (en) | Methods and systems for improving storage journaling | |
CN109144885B (zh) | 固态存储设备的垃圾回收方法与固态存储设备 | |
US9047363B2 (en) | Text indexing for updateable tokenized text | |
CN113094374A (zh) | 分布式存储和检索方法、装置及计算机设备 | |
US10235071B2 (en) | Tiered storage system, storage controller and tiering control method | |
CN112988615A (zh) | 键值存储设备和操作方法 | |
CN110309143A (zh) | 数据相似度确定方法、装置及处理设备 | |
CN103530322A (zh) | 数据处理方法和装置 | |
US9880930B2 (en) | Method for operating controller and method for operating device including the same | |
CN105068941A (zh) | 一种缓存页面替换方法及装置 | |
CN111142794A (zh) | 一种数据分类存储的方法、装置、设备及存储介质 | |
CN108153481B (zh) | 一种nand的存储块回收方法和装置 | |
US20130326120A1 (en) | Data storage device and operating method for flash memory | |
CN103810114A (zh) | 分配存储空间的方法及装置 | |
CN112597070B (zh) | 一种对象回收方法及装置 | |
CN103473179A (zh) | 后台系统及其删除固态硬盘重复数据的方法 | |
CN105528622B (zh) | 一种高分辨率遥感图像分类算法时空效率优化方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20210322 Address after: California, USA Patentee after: Western Digital Technologies, Inc. Address before: Amsterdam Patentee before: HGST Netherlands B.V. |
|
TR01 | Transfer of patent right |