KR20170058482A - 메모리 시스템 및 메모리 시스템의 동작 방법 - Google Patents

메모리 시스템 및 메모리 시스템의 동작 방법 Download PDF

Info

Publication number
KR20170058482A
KR20170058482A KR1020150161626A KR20150161626A KR20170058482A KR 20170058482 A KR20170058482 A KR 20170058482A KR 1020150161626 A KR1020150161626 A KR 1020150161626A KR 20150161626 A KR20150161626 A KR 20150161626A KR 20170058482 A KR20170058482 A KR 20170058482A
Authority
KR
South Korea
Prior art keywords
memory
data
map
controller
memory system
Prior art date
Application number
KR1020150161626A
Other languages
English (en)
Inventor
이종민
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020150161626A priority Critical patent/KR20170058482A/ko
Priority to US15/096,160 priority patent/US10310769B2/en
Priority to CN201610514768.XA priority patent/CN106710628B/zh
Publication of KR20170058482A publication Critical patent/KR20170058482A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0608Saving storage space on storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0877Cache access modes
    • G06F12/0882Page mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/1009Address translation using page tables, e.g. page table structures
    • G06F12/1018Address translation using page tables, e.g. page table structures involving hashing techniques, e.g. inverted page tables
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0626Reducing size or complexity of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0685Hybrid storage combining heterogeneous device types, e.g. hierarchical storage, hybrid arrays
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/1009Address translation using page tables, e.g. page table structures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1016Performance improvement
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/60Details of cache memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7201Logical to physical mapping or translation of blocks or pages

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Abstract

본 기술은, 메모리 장치로 데이터를 처리하는 메모리 시스템 및 메모리 시스템의 동작 방법에 관한 것으로, 복수의 워드라인(word line)들에 연결된 복수의 메모리 셀들을 포함하여 호스트(host)로부터 요청(request)되는 리드(read) 데이터 및 라이트(write) 데이터가 저장된 복수의 페이지들과, 상기 페이지들이 포함된 복수의 메모리 블록들을, 포함하는 메모리 장치; 및 상기 호스트로부터 수신된 커맨드(command)에 해당하는 데이터를, 상기 메모리 블록들에서 제1메모리 블록에 저장하고, 상기 제1메모리 블록으로의 저장에 상응한 맵 데이터(map data)를, 상기 메모리 블록들에서 제2메모리 블록에 저장하며, 상기 데이터의 논리적(logical) 정보에 대한 필터링(filtering)을 수행하여, 상기 맵 데이터를 스캐닝(scanning)하는 컨트롤러;를 포함할 수 있다.

Description

메모리 시스템 및 메모리 시스템의 동작 방법{MEMORY SYSTEM AND OPERATING METHOD OF MEMORY SYSTEM}
본 발명은 메모리 시스템에 관한 것으로, 보다 구체적으로는 메모리 장치로 데이터를 처리하는 메모리 시스템 및 메모리 시스템의 동작 방법에 관한 것이다.
최근 컴퓨터 환경에 대한 패러다임(paradigm)이 언제, 어디서나 컴퓨터 시스템을 사용할 수 있도록 하는 유비쿼터스 컴퓨팅(ubiquitous computing)으로 전환되고 있다. 이로 인해 휴대폰, 디지털 카메라, 노트북 컴퓨터 등과 같은 휴대용 전자 장치의 사용이 급증하고 있다. 이와 같은 휴대용 전자 장치는 일반적으로 메모리 장치를 이용하는 메모리 시스템, 다시 말해 데이터 저장 장치를 사용한다. 데이터 저장 장치는 휴대용 전자 장치의 주 기억 장치 또는 보조 기억 장치로 사용된다.
메모리 장치를 이용한 데이터 저장 장치는 기계적인 구동부가 없어서 안정성 및 내구성이 뛰어나며, 또한 정보의 액세스 속도가 매우 빠르고 전력 소모가 적다는 장점이 있다. 이러한 장점을 갖는 메모리 시스템의 일 예로 데이터 저장 장치는, USB(Universal Serial Bus) 메모리 장치, 다양한 인터페이스를 갖는 메모리 카드, 솔리드 스테이트 드라이브(SSD: Solid State Drive) 등을 포함한다.
본 발명의 실시 예들은, 메모리 시스템의 복잡도 및 성능 저하를 최소화하며, 메모리 장치로 데이터를 신속하게 안정적으로 처리할 수 있는 메모리 시스템 및 메모리 시스템의 동작 방법을 제공한다.
본 발명의 실시 예들에 따른 메모리 시스템은, 복수의 워드라인(word line)들에 연결된 복수의 메모리 셀들을 포함하여 호스트(host)로부터 요청(request)되는 리드(read) 데이터 및 라이트(write) 데이터가 저장된 복수의 페이지들과, 상기 페이지들이 포함된 복수의 메모리 블록들을, 포함하는 메모리 장치; 및 상기 호스트로부터 수신된 커맨드(command)에 해당하는 데이터를, 상기 메모리 블록들에서 제1메모리 블록에 저장하고, 상기 제1메모리 블록으로의 저장에 상응한 맵 데이터(map data)를, 상기 메모리 블록들에서 제2메모리 블록에 저장하며, 상기 데이터의 논리적(logical) 정보에 대한 필터링(filtering)을 수행하여, 상기 맵 데이터를 스캐닝(scanning)하는 컨트롤러;를 포함할 수 있다.
여기서, 상기 컨트롤러는, 상기 데이터의 논리적 정보에 대한, 비트 맵(bit map)을 생성한 후, 상기 비트 맵을 상기 컨트롤러의 메모리에 저장하고, 상기 비트 맵을 통해 상기 필터링을 수행할 수 있다.
그리고, 상기 컨트롤러는, 상기 데이터의 논리적 정보를 시프트(shift) 및 그룹화하여, 상기 데이터의 논리적 정보에 대한 식별자를 생성할 수 있다.
또한, 상기 컨트롤러는, 다중 해시(multiple Hash)를 통해, 상기 데이터의 논리적 정보에 대한 식별자를, 상기 비트 맵으로 생성할 수 있다.
아울러, 상기 컨트롤러는, 상기 필터링을 수행하는 필터(filter)의 비트 어레이(bit array)에, 상기 비트 맵을 등록할 수 있다.
그리고, 상기 컨트롤러는, 상기 맵 데이터의 맵 세그먼트들과, 상기 맵 세그먼트들에 대한 맵 리스트를, 상기 컨트롤러의 메모리에 로딩(loading)한 후, 상기 맵 리스트에서 상기 데이터의 논리적 정보에 해당하는 제1맵 세그먼트의 존재 여부를, 상기 필터링을 통해 확인할 수 있다.
또한, 상기 컨트롤러는, 상기 제1맵 세그먼트가 상기 맵 리스트에 존재할 경우, 상기 맵 세그먼트들을 스캐닝하여 상기 제1맵 세그먼트의 물리적 정보를 확인할 수 있다.
아울러, 상기 컨트롤러는, 상기 물리적 정보에 상응하여 상기 커맨드에 해당하는 커맨드 동작을, 상기 메모리 블록들에서 수행할 수 있다.
여기서, 상기 물리적 정보는, 상기 데이터의 논리적 정보에 해당하는 물리적 페이지 번호(PPN: Physical Page Number)일 수 있고, 상기 데이터의 논리적 정보는, 상기 제1메모리 블록에 저장된 데이터의 논리적 페이지 번호(LPN: Logical Page Number)일 수 있다.
본 발명의 실시 예들에 따른 메모리 시스템의 동작 방법은, 메모리 장치의 복수의 메모리 블록들에 각각 포함되고 복수의 워드라인(word line)들에 연결된 복수의 메모리 셀들을 포함하는 복수의 페이지들에 대해, 호스트(host)로부터 커맨드(write command)를 수신하는 단계; 상기 커맨드에 해당하는 데이터를, 상기 메모리 블록들에서 제1메모리 블록에 저장하고, 상기 제1메모리 블록으로의 저장에 상응한 맵 데이터(map data)를, 상기 메모리 블록들에서 제2메모리 블록에 저장하는 단계; 및 상기 커맨드에 따라, 상기 데이터의 논리적(logical) 정보에 대한 필터링(filtering)을 수행하여, 상기 맵 데이터를 스캐닝(scanning)하는 단계;를 포함할 수 있다.
여기서, 상기 저장하는 단계는, 상기 데이터의 논리적 정보에 대한, 비트 맵(bit map)을 생성하는 단계; 및 상기 비트 맵을 상기 컨트롤러의 메모리에 저장하는 단계;를 더 포함할 수 있다.
그리고, 상기 스캐닝하는 단계는, 상기 비트 맵을 통해 상기 필터링을 수행할 수 있다.
또한, 상기 생성하는 단계는, 상기 데이터의 논리적 정보를 시프트(shift) 및 그룹화하여, 상기 데이터의 논리적 정보에 대한 식별자를 생성하는 단계; 및 다중 해시(multiple Hash)를 통해, 상기 데이터의 논리적 정보에 대한 식별자를, 상기 비트 맵으로 생성하는 단계;를 포함할 수 있다.
아울러, 상기 컨트롤러의 메모리에 저장하는 단계는, 상기 필터링을 수행하는 필터(filter)의 비트 어레이(bit array)에, 상기 비트 맵을 등록하는 단계;를 포함할 수 있다.
그리고, 상기 스캐닝하는 단계는, 상기 맵 데이터의 맵 세그먼트들과, 상기 맵 세그먼트들에 대한 맵 리스트를, 상기 컨트롤러의 메모리에 로딩(loading)하는 단계; 및 상기 맵 리스트에서 상기 데이터의 논리적 정보에 해당하는 제1맵 세그먼트의 존재 여부를, 상기 필터링을 통해 확인하는 단계;를 더 포함할 수 있다.
또한, 상기 스캐닝하는 단계는, 상기 제1맵 세그먼트가 상기 맵 리스트에 존재할 경우, 상기 맵 세그먼트들을 스캐닝하여 상기 제1맵 세그먼트의 물리적 정보를 확인하는 단계;를 더 포함할 수 있다.
아울러, 상기 물리적 정보에 상응하여 상기 커맨드에 해당하는 커맨드 동작을, 상기 메모리 블록들에서 수행하는 단계;를 더 포함할 수 있다.
여기서, 상기 물리적 정보는, 상기 데이터의 논리적 정보에 해당하는 물리적 페이지 번호(PPN: Physical Page Number)일 수 있고, 상기 데이터의 논리적 정보는, 상기 제1메모리 블록에 저장된 데이터의 논리적 페이지 번호(LPN: Logical Page Number)일 수 있다.
본 발명의 실시 예들에 따른, 메모리 시스템 및 메모리 시스템의 동작 방법은, 메모리 시스템의 복잡도 및 성능 저하를 최소화하며, 메모리 장치로 데이터를 신속하게 안정적으로 처리할 수 있다.
도 1은 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 일 예를 개략적으로 도시한 도면.
도 2는 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치의 일 예를 개략적으로 도시한 도면.
도 3은 본 발명의 실시 예에 따른 메모리 장치에서 메모리 블록들의 메모리 셀 어레이 회로를 개략적으로 도시한 도면.
도 4 내지 도 11은 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치 구조를 개략적으로 도시한 도면.
도 12 내지 도 14는 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치에 데이터 처리 동작의 일 예를 개략적으로 설명하기 위한 도면.
도 15는 본 발명의 실시 예에 따른 메모리 시스템에서의 데이터를 처리하는 동작 과정을 개략적으로 도시한 도면.
이하, 본 발명에 따른 바람직한 실시 예를 첨부한 도면을 참조하여 상세히 설명한다. 하기의 설명에서는 본 발명에 따른 동작을 이해하는데 필요한 부분만이 설명되며 그 이외 부분의 설명은 본 발명의 요지를 흩뜨리지 않도록 생략될 것이라는 것을 유의하여야 한다.
이하, 도면들을 참조하여 본 발명의 실시 예들에 대해서 보다 구체적으로 설명하기로 한다.
도 1은 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 일 예를 개략적으로 도시한 도면이다.
도 1을 참조하면, 데이터 처리 시스템(100)은, 호스트(Host)(102) 및 메모리 시스템(110)을 포함한다.
그리고, 호스트(102)는, 예컨대, 휴대폰, MP3 플레이어, 랩탑 컴퓨터 등과 같은 휴대용 전자 장치들, 또는 데스크탑 컴퓨터, 게임기, TV, 프로젝터 등과 같은 전자 장치들을 포함한다.
또한, 메모리 시스템(110)은, 호스트(102)의 요청에 응답하여 동작하며, 특히 호스트(102)에 의해서 액세스되는 데이터를 저장한다. 다시 말해, 메모리 시스템(110)은, 호스트(102)의 주 기억 장치 또는 보조 기억 장치로 사용될 수 있다. 여기서, 메모리 시스템(110)은 호스트(102)와 연결되는 호스트 인터페이스 프로토콜에 따라, 다양한 종류의 저장 장치들 중 어느 하나로 구현될 수 있다. 예를 들면, 메모리 시스템(110)은, 솔리드 스테이트 드라이브(SSD: Solid State Drive), MMC, eMMC(embedded MMC), RS-MMC(Reduced Size MMC), micro-MMC 형태의 멀티 미디어 카드(MMC: Multi Media Card), SD, mini-SD, micro-SD 형태의 시큐어 디지털(SD: Secure Digital) 카드, USB(Universal Storage Bus) 저장 장치, UFS(Universal Flash Storage) 장치, CF(Compact Flash) 카드, 스마트 미디어(Smart Media) 카드, 메모리 스틱(Memory Stick) 등과 같은 다양한 종류의 저장 장치들 중 어느 하나로 구현될 수 있다.
아울러, 메모리 시스템(110)을 구현하는 저장 장치들은, DRAM(Dynamic Random Access Memory), SRAM(Static RAM) 등과 같은 휘발성 메모리 장치와 ROM(Read Only Memory), MROM(Mask ROM), PROM(Programmable ROM), EPROM(Erasable ROM), EEPROM(Electrically Erasable ROM), FRAM(Ferromagnetic ROM), PRAM(Phase change RAM), MRAM(Magnetic RAM), RRAM(Resistive RAM), 플래시 메모리 등과 같은 비휘발성 메모리 장치로 구현될 수 있다.
그리고, 메모리 시스템(110)은, 호스트(102)에 의해서 액세스되는 데이터를 저장하는 메모리 장치(150), 및 메모리 장치(150)로의 데이터 저장을 제어하는 컨트롤러(130)를 포함한다.
여기서, 컨트롤러(130) 및 메모리 장치(150)는 하나의 반도체 장치로 집적될 수 있다. 일 예로, 컨트롤러(130) 및 메모리 장치(150)는 하나의 반도체 장치로 집적되어 SSD를 구성할 수 있다. 메모리 시스템(110)이 SSD로 이용되는 경우, 메모리 시스템(110)에 연결되는 호스트(102)의 동작 속도는 획기적으로 개선될 수 있다.
컨트롤러(130) 및 메모리 장치(150)는 하나의 반도체 장치로 집적되어, 메모리 카드를 구성할 수 있다. 예를 들면, 컨트롤러(130) 및 메모리 장치(150)는, 하나의 반도체 장치로 집적되어, PC 카드(PCMCIA: Personal Computer Memory Card International Association), 컴팩트 플래시 카드(CF), 스마트 미디어 카드(SM, SMC), 메모리 스틱, 멀티미디어 카드(MMC, RS-MMC, MMCmicro), SD 카드(SD, miniSD, microSD, SDHC), 유니버설 플래시 기억 장치(UFS) 등과 같은 메모리 카드를 구성할 수 있다.
또 다른 일 예로, 메모리 시스템(110)은, 컴퓨터, UMPC (Ultra Mobile PC), 워크스테이션, 넷북(net-book), PDA (Personal Digital Assistants), 포터블(portable) 컴퓨터, 웹 타블렛(web tablet), 태블릿 컴퓨터(tablet computer), 무선 전화기(wireless phone), 모바일 폰(mobile phone), 스마트폰(smart phone), e-북(e-book), PMP(portable multimedia player), 휴대용 게임기, 네비게이션(navigation) 장치, 블랙박스(black box), 디지털 카메라(digital camera), DMB (Digital Multimedia Broadcasting) 재생기, 3차원 텔레비전(3-dimensional television), 스마트 텔레비전(smart television), 디지털 음성 녹음기(digital audio recorder), 디지털 음성 재생기(digital audio player), 디지털 영상 녹화기(digital picture recorder), 디지털 영상 재생기(digital picture player), 디지털 동영상 녹화기(digital video recorder), 디지털 동영상 재생기(digital video player), 데이터 센터를 구성하는 스토리지, 정보를 무선 환경에서 송수신할 수 있는 장치, 홈 네트워크를 구성하는 다양한 전자 장치들 중 하나, 컴퓨터 네트워크를 구성하는 다양한 전자 장치들 중 하나, 텔레매틱스 네트워크를 구성하는 다양한 전자 장치들 중 하나, RFID(radio frequency identification) 장치, 또는 컴퓨팅 시스템을 구성하는 다양한 구성 요소들 중 하나 등을 구성할 수 있다.
한편, 메모리 시스템(110)의 메모리 장치(150)는, 전원이 공급되지 않아도 저장된 데이터를 유지할 수 있으며, 특히 라이트(write) 동작을 통해 호스트(102)로부터 제공된 데이터를 저장하고, 리드(read) 동작을 통해 저장된 데이터를 호스트(102)로 제공한다. 그리고, 메모리 장치(150)는, 복수의 메모리 블록(memory block)들(152,154,156)을 포함하며, 각각의 메모리 블록들은, 복수의 페이지들(pages)을 포함하며, 또한 각각의 페이지들은, 복수의 워드라인(WL: Word Line)들이 연결된 복수의 메모리 셀들을 포함한다. 또한, 메모리 장치(150)는, 비휘발성 메모리 장치, 일 예로 플래시 메모리가 될 수 있으며, 이때 플래시 메모리는 3D 입체 스택(stack) 구조가 될 수 있다. 여기서, 메모리 장치(150)의 구조 및 메모리 장치(150)의 3D 입체 스택 구조에 대해서는, 이하 도 2 내지 도 11을 참조하여 보다 구체적으로 설명할 예정임으로, 여기서는 그에 관한 구체적인 설명을 생략하기로 한다.
그리고, 메모리 시스템(110)의 컨트롤러(130)는, 호스트(102)로부터의 요청에 응답하여 메모리 장치(150)를 제어한다. 예컨대, 컨트롤러(130)는, 메모리 장치(150)로부터 리드된 데이터를 호스트(102)로 제공하고, 호스트(102)로부터 제공된 데이터를 메모리 장치(150)에 저장하며, 이를 위해 컨트롤러(130)는, 메모리 장치(150)의 리드, 라이트, 프로그램(program), 이레이즈(erase) 등의 동작을 제어한다.
보다 구체적으로 설명하면, 컨트롤러(130)는, 호스트 인터페이스(Host I/F) 유닛(132), 프로세서(Processor)(134), 에러 정정 코드(ECC: Error Correction Code) 유닛(138), 파워 관리 유닛(PMU: Power Management Unit)(140), 낸드 플래시 컨트롤러(NFC: NAND Flash Controller)(142), 및 메모리(Memory)(144)를 포함한다.
또한, 호스트 인터페이스 유닛(134)은, 호스트(102)의 커맨드(command) 및 데이터를 처리하며, USB(Universal Serial Bus), MMC(Multi-Media Card), PCI-E(Peripheral Component Interconnect-Express), SAS(Serial-attached SCSI), SATA(Serial Advanced Technology Attachment), PATA(Parallel Advanced Technology Attachment), SCSI(Small Computer System Interface), ESDI(Enhanced Small Disk Interface), IDE(Integrated Drive Electronics) 등과 같은 다양한 인터페이스 프로토콜들 중 적어도 하나를 통해 호스트(102)와 통신하도록 구성될 수 있다.
아울러, ECC 유닛(138)은, 메모리 장치(150)에 저장된 데이터를 리드할 경우, 메모리 장치(150)로부터 리드된 데이터에 포함되는 에러를 검출 및 정정한다. 다시 말해, ECC 유닛(138)은, 메모리 장치(150)로부터 리드한 데이터에 대하여 에러 정정 디코딩을 수행한 후, 에러 정정 디코딩의 성공 여부를 판단하고 판단 결과에 따라 지시 신호를 출력하며, ECC 인코딩 과정에서 생성된 패리티(parity) 비트를 사용하여 리드된 데이터의 에러 비트를 정정할 수 있다. 이때, ECC 유닛(138)은, 에러 비트 개수가 정정 가능한 에러 비트 한계치 이상 발생하면, 에러 비트를 정정할 수 없으며, 에러 비트를 정정하지 못함에 상응하는 에러 정정 실패(fail) 신호를 출력할 수 있다.
여기서, ECC 유닛(138)은, LDPC(low density parity check) code, BCH(Bose, Chaudhri, Hocquenghem) code, turbo code, 리드-솔로몬 코드(Reed-Solomon code), convolution code, RSC(recursive systematic code), TCM(trellis-coded modulation), BCM(Block coded modulation) 등의 코디드 모듈레이션(coded modulation)을 사용하여 에러 정정을 수행할 수 있으며 이에 한정되는 것은 아니다. 또한, ECC 유닛(138)는 오류 정정을 위한 회로, 시스템 또는 장치를 모두 포함할 수 있다.
그리고, PMU(140)는, 컨트롤러(130)의 파워, 즉 컨트롤러(130)에 포함된 구성 요소들의 파워를 제공 및 관리한다.
또한, NFC(142)는, 컨트롤러(130)가 호스트(102)로부터의 요청에 응답하여 메모리 장치(150)를 제어하기 위해, 컨트롤러(130)와 메모리 장치(142) 간의 인터페이싱을 수행하는 메모리 인터페이스로서, 메모리 장치(142)가 플래시 메모리, 특히 일 예로 메모리 장치(142)가 낸드 플래시 메모리일 경우에, 프로세서(134)의 제어에 따라 메모리 장치(142)의 제어 신호를 생성하고 데이터를 처리한다.
아울러, 메모리(144)는, 메모리 시스템(110) 및 컨트롤러(130)의 동작 메모리로, 메모리 시스템(110) 및 컨트롤러(130)의 구동을 위한 데이터를 저장한다. 보다 구체적으로 설명하면, 메모리(144)는, 컨트롤러(130)가 호스트(102)로부터의 요청에 응답하여 메모리 장치(150)를 제어, 예컨대 컨트롤러(130)가, 메모리 장치(150)로부터 리드된 데이터를 호스트(102)로 제공하고, 호스트(102)로부터 제공된 데이터를 메모리 장치(150)에 저장하며, 이를 위해 컨트롤러(130)가, 메모리 장치(150)의 리드, 라이트, 프로그램, 이레이즈(erase) 등의 동작을 제어할 경우, 이러한 동작을 메모리 시스템(110), 즉 컨트롤러(130)와 메모리 장치(150) 간이 수행하기 위해 필요한 데이터를 저장한다.
여기서, 메모리(144)는, 휘발성 메모리로 구현될 수 있으며, 예컨대 정적 랜덤 액세스 메모리(SRAM: Static Random Access Memory), 또는 동적 랜덤 액세스 메모리(DRAM: Dynamic Random Access Memory) 등으로 구현될 수 있다. 또한, 메모리(144)는, 전술한 바와 같이, 호스트(102)와 메모리 장치(150) 간 데이터 라이트 및 리드 등의 동작을 수행하기 위해 필요한 데이터, 및 데이터 라이트 및 리드 등의 동작 수행 시의 데이터를 저장하며, 이러한 데이터 저장을 위해, 프로그램 메모리, 데이터 메모리, 라이트 버퍼, 리드 버퍼, 맵(map) 버퍼 등을 포함한다.
그리고, 프로세서(134)는, 메모리 시스템(110)의 제반 동작을 제어하며, 호스트(102)로부터의 라이트 요청 또는 리드 요청에 응답하여, 메모리 장치(150)에 대한 라이트 동작 또는 리드 동작을 제어한다. 여기서, 프로세서(134)는, 메모리 시스템(110)의 제반 동작을 제어하기 위해 플래시 변환 계층(FTL: Flash Translation Layer, 이하 'FTL'이라 칭하기로 함)이라 불리는 펌웨어(firmware)를 구동한다. 또한, 프로세서(134)는, 마이크로프로세서 또는 중앙 처리 장치(CPU) 등으로 구현될 수 있다.
아울러, 프로세서(134)에는, 메모리 장치(150)의 배드 관리(bad management), 예컨대 배드 블록 관리(bad block management)를 수행하기 위한 관리 유닛(도시하지 않음)이 포함되며, 관리 유닛은, 메모리 장치(150)에 포함된 복수의 메모리 블록들에서 배드 블록(bad block)을 확인한 후, 확인된 배드 블록을 배드 처리하는 배드 블록 관리를 수행한다. 여기서, 배드 관리, 다시 말해 배드 블록 관리는, 메모리 장치(150)가 플래쉬 메모리, 예컨대 낸드 플래시 메모리일 경우, 낸드의 특성으로 인해 데이터 라이트, 예컨대 데이터 프로그램(program) 시에 프로그램 실패(program fail)이 발생할 수 있으며, 프로그램 실패가 발생한 메모리 블록을 배드(bad) 처리한 후, 프로그램 실패된 데이터를 새로운 메모리 블록에 라이트, 즉 프로그램하는 것을 의미한다. 또한, 메모리 장치(150)가 3D 입체 스택 구조를 가질 경우에는, 프로그램 실패에 따라 해당 블록을 배드 블록으로 처리할 경우, 메모리 장치(150)의 사용 효율 및 메모리 시스템(100)의 신뢰성이 급격하게 저하되므로, 보다 신뢰성 있는 배드 블록 관리 수행이 필요하다. 그러면 이하에서는, 도 2 내지 도 11을 참조하여 본 발명의 실시 예에 따른 메모리 시스템에서의 메모리 장치에 대해서 보다 구체적으로 설명하기로 한다.
도 2는 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치의 일 예를 개략적으로 도시한 도면이고, 도 3은 본 발명의 실시 예에 따른 메모리 장치에서 메모리 블록들의 메모리 셀 어레이 회로를 개략적으로 도시한 도면이며, 도 4 내지 도 11은 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치 구조를 개략적으로 도시한 도면으로, 메모리 장치가 3차원 비휘발성 메모리 장치로 구현될 경우의 구조를 개략적으로 도시한 도면이다.
우선, 도 2를 참조하면, 메모리 장치(150)는, 복수의 메모리 블록들, 예컨대 블록0(Block0)(210), 블록1(Block1)(220), 블록2(Block2)(230), 및 블록N-1(BlockN-1)(240)을 포함하며, 각각의 블록들(210,220,230,240)은, 복수의 페이지들(Pages), 예컨대 2M개의 페이지들(2MPages)을 포함한다. 여기서, 설명의 편의를 위해, 복수의 메모리 블록들이 각각 2M개의 페이지들을 포함하는 것을 일 예로 하여 설명하지만, 복수의 메모리들은, 각각 M개의 페이지들을 포함할 수도 있다. 그리고, 각각의 페이지들은, 복수의 워드라인(WL: Word Line)들이 연결된 복수의 메모리 셀들을 포함한다.
또한, 메모리 장치(150)는, 복수의 메모리 블록들을, 하나의 메모리 셀에 저장 또는 표현할 수 있는 비트의 수에 따라, 단일 레벨 셀(SLC: Single Level Cell) 메모리 블록 및 멀티 레벨 셀(MLC: Multi Level Cell) 메모리 블록 등으로 포함할 수 있다. 여기서, SLC 메모리 블록은, 하나의 메모리 셀에 1 비트 데이터를 저장하는 메모리 셀들에 의해 구현된 복수의 페이지들을 포함하며, 데이터 연산 성능이 빠르며 내구성이 높다. 그리고, MLC 메모리 블록은, 하나의 메모리 셀에 멀티 비트 데이터(예를 들면, 2 비트 이상)를 저장하는 메모리 셀들에 의해 구현된 복수의 페이지들을 포함하며, SLC 메모리 블록보다 큰 데이터 저장 공간을 가질 수, 다시 말해 고집적화 할 수 있다. 여기서, 하나의 메모리 셀에 3 비트 데이터를 저정할 수 있는 메모리 셀들에 의해 구현된 복수의 페이지들을 포함하는 MLC 메모리 블록을, 트리플 레벨 셀(TLC: Triple Level Cell) 메모리 블록으로 구분할 수도 있다.
그리고, 각각의 블록들(210,220,230,240)은, 라이트 동작을 통해 호스트 장치로부터 제공된 데이터를 저장하고, 리드 동작을 통해 저장된 데이터를 호스트(102)로 제공한다.
다음으로, 도 3을 참조하면, 메모리 시스템(110)에서 메모리 장치(300)의 메모리 블록(330)은, 비트라인들(BL0 to BLm-1)에 각각 연결된 복수의 셀 스트링들(340)을 포함할 수 있다. 각 열(column)의 셀 스트링(340)은, 적어도 하나의 드레인 선택 트랜지스터(DST)와, 적어도 하나의 소스 선택 트랜지스터(SST)를 포함할 수 있다. 선택 트랜지스터들(DST, SST) 사이에는, 복수 개의 메모리 셀들, 또는, 메모리 셀 트랜지스터들(MC0 to MCn-1)이 직렬로 연결될 수 있다. 각각의 메모리 셀(MC0 to MCn-1)은, 셀 당 복수의 비트의 데이터 정보를 저장하는 멀티 레벨 셀(MLC: Multi-Level Cell)로 구성될 수 있다. 셀 스트링들(340)은 대응하는 비트라인들(BL0 to BLm-1)에 각각 전기적으로 연결될 수 있다.
여기서, 도 3은 낸드 플래시 메모리 셀로 구성된 메모리 블록(330)을 일 예로 도시하고 있으나, 본 발명의 실시 예에 따른 메모리 장치(300)의 메모리 블록(330)은, 낸드 플래시 메모리에만 국한되는 것은 아니라 노어 플래시 메모리(NOR-type Flash memory), 적어도 두 종류 이상의 메모리 셀들이 혼합된 하이브리드 플래시 메모리, 및 메모리 칩 내에 컨트롤러가 내장된 One-NAND 플래시 메모리 등으로도 구현될 수 있다. 반도체 장치의 동작 특성은 전하 저장층이 전도성 부유 게이트로 구성된 플래시 메모리 장치는 물론, 전하 저장층이 절연막으로 구성된 차지 트랩형 플래시(Charge Trap Flash; CTF)에도 적용될 수 있다.
그리고, 메모리 장치(300)의 전압 공급부(310)는, 동작 모드에 따라서 각각의 워드라인들로 공급될 워드라인 전압들(예를 들면, 프로그램 전압, 리드 전압, 패스 전압 등)과, 메모리 셀들이 형성된 벌크(예를 들면, 웰 영역)로 공급될 전압을 제공할 수 있으며, 이때 전압 공급 회로(310)의 전압 발생 동작은 제어 회로(도시하지 않음)의 제어에 의해 수행될 수 있다. 또한, 전압 공급부(310)는, 다수의 리드 데이터를 생성하기 위해 복수의 가변 리드 전압들을 생성할 수 있으며, 제어 회로의 제어에 응답하여 메모리 셀 어레이의 메모리 블록들(또는 섹터들) 중 하나를 선택하고, 선택된 메모리 블록의 워드라인들 중 하나를 선택할 수 있으며, 워드라인 전압을 선택된 워드라인 및 비선택된 워드라인들로 각각 제공할 수 있다.
아울러, 메모리 장치(300)의 리드/라이트(read/write) 회로(320)는, 제어 회로에 의해서 제어되며, 동작 모드에 따라 감지 증폭기(sense amplifier)로서 또는 라이트 드라이버(write driver)로서 동작할 수 있다. 예를 들면, 검증/정상 리드 동작의 경우 리드/라이트 회로(320)는, 메모리 셀 어레이로부터 데이터를 리드하기 위한 감지 증폭기로서 동작할 수 있다. 또한, 프로그램 동작의 경우 리드/라이트 회로(320)는, 메모리 셀 어레이에 저장될 데이터에 따라 비트라인들을 구동하는 라이트 드라이버로서 동작할 수 있다. 리드/라이트 회로(320)는, 프로그램 동작 시 셀 어레이에 라이트될 데이터를 버퍼(미도시)로부터 수신하고, 입력된 데이터에 따라 비트라인들을 구동할 수 있다. 이를 위해, 리드/라이트 회로(320)는, 열(column)들(또는 비트라인들) 또는 열쌍(column pair)(또는 비트라인 쌍들)에 각각 대응되는 복수 개의 페이지 버퍼들(PB)(322,324,326)을 포함할 수 있으며, 각각의 페이지 버퍼(page buffer)(322,324,326)에는 복수의 래치들(도시하지 않음)이 포함될 수 있다. 그러면 여기서, 도 4 내지 도 11을 참조하여 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치가 3차원 비휘발성 메모리 장치로 구현될 경우의 메모리 장치에 대해서 보다 구체적으로 설명하기로 한다.
도 4를 참조하면, 메모리 장치(150)는, 전술한 바와 같이, 복수의 메모리 블록들(BLK 1 to BLKh)을 포함할 수 있다. 여기서, 도 4는, 도 3에 도시한 메모리 장치의 메모리 블록을 보여주는 블록도로서, 각 메모리 블록(BLK)은, 3차원 구조(또는 수직 구조)로 구현될 수 있다. 예를 들면, 각 메모리 블록(BLK)은 제1방향 내지 제3방향들, 예컨대 x-축 방향, y-축 방향, 및 z-축 방향을 따라 신장된 구조물들을 포함할 수 있다.
각 메모리 블록(BLK)은 제2방향을 따라 신장된 복수의 낸드 스트링들(NS)을 포함할 수 있다. 제1방향 및 제3방향들을 따라 복수의 낸드 스트링들(NS)이 제공될 수 있다. 각 낸드 스트링(NS)은 비트라인(BL), 적어도 하나의 스트링 선택라인(SSL), 적어도 하나의 접지 선택라인(GSL), 복수의 워드라인들(WL), 적어도 하나의 더미 워드라인(DWL), 그리고 공통 소스라인(CSL)에 연결될 수 있다. 즉, 각 메모리 블록은 복수의 비트라인들(BL), 복수의 스트링 선택라인들(SSL), 복수의 접지 선택라인들(GSL), 복수의 워드라인들(WL), 복수의 더미 워드라인들(DWL), 그리고 복수의 공통 소스라인(CSL)에 연결될 수 있다.
그리고, 도 5 및 도 6을 참조하면, 메모리 장치(150)의 복수의 메모리 블록들에서 임의의 메모리 블록(BLKi)은, 제1방향 내지 제3방향들을 따라 신장된 구조물들을 포함할 수 있다. 여기서, 도 5는, 본 발명의 실시 예에 따른 메모리 장치가 제1구조의 3차원 비휘발성 메모리 장치로 구현될 경우의 구조를 개략적으로 도시한 도면이며, 도 4의 복수의 메모리 블록에서 제1구조로 구현된 임의의 메모리 블록(BLKi)을 도시한 사시도이고, 도 6은, 도 5의 메모리 블록(BLKi)을 임의의 제1선(I-I')에 따른 단면도이다.
우선, 기판(5111)이 제공될 수 있다. 예컨대, 기판(5111)은 제1타입 불순물로 도핑된 실리콘 물질을 포함할 수 있다. 예를 들면, 기판(5111)은 p-타입 불순물로 도핑된 실리콘 물질을 포함하거나, p-타입 웰(예를 들면, 포켓 p-웰)일 수 있고, p-타입 웰을 둘러싸는 n-타입 웰을 더 포함할 수 있다. 이하에서는 설명의 편의를 위해, 기판(5111)은 p-타입 실리콘인 것으로 가정하지만, 기판(5111)은 p-타입 실리콘으로 한정되지 않는다.
그리고, 기판(5111) 상에, 제1방향을 따라 신장된 복수의 도핑 영역들(5311,5312,5313,5314)이 제공될 수 있다. 예를 들면, 복수의 도핑 영역들((5311,5312,5313,5314)은 기판(1111)과 상이한 제2타입을 가질 수 있다. 예를 들면, 복수의 도핑 영역들(5311,5312,5313,5314)은 n-타입을 가질 수 있다. 이하에서는 설명의 편의를 위해, 제1도핑 영역 내지 제4도핑 영역들(5311,5312,5313,5314)은, n-타입인 것으로 가정하지만, 제1도핑 영역 내지 제4도핑 영역들(5311,5312,5313,5314)은 n-타입인 것으로 한정되지 않는다.
제1도핑 영역 및 제2도핑 영역들(5311,5312) 사이에 대응하는 기판(5111) 상의 영역에서, 제1방향을 따라 신장되는 복수의 절연 물질들(5112)이 제2방향을 따라 순차적으로 제공될 수 있다. 예를 들면, 복수의 절연 물질들(5112) 및 기판(5111)은 제2방향을 따라 미리 설정된 거리만큼 이격되어 제공될 수 있다. 예를 들면, 복수의 절연 물질들(5112)은 각각 제2방향을 따라 미리 설정된 거리만큼 이격되어 제공될 수 있다. 예컨대, 절연 물질들(5112)은 실리콘 산화물(Silicon Oxide)과 같은 절연 물질을 포함할 수 있다.
제1도핑 영역 및 제2도핑 영역들(5311,5312) 사이에 대응하는 기판(5111) 상의 영역에서, 제1방향을 따라 순차적으로 배치되며 제2방향을 따라 절연 물질들(5112)을 관통하는 복수의 필라들(5113)이 제공될 수 있다. 예컨대, 복수의 필라들(5113) 각각은 절연 물질들(5112)을 관통하여 기판(5111)과 연결될 수 있다. 예컨대, 각 필라(5113)는 복수의 물질들로 구성될 수 있다. 예를 들면, 각 필라(1113)의 표면층(1114)은 제1타입으로 도핑된 실리콘 물질을 포함할 수 있다. 예를 들면, 각 필라(5113)의 표면층(5114)은 기판(5111)과 동일한 타입으로 도핑된 실리콘 물질을 포함할 수 있다. 이하에서는 설명의 편의를 위해, 각 필라(5113)의 표면층(5114)은 p-타입 실리콘을 포함하는 것으로 가정하지만, 각 필라(5113)의 표면층(5114)은 p-타입 실리콘을 포함하는 것으로 한정되지 않는다.
각 필라(5113)의 내부층(5115)은 절연 물질로 구성될 수 있다. 예를 들면, 각 필라(5113)의 내부층(5115)은 실리콘 산화물(Silicon Oxide)과 같은 절연 물질로 충진될 수 있다.
제1도핑 영역 및 제2도핑 영역들(5311,5312) 사이의 영역에서, 절연 물질들(5112), 필라들(5113), 그리고 기판(5111)의 노출된 표면을 따라 절연막(5116)이 제공될 수 있다. 예컨대, 절연막(5116)의 두께는 절연 물질들(5112) 사이의 거리의 1/2 보다 작을 수 있다. 즉, 절연 물질들(5112) 중 제1절연 물질의 하부 면에 제공된 절연막(5116), 그리고, 제1절연 물질 하부의 제2절연 물질의 상부 면에 제공된 절연막(5116) 사이에, 절연 물질들(5112) 및 절연막(5116) 이외의 물질이 배치될 수 있는 영역이 제공될 수 있다.
제1도핑 영역 및 제2도핑 영역들(5311,5312) 사이의 영역에서, 절연막(5116)의 노출된 표면 상에 도전 물질들(5211,5221,5231,5241,5251,5261,5271,5281,5291)이 제공될 수 있다. 예를 들면, 기판(5111)에 인접한 절연 물질(5112) 및 기판(5111) 사이에 제1방향을 따라 신장되는 도전 물질(5211)이 제공될 수 있다. 특히, 기판(5111)에 인접한 절연 물질(5112)의 하부 면의 절연막(5116) 및 기판(5111) 사이에, 제1방향으로 신장되는 도전 물질(5211)이 제공될 수 있다.
절연 물질들(5112) 중 특정 절연 물질 상부 면의 절연막(5116) 및 특정 절연 물질 상부에 배치된 절연 물질의 하부 면의 절연막(5116) 사이에, 제1방향을 따라 신장되는 도전 물질이 제공될 수 있다. 예컨대, 절연 물질들(5112) 사이에, 제1방향으로 신장되는 복수의 도전 물질들(5221,5231,5241,5251,5261,5271,5281)이 제공될 수 있다. 또한, 절연 물질들(5112) 상의 영역에 제1방향을 따라 신장되는 도전 물질(5291)이 제공될 수 있다. 예컨대, 제1방향으로 신장된 도전 물질들(5211,5221,5231,5241,5251,5261,5271,5281,5291)은 금속 물질일 수 있다. 예컨대, 제1방향으로 신장된 도전 물질들(5211,5221,5231,5241,5251,5261,5271,5281,5291)은 폴리 실리콘 등과 같은 도전 물질일 수 있다.
제2도핑 영역 및 제3도핑 영역들(5312,5313) 사이의 영역에서, 제1도핑 영역 및 제2도핑 영역들(5311,5312) 상의 구조물과 동일한 구조물이 제공될 수 있다. 예컨대, 제2도핑 영역 및 제3도핑 영역들(5312,5313) 사이의 영역에서, 제1방향으로 신장되는 복수의 절연 물질들(5112), 제1방향을 따라 순차적으로 배치되며 제3방향을 따라 복수의 절연 물질들(5112)을 관통하는 복수의 필라들(5113), 복수의 절연 물질들(5112) 및 복수의 필라들(5113)의 노출된 표면에 제공되는 절연막(5116), 그리고, 제1방향을 따라 신장되는 복수의 도전 물질들(5212,5222,5232,5242,5252,5262,5272,5282,5292)이 제공될 수 있다.
제3도핑 영역 및 제4도핑 영역들(5313,5314) 사이의 영역에서, 제1도핑 영역 및 제2도핑 영역들(5311,5312) 상의 구조물과 동일한 구조물이 제공될 수 있다. 예컨대, 제3도핑 영역 및 제4도핑 영역들(5312,5313) 사이의 영역에서, 제1방향으로 신장되는 복수의 절연 물질들(5112), 제1방향을 따라 순차적으로 배치되며 제3방향을 따라 복수의 절연 물질들(5112)을 관통하는 복수의 필라들(5113), 복수의 절연 물질들(5112) 및 복수의 필라들(5113)의 노출된 표면에 제공되는 절연막(5116), 그리고 제1방향을 따라 신장되는 복수의 도전 물질들(5213,5223,5243,5253,5263,5273,5283,5293)이 제공될 수 있다.
복수의 필라들(5113) 상에 드레인들(5320)이 각각 제공될 수 있다. 예컨대, 드레인들(5320)은 제2타입으로 도핑된 실리콘 물질들일 수 있다. 예를 들면, 드레인들(5320)은 n-타입으로 도핑된 실리콘 물질들일 수 있다. 이하에서는 설명의 편의를 위해, 드레인들(5320)는 n-타입 실리콘을 포함하는 것으로 가정하지만, 드레인들(5320)은 n-타입 실리콘을 포함하는 것으로 한정되지 않는다. 예컨대, 각 드레인(5320)의 폭은 대응하는 필라(5113)의 폭 보다 클 수 있다. 예를 들면, 각 드레인(5320)은 대응하는 필라(5113)의 상부면에 패드 형태로 제공될 수 있다.
드레인들(5320) 상에, 제3방향으로 신장된 도전 물질들(5331,5332,5333)이 제공될 수 있다. 도전 물질들(5331,5332,5333)은 제1방향을 따라 순차적으로 배치될 수 있다. 도전 물질들(5331,5332,5333) 각각은 대응하는 영역의 드레인들(5320)과 연결될 수 있다. 예컨대, 드레인들(5320) 및 제3방향으로 신장된 도전 물질(5333)은 각각 콘택 플러그들(contact plug)을 통해 연결될 수 있다. 예컨대, 제3방향으로 신장된 도전 물질들(5331,5332,5333)은 금속 물질일 수 있다. 예컨대, 제3방향으로 신장된 도전 물질들(5331,5332,53333)은 폴리 실리콘 등과 같은 도전 물질일 수 있다.
도 5 및 도 6에서, 각 필라(5113)는 절연막(5116)의 인접한 영역 및 제1방향을 따라 신장되는 복수의 도체라인들(5211 내지 5291, 5212 내지 5292, 및 5213 내지 5293) 중 인접한 영역과 함께 스트링을 형성할 수 있다. 예를 들면, 각 필라(5113)는 절연막(5116)의 인접한 영역 및 제1방향을 따라 신장되는 복수의 도체라인들(5211 내지 5291, 5212 내지 5292, 및 5213 내지 5293) 중 인접한 영역과 함께 낸드 스트링(NS)을 형성할 수 있다. 낸드 스트링(NS)은 복수의 트랜지스터 구조들(TS)을 포함할 수 있다.
그리고, 도 7을 참조하면, 도 6에 도시한 트랜지스터 구조(TS)에서의 절연막(5116)은, 제1서브 절연막 내지 제3서브 절연막들(5117,5118,5119)을 포함할 수 있다. 여기서, 도 7은, 도 6의 트랜지스터 구조(TS)를 보여주는 단면도이다.
필라(5113)의 p-타입 실리콘(5114)은 바디(body)로 동작할 수 있다. 필라(5113)에 인접한 제1서브 절연막(5117)은 터널링 절연막으로 동작할 수 있으며, 열산화막을 포함할 수 있다.
제2서브 절연막(5118)은 전하 저장막으로 동작할 수 있다. 예를 들면, 제2서브 절연막(5118)은 전하 포획층으로 동작할 수 있으며, 질화막 또는 금속 산화막(예컨대, 알루미늄 산화막, 하프늄 산화막 등)을 포함할 수 있다.
도전 물질(5233)에 인접한 제3 서브 절연막(5119)은 블로킹 절연막으로 동작할 수 있다. 예를 들면, 제1방향으로 신장된 도전 물질(5233)과 인접한 제3서브 절연막(5119)은 단일층 또는 다층으로 형성될 수 있다. 제3서브 절연막(5119)은 제1서브 절연막 및 제2서브 절연막들(5117,5118)보다 높은 유전상수를 갖는 고유전막(예컨대, 알루미늄 산화막, 하프늄 산화막 등)일 수 있다.
도전 물질(5233)은 게이트(또는 제어 게이트)로 동작할 수 있다. 즉, 게이트(또는 제어 게이트(5233)), 블로킹 절연막(5119), 전하 저장막(5118), 터널링 절연막(5117), 및 바디(5114)는, 트랜지스터(또는 메모리 셀 트랜지스터 구조)를 형성할 수 있다. 예컨대, 제1서브 절연막 내지 제3서브 절연막들(5117,5118,5119)은 ONO(oxide-nitride-oxide)를 구성할 수 있다. 이하에서는 설명의 편의를 위해, 필라(5113)의 p-타입 실리콘(5114)을 제2방향의 바디라 칭하기로 한다.
메모리 블록(BLKi)은 복수의 필라들(5113)을 포함할 수 있다. 즉, 메모리 블록(BLKi)은 복수의 낸드 스트링들(NS)을 포함할 수 있다. 보다 구체적으로 설명하면, 메모리 블록(BLKi)은 제2방향(또는 기판과 수직한 방향)으로 신장된 복수의 낸드 스트링들(NS)을 포함할 수 있다.
각 낸드 스트링(NS)은 제2방향을 따라 배치되는 복수의 트랜지스터 구조들(TS)을 포함할 수 있다. 각 낸드 스트링(NS)의 복수의 트랜지스터 구조들(TS) 중 적어도 하나는 스트링 선택 트랜지스터(SST)로 동작할 수 있다. 각 낸드 스트링(NS)의 복수의 트랜지스터 구조들(TS) 중 적어도 하나는 접지 선택 트랜지스터(GST)로 동작할 수 있다.
게이트들(또는 제어 게이트들)은 제1방향으로 신장된 도전 물질들(5211 내지 5291, 5212 내지 5292, 및 5213 내지 5293)에 대응할 수 있다. 즉, 게이트들(또는 제어 게이트들)은 제1방향으로 신장되어 워드라인들, 그리고 적어도 두 개의 선택라인들(예를 들면, 적어도 하나의 스트링 선택라인(SSL) 및 적어도 하나의 접지 선택라인(GSL))을 형성할 수 있다.
제3방향으로 신장된 도전 물질들(5331,5332,5333)은 낸드 스트링들(NS)의 일단에 연결될 수 있다. 예컨대, 제3방향으로 신장된 도전 물질들(5331,5332,5333)은 비트라인들(BL)로 동작할 수 있다. 즉, 하나의 메모리 블록(BLKi)에서, 하나의 비트라인(BL)에 복수의 낸드 스트링들(NS)이 연결될 수 있다.
제1방향으로 신장된 제2타입 도핑 영역들(5311,5312,5313,5314)이 낸드 스트링들(NS)의 타단에 제공될 수 있다. 제1방향으로 신장된 제2타입 도핑 영역들(5311,5312,5313,5314)은 공통 소스라인들(CSL)로 동작할 수 있다.
즉, 메모리 블록(BLKi)은 기판(5111)에 수직한 방향(제2방향)으로 신장된 복수의 낸드 스트링들(NS)을 포함하며, 하나의 비트라인(BL)에 복수의 낸드 스트링들(NS)이 연결되는 낸드 플래시 메모리 블록(예를 들면, 전하 포획형)으로 동작할 수 있다.
도 5 내지 도 7에서는, 제1방향으로 신장되는 도체라인들(5211 내지 5291, 5212 내지 5292, 및 5213 내지 5293)이 9개의 층에 제공되는 것으로 설명하였지만, 제1방향으로 신장되는 도체라인들(5211 내지 5291, 5212 내지 5292, 및 5213 내지 5293)이 9개의 층에 제공되는 것으로 한정되지 않는다. 예를 들면, 제1방향으로 신장되는 도체라인들은 8개의 층, 16개의 층, 또는 복수의 층에 제공될 수 있다. 즉, 하나의 낸드 스트링(NS)에서, 트랜지스터는 8개, 16개, 또는 복수 개일 수 있다.
전술한 도 5 내지 도 7에서는, 하나의 비트라인(BL)에 3 개의 낸드 스트링들(NS)이 연결되는 것으로 설명하였으나, 하나의 비트라인(BL)에 3개의 낸드 스트링들(NS)이 연결되는 것으로 한정되지 않는다. 예컨대, 메모리 블록(BLKi)에서, 하나의 비트라인(BL)에 m 개의 낸드 스트링들(NS)이 연결될 수 있다. 이때, 하나의 비트라인(BL)에 연결되는 낸드 스트링들(NS)의 수만큼, 제1방향으로 신장되는 도전 물질들(5211 내지 5291, 5212 내지 5292, 및 5213 내지 5293)의 수 및 공통 소스라인들(5311,5312,5313,5314)의 수 또한 조절될 수 있다.
또한, 도 5 내지 도 7에서는, 제1방향으로 신장된 하나의 도전 물질에 3 개의 낸드 스트링들(NS)이 연결되는 것으로 설명하였으나, 제1방향으로 신장된 하나의 도전 물질에 3 개의 낸드 스트링들(NS)이 연결되는 것으로 한정되지 않는다. 예를 들면, 제1방향으로 신장된 하나의 도전 물질에, n 개의 낸드 스트링들(NS)이 연결될 수 있다. 이때, 제1방향으로 신장된 하나의 도전 물질에 연결되는 낸드 스트링들(NS)의 수만큼, 비트라인들(5331,5332,5333)의 수 또한 조절될 수 있다.
도 8을 참조하면, 메모리 장치(150)의 복수의 블록들에서 제1구조로 구현된 임의의 블록(BLKi)에는, 제1비트라인(BL1) 및 공통 소스라인(CSL) 사이에 낸드 스트링들(NS11 to NS31)이 제공될 수 있다. 여기서, 도 8은, 도 5 내지 도 7에서 설명한 제1구조로 구현된 메모리 블록(BLKi)의 등가 회로를 도시한 회로도이다. 그리고, 제1비트라인(BL1)은 제3방향으로 신장된 도전 물질(5331)에 대응할 수 있다. 제2비트라인(BL2) 및 공통 소스라인(CSL) 사이에 낸드 스트링들(NS12, NS22, NS32)이 제공될 수 있다. 제2비트라인(BL2)은 제3방향으로 신장된 도전 물질(5332)에 대응할 수 있다. 제3비트라인(BL3) 및 공통 소스라인(CSL) 사이에, 낸드 스트링들(NS13, NS23, NS33)이 제공될 수 있다. 제3비트라인(BL3)은 제3방향으로 신장된 도전 물질(5333)에 대응할 수 있다.
각 낸드 스트링(NS)의 스트링 선택 트랜지스터(SST)는 대응하는 비트라인(BL)과 연결될 수 있다. 각 낸드 스트링(NS)의 접지 선택 트랜지스터(GST)는 공통 소스라인(CSL)과 연결될 수 있다. 각 낸드 스트링(NS)의 스트링 선택 트랜지스터(SST) 및 접지 선택 트랜지스터(GST) 사이에 메모리 셀들(MC)이 제공될 수 있다.
이하에서는 설명의 편의를 위해, 행(row) 및 열(column)) 단위로 낸드 스트링들(NS)을 정의할 수 있으며, 하나의 비트라인에 공통으로 연결된 낸드 스트링들(NS)은 하나의 열을 형성할 수 있음을, 일 예로 하여 설명하기로 한다. 예를 들면, 제1비트라인(BL1)에 연결된 낸드 스트링들(NS11 내지 NS31)은 제1열에 대응할 수 있고, 제2비트라인(BL2)에 연결된 낸드 스트링들(NS12 내지 NS32)은 제2열에 대응할 수 있으며, 제3비트라인(BL3)에 연결된 낸드 스트링들(NS13 내지 NS33)은 제3열에 대응할 수 있다. 하나의 스트링 선택라인(SSL)에 연결되는 낸드 스트링들(NS)은 하나의 행을 형성할 수 있다. 예를 들면, 제1스트링 선택라인(SSL1)에 연결된 낸드 스트링들(NS11 내지 NS13)은 제1행을 형성할 수 있고, 제2스트링 선택라인(SSL2)에 연결된 낸드 스트링들(NS21 내지 NS23)은 제2행을 형성할 수 있으며, 제3스트링 선택라인(SSL3)에 연결된 낸드 스트링들(NS31 내지 NS33)은 제3행을 형성할 수 있다.
또한, 각 낸드 스트링(NS)에서, 높이가 정의될 수 있다. 예컨대, 각 낸드 스트링(NS)에서, 접지 선택 트랜지스터(GST)에 인접한 메모리 셀(MC1)의 높이는 1이다. 각 낸드 스트링(NS)에서, 스트링 선택 트랜지스터(SST)에 인접할수록 메모리 셀의 높이는 증가할 수 있다. 각 낸드 스트링(NS)에서, 스트링 선택 트랜지스터(SST)에 인접한 메모리 셀(MC7)의 높이는 7이다.
그리고, 동일한 행의 낸드 스트링들(NS)의 스트링 선택 트랜지스터들(SST)은 스트링 선택라인(SSL)을 공유할 수 있다. 상이한 행의 낸드 스트링들(NS)의 스트링 선택 트랜지스터들(SST)은 상이한 스트링 선택라인들(SSL1, SSL2, SSL3)에 각각 연결될 수 있다.
아울러, 동일한 행의 낸드 스트링들(NS)의 동일한 높이의 메모리 셀들은 워드라인(WL)을 공유할 수 있다. 즉, 동일한 높이에서, 상이한 행의 낸드 스트링들(NS)의 메모리 셀들(MC)에 연결된 워드라인들(WL)은 공통으로 연결될 수 있다. 동일한 행의 낸드 스트링들(NS)의 동일한 높이의 더미 메모리 셀들(DMC)은 더미 워드라인(DWL)을 공유할 수 있다. 즉, 동일한 높이에서, 상이한 행의 낸드 스트링들(NS)의 더미 메모리 셀들(DMC)에 연결된 더미 워드라인들(DWL)은 공통으로 연결될 수 있다.
예컨대, 워드라인들(WL) 또는 더미 워드라인들(DWL)은 제1방향으로 신장되는 도전 물질들(5211 내지 5291, 5212 내지 5292, 및 5213 내지 5293)이 제공되는 층에서 공통으로 연결될 수 있다. 예컨대, 제1방향으로 신장되는 도전 물질들(5211 내지 5291, 5212 내지 5292, 및 5213 내지 5293)은 콘택을 통해 상부 층에 연결될 수 있다. 상부 층에서 제1방향으로 신장되는 도전 물질들(5211 내지 5291, 5212 내지 5292, 및 5213 내지 5293)이 공통으로 연결될 수 있다. 즉, 동일한 행의 낸드 스트링들(NS)의 접지 선택 트랜지스터들(GST)은 접지 선택라인(GSL)을 공유할 수 있다. 그리고, 상이한 행의 낸드 스트링들(NS)의 접지 선택 트랜지스터들(GST)은 접지 선택라인(GSL)을 공유할 수 있다. 다시 말해, 낸드 스트링들(NS11 내지 NS13, NS21 내지 NS23, 및 NS31 내지 NS33)은 접지 선택라인(GSL)에 공통으로 연결될 수 있다.
공통 소스라인(CSL)은 낸드 스트링들(NS)에 공통으로 연결될 수 있다. 예를 들면, 기판(5111) 상의 활성 영역에서, 제1도핑 영역 내지 제4도핑 영역들(5311,5312,5313,5314)이 연결될 수 있다. 예를 들면, 제1도핑 영역 내지 제4도핑 영역들(5311,5312,5313,5314)은 콘택을 통해 상부 층에 연결될 수 있고, 또한 상부 층에서 제1도핑 영역 내지 제4도핑 영역들(5311,5312,5313,5314)이 공통으로 연결될 수 있다.
즉, 도 8에 도시된 바와 같이, 동일 깊이의 워드라인들(WL)은 공통으로 연결될 수 있다. 따라서, 특정 워드라인(WL)이 선택될 때, 특정 워드라인(WL)에 연결된 모든 낸드 스트링들(NS)이 선택될 수 있다. 상이한 행의 낸드 스트링들(NS)은 상이한 스트링 선택라인(SSL)에 연결될 수 있다. 따라서, 스트링 선택라인들(SSL1 내지 SSL3)을 선택함으로써, 동일 워드라인(WL)에 연결된 낸드 스트링들(NS) 중 비선택 행의 낸드 스트링들(NS)이 비트라인들(BL1 내지 BL3)로부터 분리될 수 있다. 즉, 스트링 선택라인들(SSL1 내지 SSL3)을 선택함으로써, 낸드 스트링들(NS)의 행이 선택될 수 있다. 그리고, 비트라인들(BL1 내지 BL3)을 선택함으로써, 선택 행의 낸드 스트링들(NS)이 열 단위로 선택될 수 있다.
각 낸드 스트링(NS)에서, 더미 메모리 셀(DMC)이 제공될 수 있다. 더미 메모리 셀(DMC) 및 접지 선택라인(GST) 사이에 제1메모리 셀 내지 제3메모리 셀들(MC1 내지 MC3)이 제공될 수 있다.
더미 메모리 셀(DMC) 및 스트링 선택라인(SST) 사이에 제4메모리 셀 내지 제6메모리 셀들(MC4 내지 MC6)이 제공될 수 있다. 여기서, 각 낸드 스트링(NS)의 메모리 셀들(MC)은, 더미 메모리 셀(DMC)에 의해 메모리 셀 그룹들로 분할될 수 있으며, 분할된 메모리 셀 그룹들 중 접지 선택 트랜지스터(GST)에 인접한 메모리 셀들(예를 들면, MC1 to MC3)을 하부 메모리 셀 그룹이라 할 수 있고, 분할된 메모리 셀 그룹들 중 스트링 선택 트랜지스터(SST)에 인접한 메모리 셀들(예를 들면, MC4 내지 MC6)을 상부 메모리 셀 그룹이라 할 수 있다. 그러면 이하에서는, 도 9 내지 도 11을 참조하여 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치가 제1구조와 다른 구조의 3차원 비휘발성 메모리 장치로 구현될 경우에 대해 보다 구체적으로 설명하기로 한다.
도 9 및 도 10을 참조하면, 메모리 장치(150)의 복수의 메모리 블록들에서 제2구조로 구현된 임의의 메모리 블록(BLKj)은, 제1방향 내지 제3방향들을 따라 신장된 구조물들을 포함할 수 있다. 여기서, 도 9는, 본 발명의 실시 예에 따른 메모리 장치가 앞선 도 5 내지 도 8에서 설명한 제1구조와 다른 제2구조의 3차원 비휘발성 메모리 장치로 구현될 경우의 구조를 개략적으로 도시한 도면이며, 도 4의 복수의 메모리 블록에서 제2구조로 구현된 임의의 메모리 블록(BLKj)을 도시한 사시도이고, 도 10은, 도 9의 메모리 블록(BLKj)을 임의의 제2선(Ⅶ-Ⅶ')에 따른 단면도이다.
우선, 기판(6311)이 제공될 수 있다. 예컨대, 기판(6311)은 제1타입 불순물로 도핑된 실리콘 물질을 포함할 수 있다. 예를 들면, 기판(6311)은 p-타입 불순물로 도핑된 실리콘 물질을 포함하거나, p-타입 웰(예를 들면, 포켓 p-웰)일 수 있고, p-타입 웰을 둘러싸는 n-타입 웰을 더 포함할 수 있다. 이하에서는 설명의 편의를 위해, 기판(6311)은 p-타입 실리콘인 것으로 가정하지만, 기판(6311)은 p-타입 실리콘으로 한정되지 않는다.
그리고, 기판(6311) 상에, x-축 방향 및 y-축 방향으로 신장되는 제1도전 물질 내지 제4도전 물질들(6321,6322,6323,6324)이 제공된다. 여기서, 제1도전 물질 내지 제4도전 물질들(6321,6322,6323,6324)은 z-축 방향을 따라 특정 거리만큼 이격되어 제공된다.
또한, 기판(6311) 상에 x-축 방향 및 y-축으로 신장되는 제5도전 물질 내지 제8도전 물질들(6325,6326,6327,6328)이 제공된다. 여기서, 제5도전 물질 내지 제8도전 물질들(6325,6326,6327,6328)은 z-축 방향을 따라 특정 거리만큼 이격되어 제공된다. 그리고, 제5도전 물질 내지 제8도전 물질들(6325,6326,6327,6328)은 y-축 방향을 따라 제1도전 물질 내지 제4도전 물질들(6321,6322,6323,6324)과 이격되어 제공된다.
아울러, 제1도전 물질 내지 제4도전 물질들(6321,6322,6323,6324)을 관통하는 복수의 하부 필라들이 제공된다. 각 하부 필라(DP)는 z-축 방향을 따라 신장된다. 또한, 제5도전 물질 내지 제8도전 물질들(6325,6326,6327,6328)을 관통하는 복수의 상부 필라들이 제공된다. 각 상부 필라(UP)는 z-축 방향을 따라 신장된다.
하부 필라(DP) 및 상부 필라(UP) 각각은 내부 물질(6361), 중간층(6362) 및 표면층(6363)을 포함한다. 여기서, 도 5 및 도 6에서 설명한 바와 같이, 중간층(6362)은 셀 트랜지스터의 채널로서 동작할 것이다. 표면층(6363)은 블로킹 절연막, 전하 저장막 및 터널링 절연막을 포함할 것이다.
하부 필라(DP) 및 상부 필라(UP)는 파이프 게이트(PG)를 통해 연결된다. 파이프 게이트(PG)는 기판(6311) 내에 배치될 수 있으며, 일 예로, 파이프 게이트(PG)는 하부 필라(DP) 및 상부 필라(UP)와 동일한 물질들을 포함할 수 있다.
하부 필라(DP)의 상부에, x-축 방향 및 y-축 방향으로 신장되는 제 2 타입의 도핑 물질(6312)이 제공된다. 예컨대, 제2타입의 도핑 물질(6312)은 n-타입의 실리콘 물질을 포함할 수 있다. 제2타입의 도핑 물질(6312)은 공통 소스라인(CSL)으로서 동작한다.
상부 필라(UP)의 상부에 드레인(6340)이 제공된다. 예컨대, 드레인(6340)은 n-타입의 실리콘 물질을 포함할 수 있다. 그리고, 드레인들의 상부에 y-축 방향으로 신장되는 제1상부 도전 물질 및 제2상부 도전 물질들(6351,6352)이 제공된다.
제1상부 도전 물질 및 제2상부 도전 물질들(6351,6352)은 x-축 방향을 따라 이격되어 제공된다. 예컨대, 제1상부 도전 물질 및 제2상부 도전 물질들(6351,6352)은 금속으로서 형성될 수 있으며, 일 예로, 제1상부 도전 물질 및 제2상부 도전 물질들(6351,6352)과 드레인들은 콘택 플러그들을 통해 연결될 수 있다. 제1상부 도전 물질 및 제2상부 도전 물질들(6351,6352)은 각각 제1비트라인 및 제2비트라인들(BL1, BL2)로 동작한다.
제1도전 물질(6321)은 소스 선택라인(SSL)으로 동작하고, 제2도전 물질(6322)은 제1더미 워드라인(DWL1)으로 동작하며, 제3도전 물질 및 제4도전 물질들(6323,6324)은 각각 제1메인 워드라인 및 제2메인 워드라인들(MWL1, MWL2)로 동작한다. 그리고, 제5도전 물질 및 제6도전 물질들(6325,6326)은 각각 제3메인 워드라인 및 제4메인 워드라인들(MWL3, MWL4)로 동작하고, 제7도전 물질(6327)은 제2더미 워드라인(DWL2)으로 동작하며, 제8도전 물질(6328)은 드레인 선택라인(DSL)로서 동작한다.
하부 필라(DP), 그리고 하부 필라(DP)에 인접한 제1도전 물질 내지 제4도전 물질들(6321,6322,6323,6324)은 하부 스트링을 구성한다. 상부 필라(UP), 그리고 상부 필라(UP)에 인접한 제5도전 물질 내지 제8도전 물질들(6325,6326,6327,6328)은 상부 스트링을 구성한다. 하부 스트링 및 상부 스트링은 파이프 게이트(PG)를 통해 연결된다. 하부 스트링의 일단은 공통 소스라인(CSL)으로 동작하는 제2타입의 도핑 물질(6312)에 연결된다. 상부 스트링의 일단은 드레인(6320)을 통해 해당 비트라인에 연결된다. 하나의 하부 스트링 및 하나의 상부 스트링은 제2타입의 도핑 물질(6312)과 해당 비트라인 사이에 연결된 하나의 셀 스트링을 구성할 것이다.
즉, 하부 스트링은 소스 선택 트랜지스터(SST), 제1더미 메모리 셀(DMC1), 그리고 제1메인 메모리 셀 및 제2메인 메모리 셀들(MMC1, MMC2)을 포함할 것이다. 그리고, 상부 스트링은 제3메인 메모리 셀 및 제4메인 메모리 셀들(MMC3, MMC4), 제2더미 메모리 셀(DMC2), 그리고 드레인 선택 트랜지스터(DST)를 포함할 것이다.
한편, 도 9 및 도 10에서 상부 스트림 및 하부 스트링은, 낸드 스트링(NS)을 형성할 수 있으며, 낸드 스트링(NS)은 복수의 트랜지스터 구조들(TS)을 포함할 수 있다. 여기서, 도 9 및 도 10에서의 낸드 스트림에 포함된 트랜지스터 구조는, 앞서 도 7에서 구체적으로 설명하였으므로, 여기서는 그에 관한 구체적인 설명을 생략하기로 한다.
그리고, 도 11을 참조하면, 메모리 장치(150)의 복수의 블록들에서 제2구조로 구현된 임의의 블록(BLKj)에는, 도 9 및 도 10에서 설명한 바와 같이, 하나의 상부 스트링과 하나의 하부 스트링이 파이프 게이트(PG)를 통해 연결되어 구현된 하나의 셀 스트링들이 각각 복수의 쌍들을 이루어 제공될 수 있다. 여기서, 도 11은, 도 9 및 도 10에서 설명한 제2구조로 구현된 메모리 블록(BLKj)의 등가 회로를 도시한 회로도이며, 설명의 편의를 위해 제2구조로 구현된 임의의 블록(BLKj)에서 한 쌍을 구성하는 제1스트링과 제2스트링만을 도시하였다.
즉, 제2구조로 구현된 임의의 블록(BLKj)에서, 제1채널(CH1)을 따라 적층된 메모리 셀들, 예컨대 적어도 하나의 소스 선택 게이트 및 적어도 하나의 드레인 선택 게이트는, 제1스트링(ST1)을 구현하고, 제2채널(CH2)을 따라 적층된 메모리 셀들, 예컨대 적어도 하나의 소스 선택 게이트 및 적어도 하나의 드레인 선택 게이트는 제2스트링(ST2)을 구현한다.
또한, 제1스트링(ST1)과 제2스트링(ST2)은, 동일한 드레인 선택라인(DSL) 및 동일한 소스 선택라인(SSL)에 연결되며, 또한 제1스트링(ST1)은, 제1비트라인(BL1)에 연결되고, 제2스트링(ST2)은 제2비트라인(BL2)에 연결된다.
여기서, 설명의 편의를 위해, 도 11에서는, 제1스트링(ST1)과 제2스트링(ST2)이 동일한 드레인 선택라인(DSL) 및 동일한 소스 선택라인(SSL)에 연결되는 경우를 일 예로 설명하였으나, 제1스트링(ST1)과 제2스트링(ST2)이 동일한 소스 선택라인(SSL) 및 동일한 비트라인(BL)에 연결되어, 제1스트링(ST1)이 제1드레인 선택라인(DSL1)에 연결되고 제2스트링(ST2)이 제2드레인 선택라인(DSL2)에 연결되거나, 또는 제1스트링(ST1)과 제2스트링(ST2)이 동일한 드레인 선택라인(DSL) 및 동일한 비트라인(BL)에 연결되어, 제1스트링(ST1)이 제1소스 선택라인(SSL1)에 연결되고 제2스트링(ST2)은 제2소스 선택라인(SDSL2)에 연결될 수도 있다. 그러면 이하에서는, 도 12 내지 도 15를 참조하여 본 발명의 실시 예에 따른 메모리 시스템에서의 메모리 장치로의 데이터 처리, 특히 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 동작, 예컨대 메모리 장치(150)로 커맨드 데이터 처리 동작에 대해서 보다 구체적으로 설명하기로 한다.
도 12 내지 도 14는 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치에 데이터 처리 동작의 일 예를 개략적으로 설명하기 위한 도면이다. 이하에서는, 설명의 편의를 위해, 도 1에 도시한 메모리 시스템(110)에서 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 데이터, 예컨대 리드 커맨드(read command) 또는 커맨드(write command)에 해당하는 리드 데이터 또는 라이트 데이터를, 컨트롤러(130)의 메모리(144)에 포함된 버퍼(buffer)/캐시(cache)에 저장한 후, 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 동작을 수행, 예컨대 버퍼/캐시에 저장된 데이터를 메모리 장치(150)에 포함된 복수의 메모리 블록들에 리드/라이트하며, 이렇게 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 데이터에 대한 커맨드 동작을 수행, 예컨대 리드 커맨드 및 라이트 커맨드에 해당하는 데이터 리드 및 데이터 라이트 동작을 수행할 경우, 커맨드 데이터에 대한 맵 데이터를 서치(search) 및 확인, 다시 말해 스캐닝(scanning)하여, 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 동작을 메모리 장치(150)와 수행할 경우의 데이터 처리를 일 예로 하여 설명하기로 한다.
또한, 이하에서는 설명의 편의를 위해, 메모리 시스템에서의 데이터 처리 동작을 컨트롤러(130)가 수행하는 것을 일 예로 하여 설명하지만, 전술한 바와 같이, 컨트롤러(130)에 포함된 프로세서(134)가, 예컨대 FTL을 통해, 데이터 처리를 수행할 수도 있으며, 아울러 컨트롤러(130)가 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 동작을 수행할 경우, 커맨드 동작에 상응하는 맵 데이터, 예컨대 논리적/물리적(L2P: Logical to Physical) 정보(이하, '논리적(logical) 정보'라 칭하기로 함)를 포함하는 제1맵 데이터, 및 물리적/논리적(P2L: Physical to Logical) 정보(이하, '물리적(physical) 정보'라 칭하기로 함)를 포함하는 제2맵 데이터를 확인한 후, 각각의 맵 데이터를 업데이트하며, 이렇게 업데이트된 맵 데이터를 메모리 장치(150)의 메모리 블록들에 저장하고, 다음의 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 동작을 수행할 경우, 메모리 장치(150)의 메모리 블록들에 저장된 맵 데이터를 서치 및 확인하여, 해당하는 커맨드 동작을 수행, 다시 말해 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 데이터를 처리하는 것을 일 예로 하여 설명한다.
여기서, 본 발명의 실시 예에서는, 컨트롤러(130)가 호스트(102)로부터 커맨드를 수신할 경우, 예컨대 호스트(102)로부터 라이트 커맨드를 수신할 경우, 라이트 커맨드에 해당하는 유저 데이터(user data)를, 메모리 장치(150)의 메모리 블록들, 예컨대 메모리 블록들의 유저 데이터 블록들에서 오픈 블록(open block) 또는 프리 블록(free block)에 라이트하여 저장하며, 메모리 블록들에 저장된 유저 데이터에 대한 논리적 어드레스(logical address)와 물리적 어드레스(physical address) 간 매핑 정보, 즉 논리적 정보가 기록된 L2P 맵 테이블을 포함하는 제1맵 데이터와, 유저 데이터가 저장된 메모리 블록들에 대한 물리적 어드레스와 논리적 어드레스 간 매핑 정보, 즉 물리적 정보가 기록된 P2L 맵 테이블을 포함하는 제2맵 데이터를, 메모리 블록들, 예컨대 메모리 블록들의 맵 블록들에서 오픈 블록 또는 프리 블록에 업데이트 및 저장한다. 또한, 컨트롤러(130)가 호스트(102)로부터 리드 커맨드를 수신할 경우, 리드 커맨드에 해당하는 유저 데이터의 맵 데이터, 예컨대 메모리 블록들에서 맵 블록들에 저장된 제1맵 데이터와 제2맵 데이터 간을 서치 및 확인, 즉 스캐닝하여, 메모리 블록들에서 유저 데이터가 저장된 메모리 블록들을 확인한 후, 메모리 블록들에 저장된 유저 데이터를 리드하여 호스트(102)로 제공한다.
특히, 본 발명의 실시 예에서는, 호스트(102)로부터 수신된 커맨드에 해당하는 유저 데이터에 대해, 메모리 블록들에서의 커맨드 동작을 수행할 경우, 커맨드 동작의 수행을 위해, 메모리 블록들에 저장된 유저 데이터에 대한 제1맵 데이터와 제2맵 데이터 간의 서치 및 확인, 다시 말해 유저 데이터에 대한 제1맵 데이터의 논리적 세그먼트(segment)들, 예컨대 L2P 세그먼트들과, 제2맵 데이터의 물리적 정보가 포함된 물리적 세그먼트들, 예컨대 P2L 세그먼트들을, 각각 서치 및 확인, 즉 스캐닝하여, 유저 데이터에 대한 메모리 블록들에서의 커맨드 동작을 수행한다. 이때, 유저 데이터에 대한 제1맵 데이터의 논리적 세그먼트들과 제2맵 데이터의 논리적 세그먼트들 간의 서치 및 확인 동작을 수행할 경우, 유저 데이터의 논리적 정보, 예컨대 논리적 페이지 번호(LPN: Logical Page Number, 이하 'LPN'이라 칭하기로 함) 또는 논리적 어드레스에 대한 필터링(filtering), 예컨대 LPN 필터링을 수행하여, 유저 데이터의 LPN에 대한, 제1맵 데이터의 논리적 세그먼트들과 제2맵 데이터의 물리적 세그먼트들에서의 서치 및 확인 동작, 즉 스캐닝 동작을 수행한다.
여기서, 본 발명의 실시 예에서는, 호스트(102)로부터 수신된 라이트 커맨드에 상응한 라이트 커맨드 동작의 수행 시에, 맵 데이터, 특히 제2맵 데이터의 생성 및 업데이트할 경우, 제2맵 데이터에서 메모리 블록들의 페이지들에 대해 프로그램된 데이터의 논리적 어드레스를 기록, 다시 말해 제2맵 데이터의 P2L 맵 테이블에 각각 해당하는 LPN을 기록하며, 이때 LPN에 대한 식별자(ID)를 할당, 특히 연속적인 LPN들에 대해 임의의 설정값으로 연산하여 식별자를 할당하며, 다중 해시(multiple Hash)를 이용하여 식별자를 비트 맵(bit map) 형태로 생성한 후, 비트 맵을 LPN 필터링을 위한 LPN 필터(filter)의 비트 어레이(bit array)에 등록한다. 예컨대, 본 발명의 실시 예에서는, 메모리 블록들의 페이지들에 대해 프로그램된 데이터의 LPN에 대해, 임의의 설정값으로 시프트(shift) 및 그룹화하여, 식별자를 생성한 후, 다중 해시를 통해 식별자를 비트 맵 형태로 생성하여, LPN 필터의 비트 어레이에 등록한다.
그리고, 본 발명의 실시 예에서는, 유저 데이터의 LPN에 대한 제2맵 데이터의 물리적 세그먼트들에서의 서치 및 확인 동작을 수행할 경우, 유저 데이터의 LPN에 대해, LPN 필터를 이용한 LPN 필터링을 수행하여, 제2맵 리스트, 다시 말해 P2L 세그먼트들에 대한 P2L 맵 리스트에서, 유저 데이터의 LPN의 존재 여부를 확인, 다시 말해 유저 데이터의 LPN에 해당하는 P2L 세그먼트의 존재 여부를 확인하며, 이때 P2L 맵 리스트에 유저 데이터의 LPN이 존재할 경우에만, 유저 데이터의 LPN에 대해, 제2맵 데이터의 물리적 세그먼트들에서의 서치 및 확인 동작, 즉 스캐닝 동작을 수행한다.
다시 말해, 본 발명의 실시 예에서는, 호스트(102)로부터 커맨드를 수신하여, 커맨드에 해당하는 커맨드 동작을 수행할 경우, 컨트롤러(130)의 메모리(144)에 저장된 제1맵 데이터와 제2맵 데이터의 세그먼트들에 대한 맵 리스트를 통해, 제1맵 데이터와 제2맵 데이터 간을 확인하며, 특히 커맨드에 해당하는 커맨드 데이터의 맵 데이터를 확인하기 위해, 메모리 장치(150)의 메모리 블록들에서 맵 블록들에 저장된 제1맵 데이터와 제2맵 데이터를 컨트롤러(130)의 메모리(144)로 로딩(loading)하여, 제1맵 데이터와 제2맵 데이터 간을 확인한다.
즉, 전술한 바와 같이, 커맨드 데이터의 LPN에 대한 제2맵 데이터의 물리적 세그먼트들에서의 서치 및 확인 동작을 수행할 경우, 커맨드 데이터의 LPN에 대해, LPN 필터를 이용한 LPN 필터링을 수행하여, 제2맵 리스트, 다시 말해 P2L 세그먼트들에 대한 P2L 맵 리스트에서, 커맨드 데이터의 LPN에 해당하는 P2L 세그먼트의 존재 여부를 확인하며, 이때 P2L 맵 리스트에 커맨드 데이터의 LPN에 해당하는 P2L 세그먼트가 존재할 경우에만, 유저 데이터의 LPN에 대해, 제2맵 데이터의 물리적 세그먼트들에서의 서치 및 확인 동작을 수행, 즉 제2맵 데이터의 P2L 세그먼트들에서 커맨드 데이터의 LPN에 해당하는 P2L 세그먼트를 스캐닝한다.
이렇게, 본 발명의 실시 예에서는, 컨트롤러(130)의 메모리(144)에 로딩된 제2맵 데이터에서 커맨드 데이터의 LPN에 해당하는 물리적 정보의 스캐닝 동작을, LPN 필터링을 통해 제2맵 데이터의 맵 리스트에 존재하는 LPN에 대해서만 수행함으로써, 스캐닝 동작의 수행을 최소화하며, 그에 따라 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 동작을 수행하기 위해 맵 데이터의 서치 및 확인을 최소화, 즉 커맨드 동작의 수행을 위한 맵 데이터로의 접속(access) 속도를 향상시켜, 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 데이터를 신속하게 안정적으로 처리할 수 있다. 그러면 이하에서는, 도 12 내지 도 14를 참조하여 본 발명의 메모리 시스템에서의 데이터 처리 동작에 대해 보다 구체적으로 설명하기로 한다.
우선, 도 12 및 도 13을 참조하면, 컨트롤러(130)는, 호스트(102)로부터 수신된 커맨드에 해당하는 데이터, 예컨대 라이트 커맨드에 해당하는 유저 데이터를, 메모리 장치(150)의 메모리 블록들에서, 데이터 블록(1300)의 오픈 블록들(1305,1310,1315)에 라이트하여 저장하며, 또한 데이터 블록(1300)으로의 라이트 동작에 상응하여, 유저 데이터에 대한 맵 데이터를, 메모리 장치(150)의 메모리 블록들에서 맵 블록(1320)의 오픈 블록들에 저장한다.
여기서, 컨트롤러(130)는, 유저 데이터가 메모리 장치(150)에서 블록0(1305), 블록1(1310), 및 블록2(1315)의 페이지들에 저장됨을 지시하는 정보, 예컨대 L2P 정보(1330) 및 P2L 정보(1350)를, 메모리 장치(150)의 맵 블록(1320)에 저장한다.
다시 말해, 컨트롤러(130)는, 호스트(102)로부터 수신된 라이트 커맨드에 해당하는 유저 데이터를, 메모리 장치(150)에서 블록0(1305), 블록1(1310), 및 블록2(1315)의 페이지들에 프로그램하여 저장하며, 또한 블록0(1305), 블록1(1310), 및 블록2(1315)의 페이지들로 유저 데이터의 저장에 따른 맵 정보를 생성, 예컨대 LPN을 갖는 유저 데이터의 논리 어드레스(Logical Address)(1332)/물리적 어드레스(Physical Address)(1334) 정보를 포함하는 L2P 정보(1330)와, 각 블록0(1305), 블록1(1310), 및 블록2(1315)의 페이지들에 저장된 유저 데이터의 LPN이 기록된 P2L 정보(1350)를 생성한 후, 이렇게 생성된 L2P 정보(1330)와 P2L 정보(1350)를, 메모리 장치(150)의 메모리 블록들에서 맵 블록(1320)에 저장하며, 아울러 유저 데이터의 프로그램에 따라 저장된 L2P 정보(1330)와 P2L 정보(1350)는 업데이트된다.
여기서, L2P 정보(1330)에는, 메모리 장치(150)의 모든 메모리 블록들, 예컨대 블록0(1305), 블록1(1310), 및 블록2(1315)의 페이지들에 저장된 유저 데이터에 대한 물리적 맵 정보가 포함되며, L2P 정보(1330)에 대한 L2P 맵 리스트, 다시 말해 제1맵 데이터의 논리적 세그먼트들, 예컨대 L2P 세그먼트들에 대한 제1맵 리스트는, 컨트롤러(130)의 메모리(144)에 저장되거나, L2P 정보(1330)가 저장된 메모리 장치(150)의 맵 블록(1320)에 저장된다. 그리고, P2L 정보(1350)에는, 메모리 장치(150)의 모든 메모리 블록들의 각 페이지들에 저장된 유저 데이터에 대한 논리적 정보, 다시 말해 블록0(1305)의 각 페이지들에 저장된 유저 데이터의 LPN이 기록된 블록0 P2L 테이블(1360), 블록1(1310)의 각 페이지들에 저장된 유저 데이터의 LPN이 기록된 블록1 P2L 테이블(1370), 및 블록2(1315)의 각 페이지들에 저장된 유저 데이터의 LPN이 기록된 블록2 P2L 테이블(1380)이 포함된다. 또한, P2L 정보(1350)에 대한 P2L 맵 리스트, 다시 말해 제2맵 데이터의 물리적 세그먼트들, 예컨대 P2L 세그먼트들에 대한 제2맵 리스트는, 컨트롤러(130)의 메모리(144)에 저장되거나, L2P 정보(1330)가 저장된 메모리 장치(150)의 맵 블록(1320)에 저장된다.
아울러, 컨트롤러(130)는, 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 데이터의 맵 데이터 확인을 위해, 커맨드 데이터의 LPN에 대한 필터링, 예컨대 LPN 필터링을 수행하는 LPN 필터(1220)를 포함한다. 여기서, LPN 필터(1220)는, FTL을 통해 컨트롤러(130)에 구현, 해싱(hasing) 및 시프트(shift) 연산을 수행하는 프로세서(134)를 통해 컨트롤러(130)에 구현, 또는 서치 엔진(search engine)을 통해 컨트롤러(130)에 구현될 수 있으며, 또한 별도의 하드웨어를 통해 컨트롤러(130)의 내부 또는 외부에 구현될 수 있다. 이하에서는 설명의 편의를 위해, FTL을 통해 컨트롤러(130)에 LPN 필터(1220)가 구현되는 것을 일 예로 하여 보다 구체적으로 설명하기로 한다.
즉, 컨트롤러(130)는, 전술한 바와 같이, 호스트(102)로부터 수신된 라이트 커맨드에 해당하는 유저 데이터가, 블록0(1305), 블록1(1310), 및 블록2(1315)의 페이지들로 저장됨에 상응하여 맵 정보를 생성할 경우, 블록0(1305), 블록1(1310), 및 블록2(1315)의 페이지들로 저장된 유저 데이터의 LPN이, 블록0 P2L 테이블(1360), 블록1 P2L 테이블(1370), 및 블록2 P2L 테이블(1380)에 기록되며, 이때 유저 데이터의 LPN에 대해 식별자를 할당한다. 여기서, 컨트롤러(130)는, 연속적인 유저 데이터의 LPN들에 대해 임의의 설정값으로 시프트 및 그룹화하여, 유저 데이터의 LPN에 대한 식별자를 할당하며, 다중 해시를 이용하여 식별자를 비트 맵 형태로 생성한 후, 비트 맵을 LPN 필터링을 위한 LPN 필터(1220)의 비트 어레이에 등록한다. 그러면 여기서, 도 14를 참조하여 본 발명의 실시 예에 따른 메모리 시스템에서 컨트롤러(130)에 포함된 LPN 필터(1220)에 대해서 보다 구체적으로 설명하기로 한다.
도 14를 참조하면, 컨트롤러(130)는, 블록0(1305), 블록1(1310), 및 블록2(1315)의 페이지들로 유저 데이터의 저장에 상응하여, 블록0 P2L 테이블(1360), 블록1 P2L 테이블(1370), 및 블록2 P2L 테이블(1380)에 기록된 유저 데이터의 LPN에 대해, 임의의 설정값으로 시프트 및 그룹화하여, 유저 데이터의 LPN에 대해 식별자를 할당, 즉 유저 데이터의 LPN에 대한 식별자를 생성한다.
예컨대, 컨트롤러(130)는, 임의의 설정값이 '4'일 경우, 유저 데이터의 LPN '0, 1, 2, 3'에 대해서는, 식별자 '0'을 할당하고, 유저 데이터의 LPN '4, 5, 6, 7'에 대해서는, 식별자 '1'을 할당한다. 즉, 컨트롤러(130)는, 블록0 P2L 테이블(1360), 블록1 P2L 테이블(1370), 및 블록2 P2L 테이블(1380)에 기록된 유저 데이터의 LPN에 대해, 임의의 설정값을 바탕으로 시프트 및 그룹화하여, 식별자를 할당한다. 일 예로, 컨트롤러(130)는, 메모리 장치(150)의 블록1(1310)의 페이지10(page10)에, LPN80을 갖는 데이터(이하, '데이터80'이라 칭하기로 함)가 저장될 경우, 블록1 P2L 테이블(1370)에는, 블록1(1310)의 페이지10(page10)에 데이터80을 지시하는 정보가 저장, 즉 블록1 P2L 테이블(1370)에 데이터80의 LPN80이 기록되며, 블록1 P2L 테이블(1370)에 기록된 LPN80에 대해 식별자20(1410)을 할당할 수 있다.
그리고, 컨트롤러(130)는, 블록0 P2L 테이블(1360), 블록1 P2L 테이블(1370), 및 블록2 P2L 테이블(1380)에 기록된 유저 데이터의 LPN에 대해서, 시프트 및 그룹화를 통해 식별자를 할당한 후, 다중 해시, 예컨대 해시1(1420), 해시2(1430), 및 해시3(1440)을 이용하여, 식별자에 대한 비트 맵(1460)을 생성, 예컨대 블록1 P2L 테이블(1370)에 기록된 LPN80에 대해 식별자20(1410)을 할당한 후, 해시1(1420), 해시2(1430), 및 해시3(1440)을 이용하여, 식별자20(1410)에 대한 비트 맵(1460)을 생성한다. 그리고, 컨트롤러(130)는, 비트 맵(1460)을, LPN 필터(1450)의 비트 어레이에 등록하여, LPN 필터(1450)를 구성한다.
그리고, 컨트롤러(130)는, 호스트(102)로부터 수신된 커맨드에 해당하는 유저 데이터의 LPN(1210)에 대한, 제2맵 데이터의 물리적 세그먼트들, 예컨대 메모리 장치(150)의 맵 블록에 저장된 P2L 정보(1350)의 P2L 테이블들(1360,1370,1380)에서의 서치 및 확인 동작을 수행할 경우, 유저 데이터의 LPN(1210)에 대해, LPN 필터(1220)를 이용한 LPN 필터링을 수행하여, 제2맵 리스트, 다시 말해 P2L 세그먼트들에 대한 P2L 맵 리스트(1230)에서, 유저 데이터의 LPN(1210)이 존재하는 지를 확인, 유저 데이터의 LPN(1210)에 해당하는 P2L 세그먼트가 존재하는 지를 확인하며, 이때 P2L 맵 리스트(1230)에 유저 데이터의 LPN(1210)이 존재할 경우에만, 유저 데이터의 LPN(1210)에 대해, 제2맵 데이터의 물리적 세그먼트들, 예컨대 컨트롤러(130)에 포함된 메모리(144)의 맵 캐시(map cache)(1240)에 로딩된 P2L 정보(1350)의 P2L 테이블들(1360,1370,1380)에서의 서치 및 확인 동작을 수행, 즉 P2L 세그먼트들에서 유저 데이터의 LPN(1210)에 해당하는 P2L 세그먼트에 대한 스캐닝 동작을 수행하여, 유저 데이터의 LPN(1210)에 해당하는 물리적 페이지 번호(PPN: Physical Page Number, 이하 'PPN'이라 칭하기로 함)(1250)를 확인, 즉 유저 데이터의 LPN(1210)에 해당하는 P2L 세그먼트에 대한 PPN(1250)을 확인한다.
보다 구체적으로 설명하면, 컨트롤러(130)는, 호스트(102)로부터 커맨드를 수신하여, 커맨드에 해당하는 커맨드 동작을 수행할 경우, 예컨대 라이트 커맨드 및 리드 커맨드를 수신하여, 데이터 라이트 동작 및 데이터 리드 동작을 수행할 경우, 컨트롤러(130)의 메모리(144)에 저장된 제1맵 데이터와 제2맵 데이터의 세그먼트들에 대한 맵 리스트를 통해, 커맨드에 해당하는 커맨드 데이터의 제1맵 데이터와 제2맵 데이터 간을 확인한다.
특히, 컨트롤러(130)는, 커맨드에 해당하는 커맨드 데이터의 맵 데이터를 확인하기 위해, 메모리 장치(150)의 메모리 블록들에서 맵 블록(1320)에 저장된 제1맵 데이터, 예컨대 L2P 정보(1330)와, 제2맵 데이터, 예컨대 P2L 정보(1350)를 컨트롤러(130)의 메모리(144)로 로딩한다. 여기서, 컨트롤러(130)는, L2P 정보(1330)에 대한 L2P 맵 리스트와 P2L 정보(1350)에 대한 P2L 맵 리스트가 컨트롤러(130)의 메모리(144)에 존재하지 않을 경우에는, 메모리 장치(150)에 저장된 L2P 맵 리스트와 P2L 맵 리스트를 메모리(144)로 로딩한다.
그리고, 컨트롤러(130)는, 커맨드에 해당하는 커맨드 데이터의 맵 데이터를 확인하기 위해, 컨트롤러(130)의 메모리(144)에 로딩된 L2P 정보(1330)와 P2L 정보(1350) 간을 확인한다. 특히, 컨트롤러(130)는, 커맨드 데이터의 LPN(1210)에 대해, 메모리(144)의 맵 캐시(1240)에 로딩된 P2L 정보(1350)의 블록0 P2L 테이블(1360), 블록1 P2L 테이블(1370), 및 블록2 P2L 테이블(1380)에서의 서치 및 확인 동작, 즉 스캐닝 동작을 수행한다. 이때, 컨트롤러(130)는, 전술한 바와 같이, 스캐닝 동작을 수행하기 전에, LPN 필터(1220)를 통해 커맨드 데이터의 LPN(1210)에 대한 LPN 필터링을 수행하여, 메모리(144)에 로딩된 P2L 맵 리스트(1230)에서, 커맨드 데이터의 LPN(1210)이 존재하는 지를 확인, 즉 P2L 맵 리스트(1230)에서 커맨드 데이터의 LPN(1210)에 해당하는 P2L 세그먼트가 존재하는 지를 확인한다.
또한, 컨트롤러(130)는, P2L 맵 리스트(1230)에 유저 데이터의 LPN(1210)이 존재할 경우, 커맨드 데이터의 LPN(1210)에 대해, 맵 캐시(1240)에 로딩된 P2L 정보(1350)의 P2L 테이블들(1360,1370,1380), 즉 P2L 세그먼트들에서의 서치 및 확인 동작을 수행, 즉 스캐닝 동작을 수행한다. 즉, 컨트롤러(130)는, P2L 정보(1350)의 P2L 테이블들(1360,1370,1380)에서 커맨드 데이터의 LPN(1210)에 대한 스캐닝 동작을 수행, 즉 P2L 정보(1350)의 P2L 세그먼트들에서 커맨드 데이터의 LPN(1210)에 해당하는 P2L 세그먼트를 스캐닝하여, 커맨드 데이터의 LPN(1210)에 해당하는 PPN(1250)을 확인, 즉 유저 데이터의 PPN(1250)을 확인하며, 커맨드 데이터의 PPN(1250)에 상응하여 메모리 장치(150)의 메모리 블록들에서 커맨드 데이터에 대한 커맨드 동작을 수행한다. 그러면 여기서, 도 15를 참조하여 본 발명의 실시 예에 따른 메모리 시스템에서의 데이터를 처리하는 동작에 대해서 보다 구체적으로 설명하기로 한다.
도 15는 본 발명의 실시 예에 따른 메모리 시스템에서의 데이터를 처리하는 동작 과정을 개략적으로 도시한 도면이다.
도 15를 참조하면, 메모리 시스템은, 1510단계에서, 호스트로부터 커맨드를 수신, 다시 말해 라이트 커맨드 및 리드 커맨드를 수신하고, 1520단계에서, 커맨드에 해당하는 커맨드 데이터의 맵 데이터를 서치 및 확인하기 전에, 커맨드 데이터의 LPN에 대해 LPN 필터링을 수행한다.
여기서, 메모리 시스템은, 커맨드 데이터의 LPN에 대한 LPN 필터링을 위해, 커맨드 데이터의 맵 데이터, 예컨대 P2L 정보를 포함하는 제2맵 데이터의 생성 시에, 커맨드 데이터의 LPN에 대해, 임의의 설정값을 바탕으로 시프트 및 그룹화하여, 식별자를 할당, 즉 커맨드 데이터의 LPN에 대한 식별자를 생성한 후, 다중 해시를 통해 식별자를 비트 맵 형태로 생성하여, LPN 필터링을 수행하는 LPN 필터의 비트 어레이에 등록하며, LPN 필터를 통해 커맨드 데이터의 LPN에 대한 LPN 필터링을 수행한다.
그리고, 1530단계에서, LPN 필터링을 통해, 맵 데이터의 맵 세그먼트들에 대한 맵 리스트에서, 커맨드 데이터의 LPN을 확인한 후, 커맨드 데이터의 LPN에 대한, 맵 데이터의 맵 세그먼트들에서의 서치 및 확인, 즉 커맨드 데이터에 대한 맵 데이터에서의 스캐닝을 수행하여, 커맨드 데이터의 LPN에 해당하는 PPN을 확인한다.
그런 다음, 1540단계에서, 커맨드 데이터의 PPN에 상응하여, 메모리 장치의 메모리 블록들에서, 커맨드 데이터에 대한 커맨드 동작을 수행한다.
여기서, 호스트로부터 수신된 라이트 커맨드에 해당하는 커맨드 데이터의 맵 데이터 확인, 특히 커맨드 데이터의 LPN에 대한 LPN 필터링, 및 커맨드 데이터의 LPN에 해당하는 PPN을 확인하여 커맨드 동작을 수행하는 동작에 대해서는, 앞서 도 12 내지 도 14를 참조하여 보다 구체적으로 설명하였으므로, 여기서는 그에 관한 구체적인 설명을 생략하기로 한다.
한편, 본 발명의 상세한 설명에서는 구체적인 실시 예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로, 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 안되며 후술하는 특허청구의 범위뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.

Claims (20)

  1. 복수의 워드라인(word line)들에 연결된 복수의 메모리 셀들을 포함하여 호스트(host)로부터 요청(request)되는 리드(read) 데이터 및 라이트(write) 데이터가 저장된 복수의 페이지들과, 상기 페이지들이 포함된 복수의 메모리 블록들을, 포함하는 메모리 장치; 및
    상기 호스트로부터 수신된 커맨드(command)에 해당하는 데이터를, 상기 메모리 블록들에서 제1메모리 블록에 저장하고, 상기 제1메모리 블록으로의 저장에 상응한 맵 데이터(map data)를, 상기 메모리 블록들에서 제2메모리 블록에 저장하며, 상기 데이터의 논리적(logical) 정보에 대한 필터링(filtering)을 수행하여, 상기 맵 데이터를 스캐닝(scanning)하는 컨트롤러;를 포함하는,
    메모리 시스템.
  2. 제1항에 있어서,
    상기 컨트롤러는, 상기 데이터의 논리적 정보에 대한, 비트 맵(bit map)을 생성한 후, 상기 비트 맵을 상기 컨트롤러의 메모리에 저장하고, 상기 비트 맵을 통해 상기 필터링을 수행하는,
    메모리 시스템.
  3. 제2항에 있어서,
    상기 컨트롤러는, 상기 데이터의 논리적 정보를 시프트(shift) 및 그룹화하여, 상기 데이터의 논리적 정보에 대한 식별자를 생성하는,
    메모리 시스템.
  4. 제3항에 있어서,
    상기 컨트롤러는, 다중 해시(multiple Hash)를 통해, 상기 데이터의 논리적 정보에 대한 식별자를, 상기 비트 맵으로 생성하는,
    메모리 시스템.
  5. 제4항에 있어서,
    상기 컨트롤러는, 상기 필터링을 수행하는 필터(filter)의 비트 어레이(bit array)에, 상기 비트 맵을 등록하는,
    메모리 시스템.
  6. 제1항에 있어서,
    상기 컨트롤러는, 상기 맵 데이터의 맵 세그먼트들과, 상기 맵 세그먼트들에 대한 맵 리스트를, 상기 컨트롤러의 메모리에 로딩(loading)한 후, 상기 맵 리스트에서 상기 데이터의 논리적 정보에 해당하는 제1맵 세그먼트의 존재 여부를, 상기 필터링을 통해 확인하는,
    메모리 시스템.
  7. 제6항에 있어서,
    상기 컨트롤러는, 상기 제1맵 세그먼트가 상기 맵 리스트에 존재할 경우, 상기 맵 세그먼트들을 스캐닝하여 상기 제1맵 세그먼트의 물리적 정보를 확인하는,
    메모리 시스템.
  8. 제7항에 있어서,
    상기 컨트롤러는, 상기 물리적 정보에 상응하여 상기 커맨드에 해당하는 커맨드 동작을, 상기 메모리 블록들에서 수행하는,
    메모리 시스템.
  9. 제7항에 있어서,
    상기 물리적 정보는, 상기 데이터의 논리적 정보에 해당하는 물리적 페이지 번호(PPN: Physical Page Number)인,
    메모리 시스템.
  10. 제1항에 있어서,
    상기 데이터의 논리적 정보는, 상기 제1메모리 블록에 저장된 데이터의 논리적 페이지 번호(LPN: Logical Page Number)인,
    메모리 시스템.
  11. 메모리 장치의 복수의 메모리 블록들에 각각 포함되고 복수의 워드라인(word line)들에 연결된 복수의 메모리 셀들을 포함하는 복수의 페이지들에 대해, 호스트(host)로부터 커맨드(write command)를 수신하는 단계;
    상기 커맨드에 해당하는 데이터를, 상기 메모리 블록들에서 제1메모리 블록에 저장하고, 상기 제1메모리 블록으로의 저장에 상응한 맵 데이터(map data)를, 상기 메모리 블록들에서 제2메모리 블록에 저장하는 단계; 및
    상기 커맨드에 따라, 상기 데이터의 논리적(logical) 정보에 대한 필터링(filtering)을 수행하여, 상기 맵 데이터를 스캐닝(scanning)하는 단계;를 포함하는,
    메모리 시스템의 동작 방법.
  12. 제11항에 있어서,
    상기 저장하는 단계는,
    상기 데이터의 논리적 정보에 대한, 비트 맵(bit map)을 생성하는 단계; 및
    상기 비트 맵을 상기 컨트롤러의 메모리에 저장하는 단계;를 더 포함하는,
    메모리 시스템의 동작 방법.
  13. 제12항에 있어서,
    상기 스캐닝하는 단계는, 상기 비트 맵을 통해 상기 필터링을 수행하는,
    메모리 시스템의 동작 방법.
  14. 제12항에 있어서,
    상기 생성하는 단계는,
    상기 데이터의 논리적 정보를 시프트(shift) 및 그룹화하여, 상기 데이터의 논리적 정보에 대한 식별자를 생성하는 단계; 및
    다중 해시(multiple Hash)를 통해, 상기 데이터의 논리적 정보에 대한 식별자를, 상기 비트 맵으로 생성하는 단계;를 포함하는,
    메모리 시스템의 동작 방법.
  15. 제14항에 있어서,
    상기 컨트롤러의 메모리에 저장하는 단계는, 상기 필터링을 수행하는 필터(filter)의 비트 어레이(bit array)에, 상기 비트 맵을 등록하는 단계;를 포함하는,
    메모리 시스템의 동작 방법.
  16. 제11항에 있어서,
    상기 스캐닝하는 단계는,
    상기 맵 데이터의 맵 세그먼트들과, 상기 맵 세그먼트들에 대한 맵 리스트를, 상기 컨트롤러의 메모리에 로딩(loading)하는 단계; 및
    상기 맵 리스트에서 상기 데이터의 논리적 정보에 해당하는 제1맵 세그먼트의 존재 여부를, 상기 필터링을 통해 확인하는 단계;를 더 포함하는,
    메모리 시스템의 동작 방법.
  17. 제16항에 있어서,
    상기 스캐닝하는 단계는,
    상기 제1맵 세그먼트가 상기 맵 리스트에 존재할 경우, 상기 맵 세그먼트들을 스캐닝하여 상기 제1맵 세그먼트의 물리적 정보를 확인하는 단계;를 더 포함하는,
    메모리 시스템의 동작 방법.
  18. 제17항에 있어서,
    상기 물리적 정보에 상응하여 상기 커맨드에 해당하는 커맨드 동작을, 상기 메모리 블록들에서 수행하는 단계;를 더 포함하는,
    메모리 시스템의 동작 방법.
  19. 제17항에 있어서,
    상기 물리적 정보는, 상기 데이터의 논리적 정보에 해당하는 물리적 페이지 번호(PPN: Physical Page Number)인,
    메모리 시스템의 동작 방법.
  20. 제11항에 있어서,
    상기 데이터의 논리적 정보는, 상기 제1메모리 블록에 저장된 데이터의 논리적 페이지 번호(LPN: Logical Page Number)인,
    메모리 시스템의 동작 방법.
KR1020150161626A 2015-11-18 2015-11-18 메모리 시스템 및 메모리 시스템의 동작 방법 KR20170058482A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020150161626A KR20170058482A (ko) 2015-11-18 2015-11-18 메모리 시스템 및 메모리 시스템의 동작 방법
US15/096,160 US10310769B2 (en) 2015-11-18 2016-04-11 Memory system and operating method thereof using a bitmap for filtering of logical addresses
CN201610514768.XA CN106710628B (zh) 2015-11-18 2016-07-01 存储器系统及其操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150161626A KR20170058482A (ko) 2015-11-18 2015-11-18 메모리 시스템 및 메모리 시스템의 동작 방법

Publications (1)

Publication Number Publication Date
KR20170058482A true KR20170058482A (ko) 2017-05-29

Family

ID=58691919

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150161626A KR20170058482A (ko) 2015-11-18 2015-11-18 메모리 시스템 및 메모리 시스템의 동작 방법

Country Status (3)

Country Link
US (1) US10310769B2 (ko)
KR (1) KR20170058482A (ko)
CN (1) CN106710628B (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113076267B (zh) * 2021-04-29 2023-05-26 华侨大学 一种基于热点汇集的地址转换方法和数据存储装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4578594A (en) * 1984-01-25 1986-03-25 Fairchild Camera & Instrument Corporation Circuit and method for split bias enable/inhibit memory operation
JP4315488B2 (ja) * 1998-06-30 2009-08-19 ソニー株式会社 データ記憶装置、データ処理装置、データ処理システム並びにデータ処理方法
US20050213393A1 (en) * 2004-03-14 2005-09-29 M-Systems Flash Disk Pioneers, Ltd. States encoding in multi-bit flash cells for optimizing error rate
KR100706242B1 (ko) 2005-02-07 2007-04-11 삼성전자주식회사 메모리 시스템 및 그것의 런 단위 어드레스 매핑 테이블 구성 방법
CN101169760B (zh) * 2006-10-26 2011-09-28 北京华旗资讯数码科技有限公司 电子硬盘的存储空间的管理方法
TWI385667B (zh) * 2008-06-26 2013-02-11 Phison Electronics Corp 用於快閃記憶體的資料管理方法、儲存系統與控制器
KR20100055565A (ko) * 2008-11-18 2010-05-27 삼성전자주식회사 메모리 장치 및 메모리 장치의 관리 방법
US8429377B2 (en) 2010-01-08 2013-04-23 International Business Machines Corporation Optimizing TLB entries for mixed page size storage in contiguous memory
US8782344B2 (en) * 2012-01-12 2014-07-15 Fusion-Io, Inc. Systems and methods for managing cache admission
KR101356543B1 (ko) 2012-06-27 2014-01-28 한국과학기술원 메모리 관리 유닛, 이를 포함하는 멀티 코어 프로세서, 컴퓨터 시스템 및 데이터 관리 방법
US8696092B2 (en) * 2012-07-19 2014-04-15 Eastman Kodak Company Liquid dispenser including active membrane actuator
TWI514140B (zh) * 2013-02-05 2015-12-21 Via Tech Inc 非揮發性記憶裝置及其操作方法
KR101297442B1 (ko) 2013-02-22 2013-08-16 서울과학기술대학교 산학협력단 공간 지역성을 고려한 요구 기반 플래시 메모리 변환 계층을 포함하는 낸드 플래시 메모리 시스템
US9218279B2 (en) * 2013-03-15 2015-12-22 Western Digital Technologies, Inc. Atomic write command support in a solid state drive
US20160232088A1 (en) * 2014-07-17 2016-08-11 Sandisk Enterprise Ip Llc Garbage Collection in Storage System with Distributed Processors
CN104166634A (zh) * 2014-08-12 2014-11-26 华中科技大学 一种固态盘系统中的映射表缓存管理方法
US10209891B2 (en) * 2015-08-24 2019-02-19 Western Digital Technologies, Inc. Methods and systems for improving flash memory flushing

Also Published As

Publication number Publication date
CN106710628B (zh) 2021-01-01
US10310769B2 (en) 2019-06-04
US20170139646A1 (en) 2017-05-18
CN106710628A (zh) 2017-05-24

Similar Documents

Publication Publication Date Title
KR20170056765A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR102309471B1 (ko) 데이터 처리 시스템 및 데이터 처리 시스템의 동작 방법
KR20170118288A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR102514388B1 (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20170061221A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20160112135A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20160127524A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20160073873A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20170075855A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR102441284B1 (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20160073868A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20170056767A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20160058458A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20160148952A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20160032910A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20160143259A (ko) 메모리 시스템 및 그의 동작방법
KR20170057902A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20170060206A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20170061218A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20170076878A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20170044781A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR20170044782A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR20160075165A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20170078310A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR20170060203A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법