CN106449918B - 半导体异质结构光电子器件的逻辑应用方法 - Google Patents

半导体异质结构光电子器件的逻辑应用方法 Download PDF

Info

Publication number
CN106449918B
CN106449918B CN201610987801.0A CN201610987801A CN106449918B CN 106449918 B CN106449918 B CN 106449918B CN 201610987801 A CN201610987801 A CN 201610987801A CN 106449918 B CN106449918 B CN 106449918B
Authority
CN
China
Prior art keywords
channel layer
photoelectric conversion
semiconductor
grid
logic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201610987801.0A
Other languages
English (en)
Other versions
CN106449918A (zh
Inventor
马海英
张增星
李东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tongji University
Original Assignee
Tongji University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tongji University filed Critical Tongji University
Priority to CN201610987801.0A priority Critical patent/CN106449918B/zh
Publication of CN106449918A publication Critical patent/CN106449918A/zh
Application granted granted Critical
Publication of CN106449918B publication Critical patent/CN106449918B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/14Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Bipolar Transistors (AREA)

Abstract

一种半导体异质结光电子器件的逻辑应用方法。该器件主要基于纳米半导体材料的物理特性,通过场效应晶体管的结构设计,实现栅极电压对源漏沟道光电转换性能的逻辑调控,从而具有逻辑光电子的性能。该器件主要结构和功能如下:(1)具有场效应晶体管的类似结构;(2)组成沟道层的材料为半导体异质结材料;(3)半导体异质结中包括至少一种双极性半导体,该种半导体的载流子类型(p型或n型)可以通过栅极调控;(4)通过这种设计,可以通过栅极调控半导体异质结形成pn结与非pn结。通过利用不同异质结的光电转换性能,实现栅极电压对沟道层不同光电转换性能状态之间的调控,使光电子器件具有逻辑功能。

Description

半导体异质结构光电子器件的逻辑应用方法
技术领域
本发明涉及利用半导体工艺制备具有逻辑光电子功能的器件结构。
背景技术
传统的半导体材料,例如硅,它的载流子类型(p型或n型)主要通过元素掺杂实现,一旦形成掺杂,就无法动态的实现半导体材料在不同类型电荷掺杂之间的转换。对于一个硅的pn结,一旦形成之后,栅极电压只能在pn结的范围内对硅的载流子浓度进行调控,而不能把硅pn结调控成非pn结;对于一个n型硅,栅极电压只能实现电子浓度的调控,而不能把n型硅调控成p型硅或pn结,反之亦然。众所周知,pn结与单一的p型或n型半导体材料具有不同的光电子性能,其中pn结具有光伏性能,可以做发光二极管(LED),而单一的p型材料或n型材料不具有光伏性能和发光二极管性能。由于在传统的半导体材料中,栅极电压无法实现半导体材料在p型和n型之间的动态调控,因而也无法实现栅极电压对半导体材料光电子(光伏或者LED)性能的逻辑调控。
一些纳米材料,如WSe2二维晶体,它们的载流子类型可以通过栅极电压调制,在p型和n型之间动态转变(以下简称这种材料为双极性半导体材料)。利用这种性质,人们可以通过制备不同的栅极结构,调制和改善其光电子性能。例如,通过施加栅极电压,可以改善其光伏性能,或者通过使其形成pn结,制作LED等。
发明内容
本发明的目的是提供一种具有可以通过栅极电压实现晶体管器件半导体异质结沟道层光电子性能的逻辑调控功能的器件及其应用,即栅极电压对器件半导体异质结沟道层在不同光电转换性能状态之间的逻辑调控功能及其应用。
本发明需要保护的技术方案为:
一种光电子器件的逻辑应用方法,其特征在于,设计的结构依次为,
包括源极;
包括漏极;
包括沟道层,沟道层为半导体异质结,由至少一种双极性半导体组成;
包括电介质层;
包括栅极;
通过在所述栅极输入不同的电压,获得所述半导体异质结沟道层在pn结与非pn结两者之间的转变,使得所述沟道层在一种光电转换状态(定义为1)与另外一种光电转换状态(0态)之间跳变,从而实现栅极电压对沟道层的光电子性能逻辑调控。
所述沟道层半导体异质结至少由一种双极性半导体组成,双极性半导体为其载流子类型可以通过外加电场进行调制。
本发明创造性的首次提出逻辑光电子的功能概念,在该类器件中,输入信号为光信号(光信号辐照在沟道层上),输出信号为电信号,或者反之。我们指出可以通过施加不同的栅极电压,使器件在不同的光电转换性能状态之间转变。该类器件类似于逻辑电子器件。在逻辑电子器件里,栅极电压可以使沟道层导电状态在开启与夹断之间转变,其输入信号和输出信号都是电信号。在我们提出的逻辑光电子器件里,栅极电压可以使沟道层在具有光电转换性能和没有光电转换性能之间转变,从而形成光电转换的开启和夹断。
本发明设计的器件主要基于纳米半导体材料的物理特性,通过场效应晶体管的结构设计,实现栅极电压对源漏沟道光电转换性能的逻辑调控,从而具有逻辑光电子的性能。该器件主要结构和功能如下:(1)具有场效应晶体管的类似结构;(2)组成沟道层的材料为半导体异质结材料;(3)半导体异质结中包括至少一种双极性半导体,该种半导体的载流子类型(p型或n型)可以通过栅极调控;(4)通过这种设计,可以通过栅极调控半导体异质结形成pn结与非pn结。通过利用不同异质结的光电转换性能,实现栅极电压对沟道层不同光电转换性能状态之间的调控,使光电子器件具有逻辑功能。
本发明方法设计的新型光电子器件单元并对其应用,有望拓展光电子器件的应用领域。
附图说明
图1为器件结构示意图。
图2为实施例器件结构示意图。
图3为实施例的器件功能应用演示。
数字标记:
1源电极,2漏电极,3双极性半导体,4半导体材料,5电介质层,6栅电极
具体实施方式
本发明器件的结构如图1所示,
包括源极;
包括漏极;
包括沟道层,为半导体异质结,由至少一种双极性半导体组成;
包括电介质层;
包括栅极。
以上各电极可以为任意金属材料。
通过在所述栅极输入不同的电压,获得所述沟道层半导体异质结在pn结与非pn结两者之间的转变,使得所述沟道层在一种光电转换状态(定义为1)与另外一种光电转换状态(0态)之间跳变,从而实现栅极电压对沟道层的光电子性能逻辑调控。
对于该类器件,其沟道层半导体异质结可以通过栅极电压调控在pn结与非pn结之间转变。由于pn结与非pn结具有不同的光电转换性能,从而可以通过栅极电压实现沟道层在不同光电转换性能之间的转变,实现光电子的逻辑调控功能,即可以通过加一个栅极电压使沟道层在一种光电转换状态(定义为1),加另外一个半栅极电压使其处于另外一个光电转换状态(0态),从而实现栅极电压对沟道层的光电子性能逻辑调控。
以下进一步通过实例对本发明做进一步介绍。
实施例
WSe2-黑磷异质结逻辑光电子器件
如图2所示,在该器件中,源电极与漏电极为金,沟道层为双极性WSe2二维晶体和黑磷二维晶体的异质结,电介质层为二氧化硅,栅电极为掺杂的硅,输入信号光照射在WSe2-黑磷异质结上,输出电信号通过源漏电极测量。
如图3所示,可以看出,当栅极电压VG为30V的时候,产生的光伏电压VOC接近于0V,这时候该器件处于夹断(OFF)态;当栅极电压VG为-10V的时候,产生的光伏电压VOC约为0.3V,这时候器件处于开启(ON)态。

Claims (1)

1.一种光电子器件的逻辑应用方法,其特征在于,设计的结构依次为,
包括源极;
包括漏极;
包括沟道层,沟道层为半导体异质结;
包括电介质层;
包括栅极;
通过在所述栅极输入不同的电压,获得所述半导体异质结沟道层在pn结与非pn结两者之间的转变,使得所述沟道层在一种光电转换状态1态与另外一种光电转换状态0态之间跳变,从而实现栅极电压对沟道层的光电子性能逻辑调控;
在光电子器件中,输入信号为光信号,光信号辐照在沟道层上,输出信号为电信号,或者反之;
通过施加不同的栅极电压,使器件在不同的光电转换性能状态之间转变;
所述光电子器件,其栅极电压可以使沟道层在具有光电转换性能和没有光电转换性能之间转变,从而形成光电转换的开启和夹断;
所述沟道层半导体异质结由双极性WSe2二维晶体和黑磷二维晶体的异质结组成。
CN201610987801.0A 2016-11-10 2016-11-10 半导体异质结构光电子器件的逻辑应用方法 Expired - Fee Related CN106449918B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610987801.0A CN106449918B (zh) 2016-11-10 2016-11-10 半导体异质结构光电子器件的逻辑应用方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610987801.0A CN106449918B (zh) 2016-11-10 2016-11-10 半导体异质结构光电子器件的逻辑应用方法

Publications (2)

Publication Number Publication Date
CN106449918A CN106449918A (zh) 2017-02-22
CN106449918B true CN106449918B (zh) 2019-02-01

Family

ID=58208105

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610987801.0A Expired - Fee Related CN106449918B (zh) 2016-11-10 2016-11-10 半导体异质结构光电子器件的逻辑应用方法

Country Status (1)

Country Link
CN (1) CN106449918B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109682863B (zh) * 2018-12-10 2020-09-08 华中科技大学 基于TMDCs-SFOI异质结的气体传感器及其制备方法
CN113594167B (zh) * 2021-07-29 2024-03-12 上海集成电路制造创新中心有限公司 非易失性可编程异质结存储器
CN114141884A (zh) * 2021-12-14 2022-03-04 上海集成电路制造创新中心有限公司 可重构肖特基二极管

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105448714A (zh) * 2016-01-08 2016-03-30 温州大学 一种大开关比场效应晶体管的制备方法
CN105742358A (zh) * 2014-12-30 2016-07-06 三星电子株式会社 电子器件及其制造方法
CN106067798A (zh) * 2016-07-04 2016-11-02 兰州大学 一种基于pn结的逻辑运算器件

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9484489B2 (en) * 2014-08-05 2016-11-01 Massachusetts Institute Of Technology Engineered band gaps

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105742358A (zh) * 2014-12-30 2016-07-06 三星电子株式会社 电子器件及其制造方法
CN105448714A (zh) * 2016-01-08 2016-03-30 温州大学 一种大开关比场效应晶体管的制备方法
CN106067798A (zh) * 2016-07-04 2016-11-02 兰州大学 一种基于pn结的逻辑运算器件

Also Published As

Publication number Publication date
CN106449918A (zh) 2017-02-22

Similar Documents

Publication Publication Date Title
CN106409886B (zh) 双极性半导体光电子器件的逻辑应用方法
Wei et al. Fast gate-tunable photodetection in the graphene sandwiched WSe 2/GaSe heterojunctions
CN105280710B (zh) 包括石墨烯和量子点的电子装置
Wen et al. Development and progress in piezotronics
CN106449918B (zh) 半导体异质结构光电子器件的逻辑应用方法
Gao et al. Gate-tunable rectification inversion and photovoltaic detection in graphene/WSe2 heterostructures
US20120182063A1 (en) Power Device Using Photoelectron Injection to Modulate Conductivity and the Method Thereof
EP2249400A3 (en) A unipolar semiconductor photodetector with suppressed dark current and method for producing the same
Liu et al. A highly sensitive and fast graphene nanoribbon/CsPbBr 3 quantum dot phototransistor with enhanced vertical metal oxide heterostructures
Li et al. Piezotronic and piezo-phototronic logic computations using Au decorated ZnO microwires
Ko et al. Few-layer WSe2 Schottky junction-based photovoltaic devices through site-selective dual doping
Hang et al. Photo-electrical properties of trilayer MoSe2 nanoflakes
Zhang et al. Piezo‐Phototronic Matrix via a Nanowire Array
Siddique et al. Ultraviolet-light-driven enhanced photoresponse of chemical-vapor-deposition grown graphene-WS2 heterojunction based FETs
CN106952921B (zh) 一种非易失性可编程光电子存储器的设计方法
Hua et al. Piezotronics enabled artificial intelligence systems
CN103646965A (zh) 一种jfet器件及其制造方法
CN109690800A (zh) 光伏装置
Cheng et al. Triboelectric-potential configurable MoTe2 homojunction for photovoltaic device and logic circuits
CN109192822B (zh) 一种石墨烯/金属纳米颗粒-pmma/石墨烯/氮化镓发光二极管及其制备方法
CN105097801B (zh) 半导体元件、其制造方法与其操作方法
Kim et al. Enhancement of trap-assisted green electroluminescence efficiency in ZnO/SiO2/Si nanowire light-emitting diodes on bendable substrates by piezophototronic effect
Su et al. Design and Photomodulation Performance of a UV-Driven Full GaN Integrated μLED and BJT Phototransistor
CN106601740B (zh) 硅基InGaAs沟道双栅CMOS器件
CN105789395B (zh) 高调制速度发光二极管及其调制方法和制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20190201

Termination date: 20211110