CN106385260B - 一种基于低延时的lz无损压缩算法的fpga实现系统 - Google Patents

一种基于低延时的lz无损压缩算法的fpga实现系统 Download PDF

Info

Publication number
CN106385260B
CN106385260B CN201610913661.2A CN201610913661A CN106385260B CN 106385260 B CN106385260 B CN 106385260B CN 201610913661 A CN201610913661 A CN 201610913661A CN 106385260 B CN106385260 B CN 106385260B
Authority
CN
China
Prior art keywords
character
data
length
module
matching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610913661.2A
Other languages
English (en)
Other versions
CN106385260A (zh
Inventor
许建峰
茅文深
刘文松
周全宇
姚浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Electric Rice Information System Co., Ltd.
Original Assignee
China Electric Rice Information System Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Electric Rice Information System Co Ltd filed Critical China Electric Rice Information System Co Ltd
Publication of CN106385260A publication Critical patent/CN106385260A/zh
Application granted granted Critical
Publication of CN106385260B publication Critical patent/CN106385260B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/30Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
    • H03M7/40Conversion to or from variable length codes, e.g. Shannon-Fano code, Huffman code, Morse code
    • H03M7/42Conversion to or from variable length codes, e.g. Shannon-Fano code, Huffman code, Morse code using table look-up for the coding or decoding process, e.g. using read-only memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

本发明公开了一种基于低延时的LZ无损压缩算法的FPGA实现系统,包括输入缓存模块、输出缓存模块、移位寄存器、回读控制模块、匹配搜索模块、字符长度计算模块、匹配长度计算模块和输出控制模块;输入缓存模块用于缓存输入的源数据并进行编址;输出缓存模块用于缓存输出的压缩数据;移位寄存器用于将输入的源数据通过移位转变为哈希函数计算所需的4字节数据;回读控制模块用于回读出匹配搜索需要的源数据;匹配搜索模块用于对源数据逐字散列计算进行匹配查找;字符长度计算模块用于计算压缩序列中不可匹配字符的长度;匹配长度计算模块用于计算压缩序列中匹配字符的长度。

Description

一种基于低延时的LZ无损压缩算法的FPGA实现系统
技术领域
本发明涉及数据压缩领域,尤其涉及一种基于低延时的LZ无损压缩算法的FPGA实现系统。
背景技术
随着信息时代的到来,人们对数据越来越依赖,数据交换量日益增大,海量数据带来的大规模的数据传输和存储需求。将数据进行有效的压缩能够减少存储所需的空间以及最大限度地利用有限的通信带宽。而且,经过压缩的数据在一定程度上是对原始数据的加密,从而更加地提高数据的安全性。
但是,当今很多数据压缩解压方案都是基于软件方式实现的。采用软件方式的压缩解压存在一个致命的弱点,那就是过多地消耗宝贵的CPU资源而且速度慢。另外系统也不稳定,很难满足一些特殊环境下的应用要求。
现代VLSI超大规模集成电路(Very Large Scale Integration)技术的发展使得采用硬件方式来实现压缩和解压成为可能。用专用硬件提供压缩解压可以解决上述软件压缩解压所存在的缺点。目前已有基于LZ77,LZ78及LZW等无损压缩算法的FPGA(Field-Programmable Gate Array,即现场可编程门阵列)实现方法,主要的电路实现方式分为脉动阵列及CAM(Content Addressable Memory,内容可寻址存储器)存储器两种。但是现有的实现方法的搜索窗口较小,导致压缩率较低,同时速率较低,没有充分发挥硬件的优势。
发明内容
本发明所要解决的技术问题是针对现有无损压缩硬件实现方法的缺陷,提供一种基于低延时的LZ(Lempel-Ziv,即Ziv和Lempel算法)无损压缩算法的FPGA实现系统,该系统采用哈希函数进行匹配搜索,搜索速度较快,输出延时小且稳定,输入数据大小不受地址限制,步骤更少压缩速度更快。
本发明所述系统包括输入缓存模块、输出缓存模块、移位寄存器、回读控制模块、匹配搜索模块、字符长度计算模块、匹配长度计算模块和输出控制模块;
所述输入缓存模块分别与移位寄存器和回读控制模块相连后与匹配搜索模块相连,匹配搜索模分别与字符长度计算模块和匹配长度计算模块相连后与输出控制模块相连,输出控制模块与输出缓存模块相连;
所述输入缓存模块用于缓存输入的源数据并进行编址;
所述输出缓存模块用于缓存输出的压缩数据;
所述移位寄存器用于将输入的源数据通过移位转变为哈希函数计算所需的4字节数据;
所述回读控制模块用于回读出匹配搜索需要的源数据;
所述匹配搜索模块用于对源数据逐字散列计算进行匹配查找;
所述字符长度计算模块用于计算压缩序列中不可匹配字符的长度;
所述匹配长度计算模块用于计算压缩序列中匹配字符的长度;
所述输出控制模块用于将压缩后的数据按照序列规定格式通过输出缓存中RAM(random access memory,随机存取存储器)的两个端口进行输出。
本发明所述输入缓存模块包括FPGA中的块存储器,所述块存储器是一个宽度为1字节,深度为64k的随机存取存储器RAM。
本发明所述移位寄存器长度为4个字节。
本发明所述的回读控制模块通过读取哈希表中的地址,根据该地址实现源数据的回读。
本发明所述匹配搜索模块包括一个对哈希表的清理逻辑电路,在复位状态时对哈希表及哈希表中地址对应的4字节数据组成的字典进行初始化,在工作状态时,通过读取哈希表中数据进行判断该数据是否失效,若失效则将其置为0,同时将字典中相应数据置为0;若有效,则不进行任何处理,保留原数据。
本发明所述哈希表是一个宽25位,深32k的一个RAM存储单元,其中最高位为数据有效标志位,低24位为哈希表中存储的对应的地址。
本发明所述字符长度计算模块和匹配长度计算模块使用计数器进行计算,分别得到压缩序列格式需要的长度值,字符长度计算模块包括一个用于缓存不可匹配字符的块存储器。
本发明所述输出缓存模块通过对双端口块存储器的两个端口进行切换,实现虚拟的三端口,若其中一个端口写入压缩数据空闲时切换为数据输出,这样就实现了写入压缩数据的同时输出压缩数据。
本发明所述匹配搜索模块对源数据逐字散列计算进行匹配查找包括以下步骤:
步骤1-1,读入未压缩的4字节源数据,进行哈希函数计算,获得哈希值,将4字节源数据存入哈希表中;
步骤1-2,通过获得的哈希值,读取哈希表中的地址和字典中的4字节,并且将当前数据存入到字典中,将当前地址存入到哈希表中;
步骤1-3,比较未压缩的数据与从字典中读取的4字节是否相同,同时比较当前地址与哈希表中的地址之差是否小于64k,并通过读取哈希表中数据的最高位来判断该数据是否有效,若上述三个条件均满足则代表查找到匹配,进入步骤1-4,否则返回步骤1-1。
步骤1-4,找到匹配后,判断不可匹配字节长度大小,若长度超过阀值(一般取值300字节),则不向后查找匹配并返回步骤1-1,若长度小于阀值,则读取后续字节进行比较,查找可匹配字符,若可匹配字符长度大于65536个字节,在第65536个字节处停止向后匹配,返回步骤1-1;若可匹配字符长度小于65536个字节,则查找结束后返回步骤1-1。
本发明所述输出控制模块执行以下步骤:
步骤2-1,若不可匹配字符长度大于15字节,将查找到的不可匹配字符前15个字节通过输出缓存中RAM的端口1输入到输出缓存中,同时通过输出缓存中RAM的端口2在压缩序列的首地址写入F0,进入步骤2-2;若不可匹配字符长度小于15字节,则直接通过端口1输入到输出缓存中,进入步骤2-3;
步骤2-2,在不可匹配字符第15字节后添加一个字节用来表示后续不可匹配字符的值,若后续不可匹配字符长度大于128字节,则在其后再添加一个字节用于表示后续不可匹配字符减去128字节后的值,重复该过程直到不可匹配数据结束,其中不可匹配字符用端口1输出,不可匹配字符长度由端口2输出;
步骤2-3,在不可匹配字符后写入2字节的偏移量;
步骤2-4,若匹配字符长度大于19字节,则在偏移量后面添加2字节用于表示剩下的可匹配字符长度,若小于19字节,则不添加这两个字节;
步骤2-5,若不可匹配字符长度超过阀值(一般取值300字节)则不再写入令牌token,若小于阀值,若不可匹配字符长度大于15,则令牌高4位为F,否则令牌高4位为不可匹配字符长度;若匹配字符长度大于19字节,则令牌低4位为F,否则令牌低4位为匹配字符长度减去4,根据上述规则确定令牌值后将步骤2-1中的F0修改为相应值后回到步骤2-1。
有益效果:本发明通过改变数据格式降低了输出延时,可以快速的将数据压缩并且在数据输入结束后可以快速的启动下一次压缩,改进了原LZ压缩算法输出延时不确定的缺陷,可以更快更高效的实现数据压缩。本发明采用hash散列存储地址和字典与原LZ算法仅采用hash散列存储地址相比实现了更加快速的匹配查找与冲突判断。本发明相对于原LZ无损压缩算法突破了原LZ压缩算法输入数据大小受地址位宽的限制。本系统输出延时小且稳定,输入数据大小不受地址限制,添加散列字典匹配查找和冲突判断的步骤更少压缩速度更快。
附图说明
下面结合附图和具体实施方式对本发明做更进一步的具体说明,本发明的上述或其他方面的优点将会变得更加清楚。
图1为本发明的整体硬件模块图;
图2为本发明所采用的压缩序列的格式,出于硬件实现的考虑由官方LZ压缩序列的格式修改得到;
图3为本发明的压缩流程图;
图4为本发明的信号端口图。
具体实施方式
下面结合附图对发明的技术内容进行详细说明:
如图1所示,本发明公开了一种基于低延时的LZ无损压缩算法的FPGA实现系统,包含输入缓存模块、输出缓存模块、移位寄存器、回读控制模块、匹配搜索模块、字符长度计算模块、匹配长度计算模块以及输出控制模块;所述输入缓存模块分别与移位寄存器和回读控制模块相连后与匹配搜索模块相连,匹配搜索模分别与字符长度计算模块和匹配长度计算模块相连后与输出控制模块相连,输出控制模块与输出缓存模块相连;所述输入缓存模块用于缓存输入的源数据并进行编址;所述输出缓存模块用于缓存输出的压缩数据,通过对双端口块存储器的两个端口进行切换,实现虚拟的三端口,写入压缩数据的同时输出压缩数据;所述移位寄存器用于将输入的源数据通过移位转变为哈希函数计算所需的4字节数据;所述回读控制模块用于回读出匹配搜索需要的源数据;所述匹配搜索模块用于对源数据使用哈希函数进行匹配搜索,同时对匹配搜索进行判断从而控制压缩流程,其中匹配查找包含以下步骤:
步骤1、读入未压缩的4字节,进行hash计算,获得hash值。
步骤2、通过获得的hash值,读取hash表中的地址和字典中的4字节,并且存入当前数据到字典中,存入当前地址到hash表中。
步骤3、比较未压缩的数据与从字典中读取的4字节是否相同,同时比较当前地址与hash表中的地址之差是否小于64k,还需要通过hash表读取的数据的最高位来判断该数据是否有效,若上述三个条件均满足则代表查找到匹配,否则回到步骤1。
步骤4、若找到匹配,判断不可匹配字节长度大小,若长度超过阀值,则不向后查找匹配回到步骤1,若长度小于阀值,则读取后续字节进行比较,查找可匹配字符。若可匹配字符长度大于65536个字节,在第65536个字节处停止向后匹配,回到步骤1;若可匹配字符长度小于65536个字节,则查找结束后回到步骤1。
所述字符长度计算模块用于计算压缩序列中不可匹配字符的长度;
所述匹配长度计算模块用于计算压缩序列中匹配字符的长度;
所述输出控制模块用于根据修改后的数据格式进行数据输出,输出控制包含以下步骤:
步骤1、若不可匹配字符长度大于15字节,将查找到的不可匹配字符前15个字节通过RAM的端口1输入到输出缓存中,同时通过端口2在序列首地址写入F0,进入步骤2;若不可匹配字符长度小于15字节,则直接通过端口1输入到输出缓存中,进入步骤3。
步骤2、在不可匹配字符第15字节后添加一个字节用来表示后续不可匹配字符的大小,若后续不可匹配字符大小大于128字节,则在其后再添加一个字节用于表示后续不可匹配字符减去128字节后的大小,以此类推直到不可匹配数据结束,其中不可匹配字符用端口1输出,不可匹配字符长度由端口2输出。
步骤3、在不可匹配字符后写入2字节的偏移量。
步骤4、若匹配字符长度大于19字节,则在偏移量后面添加2字节用于表示剩下的可匹配字符长度。若小于19字节,则无需添加这两个字节。
步骤5、若不可匹配字符长度超过阀值则不需要再写入token,若小于阀值,则根据不可匹配字符长度与可匹配字符长度将步骤1中的F0修改为相应值后回到步骤1。
所述输入缓存模块和输出缓存模块主要由FPGA中的块存储器资源构成。
所述的移位寄存器长度为4个字节。
所述的回读控制模块通过对地址的控制来实现源数据的回读。
所述的匹配搜索模块通过哈希函数进行匹配搜索,将4个字节的源数据进行哈希函数计算,搜索速度大幅提高,哈希表的大小决定了搜索窗口的大小,从而影响压缩率和压缩速度。
所述的字符长度计算模块和匹配长度计算模块,这两个模块都使用计数器进行计算,从而得到压缩序列格式需要的两个长度值,同时字符长度计算模块还含有一个用于缓存不可匹配字符的块存储资源。
所述的输出控制模块通过对双端口块存储器的两个端口进行切换,实现虚拟的三端口,将压缩数据按照序列规定格式进行输出。
图2为本发明所采用的压缩序列的格式,出于硬件实现的考虑由官方LZ压缩序列的格式修改得到。令牌的高4位代表不可匹配字符的长度,当不可匹配字符的长度大于等于15时高4位为15;当不可匹配字符的长度小于15时,高4位就等于不可匹配字符的长度。令牌的低4位代表匹配字符的长度,当匹配字符的长度大于等于19时低4位为15;当匹配字符的长度小于19时,低4位等于匹配字符的长度减去4。当令牌的高4位小于15时,字符串长度为0个字节,否则,字符串长度加上15就是实际的不可匹配字符的长度。当令牌的低4位小于15时,匹配长度为0个字节,实际匹配字符的长度为令牌的低4位加4,否则,匹配长度加上19就是实际的不可匹配字符的长度。偏移量为两个匹配的字符串在源数据中的距离长度。
图3为本发明的压缩流程图,流程如下:
步骤1)首先读取4字节源数据并进行哈希函数计算,同时将4字节源数据存入哈希表中,转步骤2;
步骤2)进行匹配搜索并判断,如果匹配则转步骤3,否则转步骤4;
步骤3)扩大匹配,转步骤5;
步骤4)将不可匹配字符缓存并继续输入源数据,转步骤1;
步骤5)计算匹配字符的长度和偏移量,连同缓存的不可匹配字符一起组成压缩序列并输出。
图4为本发明的信号端口图。使用说明:按照本图的输入输出时序进行操作即可正常运行该模块。
数据输入时序说明:
Data_start:数据开始输入的启动标志信号。1有效。数据开始输入信号,在数据开始输入前一个时钟为1。其维持宽度大于等于一个时钟。
Data_end:输入数据结束标志信号。1有效。在数据输入的最后一个字节处为1。其维持宽度为1个时钟。
Data_valid:数据有效标志信号。1有效。在数据输入时保持为1直到数据输入结束。
Data_in_ready:模块准备接收数据标志。1有效。只有在data_in_ready为1时才允许输入数据。数据输入结束后data_in_ready为0直到数据处理结束并完全输出后才会置为1。
Data:数据信号。输入的数据在data_valid为1时有效。
数据输出时序说明
Data_zip_start:压缩数据开始输出的启动标志信号。1有效。在数据输出前一个时钟为1,维持1个时钟。
Data_zip_end:压缩数据输出结束的标志信号。1有效。在数据输出的最后一个字节处为1,维持一个时钟。
Data_zip_valid:压缩数据输出有效标志信号。1有效。在输出数据有效时为1。
Data_zip:压缩后的输出数据,在data_zip_valid为1时有效。
本发明提供了一种基于低延时的LZ无损压缩算法的FPGA实现系统,具体实现该技术方案的方法和途径很多,以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。本实施例中未明确的各组成部分均可用现有技术加以实现。

Claims (1)

1.一种基于低延时的LZ无损压缩算法的FPGA实现系统,其特征在于,包括输入缓存模块、输出缓存模块、移位寄存器、回读控制模块、匹配搜索模块、字符长度计算模块、匹配长度计算模块和输出控制模块;
所述输入缓存模块分别与移位寄存器和回读控制模块相连后与匹配搜索模块相连,匹配搜索模块 分别与字符长度计算模块和匹配长度计算模块相连后与输出控制模块相连,输出控制模块与输出缓存模块相连;
所述输入缓存模块用于缓存输入的源数据并进行编址;
所述输出缓存模块用于缓存输出的压缩数据;
所述移位寄存器用于将输入的源数据通过移位转变为哈希函数计算所需的4字节数据;
所述回读控制模块用于回读出匹配搜索需要的源数据;
所述匹配搜索模块用于对源数据逐字散列计算进行匹配查找;
所述字符长度计算模块用于计算压缩序列中不可匹配字符的长度;
所述匹配长度计算模块用于计算压缩序列中匹配字符的长度;
所述输出控制模块用于将压缩后的数据按照序列规定格式通过输出缓存中RAM的两个端口进行输出;
所述输入缓存模块包括FPGA中的块存储器,所述块存储器是一个宽度为1字节,深度为64k的随机存取存储器RAM;
所述移位寄存器长度为4个字节;
所述的回读控制模块通过读取哈希表中的地址,根据该地址实现源数据的回读;
所述匹配搜索模块包括一个对哈希表的清理逻辑电路,在复位状态时对哈希表及哈希表表中地址对应的4字节数据组成的字典进行初始化,在工作状态时,通过读取哈希表中数据进行判断该数据是否失效,若失效则将其置为0,同时将字典中相应数据置为0,若有效,则不进行任何处理,保留原数据;
所述哈希表是一个宽25位,深32k的一个RAM存储单元,其中最高位为数据有效标志位,低24位为哈希表中存储的对应的地址;
所述字符长度计算模块和匹配长度计算模块使用计数器进行计算,分别得到压缩序列格式需要的长度值,字符长度计算模块包括一个用于缓存不可匹配字符的块存储器;
所述输出缓存模块通过对双端口块存储器的两个端口进行切换,实现虚拟的三端口,若其中一个端口写入压缩数据空闲时切换为数据输出,这样就实现了写入压缩数据的同时输出压缩数据;
所述匹配搜索模块对源数据逐字散列计算进行匹配查找包括以下步骤:
步骤1-1,读入未压缩的4字节源数据,进行哈希函数计算,获得哈希值,将4字节源数据存入哈希表中;
步骤1-2,通过获得的哈希值,读取哈希表中的地址和字典中的4字节,并且将当前数据存入到字典中,将当前地址存入到哈希表中;
步骤1-3,比较未压缩的数据与从字典中读取的4字节是否相同,同时比较当前地址与哈希表中的地址之差是否小于64k,并通过读取哈希表中数据的最高位来判断该数据是否有效,若上述三个条件均满足则代表查找到匹配,进入步骤1-4,否则返回步骤1-1;
步骤1-4,找到匹配后,判断不可匹配字节长度大小,若长度超过阀值,则不向后查找匹配并返回步骤1-1,若长度小于阀值,则读取后续字节进行比较,查找可匹配字符,若可匹配字符长度大于65536个字节,在第65536个字节处停止向后匹配,返回步骤1-1;若可匹配字符长度小于65536个字节,则查找结束后返回步骤1-1;
所述输出控制模块执行以下步骤:
步骤2-1,若不可匹配字符长度大于15字节,将查找到的不可匹配字符前15个字节通过输出缓存中RAM的端口1输入到输出缓存中,同时通过输出缓存中RAM的端口2在压缩序列的首地址写入F0,进入步骤2-2;若不可匹配字符长度小于15字节,则直接通过端口1输入到输出缓存中,进入步骤2-3;
步骤2-2,在不可匹配字符第15字节后添加一个字节用来表示后续不可匹配字符的值,若后续不可匹配字符长度大于128字节,则在其后再添加一个字节用于表示后续不可匹配字符减去128字节后的值,重复该过程直到不可匹配数据结束,其中不可匹配字符用端口1输出,不可匹配字符长度由端口2输出;
步骤2-3,在不可匹配字符后写入2字节的偏移量;
步骤2-4,若匹配字符长度大于19字节,则在偏移量后面添加2字节用于表示剩下的可匹配字符长度,若小于19字节,则不添加这两个字节;
步骤2-5,若不可匹配字符长度超过阀值则不再写入令牌token,若小于阀值时,若不可匹配字符长度大于15,则令牌高4位为F,否则令牌高4位为不可匹配字符长度;若匹配字符长度大于19字节,则令牌低4位为F,否则令牌低4位为匹配字符长度减去4,根据上述规则确定令牌值后将步骤2-1中的F0修改为相应值后回到步骤2-1。
CN201610913661.2A 2016-09-28 2016-10-20 一种基于低延时的lz无损压缩算法的fpga实现系统 Active CN106385260B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201610860834 2016-09-28
CN2016108608349 2016-09-28

Publications (2)

Publication Number Publication Date
CN106385260A CN106385260A (zh) 2017-02-08
CN106385260B true CN106385260B (zh) 2019-05-21

Family

ID=57958689

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610913661.2A Active CN106385260B (zh) 2016-09-28 2016-10-20 一种基于低延时的lz无损压缩算法的fpga实现系统

Country Status (1)

Country Link
CN (1) CN106385260B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109361398B (zh) * 2018-10-11 2022-12-30 南威软件股份有限公司 一种基于并行和流水线设计的lz过程硬件压缩方法及系统
US10476518B1 (en) * 2018-12-06 2019-11-12 Nyquist Semiconductor Limited Hardware friendly data compression
CN114064585B (zh) * 2021-11-10 2023-10-13 南京信易达计算技术有限公司 一种基于国产ai芯片架构的存储压缩系统及控制方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104202054A (zh) * 2014-09-16 2014-12-10 东南大学 一种硬件lzma压缩实现系统及方法
CN104300990A (zh) * 2013-03-15 2015-01-21 英特尔公司 用于高速高度压缩lz77令牌化的并行装置和用于紧缩压缩的霍夫曼编码
CN104410424A (zh) * 2014-11-26 2015-03-11 西安电子科技大学 嵌入式设备内存数据的快速无损压缩方法
CN104660615A (zh) * 2015-03-17 2015-05-27 东南大学 一种高效数据压缩加密系统
CN105183557A (zh) * 2015-08-26 2015-12-23 东南大学 一种基于硬件的可配置的数据压缩系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104300990A (zh) * 2013-03-15 2015-01-21 英特尔公司 用于高速高度压缩lz77令牌化的并行装置和用于紧缩压缩的霍夫曼编码
CN104202054A (zh) * 2014-09-16 2014-12-10 东南大学 一种硬件lzma压缩实现系统及方法
CN104410424A (zh) * 2014-11-26 2015-03-11 西安电子科技大学 嵌入式设备内存数据的快速无损压缩方法
CN104660615A (zh) * 2015-03-17 2015-05-27 东南大学 一种高效数据压缩加密系统
CN105183557A (zh) * 2015-08-26 2015-12-23 东南大学 一种基于硬件的可配置的数据压缩系统

Also Published As

Publication number Publication date
CN106385260A (zh) 2017-02-08

Similar Documents

Publication Publication Date Title
CN105207678B (zh) 一种改进型lz4压缩算法的硬件实现系统
CN106385260B (zh) 一种基于低延时的lz无损压缩算法的fpga实现系统
CN101951516B (zh) 基于h.264/avc中cabac的并行编码实现电路及编码方法
JP2015508588A (ja) ステートマシンラチスにおけるブール型論理
US20160294693A1 (en) Routing Lookup Method and Device, and Construction Method for B-tree Structure
CN107395565B (zh) 一种定长单字节格式报文协议下串口接收预处理方法
US9678891B2 (en) Efficient search key controller with standard bus interface, external memory interface, and interlaken lookaside interface
CN108287877B (zh) 一种rib渲染压缩文件fpga压缩/解压缩系统及硬件解压方法
CN113806403B (zh) 一种在智能网卡/dpu内降低查找匹配逻辑资源的方法
US20220343047A1 (en) Method and system for processing simulation data
CN106603222A (zh) 一种用于实现sm3杂凑算法的系统及sm3杂凑算法实现方法
CN110018811A (zh) Cache数据处理方法以及Cache
CN110658795A (zh) 一种数字孪生数据精准融合方法和系统
US9594706B2 (en) Island-based network flow processor with efficient search key processing
CN107943727A (zh) 一种高效dma控制器
WO2013070297A1 (en) Embedded memory and dedicated processor structure within an integrated circuit
US9197243B2 (en) Compression ratio for a compression engine
CN111541617A (zh) 一种用于高速大规模并发数据流的数据流表处理方法及装置
CN114979030A (zh) 大规模时间敏感网络异步门控的实现方法和系统
CN104778197B (zh) 一种数据查找方法及装置
CN113515909A (zh) 门级网表的处理方法、计算机存储介质
Bartík et al. Design of a high-throughput match search unit for lossless compression algorithms
US20160012148A1 (en) Efficient search key processing method
CN104331385A (zh) 一种串行外围接口的高速半硬件实现方法
CN113746848B (zh) 一种并行可编程组包器和方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20190411

Address after: 210007 1 East Street, alfalfa garden, Nanjing, Jiangsu

Applicant after: China Electric Rice Information System Co., Ltd.

Address before: 210007 1 East Street, alfalfa garden, Nanjing, Jiangsu

Applicant before: China Electronic Technology Corporation (Group) 28 Institute

TA01 Transfer of patent application right
GR01 Patent grant
GR01 Patent grant