CN105930753B - 一种唤醒阈值自校正电路系统及其方法 - Google Patents

一种唤醒阈值自校正电路系统及其方法 Download PDF

Info

Publication number
CN105930753B
CN105930753B CN201610257744.0A CN201610257744A CN105930753B CN 105930753 B CN105930753 B CN 105930753B CN 201610257744 A CN201610257744 A CN 201610257744A CN 105930753 B CN105930753 B CN 105930753B
Authority
CN
China
Prior art keywords
wake
value
threshold
circuit
microprocessor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610257744.0A
Other languages
English (en)
Other versions
CN105930753A (zh
Inventor
刘洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin Weisheng Micro Technology Co Ltd
Original Assignee
Tianjin Weisheng Micro Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin Weisheng Micro Technology Co Ltd filed Critical Tianjin Weisheng Micro Technology Co Ltd
Priority to CN201610257744.0A priority Critical patent/CN105930753B/zh
Publication of CN105930753A publication Critical patent/CN105930753A/zh
Application granted granted Critical
Publication of CN105930753B publication Critical patent/CN105930753B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0095Testing the sensing arrangement, e.g. testing if a magnetic card reader, bar code reader, RFID interrogator or smart card reader functions properly

Landscapes

  • Engineering & Computer Science (AREA)
  • Artificial Intelligence (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electronic Switches (AREA)

Abstract

本发明公开了一种唤醒阈值自校正电路系统,包括:微处理器,唤醒阈值选通电路,唤醒电路,外围输入电路;唤醒阈值选通电路受微处理器控制进行唤醒阈值档位切换,若在预定时间内,微处理器未检测到唤醒电路输出有效的高电平唤醒信号,则确定当前档位的唤醒阈值无法完成唤醒工作,微处理器对唤醒阈值选通电路当前的唤醒阈值档位进行切换;若在预定时间内,微处理器检测到唤醒电路输出有效的高电平唤醒信号,则确定当前档位的唤醒阈值能够完成唤醒工作,对当前唤醒阈值档位进行储存,根据储存的唤醒阈值计算校正后的唤醒阈值,即可完成对唤醒电路唤醒阈值的校正。该系统可以快速的对设置的唤醒阈值进行校正。该发明还提供了一种唤醒阈值自校正方法。

Description

一种唤醒阈值自校正电路系统及其方法
技术领域
本发明属于电子电路领域,特别涉及一种唤醒阈值自校正电路系统及其方法。
背景技术
目前,磁条卡被广泛的应用于各个领域,如银行卡、身份识别卡或者购物卡等。磁条卡上记录了一系列采用F2F编码的二进制数据,这些数据包含了卡号和身份识别等信息。磁条卡刷卡时会将卡片上的磁信号通过与之接触的磁头线圈转换为电信号,电信号进入唤醒电路用于唤醒信号的产生,当磁道输入信号电压值大于设定的唤醒阈值时产生高电平的唤醒信号,唤醒信号输入至F2F解码模块,用于打开整个F2F解码系统。但是,由于电路芯片在生产中存在工艺差异,且唤醒阈值是mv单位的很小电压量级,很容易导致已设置的唤醒阈值不准。因此,整个F2F解码系统正式使用前,必须要对其进行唤醒阈值校正。但是,现有技术中,没有现成的方法用来对唤醒阈值进行校正以避免因生产工艺差异而造成唤醒阈值不准,进而不能打开F2F解码系统的问题。
发明内容
本发明的目的是提供一种唤醒阈值自校正电路系统及其方法,解决因电路芯片生产工艺差异而造成设置的唤醒阈值不准,进而不能打开F2F解码系统的问题。
为实现本发明的目的,本发明提供的技术方案为:
第一方面,本发明提供了一种唤醒阈值自校正电路系统,应用于F2F解码电路,包括:
微处理器;
唤醒阈值选通电路,其设置有多个唤醒阈值档位,所述唤醒阈值选通电路与所述微处理器连接并受所述微处理器控制进行唤醒阈值档位切换;
唤醒电路,所述唤醒阈值选通电路连接至所述唤醒电路,并向所述唤醒电路输入当前档位的唤醒阈值,所述唤醒电路连接至所述微处理器并将所述唤醒电路输出的唤醒信号输入至所述微处理器;
外围输入电路,其连接至所述唤醒电路,通过所述外围输入电路向所述唤醒电路输入磁条卡信号,若磁条卡信号的磁道输入信号电压值超过所述唤醒阈值选通电路设置的当前档位的唤醒阈值时,则所述唤醒电路输出高电平唤醒信号,反之,则所述唤醒电路输出低电平唤醒信号;
其中,若在预定时间内,所述微处理器未检测到所述唤醒电路输出有效的高电平唤醒信号,则确定当前档位的唤醒阈值无法完成唤醒工作,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换;若在所述预定时间内,所述微处理器检测到所述唤醒电路输出有效的高电平唤醒信号,则确定当前档位的唤醒阈值能够完成唤醒工作,对当前唤醒阈值档位进行储存,根据储存的唤醒阈值计算校正后的唤醒阈值,即可完成对所述唤醒电路唤醒阈值的校正。
优选的是,所述的唤醒阈值自校正电路系统,所述微处理器配置有唤醒阈值寄存器,其内存储有多个唤醒阈值,每个唤醒阈值均对应一所述唤醒阈值档位。
优选的是,所述的唤醒阈值自校正电路系统,所述微处理器设置有计数器,所述微处理器通过所述计数器值判断所述唤醒电路是否输出有效的高电平唤醒信号。
优选的是,所述的唤醒阈值自校正电路系统,所述微处理器通过所述计数器值判断所述唤醒电路是否输出有效的高电平唤醒信号包括:
启动所述计数器;
获取输入至所述微处理器的唤醒信号;
判断所述输入至所述微处理器的唤醒信号是否为高电平;
若是高电平,则所述计数器值加1,并判断是否满足预设的计数阈值,若不满足,则重新获取输入至所述微处理器的唤醒信号,若满足,则确定所述唤醒电路输出有效的高电平唤醒信号,将所述唤醒阈值选通电路的当前唤醒阈值档位进行储存;
若是低电平,则所述计数器值清零,并判断启动计数器后经过的时间是否超过所述预定时间,若未超过,则重新获取输入至所述微处理器的唤醒信号,若超过,则所述计数器停止工作并清零,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换。
优选的是,所述的唤醒阈值自校正电路系统,所述微处理器通过所述计数器值来判断所述唤醒电路是否输出有效的高电平唤醒信号之前还包括:所述微处理器设置所述唤醒阈值选通电路中的唤醒阈值档位为最高档位。
优选的是,所述的唤醒阈值自校正电路系统,所述若超过,则所述计数器停止工作并清零,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换包括:
所述计数器停止工作并清零后,判断所述唤醒阈值选通电路的当前档位是否为最低档;
若不是最低档,则所述微处理器将当前的唤醒阈值档位降低一档;
若是最低档,则异常退出。
优选的是,所述的唤醒阈值自校正电路系统,所述外围输入电路包括参考电压输入电路,所述磁条卡信号的磁道输入电路与所述参考电压输入电路连接,用以使所述磁条卡信号的磁道输入信号电压值与所述参考电压值相同。
优选的是,所述的唤醒阈值自校正电路系统,所述对当前唤醒阈值档位进行储存,根据储存的唤醒阈值计算校正后的唤醒阈值,即可完成对所述唤醒电路唤醒阈值的校正包括:根据储存的当前唤醒阈值档位对应的唤醒阈值即磁道的唤醒阈值偏差值、设置的唤醒阈值,通过公式:校正后的唤醒阈值=唤醒阈值偏差值+设置的唤醒阈值,计算校正后的唤醒阈值。
另一方面,本发明还提供了一种唤醒阈值自校正方法,所述方法包括:
磁条卡通过外围输入电路向唤醒电路输入磁条卡信号;
判断磁条卡信号的磁道输入信号电压值是否大于唤醒阈值选通电路设置的当前档位的唤醒阈值;
若大于,则所述唤醒电路向微处理器输入高电平唤醒信号;
若不大于,则所述唤醒电路向所述微处理器输入低电平唤醒信号;
判断在预定时间内,所述微处理器是否检测到所述唤醒电路输出有效的高电平唤醒信号,
若未检测到,则确定当前档位的唤醒阈值无法完成唤醒工作,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换;
若检测到,则确定当前档位的唤醒阈值能够完成唤醒工作,对当前唤醒阈值档位进行储存,根据储存的唤醒阈值计算校正后的唤醒阈值计算校正后的唤醒阈值,即可完成对所述唤醒电路阈值的校正。
优选的是,所述的唤醒阈值自校正方法,所述方法包括:所述微处理器设置有计数器,所述微处理器通过所述计数器值判断所述唤醒电路是否输出有效的高电平唤醒信号。
优选的是,所述的唤醒阈值自校正方法,所述微处理器通过所述计数器值判断所述唤醒电路是否输出有效的高电平唤醒信号包括:
启动所述计数器;
获取输入至所述微处理器的唤醒信号;
判断所述输入至所述微处理器的唤醒信号是否为高电平;
若是高电平,则所述计数器值加1,并判断是否满足预设的计数阈值,若不满足,则重新获取输入至所述微处理器的唤醒信号,若满足,则确定所述唤醒电路输出有效的高电平唤醒信号,将所述唤醒阈值选通电路的当前唤醒阈值档位进行储存;
若是低电平,则所述计数器值清零,并判断启动计数器后经过的时间是否超过所述预定时间,若未超过,则重新获取输入至所述微处理器的唤醒信号,若超过,则所述计数器停止工作并清零,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换。
本发明提供的唤醒阈值自校正电路系统及其方法,由于设置了微处理器、唤醒阈值选通电路以及唤醒电路等部件,在正式投入使用之前,能够快速的对设置的唤醒阈值进行校正,以避免因为电路芯片生产工艺的差异,而造成设置的唤醒阈值不准,进而不能打开F2F解码系统的问题,且该自校正系统,结构简单,操作方便,测试成本低。
附图说明
图1为本发明实施例唤醒阈值自校正电路系统的关系结构第一示意图;
图2为本发明实施例唤醒阈值自校正电路系统的关系结构第二示意图;
图3为本发明实施例提供的外围输入电路图;
图4为本发明实施例唤醒阈值方法测试流程示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
为使本发明技术方案的优点更加清楚,下面结合附图和实施例对本发明作详细说明。
如图1所示,本发明实施例提供的唤醒阈值自校正电路系统,应用于F2F解码电路,包括:微处理器10,其配置有唤醒阈值寄存器11,唤醒阈值寄存器11内存储有多个唤醒阈值;唤醒阈值选通电路20,其设置有多个唤醒阈值档位,唤醒阈值寄存器11内的每个唤醒阈值均对应一唤醒阈值档位,所述唤醒阈值选通电路20与所述微处理器10连接并受所述微处理器10控制进行唤醒阈值档位切换;唤醒电路30,所述唤醒阈值选通电路20连接至所述唤醒电路30,并向所述唤醒电路30输入当前档位的唤醒阈值,所述唤醒电路30连接至所述微处理器10并将所述唤醒电路30输出的唤醒信号输入至所述微处理器10;外围输入电路40,其连接至所述唤醒电路30,通过所述外围输入电路40向所述唤醒电路30输入磁条卡信号,若磁条卡信号的磁道输入信号电压值超过所述唤醒阈值选通电路20设置的当前档位的唤醒阈值时,则所述唤醒电路30输出高电平唤醒信号,反之,则所述唤醒电路30输出低电平唤醒信号;其中,若在预定时间内,所述微处理器未检测到所述唤醒电路输出有效的高电平唤醒信号,则确定当前档位的唤醒阈值无法完成唤醒工作,所述微处理器10对所述唤醒阈值选通电路20当前的唤醒阈值档位进行切换;若在所述预定时间内,所述微处理器10检测到所述唤醒电路30输出有效的高电平唤醒信号,则确定当前档位的唤醒阈值能够完成唤醒工作,对当前唤醒阈值档位进行储存,根据储存的唤醒阈值计算校正后的唤醒阈值,即可完成对所述唤醒电路唤醒阈值的校正。根据储存的唤醒阈值计算校正后的唤醒阈值,具体包括:储存的当前唤醒阈值档位对应的唤醒阈值即为所测试的磁道的唤醒阈值偏差值,根据磁道的唤醒阈值偏差值、设置的唤醒阈值,通过公式:校正后的唤醒阈值=唤醒阈值偏差值+设置的唤醒阈值,计算校正后的唤醒阈值。
其中,所述外围输入电路40包括参考电压输入电路,所述磁条卡信号的磁道输入电路与所述参考电压输入电路连接,以使所述磁条卡信号的磁道输入信号电压值与所述参考电压值相同。
需要说明的是,在本发明具体实施例中,微处理器为CPU,唤醒电路是一个比较器,唤醒电路产生的唤醒信号可以同时输出至CPU和外部PIN(外部管脚),若有效的唤醒信号输入至F2F解码电路,就会打开整个F2F解码系统。唤醒阈值选通电路MUX为16路的唤醒阈值选通电路,共有16个唤醒阈值档位,以1mv为单位,从-4mv至11mv,CPU通过数模接口对唤醒阈值档位进行切换。通常磁条卡上有三个磁道,本发明实施例中逐个对三个磁道的唤醒阈值进行测试,可以依次测试磁道1,然后磁道2,磁道3,这个顺序并不做具体的限定,图2为该唤醒阈值自校正电路系统的具体的结构示意图,并以磁道1为例,in1表示磁道1输入信号,ref表示参考信号,t1_card_rd表示磁道1的唤醒信号,t1_wk_thrd_sel表示唤醒阈值寄存器,wk_thrd表示唤醒阈值。外围输入电路40通过电容隔直,保证电阻两端直流电压一致,如图3所示,t1表示磁道1,t2表示磁道2,t3表示磁道3。
需要说明的是,由于测试时唤醒电路一端的所述磁条卡信号的磁道输入信号电压值与所述参考电压值相同,所以测试得到的磁道唤醒阈值为实际的唤醒阈值偏差值Vo,比如实际测试唤醒阈值偏差值Vo=2mv,则说明比较器存在2mv的偏差,当唤醒阈值偏差值Vo=-3mv,则说明比较器存在-3mv的偏差。确定当前档位的唤醒阈值能够完成唤醒工作,对当前唤醒阈值档位进行储存,是把当前唤醒阈值档位记录至芯片flash,记录在flash中的唤醒阈值是Vo对应的寄存器配置值,比如Vo=2mv对应4’b0110,唤醒阈值档位说明表请参阅表格1:
表1
档位设置 实际电压(mv) 档位设置 实际电压(mv)
4’b0000 -4 4’b1000 4
4’b0001 -3 4’b1001 5
4’b0010 -2 4’b1010 6
4’b0011 -1 4’b1011 7
4’b0100 0 4’b1100 8
4’b0101 1 4’b1101 9
4’b0110 2 4’b1110 10
4’b0111 3 4’b1111 11
进一步的,所述微处理器设置有计数器,所述微处理器通过所述计数器值来判断所述唤醒电路是否输出有效的高电平唤醒信号,所述微处理器通过所述计数器值来判断所述唤醒电路是否输出有效的高电平唤醒信号具体包括下列步骤,如图4所示:
S101、所述微处理器设置所述唤醒阈值选通电路中的唤醒阈值档位为最高档位;
S102、启动所述计数器;
S103、获取输入至所述微处理器的唤醒信号;
S104、判断所述输入至所述微处理器的唤醒信号是否为高电平;
S105、若是高电平,则所述计数器值加1,并判断是否满足预设的计数阈值,若不满足,则执行S103重新获取输入至所述微处理器的唤醒信号,若满足,则确定所述唤醒电路输出有效的高电平唤醒信号,将所述唤醒阈值选通电路的当前唤醒阈值档位进行储存;
S106、若是低电平,则所述计数器值清零,并判断启动计数器后经过的时间是否超过所述预定时间,若未超过,则执行S103重新获取输入至所述微处理器的唤醒信号,若超过,则所述计数器停止工作并清零。
S107、所述计数器停止工作并清零后还包括:判断所述唤醒阈值选通电路的当前档位是否为最低档;若不是最低档,则所述微处理器将当前的唤醒阈值档位降低一档;若是最低档,则异常退出。
其中,获取输入至所述微处理器的唤醒信号,可以从微处理器中SFR寄存器中P3相应管脚输入的信号中获取。
需要说明的是,所述唤醒电路是否输出有效的高电平唤醒信号,判断的依据为只有当CPU连续检测到高电平的唤醒信号且计数器的值达到计数阈值时,才认定唤醒信号有效。计数阈值的设置可以根据实际测试结果进行更正,在这里不做具体限定,在本实施例中,我们设置计数阈值为4次。还有启动计数器后经过的时间即超时时间的设置也是可以根据实际测试结果进行确定,在这里也不做具体限定,本实施例中,我们暂设超时时间为200us。则可以计算出每个磁道唤醒阈值的最长测试时间为:T=档位数量x超时时间=16x200us=3.2ms。因此芯片唤醒阈值测试时间为:磁道数xT=3x3.2ms=10ms。
需要说明的是,步骤S101中所述微处理器设置所述唤醒阈值选通电路中的唤醒阈值档位为最高档位,测试时,微处理器设置唤醒阈值选通电路中的唤醒阈值档位也可以为最低档位,然后依次升高一个档位。在具体的测试过程中,启动计数器前,设置为最高档还是最低档,可以根据实际情况进行选择,在这里并不做具体的限定。
还需要说明的是,考虑唤醒阈值测试与实际唤醒阈值使用的区别,同时考虑实际比较器的正常偏差范围存在限度,因此对唤醒阈值偏差进行限定,限定范围可以暂定为档位4’b0000~4’b1000,共9档,不在此范围内的唤醒阈值偏差认为超限,按异常流程处理。这样的话,在步骤S105中,若满足,则确定所述唤醒电路输出有效的高电平唤醒信号之后,还需对唤醒阈值档位是否超限进行判断,如果没有超限的话,才将所述唤醒阈值选通电路的当前唤醒阈值档位进行储存,如果超限,则异常退出。
下面,对计算校正后的唤醒阈值进行具体举例说明。
以磁道1为例:校正后的唤醒阈值=唤醒阈值偏差值+设置的唤醒阈值
1、读取芯片flash中保存的磁道1唤醒阈值偏差Vo;
2、已知设置的唤醒阈值为Vc;
3、计算校正后的唤醒阈值V=Vc+Vo;
例一:已知Vo=2mv,设置的唤醒阈值Vc=3mv
则,计算V=Vc+Vo=3+2=5mv,对应寄存器唤醒阈值档位为4’b1001;
例二:已知Vo=-3mv,设置的唤醒阈值Vc=3mv
则,计算V=Vc+Vo=3-3=0mv,对应寄存器唤醒阈值档位为4’b0100;
4、将计算得到的寄存器唤醒阈值档位配置到相应的寄存器中,即可通过数模接口完成对唤醒电路阈值的设定。
关于唤醒阈值设置说明表如表2所示:
本发明又一实施例提供一种唤醒阈值自校正方法,所述方法包括:
S201、磁条卡通过外围输入电路向唤醒电路输入磁条卡信号;
S202、判断磁条卡信号的磁道输入信号电压值是否大于唤醒阈值选通电路设置的当前档位的唤醒阈值;
S203、若大于,则所述唤醒电路向微处理器输入高电平唤醒信号;
S204、若不大于,则所述唤醒电路向所述微处理器输入低电平唤醒信号;
S205、判断在预定时间内,所述微处理器是否检测到所述唤醒电路输出有效的高电平唤醒信号;
其中,所述微处理器设置有计数器,所述微处理器通过所述计数器值判断所述唤醒电路是否输出有效的高电平唤醒信号。
所述微处理器通过所述计数器值判断所述唤醒电路是否输出有效的高电平唤醒信号包括:
S2051、启动所述计数器;
S2052、获取输入至所述微处理器的唤醒信号;
S2053、判断所述输入至所述微处理器的唤醒信号是否为高电平;
S2054、若是高电平,则所述计数器值加1,并判断是否满足预设的计数阈值,若不满足,则重新获取输入至所述微处理器的唤醒信号,若满足,则确定所述唤醒电路输出有效的高电平唤醒信号,将所述唤醒阈值选通电路的当前唤醒阈值档位进行储存;
S2055、若是低电平,则所述计数器值清零,并判断启动计数器后经过的时间是否超过所述预定时间,若未超过,则重新获取输入至所述微处理器的唤醒信号,若超过,则所述计数器停止工作并清零,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换。
S206、若未检测到,则确定当前档位的唤醒阈值无法完成唤醒工作,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换;
S207、若检测到,则确定当前档位的唤醒阈值能够完成唤醒工作,对当前唤醒阈值档位进行储存,根据储存的唤醒阈值计算校正后的唤醒阈值计算校正后的唤醒阈值,即可完成对所述唤醒电路阈值的校正。
如上所述,本发明提供的唤醒阈值自校正电路系统及其方法,能够快速的对设置的唤醒阈值进行校正,以避免因为电路芯片生产工艺的差异,而造成设置的唤醒阈值不准,进而不能打开F2F解码系统的问题。
尽管本发明的实施方案已公开如上,但其并不仅仅限于说明书和实施方式中所列运用,它完全可以被适用于各种适合本发明的领域,对于熟悉本领域的人员而言,可容易地实现另外的修改,因此在不背离权利要求及等同范围所限定的一般概念下,本发明并不限于特定的细节和这里示出与描述的图例。

Claims (10)

1.一种唤醒阈值自校正电路系统,应用于F2F解码电路,其特征在于,包括:
微处理器;
唤醒阈值选通电路,其设置有多个唤醒阈值档位,所述唤醒阈值选通电路与所述微处理器连接并受所述微处理器控制进行唤醒阈值档位切换;
唤醒电路,所述唤醒阈值选通电路连接至所述唤醒电路,并向所述唤醒电路输入当前档位的唤醒阈值,所述唤醒电路连接至所述微处理器并将所述唤醒电路输出的唤醒信号输入至所述微处理器;
外围输入电路,其连接至所述唤醒电路,通过所述外围输入电路向所述唤醒电路输入磁条卡信号,若磁条卡信号的磁道输入信号电压值超过所述唤醒阈值选通电路设置的当前档位的唤醒阈值时,则所述唤醒电路输出高电平唤醒信号,反之,则所述唤醒电路输出低电平唤醒信号;
其中,若在预定时间内,所述微处理器未检测到所述唤醒电路输出有效的高电平唤醒信号,则确定当前档位的唤醒阈值无法完成唤醒工作,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换;若在所述预定时间内,所述微处理器检测到所述唤醒电路输出有效的高电平唤醒信号,则确定当前档位的唤醒阈值能够完成唤醒工作,对当前唤醒阈值档位进行储存,根据储存的唤醒阈值计算校正后的唤醒阈值,即可完成对所述唤醒电路唤醒阈值的校正;
所述对当前唤醒阈值档位进行储存,根据储存的唤醒阈值计算校正后的唤醒阈值,即可完成对所述唤醒电路唤醒阈值的校正包括:根据储存的当前唤醒阈值档位对应的唤醒阈值即磁道的唤醒阈值偏差值、设置的唤醒阈值,通过公式:校正后的唤醒阈值=唤醒阈值偏差值+设置的唤醒阈值,计算校正后的唤醒阈值。
2.如权利要求1所述的唤醒阈值自校正电路系统,其特征在于,所述微处理器配置有唤醒阈值寄存器,其内存储有多个唤醒阈值,每个唤醒阈值均对应一所述唤醒阈值档位。
3.如权利要求1或2所述的唤醒阈值自校正电路系统,其特征在于,所述微处理器设置有计数器,所述微处理器通过所述计数器值判断所述唤醒电路是否输出有效的高电平唤醒信号。
4.如权利要求3所述的唤醒阈值自校正电路系统,其特征在于,所述微处理器通过所述计数器值判断所述唤醒电路是否输出有效的高电平唤醒信号包括:
启动所述计数器;
获取输入至所述微处理器的唤醒信号;
判断所述输入至所述微处理器的唤醒信号是否为高电平;
若是高电平,则所述计数器值加1,并判断是否满足预设的计数阈值,若不满足,则重新获取输入至所述微处理器的唤醒信号,若满足,则确定所述唤醒电路输出有效的高电平唤醒信号,将所述唤醒阈值选通电路的当前唤醒阈值档位进行储存;
若是低电平,则所述计数器值清零,并判断启动计数器后经过的时间是否超过所述预定时间,若未超过,则重新获取输入至所述微处理器的唤醒信号,若超过,则所述计数器停止工作并清零,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换。
5.如权利要求4所述的唤醒阈值自校正电路系统,其特征在于,所述微处理器通过所述计数器值来判断所述唤醒电路是否输出有效的高电平唤醒信号之前还包括:所述微处理器设置所述唤醒阈值选通电路中的唤醒阈值档位为最高档位。
6.如权利要求5所述的唤醒阈值自校正电路系统,其特征在于,所述若超过,则所述计数器停止工作并清零,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换包括:
所述计数器停止工作并清零后,判断所述唤醒阈值选通电路的当前档位是否为最低档;
若不是最低档,则所述微处理器将当前的唤醒阈值档位降低一档;
若是最低档,则异常退出。
7.如权利要求1所述的唤醒阈值自校正电路系统,其特征在于,所述外围输入电路包括参考电压输入电路,所述磁条卡信号的磁道输入电路与所述参考电压输入电路连接,用以使所述磁条卡信号的磁道输入信号电压值与所述参考电压值相同。
8.一种唤醒阈值自校正方法,其特征在于,所述方法包括:
磁条卡通过外围输入电路向唤醒电路输入磁条卡信号;
判断磁条卡信号的磁道输入信号电压值是否大于唤醒阈值选通电路设置的当前档位的唤醒阈值;
若大于,则所述唤醒电路向微处理器输入高电平唤醒信号;
若不大于,则所述唤醒电路向所述微处理器输入低电平唤醒信号;
判断在预定时间内,所述微处理器是否检测到所述唤醒电路输出有效的高电平唤醒信号,
若未检测到,则确定当前档位的唤醒阈值无法完成唤醒工作,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换;
若检测到,则确定当前档位的唤醒阈值能够完成唤醒工作,对当前唤醒阈值档位进行储存,根据储存的唤醒阈值计算校正后的唤醒阈值计算校正后的唤醒阈值,即可完成对所述唤醒电路阈值的校正;
所述对当前唤醒阈值档位进行储存,根据储存的唤醒阈值计算校正后的唤醒阈值,即可完成对所述唤醒电路唤醒阈值的校正包括:根据储存的当前唤醒阈值档位对应的唤醒阈值即磁道的唤醒阈值偏差值、设置的唤醒阈值,通过公式:校正后的唤醒阈值=唤醒阈值偏差值+设置的唤醒阈值,计算校正后的唤醒阈值。
9.如权利要求8所述的唤醒阈值自校正方法,其特征在于,所述方法包括:所述微处理器设置有计数器,所述微处理器通过所述计数器值判断所述唤醒电路是否输出有效的高电平唤醒信号。
10.如权利要求9所述的唤醒阈值自校正方法,其特征在于,所述微处理器通过所述计数器值判断所述唤醒电路是否输出有效的高电平唤醒信号包括:
启动所述计数器;
获取输入至所述微处理器的唤醒信号;
判断所述输入至所述微处理器的唤醒信号是否为高电平;
若是高电平,则所述计数器值加1,并判断是否满足预设的计数阈值,若不满足,则重新获取输入至所述微处理器的唤醒信号,若满足,则确定所述唤醒电路输出有效的高电平唤醒信号,将所述唤醒阈值选通电路的当前唤醒阈值档位进行储存;
若是低电平,则所述计数器值清零,并判断启动计数器后经过的时间是否超过所述预定时间,若未超过,则重新获取输入至所述微处理器的唤醒信号,若超过,则所述计数器停止工作并清零,所述微处理器对所述唤醒阈值选通电路当前的唤醒阈值档位进行切换。
CN201610257744.0A 2016-04-21 2016-04-21 一种唤醒阈值自校正电路系统及其方法 Active CN105930753B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610257744.0A CN105930753B (zh) 2016-04-21 2016-04-21 一种唤醒阈值自校正电路系统及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610257744.0A CN105930753B (zh) 2016-04-21 2016-04-21 一种唤醒阈值自校正电路系统及其方法

Publications (2)

Publication Number Publication Date
CN105930753A CN105930753A (zh) 2016-09-07
CN105930753B true CN105930753B (zh) 2018-10-26

Family

ID=56836221

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610257744.0A Active CN105930753B (zh) 2016-04-21 2016-04-21 一种唤醒阈值自校正电路系统及其方法

Country Status (1)

Country Link
CN (1) CN105930753B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110827425B (zh) * 2019-09-30 2021-04-27 北京握奇数据股份有限公司 一种obu的智能检卡读卡的方法和装置
CN113727019A (zh) * 2021-07-15 2021-11-30 天津华来科技股份有限公司 一种智能网络摄像机自动唤醒方法及系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5477022A (en) * 1977-12-02 1979-06-20 Hitachi Ltd Preventing method for character skip of information tape
US5686717A (en) * 1986-12-12 1997-11-11 Metrologic Instruments, Inc. Bar code symbol reading system with multi-port digital signal decoder
CN2836112Y (zh) * 2005-10-31 2006-11-08 成都卫士通信息产业股份有限公司 一种金融税控收款机
CN103970055A (zh) * 2014-05-22 2014-08-06 中国人民解放军第二炮兵装备研究院第三研究所 多环境数据采集存储装置及方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5477022A (en) * 1977-12-02 1979-06-20 Hitachi Ltd Preventing method for character skip of information tape
US5686717A (en) * 1986-12-12 1997-11-11 Metrologic Instruments, Inc. Bar code symbol reading system with multi-port digital signal decoder
CN2836112Y (zh) * 2005-10-31 2006-11-08 成都卫士通信息产业股份有限公司 一种金融税控收款机
CN103970055A (zh) * 2014-05-22 2014-08-06 中国人民解放军第二炮兵装备研究院第三研究所 多环境数据采集存储装置及方法

Also Published As

Publication number Publication date
CN105930753A (zh) 2016-09-07

Similar Documents

Publication Publication Date Title
CN105930753B (zh) 一种唤醒阈值自校正电路系统及其方法
US20050219728A1 (en) Magnetic stripe reader
CN102508552B (zh) 一种消除按键抖动的方法、装置及键盘
CN101916982A (zh) 变频空调器压缩机缺相的判断及保护方法
CN103197139B (zh) 时钟频率测试电路
CN106918775A (zh) 芯片测试模式的进入方法
CN106662970A (zh) 一种设置指纹识别器中断阈值的方法、装置和终端设备
CN105095040A (zh) 一种芯片调试方法与装置
CN201021986Y (zh) 看门狗复位电路
CN109444643A (zh) 一种单相正弦信号掉电快速检测方法及系统
CN103605279A (zh) 一种51单片机高精度计时方法
CN103217558A (zh) 一种探针卡维护方法
CN104678284A (zh) 一种提高芯片健壮性的新型测试控制电路和方法
CN109462882A (zh) 终端的控制方法、装置和终端
CN114065692A (zh) 一种基于单粒子效应的存储器位图解析方法及系统
CN108490817B (zh) 信号采样处理电路
CN111400074A (zh) 一种模拟看门狗装置及其控制方法
CN108234054B (zh) 一种集中器时钟丢失自检自恢复的方法
CN117590838B (zh) 一种微处理器老化智能检测方法及系统
Yang et al. A low-power timing-error-tolerant circuit by controlling a clock
JPS60183639A (ja) デ−タ処理装置
CN105895162B (zh) 只读存储器及其数据读取方法
CN212749100U (zh) 一种通用检测仪的状态量电路
CN213275759U (zh) 一种电网频率检测装置
CN217360118U (zh) 一种低功耗按键检测电路及芯片

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant