CN105912489A - 用于网络基本输入输出系统管理的设备、方法 - Google Patents

用于网络基本输入输出系统管理的设备、方法 Download PDF

Info

Publication number
CN105912489A
CN105912489A CN201510509589.2A CN201510509589A CN105912489A CN 105912489 A CN105912489 A CN 105912489A CN 201510509589 A CN201510509589 A CN 201510509589A CN 105912489 A CN105912489 A CN 105912489A
Authority
CN
China
Prior art keywords
output system
basic input
storage device
bus
management controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510509589.2A
Other languages
English (en)
Inventor
赵茂赞
施青志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Quanta Computer Inc
Original Assignee
Quanta Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Quanta Computer Inc filed Critical Quanta Computer Inc
Publication of CN105912489A publication Critical patent/CN105912489A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4416Network booting; Remote initial program loading [RIPL]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • G06F8/654Updates using techniques specially adapted for alterable solid state memories, e.g. for EEPROM or flash memories

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)

Abstract

本发明披露了用于网络基本输入输出系统管理的设备、方法。一种计算机系统可通过计算机系统的管理控制器,从网络存储装置取得基本输入输出系统数据。计算机系统可通过管理控制器,根据基本输入输出系统数据模拟基本输入输出系统存储装置,并使用管理控制器所模拟的基本输入输出系统存储装置,初始化计算机系统。

Description

用于网络基本输入输出系统管理的设备、方法
技术领域
本发明涉及计算机系统,特别是涉及一种用于计算机服务器的网络基本输入输出系统管理、存储与启动的方法。
背景技术
于典型的计算机系统中(例如数据中心内的机架服务器(Rack server)),基本输入输出系统(Basic Input/Output System,BIOS)软件程序存储在基本输入输出系统存储装置(例如闪存装置)上,而存储装置位于计算机系统的主机板(Motherboard)上。当计算机系统首次电力开启,基本输入输出系统存储的固件(Firmware)执行,伴随着一组特定用于基本输入输出系统的组态。基本输入输出系统固件与基本输入输出系统组态存储于非易失性存储装置(Non-volatile Memory),例如非易失性随机存取存储器(Non-VolatileRandom-Access Memory,NVRAM),或只读存储装置(Read-Only Memory,ROM),例如闪存(Flash memory)。基本输入输出系统典型地识别、初始化以及测试已知计算机系统的硬件,基于该组组态。基本输入输出系统于是将计算机系统的控制权给予操作系统。基本输入输出系统可提供允许设定多种不同参数的接口。举例而言,基本输入输出系统可用来指定时钟(Clock)与总线速度(Bus speed),指定哪些外围设备(Peripheral)附装至计算机系统,指定健康状况(例如风扇速度与中央处理单元温度的限值)的监控,以及指定多种影响计算机系统的整体效能与功率使用的其它参数。
传统上,数据中心内的每一个计算机服务器包含独立的基本输入输出系统存储装置。每一个基本输入输出系统根据用于每一个计算机服务器的组态进行配置。管理者(Administrator)可利用操作系统中的闪速公用应用程序(Flash utility application)更新基本输入输出系统。
发明内容
为了提供本发明内容的基本理解,以下呈现一个或多个实施例的简化总结,为了提供本发明的基本理解。总结并非为本发明的所有实施例的广泛的简介,而且并非意味着用以区别所有范例的关键或重要组件,也不是以描绘本发明的任一或所有实施方式的范围。其唯一目的为表示简化形式内的一个或多个范例的某些概念,作为后续呈现的较详细描述的序幕。
根据于此描述的示例性一个或多个实施方式,系统与方法提供用于网络基本输入输出系统(Basic Input/Output System,BIOS)管理。
于一实施方式中,提供一种方法用于网络基本输入输出系统启动。方法包含通过计算机系统的管理控制器,从网络存储装置取得基本输入输出系统数据。方法还包含通过管理控制器,根据基本输入输出系统数据模拟基本输入输出系统存储装置,以及使用管理控制器所模拟的基本输入输出系统存储装置,初始化计算机系统。
于另一实施方式中,提供一种设备用于网络基本输入输出系统启动。设备包含管理控制器,管理控制器用以从网络存储装置取得基本输入输出系统数据,并根据该基本输入输出系统数据模拟基本输入输出系统存储装置。设备还包含至少一处理器,至少一处理器用以使用管理控制器所模拟的基本输入输出系统存储装置,初始化计算机系统。
于又另一实施方式中,提供一种非瞬时计算机可读取媒体(Non-transitory computer-readable medium)用于管理计算机系统的基本输入输出系统的组态。非瞬时计算机可读取媒体存储多个可执行指令,使数据处理装置用以从网络存储装置取得基本输入输出系统数据,根据基本输入输出系统数据模拟基本输入输出系统存储装置,以及使用该管理控制器所模拟的基本输入输出系统存储装置,初始化计算机系统。
附图说明
为让本公开内容的上述和其它目的、特征、优点与实施例能更明显易懂,附图说明如下:
图1是说明本公开内容一实施例的用于网络基本输入输出系统管理的示例性方法流程图;
图2是说明本公开内容图1的方法流程图实施例的用于网络基本输入输出系统管理的示例性设备的框图;
图3是说明本公开内容一实施例的示例性计算机系统的框图;
图4是说明本公开内容一实施例的用于由基本输入输出系统启动的示例性主机板的框图;
图5是说明本公开内容一实施例的用于管理基本输入输出系统存储装置的示例性系统的框图;
图6是说明本公开内容一实施例的用于具备不同硬件组态与功能性的不同基本输入输出系统组态;以及
图7是说明本公开内容另一实施例的用于网络基本输入输出系统管理的示例性系统的框图,根据标的技术的某些实施方式。
附图符号说明
100:用于网络基本输入输出系统管理的方法
110~130:步骤
200:用于网络基本输入输出系统管理的设备
201:总线
202:处理器
203:收发器
204:存储装置
205:网络接口
210~230:电组件
300:计算机系统
310:基本输入输出系统
312:非易失性随机存取存储器
320:存储装置
330:存储装置
340:处理器
350:网络接口
360:北桥
370:南桥
380:管理控制器
400、710:主机板
411、511、711:中央处理单元
412、512、712:北桥
413、513、713:南桥
414、514:总线
415、515:基本输入输出系统闪存
500:用于管理基本输入输出系统存储装置的系统
516、714:基板管理控制器
520、720:网络
530:管理者
610~630:服务器群组
700:系统
730:网络存储装置
740:计算机系统
具体实施方式
本公开内容依据标的技术提供用于管理基本输入输出系统预设组态的技术。本发明的多种实施方式参考附图进行描述。于以下描述中,为了解释的目的,进一步设定许多特定细节以提供一个或多个实施方式的全面性理解。然而,显然本发明可在没有这些特定细节的情况下实施。于其它举例中,为了有效描述这些实施方式,已知结构与装置以框图形式显示。此处使用的“示例性(Exemplary)”字眼,以表示“作为范例(Example)、实例(Instance)或例证(Illustration)”的意思。此处描述的作为“示例性”任何实施例,无须解读为较佳或优于其它实施例。
计算机服务器(Computer server)可被远程管理,以提供可存取性(Accessibility)、一致性(Consistency)与效率(Efficiency)的方式。远程管理除去服务器内输入输出接口(Input/output interface,例如屏幕、键盘与鼠标)的需求。管理者(Administrator)可管理包含许多机架服务器(Rackserver)的大型数据中心,利用多种远程管理工具,例如单纯端点连接(Simpleterminal connection)、远程桌面应用程序(Remote desktop application)与用以配置、监控与除错服务器硬件与软件的软件工具。
现有技术需要每一个计算机系统,例如大型数据中心内的计算机服务器,包含个别的基本输入输出系统(Basic Input/Output System,BIOS)存储装置(Memory)芯片。在启动的期间内计算机系统需要来自基本输入输出系统存储装置芯片的基本输入输出系统码,以识别、初始化与测试存在于计算机系统内的硬件。此外,若管理者希望更新计算机服务器群组的基本输入输出存储装置,用于每一个计算机服务器的基本输入输出系统存储装置必须逐一更新(例如闪存(Flashed))。允许计算机系统在没有基本输入输出系统存储装置芯片的状况启动,以及允许基本输入输出存储装置有效率地更新的方法将提供制作计算机系统的经济上优点,以及简化基本输入输出系统管理。
依据本公开技术的一个或多个实施方式,计算机系统可利用管理控制器,例如基板管理控制器(Baseboard Management Controller,BMC),以模拟基本输入输出系统存储装置,并因此除去计算机系统内实际的基本输入输出系统存储装置的需求。为了模拟对应每一个单独的计算机系统的基本输入输出系统存储装置,基板管理控制器可从网络存储装置提取基本输入输出系统数据。计算机系统的处理器于是可从基本控制器提取必要的基本输入输出码,以用于启动。本公开方法除去基本输入输出系统存储装置芯片包含于连接网络的计算机系统内的需求。本公开方法亦通过消除个别闪存每一个基本输入输出系统存储装置芯片,以更新计算机系统群组的基本输入输出系统存储装置的需求,而增加基本输入输出系统管理效率。
依据此处描述的一个或多个实施实施方式,参考图1,方法100表示用于网络基本输入输出系统管理。方法100可涉及,在步骤110,通过计算机系统的管理控制器,从网络存储装置取得基本输入输出系统数据。
于一相关实施方式中,基本输入输出系统数据可包含基本输入输出系统映像(Image)。基本输入输出系统数据可存储固件(亦即存储于永久存储器(Persistent memory)内的程序代码),在计算机系统首次电力开启时执行,伴随一组组态。处理器可利用基本输入输出系统数据,以识别、初始化与测试存在于已知计算机系统的硬件,依据该组组态。基本输入输出系统映像可以指存储基本输入输出系统软件的文件。
于一相关实施方式中,管理控制器可包含基板管理控制器。基板管理控制器可以是嵌入计算机主机板上的特殊化的微控制器,计算机例如为服务器。基板管理控制器可介于管理系统管理软件与平台硬件的接口。
于一相关实施方式中,管理控制器连接至南桥(Southbridge)芯片,经由串行外围设备接口(Serial Peripheral Interface,SPI)总线、低引脚计数(LowPin Count,LPC)总线、工业标准架构(Industry Standard Architecture,ISA)总线或增强型串行外围设备接口(Enhanced Serial Peripheral Interface,eSPI)总线或其它此种总线接口的其中至少一者。于一相关实施方式中,计算机系统不包含基本输入输出系统存储装置。于一相关实施方式中,网络存储装置可包含简单文件传输协议(Trivial File Transfer Protocol,TFTP)服务器、超文本传输安全协议(Hypertext Transfer Protocol Secure,HTTPS)服务器、文件传输协议(File Transfer Protocol,FTP)服务器,或利用任何其它传输协议的服务器的其中至少一者。
于一相关实施方式中,方法100可选择性地涉及在从网络存储装置取得基本输入输出系统数据之前,接收用户请求,用于电力开启计算机系统.。
方法100可涉及,在步骤120,通过该管理控制器,根据基本输入输出系统数据模拟基本输入输出系统存储装置。于一相关实施方式中,模拟基本输入输出系统存储装置包含模拟基本输入输出系统闪存装置,其连接至串行外围设备接口总线、低引脚计数总线、工业标准架构总线或增强型串行外围设备接口总线或其它此种总线接口的其中至少一者。于一相关实施方式中,管理控制器包含从模式接口(Slave mode interface),用于串行外围设备接口总线、低引脚计数总线、工业标准架构总线、增强型串行外围设备接口总线,或其它此种总线的其中至少一者。
方法100可选择性地涉及存储基本输入输出系统数据于管理控制器的存储装置内。举例而言,管理控制器的存储装置可包含非易失性存储装置,例如非易失性随机存取存储器(Non-Volatile Random-Access Memory,NVRAM),或只读存储器(Read-Only Memory,ROM),例如闪存(Flashmemory)。
方法100可涉及,在步骤130,使用管理控制器所模拟的基本输入输出系统存储装置,初始化计算机系统。
方法100可选择性地涉及在模拟基本输入输出系统存储装置之后,电力开启计算机系统。方法100可选择性地涉及从总线接口提取基本输入输出系统码,总线接口为串行外围设备接口总线、低引脚计数总线、工业标准架构总线或增强型串行外围设备接口总线,或其它此种总线的其中至少一者,通过计算机系统的中央处理单元。方法100可选择性地涉及中央处理单元响应提取基本输入输出系统码的步骤,而从管理控制器接收基本输入输出系统码。
方法100可选择性地涉及接收用户输入,用于改变多个基本输入输出系统设定值,根据用户输入确定新基本输入输出系统数据,以及存储新基本输入输出系统数据至网络存储装置,以使用于计算机系统的后续初始化的期间。
依据此处描述的一个或多个实施方式,图2是说明依据本公开内容图1的方法流程图实施例的用于网络基本输入输出系统管理的示例性设备的框图。示例性设备200可配置为计算机装置、处理器或其中使用的类似装置/组件。于一例中,设备200可包含功能性方块,其可代表通过处理器、软件或其组合(例如固件)实现的功能。于另一例中,设备200可为系统芯片(System on a Chip,SoC)或类似的集成电路(Integrated Circuit,IC)。
于一实例中,设备200可包含电组件210或模块,其通过计算机系统的管理控制器,用于从网络存储装置取得基本输入输出系统数据。
设备200可包含电组件220,其通过管理控制器,用于根据基本输入输出系统数据模拟基本输入输出系统存储装置。
设备200可选择性地包含电组件230,其使用管理控制器所模拟的基本输入输出系统存储装置,用于初始化计算机系统。
于进一步相关的实施方式中,设备200可选择性地包含处理器202组件。处理器202可通过总线201或类似的通信耦合,与电组件210~230进行操作的通信。处理器202可影响程序的初始化与排程(Scheduling),或电组件210~230表现的功能。
于更进一步相关的实施方式中,设备200可包含无线电收发器(Transceiver)203组件。可使用独立操作的接收器且/或独立操作的发送器以替代或连接收发器203。设备200亦可包含网络接口205,用于连接至一个或多个其它通信装置或其类似物。设备200可选择性地包含用于存储信息的组件,举例而言,存储装置/组件204。计算机可读取媒体或存储装置204组件可选择性地耦接至设备200的其它组件,经由总线201或其类似物。可采用存储装置204组件以存储计算机可读取指令与数据,用于影响组件210~230与其子组件(Subcomponent),或处理器202,或在此公开的方法的流程与行为。存储装置204组件可保持用于执行与组件210~230有关功能的指令。虽表示于存储装置204外部,应可理解到组件210~230可存在于存储装置204内。进一步注意到,图2中的组件可包含处理器、电子装置、硬件装置、电子子组件、逻辑电路、存储装置、软件码、固件码等,或其任意组合。
本领域技术人员将理解到设备200的每一个组件的功能特性可以通过任何适合的系统组件实施,或者以任何适合的方式组合。
图3是说明本公开内容一实施例的示例性计算机系统300的框图。计算机系统300可包含处理器340、网络接口350、管理控制器380、存储装置320、存储装置330、基本输入输出系统310、北桥360以及南桥370。
计算机系统300可以是,举例而言,服务器(例如数据中心内多个机架服务器的其中一者)或个人计算机。处理器(例如中央处理单元)340可以是主机板上的芯片,其可提取与执行存储于存储装置320内的可编程指令(Programming instruction)。处理器340可以是单一的单处理核心(Singleprocessing core)中央处理单元、单一的多处理核心(Multiple processing cores)中央处理单元或者多个中央处理单元。一个或多个总线(未绘示)可在多种计算机组件之间传送指令与应用数据,例如处理器340、存储装置320、存储装置330与网络接口350。
存储装置320可包含任何用以暂时或永久存储数据或程序的实体装置,例如随机存取存储器的多种形式。存储装置330可包含任何用于非易失性数据存储装置的实体装置,例如硬盘或闪存(Flash drive)。存储装置330可具有相较于存储装置320的大容量,并且存储装置的每一单位可较为经济,但也可具有较慢的传输率(Transfer rate)。
基本输入输出系统310可包含基本输入输出系统、其后继物(Successor)或其等效物(Equivalent),例如可扩展固件接口(Extensible FirmwareInterface,EFI)或统一可扩展固件接口(Unified Extensible Firmware Interface,UEFI)。基本输入输出系统310可包含基本输入输出系统芯片,其位于存储有基本输入输出系统软件程序的计算机系统300的主机板上。基本输入输出系统310可存储固件,其当计算机系统首次电力开启时执行,伴随着一组特定用于基本输入输出系统310的组态。基本输入输出系统固件与基本输入输出系统组态可存储于非易失性存储装置内(例如非易失性随机存取存储器)312或只读存储器内,例如闪存。闪存为非易失性计算机存储媒体,其可电擦除(Erased)与再编程(Reprogrammed)。
基本输入输出系统310可作为次序程序(Sequence program)在每次计算机系统300开启时加载与执行。基本输入输出系统310可依据该组组态来识别、初始化与测试存在于已知计算机系统内的硬件。基本输入输出系统310可在计算机系统300上执行自测试(Self-test),例如电力开启自测试(Power-On-Self-Test,POST)。自测试可测试多种硬件组件的功能特性,硬件组件例如硬盘(Hard disk drive)、光学读取装置(Optical reading device)、冷却装置(Cooling device)、存储装置模块、扩展卡(Expansion card)以及其类似物。基本输入输出系统可寻址与分配存储装置320内的区域,以存储操作系统于其中。基本输入输出系统310于是可将计算机系统的控制权给予操作系统。
计算机系统300的基本输入输出系统310可包含基本输入输出系统组态,其定义基本输入输出系统310如何控制计算机系统300内的多种硬件组件。基本输入输出系统组态可确定计算机系统300内的多种硬件组件启动的顺序。基本输入输出系统310可提供接口(例如基本输入输出系统设定公用程序(BIOS setup utility)),其允许设定多种不同参数,参数可以相异于基本输入输出系统预设组态内的参数。举例而言,用户(例如管理者)可使用基本输入输出系统310以指定时钟(Clock)与总线速度,指定哪些外围设备(Peripheral)附装于至计算机系统,指定健康状况(例如风扇速度与中央处理单元温度的限值)的监控,以及指定多种影响计算机系统的整体效能与功率使用的其它参数。
管理控制器380可以是嵌入计算机系统的主机板上的特殊化的微控制器(Specialized microcontroller)。举例而言,管理控制器380可以是基板管理控制器。管理控制器380可管理介于系统管理软件与平台硬件之间的接口。计算机系统内置的不同类型传感器可向管理控制器报告参数,例如温度、冷却风扇速度、电源状态、操作系统状态等。管理控制器380可监控传感器,并且若任一个参数未落于预设限值之内,可通过网络接口350传送警报至管理者,表示系统的潜在失效。管理者也可远程与管理控制器380通信,以采取校正动作,例如重新设定或电力循环(Power cycling)系统以恢复功能特性。
北桥360可以是主机板上的芯片,其可直接连接至处理器340或可整合于处理器340内。于一些例子中,北桥360与南桥370可结合在单一晶粒(Die)内。北桥360与南桥370管理介于处理器340与主机板的其它组件之间的通信。北桥360可管理需要较南桥370高效能的作业。北桥360可管理介于处理器340、存储装置320与图像控制器(未绘示)之间的通信。于一些例子中,北桥360可包含图像控制器。
南桥370可以是主机板上的芯片,其连接至北桥360,但与北桥360不同的是,其不直接连接至处理器340。南桥370可管理输入输出功能,例如计算机系统300的通用串行总线(Universal Serial Bus,USB)、音频、串行、基本输入输出系统、序列先进技术附件(Serial Advanced TechnologyAttachment,SATA)、外围设备组件互连(Peripheral Component Interconnect,PCI)总线、延伸外围设备组件互连(PCI eXtended,PCI-X)总线、快速外围设备组件互连(PCI Express)总线、工业标准架构总线、串行外围设备接口总线、增强型串行外围设备接口总线、系统管理总线(System ManagementBus,SMBus)。南桥370可连接至或者南桥370内可包含管理控制器380、直接存储存取(Direct Memory Access,DMA)控制器、可编程中断控制器(Programmable Interrupt Controllers,PICs)与实时时钟(Real-time clock)。
图4是说明本公开内容一实施例的用于由基本输入输出系统启动的示例性主机板400的框图。启动为计算机系统的初始化。举例而言,当计算机系统电力开启,处理器(例如中央处理单元)411自行初始化并且在基本输入输出系统存储装置(例如基本输入输出系统闪存)415的预定存储装置地址(例如地址“FFFF:0000”)中寻找基本输入输出系统数据(亦即指令或代码),用于跳位指令(Jump instruction,JMP)。中央处理单元411于是可依循跳位指令,其包含基本输入输出系统存储装置415内的基本输入输出系统数据的地址。计算机系统于是可执行电力开启自测试与其它启动程序,依据基本输入输出系统码。中央处理单元411可连接至北桥412,其可连接至南桥413。南桥413可经由总线414连接至基本输入输出系统存储装置415,总线例如为串行外围设备接口总线、增强型串行外围设备接口总线或其它此种总线。
串行外围设备接口总线,有时指称为同步串行接口(Synchronous SerialInterface,SSI),为同步化的序列数据链路,其操作在全双工模式(Full duplexmode)(亦即允许同时双向通信的模式)。单一主装置(Master device)可利用串行外围设备接口总线与一个或多个从装置(Slave device)通信。串行外围设备接口总线指定四个逻辑信号:序列时钟(Serial Clock,SCLK)、主输出从输入(Master Output Slave Input,MOSI)、主输入从输出(Master InputSlave Output,MISO)以及从选择(Slave Select,SS)。序列时钟(SCLK)是来自主装置的输出信号。主输出从输入(MOSI)是来自主装置的输出信号。主输入从输出(MISO)是来自从装置的输出信号。从选择(SS)用以从多个经由单一串行外围设备接口连接至主装置的从装置当中选择出从装置。
增强型串行外围设备接口标准发展为低引脚计数总线的可能替换物,以容许主机板上所需引脚数目的减少。低引脚计数总线为传统总线(Legacybus),发展作为工业标准架构总线的替换物。当使用低引脚计数总线时的出规频带(Out-of-band)的通信,例如通用型输入输出(General-PurposeInput/Output,GPIO)与系统管理总线,穿隧(Tunneled)通过增强型串行外围设备接口总线,为了在使用增强型串行外围设备接口标准时,从主机板设计除去所述引脚。可支持增强型串行外围设备接口的示例性装置包含内嵌控制器(Embedded Controller,EC)、基板管理控制器与超级输入输出(Super-I/O’s,SIO)。内嵌控制器与超级输入输出一般性地可适用于客户平台(Client platform),同时基板管理控制器一般性地可适用于服务器平台(Server platform)。
图5是说明本公开内容一实施例的用于管理基本输入输出系统存储装置(例如存储基本输入输出系统指令或代码的闪存)515的示例性系统500的框图。管理者530可能希望存储新基本输入输出系统数据进入基本输入输出系统存储装置515内。主机板510上,中央处理单元511可连接至北桥512,其可连接至南桥513。南桥513可经由串行外围设备接口总线514连接至基本输入输出系统存储装置515。基本输入输出系统存储装置515可经由总线(例如串行外围设备接口或增强型串行外围设备接口)连接至管理控制器(例如基板管理控制器)。管理者530可经由网络520远程管理基板管理控制器516,以存储新基本输入输出系统数据进入基本输入输出系统存储装置515内。一旦新基本输入输出系统数据存储进入基本输入输出系统存储装置515内,中央处理单元可存取基本输入输出系统数据,如图4所示,以初始化计算机系统。如图4的系统内,图5的系统可要求每一个主机板包含基本输入输出系统存储装置,其存储用于每一个特殊的计算机系统的基本输入输出系统数据。
图6是说明本公开内容一实施例的用于具备不同硬件组态与功能性的不同基本输入输出系统组态。举例而言,识别为服务器群组A 610的计算机的第一群组可具有某个硬件组态A,于是需要特定的基本输入输出系统组态A。类似地,服务器群组B 620与服务器群组C 630可具有某个硬件组态B与硬件组态C,于是需要特定的基本输入输出系统组态B与基本输入输出系统组态C。
图7是说明本公开内容另一实施例的用于网络基本输入输出系统管理的示例性系统700的框图,根据标的技术的某些实施方式。由于某些数据中心内的计算机服务器的庞大数量,当允许个体化的基本输入输出系统管理网络时,无需每一个服务器包含个别的基本输入输出系统存储装置的系统与方法可以是经济的以及有时间效率的。系统700可包含计算机系统740的主机板710,其可包含处理器(例如中央处理单元)711、北桥712与南桥713。计算机系统740可还包含管理控制器(例如基板管理控制器)714,其经由串行外围设备接口总线715(可替换地,增强型串行外围设备接口总线、低引脚计数总线、工业标准架构总线或其它此种总线)连接至南桥713。于一相关实施方式中,计算机系统740不包含基本输入输出系统存储装置。
系统可还包含网络(例如局域网络(Local Access Network,LAN)或因特网)720,其连接计算机系统至网络存储装置730。网络存储装置730可以是可通过网络720存取的远程存储装置的任何形式,网络720例如简单文件传输协议(TFTP)服务器、超文本传输安全协议(HTTPS)服务器或文件传输协议(FTP)服务器。网络存储装置730可存储一个或多个基本输入输出系统数据,其中每一基本输入输出系统数据对应一个或多个计算机服务器。举例而言,网络存储装置730可存储用于计算机系统740的特定的基本输入输出系统数据。
用户可请求计算机系统740电力开启。举例而言,用户可使用实体电源开关或远程电源开关的指令,以电力开启计算机系统740。依循电力开启计算机系统740的请求,管理控制器714可从网络存储装置730取得特定的基本输入输出系统数据(例如基本输入输出系统映像)。管理控制器714可包含用于串行外围设备接口的从模式接口(Slave mode interface),并可模拟串行外围设备接口总线715上的基本输入输出系统闪存。管理控制器714可模拟串行外围设备接口总线715上的特定的基本输入输出系统存储装置,依据基本输入输出系统映像。于一相关实施方式中,管理控制器714可存储基本输入输出系统数据于管理控制器714的存储装置(例如非易失性随机存取存储器)中。
管理控制器714可在模拟特定的基本输入输出系统存储装置之后,电力开启计算机系统740。计算机系统740可通过中央处理单元711初始化,于管理控制器714的模拟的基本输入输出系统存储装置内提取基本输入输出系统码。中央处理单元711可响应上述提取,而从管理控制器714接收基本输入输出系统码。计算机系统740于是可执行电力开启自测试与其它启动程序,依据基本输入输出系统码,其来自通过管理控制器714模拟的基本输入输出系统存储装置。计算机系统740可电力开启,如同管理控制器714为计算机系统740主机板710上的基本输入输出系统存储装置,因此消除主机板710包含基本输入输出系统存储装置的需求。.
于一相关实施方式中,计算机系统740可接收用户(例如管理者)输入,用于改变基本输入输出系统设定值。举例而言,在启动进入基本输入输出系统存储装置的期间内,管理者可输入组态/设定值变化进入模拟的基本输入输出系统存储装置内,利用基本输入输出系统设定公用程序。于另一例中,管理者可输入组态/设定值变化进入模拟的基本输入输出系统存储装置,利用于操作系统中执行的应用程序。
于一相关的实施方式中,计算机系统740可确定新基本输入输出系统数据,依据组态/设定值变化的用户输入,并存储新基本输入输出系统数据在网络存储装置730上,以使用于该计算机系统740的后续初始化的期间。举例而言,管理控制器714可在网络720上发送新基本输入输出系统数据至网络存储装置730。于另一例中,计算机系统740的操作系统上执行的应用程序可在网络720上发送新基本输入输出系统数据至网络存储装置。新基本输入输出系统数据可作为新基本输入输出系统映像存储于网络存储装置730内,以使用在计算机系统740的后续初始化中,用于管理控制器714模拟新基本输入输出系统存储装置。
此处有关公开内容描述的多种说明性的逻辑方块、模块与电路可以被实施或执行,以通用处理器、数字信号处理器(Digital Signal Processor,DSP)、特定应用集成电路(Application Specific Integrated Circuit,ASIC)、可编程逻辑门阵列(Field Programmable Gate Array,FPGA)或其它可编程逻辑装置、离散门(Discrete gate)或晶体管逻辑(Transistor logic)、离散硬件组件,或其任何组合,其被设计以实行此处描述的功能。通用处理器可以是微处理器,但选择性地,处理器可以是任何惯用的处理器、控制器、微控制器或状态机。处理器也可作为计算装置的组合实现,例如数字信号处理器与微处理器、多个微处理器、一个或多个与数字信号处理器核心或其它此种组态连接的一个或多个微处理器的组合。
此处有关公开内容描述的方法或算法的操作可以直接体现于硬件、处理器执行的软件模块或两者的组合内。软件模块可位于随机存取存储器、闪存、只读存储器、可擦除可编程只读存储器(EPROM)、电子可擦除可编程只读存储器(EEPROM)、寄存器(Register)、硬盘、可移磁盘、只读光盘(CD-ROM)或本领域已知的存储媒体的其它任何形式。示例性存储媒体耦接至处理器,以致于处理器可从存储媒体读取信息以及写入信息至存储媒体。选择性地,存储媒体可以与处理器为一体结构。处理器与存储媒体可位于特定应用集成电路内。特定应用集成电路可位于用户终端装置内。选择性地,处理器与存储媒体可作为分立的组件于用户终端装置内。
于一个或多个示例性设计中,描述的功能可于硬件、软件、固件或其任意组合内实现。若于软件内实现,功能可存储于非瞬时计算机可读取媒体上的一个或多个指令或代码或作为非瞬时计算机可读取媒体上的一个或多个指令或代码传送。非瞬时计算机可读取媒体包含计算机存储媒体与传播媒体,传播媒体包含促进计算机程序由一地点传输至另一地点的任何媒体。存储媒体可以是任何可用的媒体,其可被通用计算机或特别用途计算机存取。通过示例性方式,但并非限制,此种计算机可读取媒体可包含随机存取存储器、只读存储器、电子可擦除可编程只读存储器、只读光盘或其它光盘存储装置、磁盘存储装置或其它磁性存储装置,或任何其它媒体,其可用来以指令或数据结构形式装载或存储所需程序代码方式,并且其可通过通用计算机、特殊用途计算机、通用处理器或特殊用途处理器存取。此处使用的磁盘(Disk)与盘(Disc)包含光盘(Compact Disc,CD)、激光盘(Laser disc)、光盘(Optical disc)、数字通用盘(Digital Versatile Disc,DVD)、软盘(Floppydisk)与蓝光盘(Blue ray disc),其中磁盘通常磁性地复制数据,同时盘以激光光学地复制数据。上述组合亦应包含在非瞬时计算机可读取媒体内。
提供上述公开内容以使本领域技术人员制作或使用此公开内容。对于本领域技术人员来说,公开内容的多种修改是明显的,且此处定义的一般原则在不脱离本公开内容的范围内可应用于其它变化上。因此,公开内容并非用以限制此处描述的范例或设计,而是符合与此处公开原则及新颖特征一致的最广范围。

Claims (20)

1.一种用于网络基本输入输出系统管理的方法,包含:
通过一计算机系统的一管理控制器,从一网络存储装置取得一基本输入输出系统数据;
通过该管理控制器,根据该基本输入输出系统数据模拟一基本输入输出系统存储装置;以及
使用该管理控制器所模拟的该基本输入输出系统存储装置,初始化该计算机系统。
2.如权利要求1所述的方法,还包含:
接收一用户输入,用于改变多个基本输入输出系统设定值;
根据该用户输入确定一新基本输入输出系统数据;以及
存储该新基本输入输出系统数据至该网络存储装置,以使用于该计算机系统的一后续初始化的期间。
3.如权利要求1所述的方法,还包含:
在从该网络存储装置取得该基本输入输出系统数据之前,接收一用户请求,用于电力开启该计算机系统。
4.如权利要求1所述的方法,还包含:
在模拟该基本输入输出系统存储装置之后,电力开启该计算机系统。
5.如权利要求1所述的方法,还包含:
存储该基本输入输出系统数据于该管理控制器的一存储装置内。
6.如权利要求1所述的方法,其中模拟该基本输入输出系统存储装置的步骤包含:
模拟一基本输入输出系统闪存装置,该基本输入输出系统闪存装置连接至一总线接口,该总线接口为一串行外围设备接口总线、一低引脚计数总线、一工业标准架构总线或一增强型串行外围设备接口总线。
7.如权利要求1所述的方法,还包含:
通过该计算机系统的一中央处理单元,从一总线接口提取一基本输入输出系统码,该总线接口为一串行外围设备接口总线、一低引脚计数总线、一工业标准架构总线或一增强型串行外围设备接口总线。
8.如权利要求7所述的方法,还包含:
该中央处理单元响应提取该基本输入输出系统码的步骤,而从该管理控制器接收该基本输入输出系统码。
9.如权利要求1所述的方法,其中该基本输入输出系统数据包含一基本输入输出系统映像。
10.如权利要求1所述的方法,其中该计算机系统没有一实际的基本输入输出存储装置。
11.一种用于网络基本输入输出系统管理的设备,包含:
一管理控制器,用以从一网络存储装置取得一基本输入输出系统数据,并根据该基本输入输出系统数据模拟一基本输入输出系统存储装置;以及
至少一处理器,用以使用该管理控制器所模拟的该基本输入输出系统存储装置,初始化该计算机系统。
12.如权利要求11所述的设备,其中该管理控制器更用以在从该网络存储装置取得该基本输入输出系统数据之前,接收一用户请求,用于电力开启该设备。
13.如权利要求11所述的设备,其中模拟该基本输入输出系统存储装置的步骤包含模拟一基本输入输出系统闪存装置,该基本输入输出系统闪存装置连接至一总线接口,该总线接口为一串行外围设备接口总线、一低引脚计数总线、一工业标准架构总线或一增强型串行外围设备接口总线。
14.如权利要求11所述的设备,其中该管理控制器包含用于一总线接口的一从模式接口,该总线接口为一串行外围设备接口总线、一低引脚计数总线、一工业标准架构总线或一增强型串行外围设备接口总线。
15.如权利要求11所述的设备,其中该至少一处理器更用以从一总线接口提取一基本输入输出系统码,该总线接口为一串行外围设备接口总线、一低引脚计数总线、一工业标准架构总线或一增强型串行外围设备接口总线。
16.如权利要求11所述的设备,其中该管理控制器包含一基板管理控制器。
17.如权利要求11所述的设备,其中该设备没有一实际的基本输入输出系统存储装置。
18.如权利要求11所述的设备,其中该管理控制器经由一总线接口连接至一南桥芯片,该总线接口为一串行外围设备接口总线、一低引脚计数总线、一工业标准架构总线或一增强型串行外围设备接口总线。
19.一种非瞬时计算机可读取媒体,其存储多个可执行指令,使一数据处理装置用以:
从一网络存储装置取得一基本输入输出系统数据;
根据该基本输入输出系统数据模拟一基本输入输出系统存储装置;以及
使用该管理控制器所模拟的该基本输入输出系统存储装置,初始化该计算机系统。
20.如权利要求19所述的非瞬时计算机可读取媒体,其中该非瞬时计算机可读取媒体更使该数据处理装置用以:
从一总线接口提取一基本输入输出系统码,该总线接口为一串行外围设备接口总线、一低引脚计数总线、一工业标准架构总线或一增强型串行外围设备接口总线。
CN201510509589.2A 2015-02-25 2015-08-19 用于网络基本输入输出系统管理的设备、方法 Pending CN105912489A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/631,037 2015-02-25
US14/631,037 US9542201B2 (en) 2015-02-25 2015-02-25 Network bios management

Publications (1)

Publication Number Publication Date
CN105912489A true CN105912489A (zh) 2016-08-31

Family

ID=54291075

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510509589.2A Pending CN105912489A (zh) 2015-02-25 2015-08-19 用于网络基本输入输出系统管理的设备、方法

Country Status (5)

Country Link
US (1) US9542201B2 (zh)
EP (1) EP3062216A1 (zh)
JP (1) JP6199940B2 (zh)
CN (1) CN105912489A (zh)
TW (1) TWI537748B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020157594A1 (en) * 2019-01-31 2020-08-06 International Business Machines Corporation Handling an input/output store instruction
US11074203B2 (en) 2019-01-31 2021-07-27 International Business Machines Corporation Handling an input/output store instruction
US11163566B2 (en) 2019-01-31 2021-11-02 International Business Machines Corporation Handling an input/output store instruction
US11334503B2 (en) 2019-01-31 2022-05-17 International Business Machines Corporation Handling an input/output store instruction

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011075139A1 (en) * 2009-12-18 2011-06-23 Hewlett-Packard Development Company, L.P. Methods and devices for updating firmware of a component using a firmware update application
TWI567561B (zh) * 2015-11-26 2017-01-21 新唐科技股份有限公司 匯流排系統
US20170228228A1 (en) * 2016-02-05 2017-08-10 Quanta Computer Inc. Remote launch of deploy utility
US20180300259A1 (en) * 2017-04-12 2018-10-18 Quanta Computer Inc. Local disks erasing mechanism for pooled physical resources
CN109976816B (zh) * 2019-03-25 2021-06-15 联想(北京)有限公司 计算机系统配置方法及服务器
US11500747B2 (en) * 2020-01-30 2022-11-15 Dell Products L.P. Computer initialization debug message display system
CN111414184A (zh) * 2020-04-14 2020-07-14 山东超越数控电子股份有限公司 一种国产服务器下bios固件更新方法
US11941410B2 (en) 2022-01-18 2024-03-26 Quanta Computer Inc. BIOS performance mode configuration deployment

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020194313A1 (en) * 2001-06-18 2002-12-19 Brannock Kirk D. Method and apparatus for distributing computer platform firmware across a network
US20050108513A1 (en) * 2003-11-13 2005-05-19 Lam An H. Networked basic input output system read only memory
JP2009193453A (ja) * 2008-02-15 2009-08-27 Nec Computertechno Ltd ブレードシステム、エンクロージャマネージャ、ブレード、bios管理方法及びbios管理プログラム
US7676666B2 (en) * 2006-02-02 2010-03-09 Dell Products L.P. Virtual BIOS firmware hub
US20110225274A1 (en) * 2010-03-15 2011-09-15 Dvorkin Michael V Bios parameter virtualization via bios configuration profiles
CN103748572A (zh) * 2011-08-30 2014-04-23 惠普发展公司,有限责任合伙企业 Bios网络接入

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11167493A (ja) 1997-12-02 1999-06-22 Nec Corp 情報処理装置およびその拡張装置の立ち上げ方法
US6882967B2 (en) * 2000-01-27 2005-04-19 Middle Digital Inc. Apparatus and method for remote administration of a PC-server
US7293165B1 (en) 2003-04-03 2007-11-06 Advanced Micro Devices, Inc. BMC-hosted boot ROM interface
US7032108B2 (en) 2003-05-02 2006-04-18 Egenera, Inc. System and method for virtualizing basic input/output system (BIOS) including BIOS run time services
KR101117766B1 (ko) 2004-03-31 2012-03-16 삼성전자주식회사 원격지 단말을 기동하는 방법 및 장치
JP2006195770A (ja) 2005-01-14 2006-07-27 Seiko Epson Corp 周辺処理システム、半導体記憶装置、及び外部装置、並びに処理方法、及びプログラム
US7640426B2 (en) 2006-03-31 2009-12-29 Intel Corporation Methods and apparatus to manage hardware resources for a partitioned platform
US20090055157A1 (en) 2007-08-23 2009-02-26 Beyond Blades Ltd. Server Having Remotely Manageable Emulated Functions
US8127296B2 (en) 2007-09-06 2012-02-28 Dell Products L.P. Virtual machine migration between processors having VM migration registers controlled by firmware to modify the reporting of common processor feature sets to support the migration
JP5048526B2 (ja) * 2008-01-10 2012-10-17 株式会社日立製作所 計算機システム及びその計算機システムへのレガシーブート方法
US20100228960A1 (en) * 2009-03-06 2010-09-09 Shih-Yuan Huang Virtual memory over baseboard management controller
US8275982B2 (en) * 2009-10-19 2012-09-25 Dell Products L.P. System and method for a managed BIOS
US20130080754A1 (en) * 2011-09-22 2013-03-28 Cisco Technology, Inc. Service Profile Based Peripheral Component Interconnect Device Enumeration And Option ROM Loading
DE102012100738A1 (de) 2012-01-30 2013-08-01 Fujitsu Technology Solutions Intellectual Property Gmbh Verfahren zur Konfiguration eines BIOS in einem Computersystem sowie Computerprogrammprodukt
US9479592B2 (en) 2012-03-30 2016-10-25 Intel Corporation Remote management for a computing device
US8898797B2 (en) 2012-04-12 2014-11-25 Dell Products L.P. Secure option ROM firmware updates
JP5945512B2 (ja) 2013-02-13 2016-07-05 株式会社日立製作所 計算機システム、及び仮想計算機管理方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020194313A1 (en) * 2001-06-18 2002-12-19 Brannock Kirk D. Method and apparatus for distributing computer platform firmware across a network
US20050108513A1 (en) * 2003-11-13 2005-05-19 Lam An H. Networked basic input output system read only memory
US7676666B2 (en) * 2006-02-02 2010-03-09 Dell Products L.P. Virtual BIOS firmware hub
JP2009193453A (ja) * 2008-02-15 2009-08-27 Nec Computertechno Ltd ブレードシステム、エンクロージャマネージャ、ブレード、bios管理方法及びbios管理プログラム
US20110225274A1 (en) * 2010-03-15 2011-09-15 Dvorkin Michael V Bios parameter virtualization via bios configuration profiles
CN103748572A (zh) * 2011-08-30 2014-04-23 惠普发展公司,有限责任合伙企业 Bios网络接入

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020157594A1 (en) * 2019-01-31 2020-08-06 International Business Machines Corporation Handling an input/output store instruction
US11068266B2 (en) 2019-01-31 2021-07-20 International Business Machines Corporation Handling an input/output store instruction
US11074203B2 (en) 2019-01-31 2021-07-27 International Business Machines Corporation Handling an input/output store instruction
CN113366457A (zh) * 2019-01-31 2021-09-07 国际商业机器公司 处理输入/输出存储指令
GB2593852A (en) * 2019-01-31 2021-10-06 Int Buisness Machines Corporation Handling an input/output store instruction
US11163566B2 (en) 2019-01-31 2021-11-02 International Business Machines Corporation Handling an input/output store instruction
US20220004387A1 (en) 2019-01-31 2022-01-06 International Business Machines Corporation Handling an input/output store instruction
GB2593852B (en) * 2019-01-31 2022-03-09 Ibm Handling an input/output store instruction
US11334503B2 (en) 2019-01-31 2022-05-17 International Business Machines Corporation Handling an input/output store instruction
US11579874B2 (en) 2019-01-31 2023-02-14 International Business Machines Corporation Handling an input/output store instruction
US11593107B2 (en) 2019-01-31 2023-02-28 International Business Machines Corporation Handling an input/output store instruction
US11762659B2 (en) 2019-01-31 2023-09-19 International Business Machines Corporation Handling an input/output store instruction

Also Published As

Publication number Publication date
TWI537748B (zh) 2016-06-11
TW201631498A (zh) 2016-09-01
US9542201B2 (en) 2017-01-10
EP3062216A1 (en) 2016-08-31
JP6199940B2 (ja) 2017-09-20
JP2016157417A (ja) 2016-09-01
US20160246612A1 (en) 2016-08-25

Similar Documents

Publication Publication Date Title
CN105912489A (zh) 用于网络基本输入输出系统管理的设备、方法
CN105404525B (zh) 管理计算机系统中的基本输入输出系统配置的方法及装置
CN100380353C (zh) 在计算节点的热插拔期间枚举处理器的装置和方法
CN106155657B (zh) Uefi固件的方法及其计算机系统
CN104185836B (zh) 用于在系统改变之后验证计算设备的适当操作的方法和系统
CN103399840B (zh) 一种计算机配置文件的带外修改方法及计算机
US10133637B2 (en) Systems and methods for secure recovery of host system code
CN105814541B (zh) 计算机设备及计算机设备内存启动的方法
US10572397B2 (en) Masking storage device presence
CN105893234A (zh) 用于软件测试的方法和计算设备
CN111666111A (zh) 多节点储存系统及其固件的更新方法
EP3572933B1 (en) Updating firmware via a remote device
US20160378509A1 (en) Systems and methods for reducing bios reboots
US20180173664A1 (en) Systems and methods for configuration of hot-inserted device prior to operating system control of device
US10853307B2 (en) System and method for a host application to access and verify contents within non-volatile storage of an information handling system
CN109426527A (zh) 在uefi固件及作业系统间分享蓝牙数据的电脑系统及其方法
US20190138369A1 (en) Deep hardware access and policy engine
CN103842980A (zh) 协议中立织物
US7657851B2 (en) Device, system, and method for correction of integrated circuit design
US20190137567A1 (en) Systems and methods for debugging access
US9778936B1 (en) Booting a computing system into a manufacturing mode
US9984016B2 (en) Systems and methods for hardware arbitration of a communications bus
CN110119625A (zh) 一种可信计算方法
US10318459B2 (en) Peripheral device server access
US10628151B2 (en) Systems and methods for usage driven determination of update criticality

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20160831